KR100197409B1 - Method for allocating bandwidth in tdx-100 full electronic switching system - Google Patents

Method for allocating bandwidth in tdx-100 full electronic switching system Download PDF

Info

Publication number
KR100197409B1
KR100197409B1 KR1019960019385A KR19960019385A KR100197409B1 KR 100197409 B1 KR100197409 B1 KR 100197409B1 KR 1019960019385 A KR1019960019385 A KR 1019960019385A KR 19960019385 A KR19960019385 A KR 19960019385A KR 100197409 B1 KR100197409 B1 KR 100197409B1
Authority
KR
South Korea
Prior art keywords
lower processor
bandwidth
tdx
processor
switching system
Prior art date
Application number
KR1019960019385A
Other languages
Korean (ko)
Other versions
KR970078340A (en
Inventor
김주용
오영민
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019960019385A priority Critical patent/KR100197409B1/en
Publication of KR970078340A publication Critical patent/KR970078340A/en
Application granted granted Critical
Publication of KR100197409B1 publication Critical patent/KR100197409B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54541Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme using multi-processor systems
    • H04Q3/54566Intelligent peripherals, adjunct processors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 TDX-100 전전자 교환기에 있어서 하위 프로세서(200)와 디바이스(220) 간의 전송 대역폭을 할당하도록 하기에 적합한 전전자 교환기의 대역폭 할당 방법에 관한 것으로서, 본 발명에서는 TDX-100 전전자 교환기에 있어서 하위 프로세서(200)와 디바이스(220)간의 사용하고자 하는 전송 대역폭을 하위 프로세서(200)와 통신절차에 의해서 할당할 수 있는 것이다.The present invention relates to a bandwidth allocation method of an electronic exchanger suitable for allocating a transmission bandwidth between a sub-processor 200 and a device 220 in a TDX-100 all-electronic exchanger. In the present invention, The transmission bandwidth to be used between the lower processor 200 and the device 220 can be allocated to the lower processor 200 through a communication procedure.

Description

전전자 교환기의 대역폭 할당 방법The bandwidth allocation method of the electronic exchanger

제1도는 일반적인 교환기 시스템의 구성도.FIG. 1 is a block diagram of a typical switching system; FIG.

제2도는 본 발명에 따른 전전자 교환기의 대역폭 할당 방법의 일 실시예를 설명하기 위한 블럭도.FIG. 2 is a block diagram for explaining an embodiment of a bandwidth allocation method of an all-electronic exchanger according to the present invention; FIG.

* 도면의 주요부분에 대한 부호의 설명DESCRIPTION OF THE REFERENCE NUMERALS

200 : 하위 프로세서 210 : 정합부200: Lower processor 210:

220 : 디바이스220: Device

본 발명은 전전자 교환기의 대역폭 할당 방법에 관한 것으로서, 특히,TDX-100 전전자 교환기에 있어서 하위 프로세서(Peripheral Processor; PP)와 디바이스(Device) 간의 전송 대역폭을 할당하도록 하기에 적합한 전전자 교환기의 대역폭 할당 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a bandwidth allocation method of an electronic exchanger, and more particularly, to a bandwidth allocation method of an electronic exchanger suitable for allocating a transmission bandwidth between a PP (Peripheral Processor) Bandwidth allocation method.

제1도는 일반적인 교환기 시스템의 구성도로, 도면 번호 10은 교환 회로망이고 도면 번호 20은 가입자 접속부이며, 도면 번호 30은 국간 선로 접속부이고 도면 번호40은 운용 관리 보전부이며, 도면 번호 50은 신호망 접속부이고 도면 번호 60은 교환 제어부이다.1 is a block diagram of a general exchanger system, reference numeral 10 is a switching network, reference numeral 20 is a subscriber connection, reference numeral 30 is an inter-station line connection, reference numeral 40 is an operation management saving part, And reference numeral 60 denotes an exchange control unit.

이와같이 구성된 일반적인 교환기 시스템을 보면, 먼저, 교환 회로망(10)은 실제 신호의 교환 연결 기능을 수행하고 가입자 접속부(20)은 가입자로부터 들어온 신호들이 교환 회로망(10)과 접속되지 알맞은 형태로 되도록 그 가입자로부터 들어온 신호들을 변환하며, 국간 선로 접속부(30)는 중계선으로부터 들어온 신호들이 교환 회로망(10)과 접속되기 알맞은 형태로 되도록 그 중계선으로부터 들어온 신호들을 변환한다.In the general exchanger system constructed as described above, the switching network 10 performs the function of exchanging real signals, and the subscriber connection unit 20 receives signals from the subscriber in such a manner that they are connected to the switching network 10, And the inter-station line connection unit 30 converts signals input from the trunk line so that the signals coming from the trunk line are in a proper form to be connected to the switching network 10. [

다음, 운용 관리 보전부(40)는 교환기 시스템의 운용 관리 및 보전을 위한 기능을 수행함과 동시에 통신망의 운용 보조 시스템들(도면 중에 도시되지 않음)과의 접속을 제공하고 신호망 접속부(50)는 신호망 및 통신망에 데이터베이스(도면 중에 도시되지 않음)와의 접속을 제공하며, 교환 제어부(60)는 각 교환 회로망(10), 운용 관리 보전부(40) 그리고 신호망 접속부(50)에 각각 접속되어 상기의 같은 모든 동작들이 이루어지도록 하기위한 제어 기능을 담당한다.Next, the operation management and maintenance unit 40 performs a function for managing and maintaining the operation of the exchange system, and at the same time provides a connection with the operation assist systems (not shown in the figure) of the communication network and the signal network connection unit 50 (Not shown in the figure) to the signal network and the communication network, and the exchange control unit 60 is connected to each of the switching network 10, the operation management saving unit 40, and the signal network connection unit 50 And performs a control function for causing all the above operations to be performed.

또한, 교환기는 교환 회로망(10)의 형태에 따라서 공간 분할 교환기와 시분할 교환기로 구분되고,교환 제어부(60)의 제어 방식에 따라서 포선 논리 제어(Wirde-logic control)와 축적 프로그램 제어(Stored Program Control; SPC)로, 제어 기능의 분산 정도에 따라서 집중 제어 방식과 분산 제어 방식으로 각각 구분된다.The exchanger is divided into a space division switching system and a time division switching system according to the type of the switching network 10. The switching system is divided into a wired logic control and a stored program control ; SPC), and classified into a centralized control method and a distributed control method according to the degree of dispersion of control functions.

그리고, 현재 사용되는 전자 교환기들은 모두 축적 프로그램 방식을 사용하며, 그 중 공간 분할 방식을 사용하는 것을 반전자식 교환기, 시분할 방식을 사용하는 것을 디지털 교환기 또는 전전자 교환기라고 부르기도 하고 최근의 디지털 교환기들은 대부분이 분산 제어 방식을 채택하고 있다.In addition, current electronic exchanges use the accumulation programming method, among which the use of the space division method is referred to as an inverted child exchange, the use of the time division method is referred to as a digital exchange or a full electronic exchange, Most of them have adopted the distributed control method.

본 발명의 목적은 TDX-100 전전자 교환기에 있어서 하위 프로세서와 디바이스 간의 사용하고자 하는 전송 대역폭을 할당하도록 하는 전전자 교환기의 대역폭 할당 방법을 제공하는데 있다.It is an object of the present invention to provide a bandwidth allocation method of an entire electronic exchange that allocates a transmission bandwidth to be used between a lower processor and a device in a TDX-100 total electronic exchange.

이하, 이와 같은 목적을 달성하기 위한 본 발명의 실시예를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

제2도를 참조하면, 제2도는 본 발명에 따른 전전자 교환기의 대역폭 할당 방법의 일 실시예를 설명하기 위한 블록도로서, 도면 번호 200은 하위 프로세서이고, 도면 번호 210은 정합부이며, 도면 번호 220은 디바이스이다.Referring to FIG. 2, FIG. 2 is a block diagram for explaining an embodiment of a bandwidth allocation method of an all-electronic exchanger according to the present invention, wherein reference numeral 200 is a lower processor, reference numeral 210 is a matching portion, Numeral 220 is a device.

이와 같이 이루어지는 본 발명을 상세하게 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail.

먼저, TDX-100 전전자 교환기에 있어서 하위 프로세서(200)와 디바이스(220)가 통신하는데 사용할 수 있는 전송 대역폭은 128kbps 내지 2048kbps까지 가능하다.First, in the TDX-100 all-electronic exchanger, the transmission bandwidth that the sub-processor 200 and the device 220 can use to communicate can be 128 kbps to 2048 kbps.

정합부(210)가 하위 프로세서(200)와 디바이스(220) 간을 정합함에 있어서, 디바이스(220)와 하위 프로세서(200)가 통신하는데 사용하고자 하는 전송 대역폭은 하위 프로세서(200)와 통신절차에 의해서 할당받는데, 이를 상세히 설명하면 다음과 같다.The matching bandwidth of the transmission bandwidth to be used by the matching unit 210 in communication between the lower processor 200 and the lower processor 200 is smaller than that of the communication between the lower processor 200 and the lower processor 200. [ , Which will be described in detail as follows.

먼저, 디바이스(220)가 파워 온되어 초기화되면 정합부(210)와 물리적으로 연결된 PCM 포트(Pulse Code Modulation Port)를 통해 초기화된 디바이스(220)가 어떤 종류의 디바이스인지를 하위 프로세서(200)로 보고한다.First, when the device 220 is powered on and initialized, it is determined which type of device is initialized through a PCM port (Pulse Code Modulation Port) physically connected to the matching unit 210, to the sub-processor 200 report.

이때, 디바이스(220)가 초기화된 후, 최초로 통신하는 전송 대역폭은 128kbps이다.At this time, after the device 220 is initialized, the initial transmission bandwidth is 128 kbps.

다음, 하위 프로세서(200)는 사용하지 않는 PCM 포트를 주기적으로 모니터(Monitor)하여 관리한다.Next, the lower processor 200 periodically monitors and manages unused PCM ports.

이어, 디바이스(220)는 하위 프로세서(200)와 소정의 통신절차에 의해서 사용할 전송 대역폭을 할당받는다.Then, the device 220 is allocated a transmission bandwidth to be used by the sub-processor 200 through a predetermined communication procedure.

이때, 전송 대역폭의 할당은 2채널 단위로 증가시킨다.At this time, the transmission bandwidth is allocated in units of two channels.

이상에서 설명한 바와 같이 본 발명은 TDX-100 전전자 교환기에 있어서 하위 프로세서(200)와 디바이스(220) 간의 사용하고자 하는 전송 대역폭을 하위 프로세서(200)와 통신절차에 의해서 할당할 수 있는 것이다.As described above, according to the present invention, the transmission bandwidth to be used between the lower processor 200 and the device 220 in the TDX-100 all-electronic exchanger can be allocated to the lower processor 200 through a communication procedure.

Claims (3)

정합부(210)가 하위 프로세서(200)와 디바이스(220) 간을 정합함에 있어서, 상기 디바이스(220)가 파워 온되어 초기화되면 상기 정합부(210)와 물리적으로 연결된 소정의 PCM 포트를 통해 상기 초기화된 디바이스(220)가 어떤 종류의 디바이스인지를 상기 하위 프로세서(200)로 보고하는 단계와; 상기 하위 프로세서(200)는 사용하지 않는 PCM 포트를 주기적으로 모니터하여 관리하는 단계와; 상기 디바이스(220)는 상기 하위 프로세서(200)와 통신절차에 의해서 사용할 전송 대역폭을 할당받는 단계를 포함하여 이루어지는 전전자 교환기의 대역폭 할당 방법.When the device 220 is powered on and the device 220 is initialized when the matching unit 210 matches the lower processor 200 and the device 220, the device 220 is connected to the matching unit 210 through a predetermined PCM port physically connected to the matching unit 210. [ Reporting to the lower processor 200 what kind of device the initialized device 220 is; The lower processor 200 periodically monitors and manages unused PCM ports; And the device (220) is allocated a transmission bandwidth to be used by the communication with the lower processor (200). 제1항에 있어서, 상기 디바이스(220)가 초기화된 후, 최초로 통신하는 전송 대역폭은 128kbps임을 특징으로하는 전전자 교환기의 대역폭 할당 방법.2. The method of claim 1, wherein the first bandwidth communication bandwidth is 128 kbps after the device (220) is initialized. 제1항에 있어서, 상기 전송 대역폭의 할당은 2채널 단위로 증가시킴을 특징으로 하는 전전자 교환기의 대역폭 할당 방법.2. The method of claim 1, wherein the allocation of the transmission bandwidth is incremented in units of two channels.
KR1019960019385A 1996-05-31 1996-05-31 Method for allocating bandwidth in tdx-100 full electronic switching system KR100197409B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960019385A KR100197409B1 (en) 1996-05-31 1996-05-31 Method for allocating bandwidth in tdx-100 full electronic switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960019385A KR100197409B1 (en) 1996-05-31 1996-05-31 Method for allocating bandwidth in tdx-100 full electronic switching system

Publications (2)

Publication Number Publication Date
KR970078340A KR970078340A (en) 1997-12-12
KR100197409B1 true KR100197409B1 (en) 1999-06-15

Family

ID=19460536

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960019385A KR100197409B1 (en) 1996-05-31 1996-05-31 Method for allocating bandwidth in tdx-100 full electronic switching system

Country Status (1)

Country Link
KR (1) KR100197409B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100465300B1 (en) * 1999-10-28 2005-01-13 엘지전자 주식회사 Device for interface control of Peripheral Processor

Also Published As

Publication number Publication date
KR970078340A (en) 1997-12-12

Similar Documents

Publication Publication Date Title
US5745694A (en) Network resource reservation with admission and link control functions separated for expandability and high-speed operation
AU680651B2 (en) Telecommunication switch with programmable communications services
US5608727A (en) Method and system for management of frequency spectrum among multiple applications on a shared medium
ES2157019T3 (en) METHOD AND STRUCTURE OF RESOURCE MANAGEMENT OF A NETWORK.
CN101159699A (en) Distributed equipment switch network bandwidth dynamic assignment method and apparatus
US5490138A (en) ATM communication system
US5390171A (en) Switching system
KR100197409B1 (en) Method for allocating bandwidth in tdx-100 full electronic switching system
US5537406A (en) Traffic station, method and system for transmitting data by satellite between telephone switching centers
KR100202982B1 (en) Interface apparatus in tdx-100 full electronic switching system
US5920569A (en) Method for storing subscriber-related data in communication systems
KR100202981B1 (en) Interface apparatus in tdx-100 full electronic switching system
KR20020073425A (en) Atm exchange, atm network and method of controlling traffic of atm exchange
KR100258125B1 (en) Method for duplexing device control board replacement in full electronic telephone exchange
KR100275517B1 (en) Method for managing dynamic bnadwith of virtual path on atm switching system
KR100202980B1 (en) Interface apparatus in tdx-100 full electronic switching system
KR100250671B1 (en) Channel specifying method of digital line concentrator
KR940005862B1 (en) Method of releasing b-channel link of talking path in a pbx
JP2940400B2 (en) Communication system and communication method using cross-connect network
KR20000034155A (en) Method for reallocating resource using user traffic monitoring function in mobile exchange
US6970456B1 (en) Method of monitoring the use of a chargeable dynamic signaling port of an inter-exchange trunk
KR100222733B1 (en) Interface method in tdx-100 full electronic switching system
KR100258246B1 (en) Method for duplexing device time slot common in full electronic telephone exchange
CN118102396A (en) Automatic detection VLAN configuration method and system
KR100295189B1 (en) Method for resetting a hit bus of an exchange

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030224

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee