KR0178382B1 - 콤필터를 사용한 휘도신호/칼라신호 분리회로 및 잡음 감소회로 - Google Patents

콤필터를 사용한 휘도신호/칼라신호 분리회로 및 잡음 감소회로 Download PDF

Info

Publication number
KR0178382B1
KR0178382B1 KR1019900008100A KR900008100A KR0178382B1 KR 0178382 B1 KR0178382 B1 KR 0178382B1 KR 1019900008100 A KR1019900008100 A KR 1019900008100A KR 900008100 A KR900008100 A KR 900008100A KR 0178382 B1 KR0178382 B1 KR 0178382B1
Authority
KR
South Korea
Prior art keywords
signal
circuit
output
color
delay
Prior art date
Application number
KR1019900008100A
Other languages
English (en)
Other versions
KR910002278A (ko
Inventor
시게루 미끼
미쯔조우 시라이
유이찌 이찌가와
Original Assignee
이우에 사또시
상요덴기가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이우에 사또시, 상요덴기가부시끼가이샤 filed Critical 이우에 사또시
Publication of KR910002278A publication Critical patent/KR910002278A/ko
Application granted granted Critical
Publication of KR0178382B1 publication Critical patent/KR0178382B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/7908Suppression of interfering signals at the reproducing side, e.g. noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/82Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback the individual colour picture signal components being recorded simultaneously only
    • H04N9/83Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback the individual colour picture signal components being recorded simultaneously only the recorded chrominance signal occupying a frequency band under the frequency band of the recorded brightness signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/88Signal drop-out compensation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Signal Processing For Recording (AREA)
  • Filters That Use Time-Delay Elements (AREA)

Abstract

내용 없음.

Description

콤 필터를 사용한 휘도신호/칼라신호 분리회로 및 잡음감소회로
제1도는 휘도 신호 및 칼라 신호 성분의 스펙트럼을 도시한 개략도.
제2도는 콤 필터의 대역 통과 특성을 도시한 도면.
제3도는 콤 필터의 기본 구성을 도시한 개략 블럭도.
제4도는 본 발명의 한 실시예에 따른 Y/C 분리 회로를 포함하는 VCR의 비디오 신호 기록 시스템을 개략적으로 도시한 블럭도.
제5도는 제4도와 Y/C 분리 회로에서 Y 신호 분리 부분에 관한 개략 블럭도.
제6도는 본 발명의 한 실시예에 따른 잡음 감소 회로를 포함하는 VCR의 비디오 신호 재생 회로를 개략적으로 도시한 블럭도.
제7도는 제6도의 잡음 감소 회로를 도시한 개략 블럭도.
제8도는 기록하는 동안 Y/C 분리 회로로서 사용되고 재생하는 동안 잡음 감소 회로로서 사용될 수 있는 한 실시예를 도시한 회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : IH 지연 회로 2 : 저역 통과 필터
3 : VCA 4,10,20 : 지연 회로
5,19,21 : 감산 회로 6,16,18,23 : 가산 회로
7,9,17 : 감쇠 회로 8 : 대역 통과 회로
12,22,26 : 트랩 회로 13 : 리미터
14 : 증폭율 변경 회로 15 : 비상관 검출 회로
25 : 고역 통과 필터 30 : 게이트 회로
본 발명은 휘도 신호/칼라 신호 분리 회로(luminance signal/color signal separating circuit) 및 잡음 감소 회로에 관한 것으로, 더욱 상세하게 말하자면 비디오 카셋트 레코더(VCR)과 같은 자기(magnetic) 기록 재생 장치에서 콤 필터를 사용하는 휘도 신호/칼라 신호 분리 회로 및 잡음 감소 회로에 관한 것이다.
예를 들어 일본국 특허 공개 공보 제59-107691호에 나타낸 바와 같이, 입력 비디오 신호를 휘도 신호(Y)와 칼라 신호(C)로 분리(Y/C 분리)하기 위해서 기록하는 동안에는 콤 필터로서 동작하고, 재생된 휘도 신호에서 소잡음 성분(small noise component)을 제거할 뿐만 아니라 재생된 칼라 신호에서 크로스토크 성분(crosstalk component)을 제거하기 위해서 재생하는 동안에는 잡음 감소 회로로서 동작하는 1개의 CCD(Charge Coupled Device)를 포함하는 1H 지연(DL) 회로를 사용하는 VCR이 제안되었다.
미합중국 특허 제3,764,739호에 나타낸 바와 같이, 1H 지연 회로를 사용하는 콤 필터에 의한 Y/C 분리는 공지되어 있다. NTSC 시스템의 칼라 TV 신호 (이후, 비디오 신호라 칭함)는 스크린 상에서 비트 교란(beat disturbance)을 피하기 위하여 제1도의 주파수 스펙트럼도에 개략적으로 도시한 바와 같이 번갈아서 중간에 삽입된 휘도 신호 성분의 스펙트럼과 칼라 신호 성분의 스펙트럼을 갖는다. 일반적으로, 인접한 상하 수평 라인 사이에 차이가 없을 때, 즉 라인 상관성(line correlation)이 있을 때, 휘도 신호 성분은 수평 주파수 fH의 n배(n은 정수)의 스펙트럼 부근에 집중되고(실전 Y1), 칼라 신호 성분은 (n+½)fH의 스펙트럼 부근에 집중된다(파선 c) 즉, Y 신호 성분과 C 신호 성분은 (½)fH만큼 주파수가 상호간에 삽입되어 있다. 이에 반하여, 인접한 상하 수평 라인 사이에 차이가 있을 때, 즉 라인 상관성이 없을 때, Y 신호의 비상관 성분 Y2와 Y3은 수평 주파수의 주파수 체배(frequency multiplied) 출력 Y1과 주파수가 중간에 삽입된 관계로 신호 Y의 전체 대역의 저주파 영역과 고주파 영역에서 각각 발생된다(제1도).
예를 들면, VCR 기록 모드에서, 제1도에 도시한 스펙트럼의 반복에 따라 주기적으로 반복되는 콤형 대역 통과 특성을 가지는 필터는 이러한 주파수 스펙트럼을 가지는 입력 비디오 신호로부터 휘도 신호 성분과 칼라 신호 성분을 분리하여 추출하도록 요구된다.
이러한 콤 대역 통과 특성을 가지는 필터는 예를 들어 제3도에 도시한 회로에 의하여 입력 비디오 신호 (Y+C)와, 1H 지연 회로를 사용하여 1H 지연된 신호를 가산하거나 감산함으로써 수행된다. 상기 두 신호가 가산되는 경우, nfH에서 피크(peak)와 (n+½)fH에서 골(valley)을 갖는 통과 특성은 휘도 신호 성분 Y1을 통과시키기 위하여 제2(a)도에 도시된 바와 같이 실현된다. 한편, 상기 두 신호를 감산하는 경우에, nfH에서 골과 (n+½)fH에서 피크를 갖는 통과 특성은 칼라 신호 성분 C를 통과시키기 위해 제2(b)도에 도시된 바와 같이 실현된다.
VCR의 기록 모드 동안, 상술한 콤 필터를 사용한 Y/C 분리 회로는 휘도 신호의 전체 대역에 대하여 제2(a)도에 도시한 콤형 대역 통과 특성에 따라 휘도 신호 성분을 추출한다. 그러므로, 수평 주기 fH의 주파수 체배 출력 Y1에 대하여 (½)fH주파수가 중간에 삽입된 관계에 있는 Y의 고주파 및 저주파 영역 내의 비상관 성분 Y2와 Y3은 상술한 전체 영역의 저주파 및 고주파에서 추출되지 않고 휘도 신호 성분으로부터 제외될 수 있다. 이것은 상하 라인 사이의, 즉 수직 방향의 휘도 신호 변화를 제거하여, 스크린 상의 화상의 수직 해상도가 저하되는 문제점이 발생된다.
기록 모드에서 Y/C 분리 필터로서 사용된 1H 지연 회로는 테입 상에 인접한 트랙으로부터 저주파 변환된 칼라 신호 성분의 혼합 성분 즉, 크로스토크를 제거하기 위해 칼라 신호의 재생 장치에서 VCR 재생 모드 동안 잡음 감소 회로로서 사용될 수 있다 그 밖에, 이 1H 지연 회로는 휘도 신호의 재생 시스템에서 휘도 신호 내의 작은 잡음 성분을 제거하기 위해 잡음 감소 회로로서 사용될 수 있다.
그러나, 이러한 잡음 감소 회로는 휘도 신호 내의 잡음 성분뿐만 아니라, 잡음과 같은 소신호 성분도 억제할 수 있기 때문에, 재생된 휘도 신호에서 소신호 성분이 감소되는 문제가 있다.
더군다나, 일반적으로 재생 모드에서, 종래의 VCR은 손실된 재생 신호를 보상할 수 있다. 즉, 종래의 VCR은 재생된 신호가 손실될 때 즉 수평 주기에서 드롭아웃(droplut)이 생길 때 인접한 수평 주기 재생 신호의 1H 지연된 신호를 시용하여 드롭아웃 보상을 실행할 수 있다. 그러나, 상술한 콤 필터를 구성하는 1H 지연 회로의 출력은 보상되어야 할 손실된 재생 신호에 대해 180℃ 천이(shift)된 칼라 부반송파(color subscarrier)의 위상을 갖는다. 그러므로, 1H 지연 회로의 출력은 드롭아웃 보상에 사용될 수 없다.
따라서, 본 발명의 목적은 VCR의 재생된 영상의 수직 해상도의 저하를 막기 위한 것이다.
본 발명의 다른 목적은 VCR의 재생된 휘도 신호에서 소신호 성분의 감소를 막기 위한 것이다.
본 발명의 또 다른 목적은 VCR의 재생된 신호에서 드롭아웃이 발생할 때라도 드롭아웃 보상을 만족하게 수행하는 것이다.
본 발명의 또 다른 목적은 비상관 성분을 제거함이 없이 휘도 신호 성분을 분리할 수 있는 휘도 신호/칼라 신호 분리 회로를 제공하는 것이다.
본 발명의 또 다른 목적은 잡음으로서 휘도 회로에서 소신호 성분을 제거하지 않는 잡음 감소 회로를 제공하는 것이다.
본 발명의 또 다른 목적은 콤 필터의 1H 지연 회로 출력을 사용하여 드롭 아웃 보상을 수행하는 잡음 감소 회로를 제공하는 것이다.
요약하면, 본 발명은 콤 필터를 사용한 휘도 신호/칼라 신호 분리 회로에서 콤 필터의 감산 회로의 출력으로부터 휘도 신호의 비상관 성분을 추출하여 콤 필터의 가산 회로로부터 공급된 휘도 신호 성분에 가산되도록 구성되어 있다.
본 발명의 다른 특징에 따르면, 휘도 신호/칼라 신호 분리 회로는 재생할 동안 잡음 감소 회로에 의해 억제될 수 있는 소신호 성분을 미리 증강시켜 휘도 신호 성분에 가산되도록 구성되어 있다.
본 발명의 다른 특징에 따르면, 잡음 감소 회로는 재생된 신호에서 드롭아웃이 발생될 때 1H 전의 칼라 신호의 부반송파 위상을 반전함으로써 1H 지연된 휘도 신호 및 칼라 신호를 사용해서 드롭 아웃을 보상하도록 구성되었다.
그러므로, 본 발명의 주요한 장점은 콤 필터에 의해 추출된 휘도 신호 성분에 비상관 성분을 가산하여 수평 라인 사이의 휘도 신호 변화를 보상함으로써, 수직 해상도의 저하를 방지함에 있다
본 발명의 다른 장점은 휘도 신호 내의 소신호 성분의 재생 중에 잡음으로서 억제되지 않을 것이라는데 있다. 이것은 휘도 신호 내의 소신호 성분이 기록되는 동안 자기 기록 매체 위에서 증가되어 기록되었기 때문이다.
본 발명의 다른 장점은 콤 필터를 구성하는 1H 지연 회로의 출력을 사용하여 드롭아웃 보상을 만족시키는데 있다.
상술한 목적 및 본 발명의 다른 목적, 특징, 특성과 장점을 첨부한 도면을 참조하여 상세히 설명하겠다.
제4도는 본 발명의 한 실시예에 따른 Y/C 분리 회로를 포함하는 VCR의 비디오 신호 기록 회로를 개략적으로 도시한 블럭도이다. 제4도를 참조하면, 튜너와 같은 도시하지 않은 신호원으로부터 공급된 입력 비디오 신호(Y+C)는 Y/C 분리회로(100)에 공급된다. 인가된 신호는 제1도 내지 제3도에 관련하여 미리 설명한 콤 필터로 이루어진 Y/C 분리 필터(100a)에 의하여 Y 신호와 C 신호로 분리된다.
필터(100a)로부터 추출된 Y 신호는 소신호 성분 증강 회로(100b)에 의하여 증강되어 엠퍼시스 회로(110)에 인가되는 소신호 성분을 갖는다. 이 소신호 성분의 증강은 나중에 자세하게 설명될 것이다. 추출된 Y 신호는 엠퍼시스 회로(100)에 의하여 엠퍼시스 처리되고 FM 변조 회로(120)에 의하여 FM 변조되어, 가산 회로 (140)의 한 입력에 인가된다.
한편, 필터(100a)에 의해 추출된 C 신호는 칼라 신호 처리 회로(130)에 의해 629KHz부터 3.58MHz의 저주파 영역 신호로 전환되고 가산 회로(140)의 다른 입력으로 인가된다. 가산 회로(140)에서 혼합된 Y와 C 신호는 증폭기(150)에 의하여 증폭되고 자기 헤드(160)에 의해 자기 테입(170) 상에 기록된다.
제5도는 Y/C 분리 회로(100)의 Y 신호 분리 부분의 동작을 개략적으로 설명하기 위한 블럭도이다. 간단하게 설명하기 위해, 제4도의 소신호 성분 증강 회로 (100b)에 해당하는 예증과 해설은 여기에서 생략하고 나중에 설명하겠다.
제5도를 참조하면, 이미 언급된 입력 비디오 신호 (Y+C), 또는 정확하게 Y의 비상관 성분을 포함하는 (Y1+Y2+Y3+C)가 Y/C 분리 회로(100)의 입력 단자(T1)에 공급된다. 입력 비디오 신호는 1H 지연 회로(1)에 의하여 1 수평 주기 지연된 후, 각 감산 회로(5)와 가산 회로(6)의 다른 입력 단자 뿐만 아니라 각 감산 회로(5)와 가산 회로(6)의 한 입력 단자에 직접 공급된다.
상술한 바와 같이, (n+½)fH의 주파수 스펙트럼을 가지는 모든 Y의 비상관 성분 Y2와 Y3, 그리고 칼라 신호 C는 감산 회로(5)로부터 출력되어 대역 통과 필터 (BPF)(8)에 인가된다. BPF(8)은 단지 칼라 신호 성분 C만을 추출하고, 이것을 단자(T3)을 경유하여 출력한다. 한편, nfH의 주파수 스펙트럼을 가지는 휘도 신호 Yl은 가산 회로(6)으로부터 출력된다. 말하자면, 이 휘도 신호는 저주파 및 고주파 영역의 비상관 성분 Y2와 Y3을 포함하지 않으며, 수직 방향에서 해상도의 저하는 피할 수 없다는 것을 의미한다.
그러므로, 감산 회로(5)의 출력 (Y2+C+Y3)은 BPF(8) 뿐만 아니라 트랩 회로(trap circuit, 12)에 공급된다. 트랩 회로(12)는 Y의 비상관 성분 Y2와 Y3을 출력하기 위해 C 신호를 트랩하고 가산 회로(18)의 한 입력 단자에 공급한다. 가산 회로(6)의 출력 Yl은 지연 회로(10)에 의해 상기의 트랩 회로(12)의 지연 시간만큼 지연되어, 가산 회로(18)의 다른 입력 단자에 공급된다. 그 결과, 가산 회로(18)의 출력 (Y1+Y2+Y3)은 출력 단자(T2)를 경유하여 휘도 신호로서 공급된다.
본 발명의 실시예의 상기 방식에서, Y의 비상관 성분 Y2+Y3은 콤 필터에 의해 추출된 nfH의 휘도 신호 성분 Y1에 가산된다. 따라서, 라인들 사이의 휘도 신호변화가 보상되어, 수직 해상도의 저하를 방지한다.
제6도는 본 발명의 한 실시예에 따른 잡음 감소 회로를 포함하는 VCR의 비디오 신호 재생 시스템 회로를 개략적으로 도시한 블럭도이다. 제6도를 참조하면, 자기 테입(200)에 기록된 비디오 신호가 자기 헤드(210)에 의해 재생되고, 증폭기 (220)에서 증폭된다. 증폭기(220)의 출력에 포함되는 휘도 신호 성분 Y는 고역 통과 필터(HPF)(230)에 의해 추출되어, FM 복조 회로(240)에 의해 FM 복조된다. FM 복조 회로(240)의 출력은 저역 통과 필터(LPF)(250)을 경유하여 디엠퍼시스 회로(260)에 공급되어 디엠퍼시스(de-emphasis)된다. 디엠퍼시스 회로(260)의 출력은 잡음 감소 회로(270)에 공급된다. 잡음 감소 회로(270)에서, Y 신호는 잡음 제거 회로(280)에 인가되어야 할 보상된 드롭아웃과 억제된 소 잡음 성분을 갖는다. 잡음 감소 회로(270)의 구성과 동작은 후에 상세히 설명될 것이다. 잡음 제거 회로 (280)은 요구되는 S/N 비가 확보될 수 있도록 입력 신호의 고주파 영역에서 소신호 성분을 감소 혹은 제거하는 기능을 한다. 예를 들어, 이러한 잡음 제거는 HPF와 리미터(limiter)를 통하여 입력의 고주파 소신호 성분을 추출하고 입력 신호로부터 추출된 소신호 성분을 감산함으로써 수행될 수 있다. 잡음 제거 회로(280)에 의해 제거된 잡음 성분을 가지는 Y 신호는 가산 회로(290)의 한 입력에 공급된다. HPF(230)의 출력은 재생된 휘도 신호의 드롭아웃을 검출하는 드롭아웃 검출 회로 (340)에도 공급된다
한편, 증폭기(220)의 출력에 포함되는 칼라 신호 성분 C는 LPF(300)에 의해 추출되고, 전압 제어 오실레이터(VCO)(320)의 출력에 따라 고주파 영역 변환 회로 (310)에 의해 고주파 영역 신호로 변환된다. 그 다음, 이 신호는 BPF(330)을 경유하여 잡음 감소 회로(270)에 인가된다. 잡음 감소 회로(270)에 의해 제거된 크로스토크 성분을 가지는 신호 C는 VCO(320)의 발진 주파수를 제어하기 위해 VCO(320) 뿐만 아니라 가산 회로(290)의 다른 입력에도 공급된다. 가산 회로(290)으로부터 재생된 비디오 신호 (Y+C)가 출력된다.
제7도는 제6도에 도시한 잡음 감소 회로(270)의 작동 개념을 설명하기 위한 블럭도이다. 제7도를 참조하면, 제6도의 디엠퍼시스 회로(260)으로부터 재생된 휘도 신호 Y가 단자(T4)를 경유하여 감산 회로(19)의 한 입력 단자에 공급된다. 제6도의 BPF(330)으로부터 재생된 칼라 신호 C는 단자(T5)를 경유하여 가산 회로(23)의 한 입력에 공급된다.
또한, 단자(T4)에 공급된 휘도 신호는 지연 회로(20), 감산 회로(21), 스위치(S4), 그리고 트랩 회로(22)를 통과하여, 가산 회로(23)의 다른 입력에 공급된다. 여기서, 1H 지연 회로(1), 지연 회로(4)와 감산 회로(5)는 가산 회로(23)의 출력 (Y+C)로부터 칼라 신호 성분을 추출하기 위한 콤 필터를 구성한다. 이것을 BPF(8)과 단자(T3)을 경유하여 재생된 칼라 신호 C로서 공급된다. 한편, 감산 회로(19)는 트랩 회로(12)에 칼라 신호 성분과 비상관 신호 성분을 공급하기 위해 입력된 재생 휘도 신호로부터 1H 지연 회로(1)의 출력을 감산한다. 트랩 회로(12)는 감산 회로(19)의 출력으로부터 칼라 신호 대역 성분을 제거하여, 이것을 리미터(13)과 감쇠 회로(14)를 경유하여 감산 회로(12)의 다른 입력에 잡음 성분으로서 공급한다. 이런 방식으로, 잡음 성분은 단자(T4)에 공급된 휘도 신호 성분 Y로부터 제거된다. 감산 회로(21)의 출력은 제거된 칼라 신호 성분을 가지기 위해 스위치(S4)를 경유하여 트랩 회로(22)에 공급된다. 그 때, 이것은 제거된 잡음 성분과 함께 휘도 신호로서 가산 회로(23)의 다른 입력에 공급될 뿐만 아니라 단자(T6)으로부터 출력된다. 지연 회로(20)은 트랩 회로(12), 리미터(13)과 감쇠 회로(14)로 이루어진 비상관 성분 검출 시스템의 지연 시간과 같은 지연 시간을 갖게 할 목적으로 공급된다.
재생 신호에서 드롭아웃이 발생되었을 때, 스위치(S4와 S5)는 제6도의 드롭아웃 검출 회로(340)으로부터 드롭아웃 검출 신호에 응답하여 점선으로 표시된 신호 통6로를 선택하도록 전환된다. 그때, 1H 전의 재생 휘도 신호와 재생 칼라 신호가 선택되고 드롭아웃이 보상된다. 즉, 트랩 회로(26)에서 1H 지연 회로(1)의 출력으로부터 트랩되고 있는 칼라 신호 성분에 의해 얻은 IH 전의 휘도 신호는 스위치(S4)와 트랩 회로(22)를 통해 가산 회로(23)에 인가될 뿐만 아니라 단자(T6)으로부터 출력된다. 또한, 1H 지연 회로(1)의 출력으로부터 HPF(25)에 의해 추출된 1H 전의 칼라 신호는 스위치(S5)를 경유하여 가산 회로(23)에 공급된다. 이미 언급한 것처럼, 칼라 신호는 만약 드롭 아웃이 1H 지연 신호를 사용하여 단순히 보상된다면 원래 위상으로부터 180° 천이된 칼라 부반송파의 위상을 가질 것이다. 그러므로, 제7도의 실시예에서 1H 지연 회로(1)의 출력 위상은 인버터(24)에서 반전되어 단지 칼라 신호 성분만이 HPF(25)에서 분리된다.
본 발명의 한 실시예의 상기 방식에서 소신호 성분이 기록시에 증강되었기 때문에, 재생되는 동안 잡음 성분으로 억제되지 않을 것이다 또한, 드롭아웃의 경우에, 콤 필터를 구성하는 1H 지연 회로로부터 출력된 1H 전의 재생 휘도 신호와 재생 칼라 신호는 만족한 드롭아웃 보상을 수행하기 위해 사용된다.
본 발명의 VCR에서, 기록의 제4도 및 제5도에 도시한 Y/C 분리 회로(100)과 재생의 제6도 및 제7도에 도시한 잡음 감소 회로(270)은 동일한 회로를 공유하도록 구성될 수 있다.
제8도는 기록시에는 Y/C 분리 회로로서 사용되고, 재생시에는 잡음 감소 회로로서 사용될 수 있는 회로를 도시한 것이다. 제8도를 참조하여, 우선 기록시의 동작을 설명한다. 제5도와 동일한 요소에는 동일한 참조 번호를 붙였다.
첫째로, 입력 비디오 신호 (Y1+Y2+Y3+C)는 도시하지 않은 신호원으로부터 입력 단자(T1)에 공급된다. 이것은 기록동안 R측 접촉부에 연결된 스위치(S1)을 경유하여 감산 회로(5)와 가산 회로(6)의 각각의 한 입력 단자에, 비교기 회로(11)의 부(-) 입력 단자에, 그리고 1H 지연 회로(1)에 공급된다. 1H 지연 회로(1)은 하나의 CCD로 이루어지며, 입력 비디오 신호의 전체 대역 신호 성분 (Y1+Y2+Y3+C)를 통과시킨다. 1H 지연 회로(1)의 출력은 감산 회로(5)와 가산 회로(6)의 각각의 다른 입력 단자에 공급되고, LPF(2)와 VCA(3) 및 지연 회로(4)를 경유하여 비교기 회로(11)의 정(+) 입력 단자에 공급된다. 비교기 회로(11)은 감산 회로(5)와 가산회로(6)의 각 입력 단자에 공급된 신호 레벨이, 각각의 다른 단자에 공급된 신호 레벨과 일치하도록 VCA(3)의 이득을 제어한다. 지연 회로(4)는 감산 회로(5)의 감산 회로(5)와 가산 회로(6)의 각각의 한 입력 단자에 공급된 신호가, 각각의 다른 단자에 공급된 신호와 1H 시간차를 설정하도록 지연 시간을 정밀-조정하기 위해 공급된다. 제5도에 관련하여 설명한 바와 같이, 감산 회로(5)의 출력은 감쇠된 증폭을 갖도록 C 신호 성분과 Y의 비상관 성분 Y2와 Y3을 포함하는 신호로서 감쇠 회로(7)에 공급된다. 그 때, 신호 (Y2+C+Y3)은 콤 필터(C)측 접촉부에 연결된 스위치(S3)을 경유하여 대역 통과 필터(BPF)(8)에 공급된다. 단지 칼라 신호 성분 C만이 단자(T3)으로부터 추출되어 공급된다.
한편, 감산기(5)의 출력 (Y2+C+Y3)은 기록동안 R측 접촉부에 연결된 스위치(S2)를 경유하여 트랩 회로(12)에 공급된다. 트랩 회로(12)는 제5도와 관련하여 설명하는 바와 같이, Y의 비상관 성분 Y2+Y3을 출력하기 위해 C 신호 성분만을 트랩하고, 이들을 가산 회로(16)의 한 입력 단자에 공급한다. 만약 가산 회로(17)의 다른 입력이 고려되지 않았다면, 트랩 회로(12)의 출력은 감쇠 회로(17)을 경유하여 가산 회로(18)의 한 입력 단자에 공급된다. 제5도와 관련하여 설명한 바와 같이, 가산 회로(6)의 출력은 휘도 신호 성분 Yl을 포함하는 신호로서 감쇠 회로(9)와 지연 회로(10)을 경유하여 가산 회로(18)의 다른 입력 단자에 공급된다. 감쇠 회로 (17과 19)는 입력 신호의 진폭을 절반으로 감쇠시킬 수 있다.
이 결과, Y의 비상관 성분을 포함하는 휘도 신호 (Y1+Y2+Y3)은 가산 회로 (18)로부터 출력 단자(T2)를 경유하여 공급된다. 지연 회로(10)은 트랩 회로(12)와 가산 회로(16) 및 감쇠 회로(17)을 경유하여 가산 회로(18)에 도달하도록 감산 회로 (5)의 출력의 지연 시간과 같은 지연 시간을 갖기 위해 공급된다. 이것은 가산 회로(18)의 두 입력 신호 사이의 시간 차이를 피하기 위한 것이다.
다음에는 제4도의 소신호 성분 증강 회로(100b)에 대응하는 부분을 설명한다. 소신호 성분 증강 회로는 VCR의 재생 모드 동안 신호 Y 내의 소신호 성분이 잡음 감소 회로에 의해 잡음으로서 억제되지 못하도록 하기 위해, 기록시에 Y 신호의 소신호 성분을 미리 증강시키기 위해 제공된다.
제5도에서, 트랩 회로(12)로부터 Y의 비상관 성분(Y2+Y3)은 증폭을 변경 회로(4)에 공급되도록 리미터(13)에 의해 제한된 진폭을 갖는다. 트랩 회로(12)의 출력은 또한 비상관 검출 회로(15)에 공급된다. 트랩 회로(12)의 출력이 선정된 레벨을 초과하는 기간 동안 비상관 검출 회로(15)는 제어 신호를 발생하여 증폭율 변경회로(14)에 공급한다. 이 제어 신호에 응답하여, 증폭율 변경 회로(14)는 디스에이블되고 가산 회로(16)의 다른 입력으로의 공급이 중단된다.
또한, 이 제어 신호에 응답하여 게이트 회로(30)은 논-콤 필터(non-comb filter, NC)에 연결되도록 하기 위해 스위치(S3)을 제어한다. 그러므로, 상술한 콤필터의 출력, 즉 감산 회로(5)의 출력이 아니라 단자(T1)로부터 공급받은 칼라 비디오 신호(Y+C)가 스위치(S3)을 경유하여 BPF(8)로 공급된다. 좀 더 상세하게 말하자면, Y의 비상관이 검출될 때, 또한 칼라 신호의 비상관이 발생되리라고 기대된다. 그러므로, 이러한 경우에, 칼라 신호 성분은 제2도에 도시한 바와 같이 콤형 대역통과 특성을 가지는 콤 필터를 사용함으로써 만족하게 추출될 수 없다. 이 결과, 두개의 인접한 수평 라인 사이에 비상관이 발생할 때, 공급된 칼라 신호는 콤 필터의 출력 대신에, 현 상태에서 이미 선택되어 칼라 신호로서 출력된다. 게이트 회로 (30)에 대해서는 나중에 상세하게 설명한다.
한편, 트랩 회로(12)의 출력이 선정된 레벨을 초과하지 않는 기간 동안, 비상관 검출 회로(15)는 제어 신호를 발생하고 증폭율 변경 회로(14)에 그것을 공급한다. 증폭율 변경 회로(14)는 공급된 제어 신호에 응답하여 가산 회로(16)의 다른 입력 단자에 리미터(13)의 출력을 공급한다. 그러므로, 트랩 회로(12)로부터의 비상관 신호 성분 Y2와 Y3은 가산 회로(18)에 의해 Y1신호에 가산되거나 증강된다. 이것은 단자(T2)로부터 출력된 휘도 신호 Y의 소신호 성분이 기록 전에 미리 증폭될 수 있다는 것을 의미한다. 또한 이 제어 신호에 응답하여, 게이트 회로는 C측 접촉부로 연결시키기 위하여 스위치(S3)을 제어하고, 상술한 콤 필터의 출력, 즉 감산 회로(5)의 출력은 스위치(S3)을 경유하여 BPF(8)로 공급된다.
상기 방식으로, Y/C 분리 회로에 의해 분리된 휘도 신호와 칼라 신호는 자기 헤드(160)에 의해 자기 테입(170) 상에 더 기록되도록 제4도의 각 소자(110,120,130,140 및 150)에 의해 VHS 기록 포맷에 따라 각각 처리된다.
제8도를 참조하여, 재생시의 동작을 설명한다. 제7도와 동일한 요소에는 동일한 참조 번호를 붙인다. 제6도의 디엠퍼시스 회로(260)으로부터 단자(T4)에 공급되는 재생된 휘도 신호 Y는 비상관 프로세싱 시스템에 따른 타이밍이 고려된 지연회로(20)을 경유하여 감산 회로(21)의 정(+) 입력 뿐만 아니라, 비상관 성분의 검출을 위해 감산 회로(19)의 정(+) 입력에 공급된다.
한편, 1H 지연된 재생 비디오 신호는 LPF(2)와 VCA(3)을 경유하여 1H 지연 회로(1)로부터 감산 회로(19)의 부(-) 입력에 공급된다. 이 결과, 감산 회로(19)는 Y의 비상관 성분과 칼라 신호 성분을 포함하는 출력을 발생하여 재생시에 P측 접촉부에 연결된 스위치(S2)를 경유하여 트랩 회로(12)에 공급한다. 트랩 회로(12) 에서, 1H 지연된 신호에 포함되는 C 신호 성분은 제거되고, 단지 Y의 비상관 성분만이 리미터(13)과 비상관 검출 회로(15)에 공급된다. 리미터(13)에 의해 제한된 진폭을 가지는 Y의 비상관 성분은 증폭을 변경 회로(14)에 공급된다. 이 증폭율 변경 회로(14)는 비상관 신호 레벨이 선정된 레벨 위에 있는 기간동안 증폭율 변경회로(14)를 디스에이블하도록 상술한 기록 동작과 유사한 비상관 검출 회로(15)의 제어 신호 출력에 응답하여, 잡음 감소 동작을 중지한다. 이 기간동안, 게이트 회로(30)은 콤 필터의 출력 대신에, 즉 감산 회로(5)의 출력 대신에 가산 회로(23)의 출력을 선택하도록 연결시키기 위해 스위치(S3)을 제어한다. 비상관 신호 레벨이 선정된 레벨 이하인 기간 동안에, 증폭율 변경 회로(14)는 인에이블되고 회로(14)의 출력은 잡음 성분으로서 감산 회로(21)의 부(-) 입력에 공급된다. 이 결과, 제거된 잡음 성분을 가지는 휘도 신호 성분은 감산 회로(21)로부터 공급된다. 이것은 트랩 회로(22)에 공급될 뿐만 아니라, 스위치(S4)를 경유하여 단자(T7)로부터 출력된다. 트랩 회로(22)는 재생된 휘도 신호 안에 포함된 칼라 신호 성분을 제거하여 휘도 신호 Y로서 단자(T6)으로부터 신호를 출력한다.
이 휘도 신호 Y는 가산 회로(23)의 한 입력에 공급되고, 제6도의 BPF(330)으로부터 재생된 칼라 신호 C가 단자(T5)를 경유하여 가산 회로(23)의 다른 입력에 공급된다. 가산 회로(23)의 출력은 콤 필터를 구성하는 감산 회로(5)의 정(+) 입력에 공급되고, 비교기 회로(11)의 부(-) 입력에 공급되며, 재생동안 P측 접촉부에 연결된 스위치(S1)을 경유하여 1H 지연 회로(1)에 공급된다. 1H 지연 회로(1)의 출력은 감산 회로(5)의 부(-) 입력에 공급되도록 LPF(2)와 VCA(3) 및 지연 회로(4)를 경유하여 정확히 1H동안 지연된다. 감산 회로(5)로부터의 칼라 신호는 칼라 신호 C로서 스위치(S3)과 BPF(8)을 경유하여 단자(T3)으로부터 출력되도록 감쇠 회로 (7)에 의해 감쇠된다.
한편, SP(표준 재생, standard play) 모드 동안, 스위치(S3)은 상술한 바와 같이 비상관의 검출에 응답하여 제어되기 위해 채택된다. 하지만, 예를 들어 EP(배속 재생, extended play) 모드 동안에, 스위치(S3)은 인접한 트랙으로부터의 크로스토크 성분이 이러한 EP 모드에서 증가하기 때문에, 비상관의 검출에 관계없이 C측 접촉부를 선택하기 위해 연결될 수 있다. 그러므로, 게이트 회로(30)은 비상관 검파 회로(15)와 테입 진행 속도(EP/
Figure kpo00002
) 신호와 레코딩/재생 (REC/PLAY) 신호로부터 제어 신호를 제어 스위치(S3)에 공급한다.
다음에, 재생된 신호에서 드롭아웃의 발생이 재생시 검출되었을 때, 회로 구성은 재생된 휘도 신호와 재생된 칼라 신호로서 1H 전의 재생된 휘도 신호와 재생된 칼라 신호를 이용하여 드롭아웃 보상이 실행되도록 전환된다. 바꾸어 말하면, 휘도 신호 성분에 관해서는, 스위치(S4)는 드롭아웃의 검출시 트랩 회로(26)에서 트랩된 VCA(3)으로부터의 출력의 칼라 신호 성분을 가지는 1H 지연된 신호를 선택하기 위하여 전환된다. 드롭아웃 보상은 1H 전의 재생된 휘도 신호를 사용하여 수행된다. 칼라 신호 성분에 관해서는, 칼라 부반송파의 위상이 인버터(24)에 의해 반전된 후, 단지 칼라 신호 성분만이 제7도와 관련하여 설명한 바와 같이 스위치 (S5)를 통하여 가산 회로(23)의 한 입력에 공급되도록 HBF(25)에 의해 추출된다. 이 결과, 드롭아웃 보상시에도 칼라 부반송파의 위상 반전이 발생하지 않아 만족한 드롭아웃 보상이 된다.
만약 HPF(25)의 지연 시간이 칼라 부반송파의 주기의 절반이라면, 인버터 (24)는 필요하지 않다. 타이밍을 위한 지연 회로는 트랩 회로(26)의 전단 또는 후단에 설치될 수 있다.
본 발명에 대해 상세히 도시하고 설명하였으나, 단지 예시일뿐 이에 한정되는 것은 아니며, 본 발명의 원리 및 범위는 첨부된 특허 청구의 범위에 의해서만 한정 된다.

Claims (10)

  1. 휘도 신호/칼라 신호 분리 회로에 있어서; 휘도 신호와 칼라 신호를 포함하는 칼라 비디오 신호를 공급하기 위한 수단(T1), 1 수평 주기만큼 상기 칼라 비디오 신호를 지연하기 위한 1H 지연 수단(1), 상기 1H 지연 수단의 출력과 상기 칼라 비디오 신호를 가산하기 위한 제1 가산 수단(6), 상기 1H 지연 수단의 출력과 상기 칼라 비디오 신호를 감산하기 위한 감산 수단(5), 상기 감산 수단의 출력을 상기 칼라 신호로서 출력시키기 위한 수단(7,8,T3), 상기 감산 수단의 출력으로부터 상기 칼라 신호를 제거하기 위한 신호 분리 수단(12), 가산의 결과를 상기 휘도 신호로서 출력하기 위해 상기 제1 가산 수단의 출력에 상기 신호 분리 수단의 출력을 가산하기 위한 제2 가산 수단(18), 상기 신호 분리 수단의 출력이 선정된 레벨 이상인 상기 휘도 신호의 비상관 성분을 포함하는지의 여부를 검출하기 위한 수단(15), 및 상기 신호 분리 수단의 출력이 상기 선정된 레벨 이상인 비상관 성분을 포함하지 않는다는 것을 상기 검출 수단이 검출했을 때 상기 비상관 성분을 증강 (enhancing)시키기 위한 수단(13,14,16)를 포함하는 것을 특징으로 하는 휘도 신호/칼라 신호 분리 회로.
  2. 제1항에 있어서, 상기 비상관 성분 증강 수단이, 상기 신호 분리 수단의 출력의 진폭을 제한하기 위한 진폭 제한 수단(13), 상기 신호 분리 수단의 출력과 상기 진폭 제한 수단의 출력을 가산하기 위한 제3 가산 수단(16), 및 상기 신호 분리 수단의 출력이 상기 선정된 레벨 이상인 비상관 성분을 포함한다는 것을 상기 검출 수단이 검출했을 때. 상기 제3 가산 수단에 상기 진폭 제한 수단의 출력 공급을 금지하기 위하여 상기 진폭 제한 수단과 상기 제3 가산 수단 사이에 설치된 수단(14)을 포함하는 것을 특징으로 하는 휘도 신호/칼라 신호 분리 회로.
  3. 제1항에 있어서, 상기 제1의 가산 수단 및 감산 수단에 입력된 상기 칼라 비디오 신호와 상기 1H 지연 수단의 출력 사이의 시간차를 정확히 1 수평 주기가 되도록 설정하기 위한 제1 지연 수단(4)를 더 포함하는 것을 특징으로 하는 휘도 신호/칼라 신호 분리 회로.
  4. 제1항에 있어서, 상기 1H 지연 수단의 출력 레벨과, 상기 제1 가산 수단 및 감산 수단에 입력된 상기 칼라 비디오 신호의 레벨을 일치시키기 위한 수단(3,11)을 더 포함하는 것을 특징으로 하는 휘도 신호/칼라 신호 분리 회로.
  5. 제1항에 있어서, 상기 신호 분리 수단 및 상기 비상관 성분 증강 수단의 지연 시간만큼 상기 제1 가산 수단의 출력을 지연하기 위해 상기 제1 가산 수단과 상기 제2 가산 수단 사이에 접속된 제2 지연 수단(10)을 더 포함하는 것을 특징으로 하는 휘도 신호/칼라 신호 분리 회로.
  6. 잡음 감소 회로에 있어서, 재생된 휘도 신호와 재생된 칼라 신호를 분리하여 공급하기 위한 수단(T4,T5), 상기 공급된 재생 휘도 신호와 재생 칼라 신호를 가산하기 위한 가산 수단 (23), 상기 가산 수단의 출력을 1 수평 주기만큼 지연하기 위한 1H 지연 수단(1), 상기 가산 수단의 출력과 상기 1H 지연 수단의 출력을 감산하기 위한 제1 감산 수단(5), 상기 재생된 칼라 신호로서 상기 제1 감산 수단의 출력을 출력하기 위한 수단(8,T3), 상기 1H 지연 수단의 출력으로부터 상기 칼라 신호를 분리하고 그의 칼라 부반송파 위상(color subcarrier phase)을 반전시켜, 제1 드롭아웃 보상 신호로서 출력하기 위한 드롭아웃 보상 신호 발생 수단(24,25), 및 드롭아웃의 발생시 상기 가산 수단에 상기 재생된 칼라 신호 대신에 상기 제1 드롭아웃 보상 신호를 공급하기 위한 수단(370,S5)를 포함하는 것을 특징으로 하는 잡음 감소 회로.
  7. 제6항에 있어서, 상기 재생된 휘도 신호와 상기 1H 지연 수단의 출력을 감산하기 위한 제2 감산 수단(19),상기 제2 감산 수단의 출력으로부터 상기 칼라 신호 성분을 제거하여 잡음 성분으로서 감산의 결과를 출력하기 위한 신호 분리 수단(12,13,14), 및 상기 재생된 휘도 신호로부터 상기 잡음 성분을 제거하기 위한 제3 감산 수단(21)을 더 포함하는 것을 특징으로 하는 잡음 감소 회로.
  8. 제7항에 있어서, 상기 재생된 휘도 신호 대신에, 상기 1H 지연 수단의 출력으로부터 상기 칼라 신호를 제거함으로써 발생된 제2 드롭아웃 보상 신호를 드롭아웃이 발생하는 상기 가산 수단에 공급하기 위한 수단(26,S4)를 더 포함하는 것을 특징으로 하는 잡음 감소 회로.
  9. 제6항에 있어서, 상기 제1 감산 수단에 입력된 상기 가산 수단의 출력과 상기 1H 지연 수단의 출력 사이의 시간차를 정확히 1 수평 주기가 되도록 설정하기 위한 제1 지연 수단(4)를 더 포함하는 것을 특징으로 하는 잡음 감소 회로.
  10. 제6항에 있어서, 상기 제1의 감산 수단에 입력된 상기 가산 수단의 출력 레벨이 상기 1H 지연 수단의 출력 레벨과 일치하도록 하기 위한 수단(11,3)을 더 포함하는 것을 특징으로 하는 잡음 감소 회로.
KR1019900008100A 1989-06-02 1990-06-01 콤필터를 사용한 휘도신호/칼라신호 분리회로 및 잡음 감소회로 KR0178382B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1-141373 1989-06-02
JP1141373A JPH0824379B2 (ja) 1989-06-02 1989-06-02 信号分離回路

Publications (2)

Publication Number Publication Date
KR910002278A KR910002278A (ko) 1991-01-31
KR0178382B1 true KR0178382B1 (ko) 1999-05-01

Family

ID=15290486

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900008100A KR0178382B1 (ko) 1989-06-02 1990-06-01 콤필터를 사용한 휘도신호/칼라신호 분리회로 및 잡음 감소회로

Country Status (4)

Country Link
US (1) US5060056A (ko)
JP (1) JPH0824379B2 (ko)
KR (1) KR0178382B1 (ko)
CA (1) CA2016444C (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5023369A (en) * 1990-06-25 1991-06-11 Monsanto Company Process for producing N-phosphonomethylglycine
EP0472764B1 (de) * 1990-08-30 1996-03-06 Deutsche ITT Industries GmbH Verfahren zur Reduktion des Farbrauschens eines Fernsehsignals
US5287174A (en) * 1991-04-05 1994-02-15 Sanyo Electric Co., Ltd. Vertical resolution correcting circuit for video signal
JP3208814B2 (ja) * 1992-01-09 2001-09-17 松下電器産業株式会社 映像信号補正装置
US6310660B1 (en) * 1998-03-18 2001-10-30 Sony Corporation Video signal dropout detector
US7426314B2 (en) * 2004-07-30 2008-09-16 Hewlett-Packard Development Company, L.P. Adjusting pixels by desired gains and factors

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3764739A (en) * 1971-01-25 1973-10-09 Y Faroudja Color video recording and play back system
JPS6047641B2 (ja) * 1976-07-06 1985-10-23 ソニー株式会社 磁気記録装置
JPS5827492A (ja) * 1981-08-12 1983-02-18 Hitachi Ltd カラ−映像信号処理装置
JPS58117790A (ja) * 1981-12-30 1983-07-13 Sony Corp 映像信号の処理回路
JPS5997294A (ja) * 1982-11-27 1984-06-05 Toshiba Corp 映像信号記録再生装置
JPS59107691A (ja) * 1982-12-10 1984-06-21 Sanyo Electric Co Ltd ビデオレコ−ダ
JPH0732492B2 (ja) * 1985-08-02 1995-04-10 キヤノン株式会社 映像信号記録再生装置
JP2513661B2 (ja) * 1987-01-21 1996-07-03 株式会社東芝 時間軸圧縮多重伝送用コ−デック

Also Published As

Publication number Publication date
US5060056A (en) 1991-10-22
JPH0824379B2 (ja) 1996-03-06
JPH036989A (ja) 1991-01-14
CA2016444A1 (en) 1990-12-02
CA2016444C (en) 1995-05-23
KR910002278A (ko) 1991-01-31

Similar Documents

Publication Publication Date Title
KR860000458B1 (ko) 영상신호 기록재생장치
KR0155367B1 (ko) 3라인 논리콤필터를 사용한 휘도신호/컬러신호 분리회로 및 잡음 감소 회로
US4731674A (en) Color video signal processing apparatus for crosstalk elimination
KR0178382B1 (ko) 콤필터를 사용한 휘도신호/칼라신호 분리회로 및 잡음 감소회로
JPS6119198B2 (ko)
KR0155366B1 (ko) 3라인 논리 콤 필터를 사용한 휘도신호 처리 회로
JP2690991B2 (ja) Y/c分離回路
US4807049A (en) C-type comb filter with negative feedback
US5287174A (en) Vertical resolution correcting circuit for video signal
JPH0797870B2 (ja) 映像信号記録再生装置の輝度信号処理装置
KR100236357B1 (ko) 파이로트 신호 제거 회로
KR910009884B1 (ko) 영상신호의 기록 및 재생장치
JPH034159B2 (ko)
JP2590946B2 (ja) 磁気記録再生装置
JPH04320194A (ja) 映像信号処理回路及び映像信号記録再生装置
EP1032222B1 (en) Apparatus and method of reproducing wide-band mode video signal
JP2635647B2 (ja) 映像信号記録再生装置
JP2697505B2 (ja) 色信号処理回路
JP2916737B2 (ja) Vtr等の再生搬送色信号のクロストーク除去装置及びこれに用いる遅延装置
JPH0258837B2 (ko)
JPH0545116B2 (ko)
JPH01318485A (ja) くし形フィルタ
JPH07231459A (ja) 磁気記録再生装置の信号処理回路
JPH04117889A (ja) 記録再生装置の信号処理回路
JPH04126492A (ja) 磁気記録再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081110

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee