KR0132433Y1 - 비데오 필드 메모리의 쓰기 제어장치 - Google Patents

비데오 필드 메모리의 쓰기 제어장치 Download PDF

Info

Publication number
KR0132433Y1
KR0132433Y1 KR2019960002807U KR19960002807U KR0132433Y1 KR 0132433 Y1 KR0132433 Y1 KR 0132433Y1 KR 2019960002807 U KR2019960002807 U KR 2019960002807U KR 19960002807 U KR19960002807 U KR 19960002807U KR 0132433 Y1 KR0132433 Y1 KR 0132433Y1
Authority
KR
South Korea
Prior art keywords
field
signal
receives
memory
output
Prior art date
Application number
KR2019960002807U
Other languages
English (en)
Other versions
KR970053014U (ko
Inventor
김정근
Original Assignee
권태웅
엘지하이웰주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 권태웅, 엘지하이웰주식회사 filed Critical 권태웅
Priority to KR2019960002807U priority Critical patent/KR0132433Y1/ko
Publication of KR970053014U publication Critical patent/KR970053014U/ko
Application granted granted Critical
Publication of KR0132433Y1 publication Critical patent/KR0132433Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/915Television signal processing therefor for field- or frame-skip recording or reproducing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

본 고안은 비동기식으로 영상메모리를 제어 하고자 하는 경우에 적당하도록 한 비데오 필드 메모리의 쓰기 제어장치에 관한 것으로, 현재 필드 메모리에 첫 번째 필드의 데이터를 쓰고 있는 시간에 두 번째 필드의 데이터를 읽어서 주사하게 되면 필드간의 데이터가 서로 바뀌어져 화면이 떨고 있는 상태처럼 보이게 되는 문제점이 있었으나, 본 발명에서는 필드 메모리로부터 필드에 대한 데이터를 비동기식으로 쓸 때 하나의 필드의 시작점에 대해서만 로직 하이의 쓰기 인에이블신호를 인가하고, 나머지 하나의 필드에 대해서는 로직 로우의 상태에 의해 쓰기를 행하도록 하여 현재 쓰여지고 있는 필드의 시점에서 다른 필드의 데이터가 쓰여질 때 이를 자신의 필드영역에 씀으로써 영상데이타의 주사시에 한 프레임의 필드간에 데이터가 바뀌어 주사되더라도 화면의 떨림을 방지하는 효과가 있게 된다.

Description

비데오 필드 메모리의 쓰기 제어장치
제1도는 일반적인 디지털 영상신호 처리장치의 블록도.
제2도는 제1도 메모리 쓰기 제어부의 세부 블록도.
제3도는 제2도 각 부의 출력 파형도
제4도는 본 발명 비데오 필드 메모리 쓰기 제어장치를 나타낸 블록도.
제5도는 제4도 각 부의 출력 파형도.
* 도면의 주요부분에 대한 부호의 설명
261 : 수평라인 선택부 262 : 필드선택부
263 : 필드 판단부 264 : 제1플립플롭
265 : 메모리 리세트부 266 : 필드선택 제어부
266-1 : 앤드게이트 266-2 : 제2플립플롭
266-3 : 멀티플렉서
본 고안은 영상메모리의 필드메모리 제어장치에 관한 것으로, 특히 비동기식으로 영상메모리를 제어하고자 하는 경우에 적당하도록 한 비데오 필드 메모리의 쓰기 제어장치에 관한 것이다.
영상신호는 아날로그 신호방식으로 이루어져 있어, 그 응용에 많은 어려움을 갖고 있었으나, 근래에 들어서 디지털 영상 신호처리 기술의 발달로 인해 이를 이용한 제품들이 많이 출시되고 있는데, 이러한 제품들은 아날로그신호를 디지털 신호로 변환한 다음 이 변환된 영상데이타를 처리하는 방법에 따라서 다른 다양한 형태의 제품을 만들 수 있다.
또한 일반적인 영상신호는 모니터나 브라운관에 디스플레이될 때 비월주사방식의 특성을 갖고 있으며, 이 비월주사방식은 한 프레임의 화면을 두 개의 필드화면으로 나누어 주사하는 방식으로서 한 프레임은 홀수필드와 짝수필드로 이루어진다.
이러한 아날로그 영상신호를 디지털 영상신호로 변환하여 하고자 하는 목적에 맞게 처리할 수 있는 일반적인 디지털 영상신호 처리장치는 제1도에 도시된 바와 같이, 입력신호처리부(100)는 아날로그 영상신호를 입력받아 디지털 신호로의 변환을 용이하게 해주기 위하여 신호처리를 행하게 되고, 이 신호는 아날로그/디지털 변환부(110)에 입력되어 메모리 쓰기 제어부(160)의 제어신호(fs)에 의해 디지털 신호로 변환되며, 상기 입력신호처리부(100)의 출력은 펄스발생부(150)로 인가되어 4배의 클럭펄스(4fsc), 수평동기신호(HD), 수직동기신호(VD)를 만들어 메모리 쓰기 제어부(160)에 인가한다.
그리고, 상기 메모리 쓰기 제어부(160)는 상기 펄스발생부(150)의 출력(4fsc, HD,VD)을 인가받아 동기를 맞추기 위한 클럭신호(CLK), 쓰기 리세트신호(RSTW), 쓰기 인에이블신호(WE)를 생성하여 출력함으로써 상기 아날로그/디지탈 변환부(110)의 디지털 영상신호를 필드메모리(120)에 저장하게 된다.
또한, 상기 필드메모리(120)에 쓰여진 영상데이타를 읽기 위해서 출력펄스 발생부(180)에서 4배의 클럭펄스(4fsc), 수평동기신호(HD), 수직동기신호(VD)를 만들어 메모리 읽기 제어부(170)에 인가하면, 상기 메모리 읽기 제어부(170)는 그에 대한 클럭신호(CLK), 읽기 리세트신호(RSTW), 쓰기 인에이블신호(WE)를 생성하여 필드메모리(120)로 출력함으로써 저장된 디지털 영상데이타를 읽어들이게 되며, 이 읽혀진 디지털 영상데이타는 디지털 /아날로그 변환부(130)에 인가되어 상기 클럭펄스 발생부(180)의 클럭신호(CLK)에 의해 아날로그 신호로 변환된다.
이 아날로그신호로 변환된 영상데이타는 출력신호 처리부(140)에 인가되어 출력펄스 발생부(180)의 클럭동기신호(C·Sync)에 의해 복합영상신호로 처리되어 출력된다.
한편, 상기 메모리 쓰기 제어부(160)는 제2도에 도시된 바와 같이, 입력되는 아날로그 영상신호의 수평동기신호(HD)를 입력받아 한 프레임의 짝수번째 라인 및 홀수번째 라인의 메모리 쓰기 제어신호를 발생하는 수평라인 선택부(161)와, 입력되는 아날로그 영상신호의 수직동기신호(VD) 및 수평동기신호(HD)를 입력받아 첫 번째 필드인지 아니면 두 번째 필드인지를 판별하여 그에 대한 필드선택신호를 출력하는 필드판단부(163)와, 상기 수평라인 선택부(161)의 메모리 쓰기 제어신호를 인가받아 필드판단부(163)의 출력에 의해 이를 선택하여 쓰기 인에이블신호(WE)를 출력하는 필드선택부(162)와, 상기 필드선택부(162)의 쓰기 인에이블신호(WE)를 인가받아 그 시작점을 검출하는 플립플롭(164)과, 상기 플립플롭(164)으로부터 출력이 인가되면 쓰기 리세트신호(RSTW)를 발생하는 메모리 리세트부(165)로 구성된다.
이를 상세히 설명하면 다음과 같다.
수평라인 선택부(161)는 펄스발생부(150)로부터 수평동기신호(HD)를 인가받아 카운트하여 한 프레임을 구성하는 두 개 필드의 각 라인의 메모리 쓰기 제어신호를 발생하게 되는데, 그 값은 보통 수직 블랭킹(Blanking)기간을 뺀 값으로서, 첫 번째 필드에서는 라인 23~262까지 사용하며, 두 번째 필드에서는 라인 22~261까지를 사용하게 되며, 이는 영상신호가 모니터 또는 브라운관에 비월주사하기 때문이다.
필드판단부(163)는 영상신호의 수직동기신호(VD) 및 수평동기신호(HD)를 입력받아 제3도(b)에 도시된 바와 같이 필드선택신호를 생성하여 필드선택부(162)로 인가하게 된다.
그러므로, 상기 필드선택부(162)는 필드판단부(163)의 필드선택신호에 의해 수평라인 선택부(161)에서 출력되는 두 개 필드의 메모리 쓰기 제어신호를 선택하여 출력하게 되는데, 만일 첫 번째 필드구간에서 상기 필드 선택신호가 로직 하이이고 두 번째 필드구간에서 로직 로우라면 첫 번째 필드에 대한 메모리 쓰기 제어신호가 선택되어 제3도(a)에 도시된 바와 같은 필드메모리(120)에 한 프레임 영상신호의 첫 번째 필드에 대한 수평라인의 데이터가 쓰여질 수 있도록 쓰기 인에이블신호(WE)를 발생하게 된다.
한편, 상기 필드선택부(162)의 쓰기 인에이블신호(WE)는 플립플롭(164)으로 인가되어 필드메모리(120)에 데이터를 쓰기 위한 시작점을 검출하게 되는데, 제3도(c)에 도시된 바와 같이 쓰기 인에이블신호(WE)가 처음으로 로직 하이상태가 될 때 그의 출력도 또한 로직 하이상태가 되고, 첫 번째 필드가 끝날 때에 수직동기신호(VD)를 입력받아 리세트 된 다음 두 번째 필드가 처음 시작될 때 다시 로직 하이가 되어 두 개 필드의 데이터에 대한 쓰기 시작점을 검출하게 된다.
메모리 리세트부(165)는 상기 플립플롭(164)의 출력을 인가받아 제3도(d)에 도시된 바와 같이 매 필드마다 리세트 신호를 발생하여 필드메모리(120)를 리세트 시키게 된다.
그런데, 이와같은 경우에 입력영상신호와 출력영상신호의 동기가 맞을 경우에는 화면에 아무런 영향을 주지 않게 되지만, 비동기로 동작하는 경우에는 한 프레임의 필드간의 데이터가 서로 바뀌어지는 현상이 시간에 따라 발생하게 된다.
즉, 현재 필드메모리에 첫 번째 필드의 데이터를 쓰고 있는 시간에 두 번째 필드의 데이터를 읽어서 주사하게 되면 필드간의 데이터가 서로 바뀌어져 화면이 떨고 있는 상태처럼 보이게 되는 문제점이 있었다.
따라서, 본 발명은 종래의 이러한 문제점을 감안하여 필드메모리로부터 필드에 대한 데이터를 비동기식으로 쓸 때 하나의 필드의 시작점에 대해서만 로직 하이의 쓰기 인에이블신호를 인가하고, 나머지 하나의 필드에 대해서는 로직 로우의 상태에 의해 쓰기를 행하도록 하여 현재 쓰여지고 있는 필드의 시점에서 다른 필드의 데이터가 쓰여질 때 이를 자신의 필드영역에 씀으로써 영상의 떨림을 방지하도록 하는데 목적이 있는 것으로, 이러한 목적을 갖는 본 발명을 상세히 설명한다.
본 발명 비데오 필드 메모리 쓰기 제어장치는 제4도에 도시한 바와 같이, 입력되는 아날로그 영상신호의 수평동기신호(HD)를 입력받아 한 프레임의 홀수번째 라인 및 짝수번째 라인의 메모리 쓰기 제어신호를 발생하는 수평라인 선택부(261)와, 입력되는 아날로그 영상신호의 수직동기신호(VD) 및 수평동기신호(HD)를 입력받아 첫 번째 필드인지 아니면 두 번째 필드인지를 판별하여 각 필드에 대한 필드 판별신호(FLD1, FLD2)를 출력하는 필드판단부(263)와, 상기 수평라인 선택부(261)의 메모리 쓰기 제어신호를 인가받아 필드선택 제어부(266)의 필드선택신호(SEL)에 의해 이를 선택하여 그에 따른 쓰기 인에이블신호(WE)를 출력하는 필드선택부(262)와, 상기 필드선택부(262)의 쓰기 인에이블신호(WE)를 인가받아 그 시작점을 검출하는 플립플롭(264)과, 상기 플립플롭(264)으로부터 출력이 인가되면 쓰기 리세트신호(RSTW)를 발생하는 메모리 리세트부(265)와, 읽기 리세트신호(RSTR)및 상기 필드판단부(263)의 판별신호(FLD1, FLD2)를 인가받아 현재 쓰여지고 있는 필드를 판단하여 타 필드에 대한 데이터가 쓰여지고 있더라도 자신의 필드영역에 쓰여질 수 있도록 그에 대한 선택제어신호(SEL)를 출력하는 필드선택 제어부(266)로 구성한다.
한편, 상기 필드선택 제어부(266)는 읽기 리세트신호(RSTR) 및 첫 번째 필드읽기 판별신호(RDFLD1)를 인가받아 이를 앤드조합하는 앤드게이트(266-1)와, 상기 앤드게이트(266-1)의 출력을 클럭으로 입력받음과 아울러 필드판단부(263)에서 출력되는 필드 판별신호(FLD1, FLD2)를 인가받아 현재 필드메모리에 쓰여지는 영상데이타의 필드를 판별하는 플립플롭(266-2)과, 상기 플립플롭(266-2)의 출력에 의해 필드판단부(263)에서 출력되는 필드 판별신호(FLD1, FLD2)를 선택하여 필드선택부(262)에 필드선택신호(SEL)를 인가하는 멀티플렉서(266-3)로 구성한다.
이와 같이 구성한 본 발명을 제4도 및 제5도를 참조하여 상세히 설명한다.
현재 필드메모리에 쓰여지고 있는 입력영상신호의 데이터가 두 번째 필드라고 가정하고, 그 두 번째 필드의 라인은 22번 라인부터 261라인으로 구성되어 있다.
필드 판단부(263)는 수평동기신호(HD) 및 수직 동기 신호(VD)를 인가받아 제5도(b)에 도시한 바와 같이 첫 번째 필드가 필드메모리에 쓰여지고 있다면 로직 하이의 구간을 유지하는 판별신호(FLD1)를 출력하고, 두 번째 필드에 대한 판별신호(FLD2)는 로직 로우의 구간을 유지하게 되며, (c)에 도시한 바와 같이 두 번째 필드가 필드메모리에 쓰여지고 있다면 그 구간에서 로직 하이의 구간을 유지하는 판별신호(FLD2)를 출력하고, 첫 번째 필드에 대한 판별신호(FLD1)는 로직 로우의 구간을 유지하는 신호를 출력하게 된다.
한편, 필드선택 제어부(266)의 앤드게이트(266-1)는 제5도 (a)에 도시한 바와 같은 읽기 리세트신호(RSTR) 및 첫 번째 필드 읽기 판별신호(RDFLD1)를 인가받아 이를 앤드조합함으로써 첫 번째 필드에 대한 리세트 신호만을 출력하게 된다.
플립플롭(266-2)에서는 상기 필드판단부(263)에서 출력되는 필드판별신호(FLD1, FLD2)를 입력받으며 상기 앤드게이트(266-1)의 출력을 클럭으로 입력받음으로써 첫 번째 필드의 시점에서 현재 읽어낼 영상데이타가 첫 번째 필드의 것인지 아니면 두 번째 필드의 것인지를 판단하게 된다.
그러므로, 상기 플립플롭(266-2)의 출력이 로직 하이이면 첫 번째 필드의 데이터를 첫 번째 필드의 구간에서 읽어내는 것이고, 반면에 로직 로우라면 두 번째 필드의 데이터를 첫 번째 필드의 구간에서 읽어내는 것이며, 본 발명에서는 첫 번째 필드의 구간에서 두 번째 필드를 쓰는 것을 일예로 든다.
멀티플렉서(266-3)에서는 필드선택신호(FLD1,FLD2)를 입력받아 상기 플립플롭(266-2)의 출력에 의해 필드선택신호(SEL)를 출력하게 되는데, 제어단자(S)에 로직 하이가 입력되면 첫 번째 필드의 라인 22~261을 필드선택부(262)에서 선택하도록 하고, 로직 하이가 입력되면 두 번째 필드의 라인 23~262를 필드선택부(262)에서 선택하도록 하는 제어신호(SEL)를 출력하게 된다.
따라서, 제5도(d)에 도시한 바와 같이 현재 멀티플렉서(266-3)의 제어단자에는 로직로우의 제어신호가 입력되고 있으므로 첫 번째 필드에 대한 판별신호((FLD1)에 대한 필드선택신호(SEL)를 출력하게 되는데, 이는 종래의 경우에 있어서는 필드메모리에 라인 22~261을 저장한 다음 이후 라인23~262를 순서대로 저장하였으나, 본 발명에서는 필드선택 제어부(266)에 의해서 라인 23~262, 라인 22~261의 순서로 바뀌어 저장되며, 필드선택부(262)의 쓰기 인에이블신호(WE)는 제5도 (e)에 도시한 바와 같이 첫 번째 필드에서는 라인의 데이터가 선택되지 않고, 두 번째 필드에 대해서만 라인데이타가 선택되어 진다.
이와 같이 본 발명은 첫 번째 필드가 쓰여지는 시점에서 두 번째 필드의 데이터가 쓰여지는 경우 이를 첫 번째 필드에 주사함으로써 영상의 떨림을 제거하는 효과가 있게 된다.

Claims (2)

  1. 입력되는 아날로그 영상신호의 수평동기신호(HD)를 입력받아 한 프레임의 홀수번째 라인 및 짝수번째 라인의 메모리 쓰기 제어신호를 발생하는 수평라인 선택부(261)와 입력되는 아날로그 영상신호의 수직동기신호(VD)및 수평동기신호(HD)를 입력받아 첫 번째 필드인지 아니면 두 번째 필드인지를 판별하여 각 필드에 대한 필드 판별신호(FLD1,FLD2)를 출력하는 필드판단부(263)와, 상기 수평라인 선택부(261)의 메모리 쓰기 제어신호를 인가받아 필드선택 제어부(266)의 필드선택신호(SEL)에 의해 이를 선택하여 그에 따른 쓰기 인에이블신호(WE)를 출력하는 필드선택부(262)와, 상기 필드선택부(262)의 쓰기 인에이블신호(WE)를 인가받아 그 시작점을 검출하는 플립플롭(264)과, 상기 플립플롭(264)으로부터 출력이 인가되면 쓰기 리세트신호(RSTW)를 발생하는 메모리 리세트부(265)와, 읽기 리세트신호(RSTW) 및 상기 필드판단부(263)의 판별신호(FLD1,FLD2)를 인가받아 현재 쓰여지고 있는 필드를 판단하여 타 필드에 대한 데이터가 쓰여지고 있더라도 자신의 필드영역에 쓰여질 수 있도록 그에 대한 선택제어신호(SEL)를 출력하는 필드선택 제어부(266)로 구성하여 된 것을 특징으로 하는 비데오 필드메모리의 쓰기 제어장치.
  2. 제1항에 있어서, 필드선택 제어부(266)는 읽기 리세트신호(RSTR) 및 첫 번째 필드읽기 판별신호(RDFLD1)를 인가받아 이를 앤드조합하는 앤드게이트(266-1)와, 상기 앤드게이트(266-1)의 출력을 클럭으로 입력받음과 아울러 필드판단부(263)에서 출력되는 필드판별신호(FLD1,FLD2)를 인가받아 현재 필드메모리에 쓰여지는 영상데이타의 필드를 판별하는 플립플롭(266-2)과, 상기 플립플롭(266-2)의 출력에 의해 필드판단부(263)에서 출력되는 필드 판별신호(FLD1,FLD2)를 선택하여 필드선택부(262)에서 필드선택신호(SEL)를 인가하는 멀티플렉서(266-3)로 구성하여 된 것을 특징으로 하는 비데오 필드 메모리의 쓰기 제어장치.
KR2019960002807U 1996-02-23 1996-02-23 비데오 필드 메모리의 쓰기 제어장치 KR0132433Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960002807U KR0132433Y1 (ko) 1996-02-23 1996-02-23 비데오 필드 메모리의 쓰기 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960002807U KR0132433Y1 (ko) 1996-02-23 1996-02-23 비데오 필드 메모리의 쓰기 제어장치

Publications (2)

Publication Number Publication Date
KR970053014U KR970053014U (ko) 1997-09-08
KR0132433Y1 true KR0132433Y1 (ko) 1998-12-15

Family

ID=19450819

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960002807U KR0132433Y1 (ko) 1996-02-23 1996-02-23 비데오 필드 메모리의 쓰기 제어장치

Country Status (1)

Country Link
KR (1) KR0132433Y1 (ko)

Also Published As

Publication number Publication date
KR970053014U (ko) 1997-09-08

Similar Documents

Publication Publication Date Title
US4249213A (en) Picture-in-picture television receiver
KR100246088B1 (ko) 화소수변환장치
KR950014577B1 (ko) 고화질 텔레비젼의 픽쳐인픽쳐신호처리방법 및 그 장치
KR100255907B1 (ko) 영상신호 변환장치와 텔레비젼신호처리장치
US6040868A (en) Device and method of converting scanning pattern of display device
KR0161775B1 (ko) 와이드비전의 자막데이터 위치제어회로
JP3154190B2 (ja) 汎用走査周期変換装置
KR0132433Y1 (ko) 비데오 필드 메모리의 쓰기 제어장치
KR100403692B1 (ko) 화상표시장치
JP3217820B2 (ja) 映像合成方法および外部同期表示装置
KR100620931B1 (ko) 화상 신호 처리 회로
JP3083044B2 (ja) 映像合成回路
KR100196845B1 (ko) 컴퓨터와텔레비젼의영상신호인터페이스장치
JP3536373B2 (ja) 映像表示装置
KR100208374B1 (ko) 영상신호처리 시스템에서 유효화면크기 가변회로
KR0129253B1 (ko) 모니터겸용티브이수상장치
KR0123769B1 (ko) 16 : 9 화면에서의 픽쳐 인 픽쳐 표시회로
KR100280848B1 (ko) 비디오 주사방식 변환회로
KR100269227B1 (ko) 비월주사형식영상에서비비월주사형식영상으로의변환장치및방법
JPH08186803A (ja) 走査変換装置
JPH05341739A (ja) 画面分割装置
JPH0431892A (ja) ビデオ信号表示装置
KR960015134B1 (ko) 고화질 티브이의 부화면 영상 처리장치
JPH0370288A (ja) スキャンコンバータ
JP2002023730A (ja) 画像表示装置および表示制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20100608

Year of fee payment: 13

EXPY Expiration of term