JPS6363854U - - Google Patents

Info

Publication number
JPS6363854U
JPS6363854U JP15815486U JP15815486U JPS6363854U JP S6363854 U JPS6363854 U JP S6363854U JP 15815486 U JP15815486 U JP 15815486U JP 15815486 U JP15815486 U JP 15815486U JP S6363854 U JPS6363854 U JP S6363854U
Authority
JP
Japan
Prior art keywords
check
comparator
memory means
signal
issues
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15815486U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15815486U priority Critical patent/JPS6363854U/ja
Publication of JPS6363854U publication Critical patent/JPS6363854U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

【図面の簡単な説明】
第1図は本考案の一実施例の構成図、第2図は
チエツクメモリ手段の内容を表した説明図、第3
図は従来のデバツグ装置の構成図である。 1……主記憶装置、5……比較器、7……表示
器、8……信号設定器、9……チエツクメモリ手
段、10……アドレスカウンタ、11……スイツ
チ。

Claims (1)

  1. 【実用新案登録請求の範囲】 デバツグの順序により設定されるアドレス情報
    に対応したチエツクデータが書き込まれるととも
    に信号設定器に前記チエツクデータをアクセスす
    るチエツクメモリ手段と、 信号設定器からのチエツクデータとマイクロコ
    ンピユータの主記憶装置に格納されたプログラム
    の実行により生じるバス情報とを比較して一致し
    たときに表示器に信号を発する比較器と、 前記チエツクメモリ手段のチエツクデータをス
    イツチングによりデータ単位で消去するスイツチ
    と、前記スイツチングにより前記チエツクメモリ
    手段のアドレス情報を順番に指定するアドレスカ
    ウンタとを備えてなることを特徴とするデバツグ
    装置。
JP15815486U 1986-10-17 1986-10-17 Pending JPS6363854U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15815486U JPS6363854U (ja) 1986-10-17 1986-10-17

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15815486U JPS6363854U (ja) 1986-10-17 1986-10-17

Publications (1)

Publication Number Publication Date
JPS6363854U true JPS6363854U (ja) 1988-04-27

Family

ID=31081376

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15815486U Pending JPS6363854U (ja) 1986-10-17 1986-10-17

Country Status (1)

Country Link
JP (1) JPS6363854U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5350637A (en) * 1976-10-20 1978-05-09 Hitachi Ltd Program executing unit
JPS578857A (en) * 1980-06-18 1982-01-18 Nec Corp Detector for program processing

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5350637A (en) * 1976-10-20 1978-05-09 Hitachi Ltd Program executing unit
JPS578857A (en) * 1980-06-18 1982-01-18 Nec Corp Detector for program processing

Similar Documents

Publication Publication Date Title
JPS6034648U (ja) マイクロコンピユータにおけるメモリ・ページング・システム
JPS6363854U (ja)
JPS63107042U (ja)
JPH0255337U (ja)
JPS6293246U (ja)
JPS60166036U (ja) プリセツトデ−タ書込み装置
JPS63107044U (ja)
JPS6446844U (ja)
JPS5872800U (ja) 設定デ−タのメモリ保護装置
JPH0462599U (ja)
JPS6230292U (ja)
JPS58108553U (ja) プログラムチエツカ
JPS61164551U (ja)
JPS59130146U (ja) メモリ装置
JPH0334102U (ja)
JPS61192352U (ja)
JPH0313504U (ja)
JPS61172343U (ja)
JPH0412053U (ja)
JPS6327963U (ja)
JPS6275542U (ja)
JPS63168549U (ja)
JPH02149165U (ja)
JPS5894034U (ja) トレ−ス装置
JPS59118048U (ja) 双方向ダイレクトメモリアクセス転送回路