JPS59118048U - 双方向ダイレクトメモリアクセス転送回路 - Google Patents

双方向ダイレクトメモリアクセス転送回路

Info

Publication number
JPS59118048U
JPS59118048U JP990883U JP990883U JPS59118048U JP S59118048 U JPS59118048 U JP S59118048U JP 990883 U JP990883 U JP 990883U JP 990883 U JP990883 U JP 990883U JP S59118048 U JPS59118048 U JP S59118048U
Authority
JP
Japan
Prior art keywords
memory access
direct memory
transfer circuit
bidirectional direct
access transfer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP990883U
Other languages
English (en)
Inventor
徹 前田
Original Assignee
株式会社日立製作所
日立エンジニアリング株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立製作所, 日立エンジニアリング株式会社 filed Critical 株式会社日立製作所
Priority to JP990883U priority Critical patent/JPS59118048U/ja
Publication of JPS59118048U publication Critical patent/JPS59118048U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Multi Processors (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は、従来のDMACを採用した回路の構成図、第
2図は、本考案の双方向DMA転送回路の実施例の回路
構成図、第3図は、第2図のタイムチャートである。 2・・・DMA制御信号発生回路、4・・・転送アドレ
ス発生回路、13・・・HOLD要求信号、14A。 14B・・・HOLD応答信号。

Claims (1)

  1. 【実用新案登録請求の範囲】 マイクロプロセッサ応用システムにおいて、異なる制御
    系の誉れぞれに設けられた、制御情報格納用メモリ間で
    の制御情報の転送を、マイクロプロセッサをホールドさ
    せた状態でシステムバスを占有し、転送に必要な制御信
    号を発生することによって、メモリ間で直接実行させる
    ことが可能で。 あり、ソフトウェアの介在なしに簡易なハードウェアに
    て構成できるように形成したことを特徴とする双方向ダ
    イレクトメモリアクセス転送回路。
JP990883U 1983-01-28 1983-01-28 双方向ダイレクトメモリアクセス転送回路 Pending JPS59118048U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP990883U JPS59118048U (ja) 1983-01-28 1983-01-28 双方向ダイレクトメモリアクセス転送回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP990883U JPS59118048U (ja) 1983-01-28 1983-01-28 双方向ダイレクトメモリアクセス転送回路

Publications (1)

Publication Number Publication Date
JPS59118048U true JPS59118048U (ja) 1984-08-09

Family

ID=30141355

Family Applications (1)

Application Number Title Priority Date Filing Date
JP990883U Pending JPS59118048U (ja) 1983-01-28 1983-01-28 双方向ダイレクトメモリアクセス転送回路

Country Status (1)

Country Link
JP (1) JPS59118048U (ja)

Similar Documents

Publication Publication Date Title
JPS6034648U (ja) マイクロコンピユータにおけるメモリ・ページング・システム
JPS59118048U (ja) 双方向ダイレクトメモリアクセス転送回路
JPS58147050U (ja) 情報処理装置
JPS6087050U (ja) デ−タ転送制御装置
JPS6095654U (ja) デ−タ転送制御装置
JPS59134842U (ja) 車載電子機器用のワンチツプマイコンのメモリ拡張装置
JPS5894022U (ja) オンライン高速デ−タ編集制御システム
JPS60166055U (ja) 車載電子機器制御用cpu間のデ−タ転送用記憶装置
JPS59134838U (ja) メモリアクセス記録装置
JPS6030051U (ja) Pcmデ−タ発生回路
JPS58171556U (ja) パネル制御装置
JPS60123051U (ja) 共有メモリの制御装置
JPS58140599U (ja) ダイナミツクランダムアクセスメモリ制御回路
JPS618354U (ja) ダイレクトメモリアクセス装置
JPS6065843U (ja) メモリアドレス拡張回路
JPS5920351U (ja) マイクロコンピユ−タにおける加算回路
JPS5915153U (ja) 車両用デ−タ収録装置
JPS59130146U (ja) メモリ装置
JPS6431450U (ja)
JPS60131056U (ja) メモリ内蔵形lsi
JPS6020099U (ja) P−rom書込器
JPS59187850U (ja) 記憶回路アドレス装置
JPS5851361U (ja) マイクロコンピユ−タ制御回路
JPS60166036U (ja) プリセツトデ−タ書込み装置
JPS6047058U (ja) チヤネル制御装置