JPS63215237A - Polling communication circuit - Google Patents

Polling communication circuit

Info

Publication number
JPS63215237A
JPS63215237A JP4955187A JP4955187A JPS63215237A JP S63215237 A JPS63215237 A JP S63215237A JP 4955187 A JP4955187 A JP 4955187A JP 4955187 A JP4955187 A JP 4955187A JP S63215237 A JPS63215237 A JP S63215237A
Authority
JP
Japan
Prior art keywords
circuit
data
control circuit
master
slave
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4955187A
Other languages
Japanese (ja)
Other versions
JPH0795734B2 (en
Inventor
Toru Uramoto
徹 浦本
Chihiro Nakagawa
千尋 中川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Cable Industries Ltd
Original Assignee
Mitsubishi Cable Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Cable Industries Ltd filed Critical Mitsubishi Cable Industries Ltd
Priority to JP4955187A priority Critical patent/JPH0795734B2/en
Publication of JPS63215237A publication Critical patent/JPS63215237A/en
Publication of JPH0795734B2 publication Critical patent/JPH0795734B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Small-Scale Networks (AREA)

Abstract

PURPOSE:To selectively use a master station operation and a slave station operation while using one and the same kind of means by juxtaposing a transmission circuit and a reception circuit on a single IC board together with providing a control circuit for a master station and a control circuit for a slave station and providing a selecting means selecting the operation of both the control circuits. CONSTITUTION:The transmission circuit 4, the reception circuit 4, a master operation control circuit 26, a slave operation control circuit 28 and an inverter 30 as a selection means selecting the operation of both the control circuits are provided on the IC board 2. In operating the board as a master station, a host data bus is connected to an input/output pin 40 and a host control bus is connected to pins 42, 44 respectively. In inputting the section signal of the master operation mode from the mode setting pin 44, the control circuit 26 is started. In operating the titled board as a slave station, various electric equipments are connected to the pin 40 and a pin 44 is connected to a ground level. Thus, the control circuit 28 is started.

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明は、ポーリング通信用回路に関する。[Detailed description of the invention] <Industrial application field> The present invention relates to a polling communication circuit.

〈従来技術とその問題点〉 一般に、ポーリング方式のデータ通信システムは、第4
図に示すように、マスター局Aと複数のスレーブ局Bと
を通信回線Cで接続して構成される。
<Prior art and its problems> In general, polling type data communication systems
As shown in the figure, a master station A and a plurality of slave stations B are connected by a communication line C.

従来のこの種のデータ通信システムにおいて、マスター
局Aは、第2図に示すように、ホストコンピュータa1
送信回路すい受信回路C1、データの送受信の動作を制
御する送受信制御回路d、を備える。また、スレーブ局
Bは、第3図に示すように、送信回路b!s受信回路C
7、受信回路C3に接続された各種の電気機器e1送受
信の動作を制御する送受信制御回路d、を備える。
In a conventional data communication system of this type, a master station A has a host computer a1 as shown in FIG.
It includes a transmitting circuit, a receiving circuit C1, and a transmitting/receiving control circuit d that controls data transmitting and receiving operations. Furthermore, as shown in FIG. 3, slave station B has a transmitting circuit b! s receiving circuit C
7. A transmission/reception control circuit d is provided which controls the transmission/reception operations of various electric devices e1 connected to the reception circuit C3.

マスター局Aは、スレーブ局Bの送信要求の有無を調べ
てリンクを確立し、送信要求のある特定のスレーブ局B
からの伝送データを受信回路C1で受信してホストコン
ピュータa内部に取り込む。
Master station A checks whether there is a transmission request from slave station B and establishes a link.
The receiving circuit C1 receives the transmitted data from the host computer a and takes it into the host computer a.

また、スレーブ局Bを選定し、そのスレーブ局Bに対し
て送信回路す、を介してデータ伝送を行なう。
Also, slave station B is selected, and data is transmitted to the slave station B via the transmitting circuit.

一方、スレーブ局Bは、マスター局Aからデータ伝送が
あれば、そのデータを受信回路C6で受信し、これらの
データを各電気機器eに出力する。また、電気機器eの
モニタ情報等をマスター局Aに送信するような場合には
、マスター局Aからのポーリングに応答して送信回路す
、からデータを送信する。
On the other hand, if slave station B receives data transmitted from master station A, it receives the data at receiving circuit C6, and outputs the data to each electrical device e. Further, in the case of transmitting monitor information etc. of the electrical equipment e to the master station A, data is transmitted from the transmitting circuit I in response to polling from the master station A.

ところで、このようなポーリング方式のデータ通信ンス
テムを構成するためのマスター局Aとスレーブ局Bの回
路は、従来、互いに別部品として製作されていた。この
ため、各回路部品は別工程で製作され、品種ら異なって
いた。したがって、製作効率が悪く、コスト低減化を阻
害する要因となっていた。
By the way, the circuits of master station A and slave station B for configuring such a polling type data communication system have conventionally been manufactured as separate parts. For this reason, each circuit component was manufactured in a separate process and had different types. Therefore, manufacturing efficiency is poor, which is a factor that hinders cost reduction.

本発明は、このような事情に鑑みてなされたものであっ
て、同一品種でマスター局動作とスレーブ局動作とを選
択使用できるようにして、品種の統一化を図り、しかも
、量産化が容易に実現できるようにすることを目的とす
る。
The present invention has been made in view of the above circumstances, and it is possible to selectively use master station operation and slave station operation with the same product type, thereby unifying the product types and facilitating mass production. The aim is to make this possible.

〈問題点を解決するための手段〉 従来のマスター局とスレーブ局を構成する各回路を比較
した場合、受信回路と送信回路は共通であり、また、各
送受信用の制御回路も共通要素が多い。したがって、こ
れらの共通回路部分を抽出してこれを単一のIC基板上
に形成すれば、マスター局とスレーブ局の制御を一品種
のハードウェアで実現できる。
<Means to solve the problem> When comparing the circuits that make up the conventional master station and slave station, it is found that the receiving circuit and transmitting circuit are common, and the control circuits for each transmission and reception also have many common elements. . Therefore, if these common circuit parts are extracted and formed on a single IC board, control of the master station and slave station can be realized with one type of hardware.

本発明は、かかる点に着目してなされたもので、上記の
目的を達成するために、次の構成を採る。
The present invention has been made with attention to this point, and in order to achieve the above object, it adopts the following configuration.

すなわち、本発明のポーリング通信用回路は、単一のt
C基板に、送信回路と受信回路が設けられるとともに、
スレーブ局のセレクティングとポーリングシーケンスを
実行するマスター動作制御回路とマスター局からのポー
リングに応答してデータを送出するシーケンスを実行す
るスレーブ動作制御回路とが併設され、かつ、面記両制
御回路の動作を選択する選択手段を備えている。
That is, the polling communication circuit of the present invention has a single t
A transmitting circuit and a receiving circuit are provided on the C board, and
A master operation control circuit that executes slave station selection and polling sequences and a slave operation control circuit that executes a sequence that transmits data in response to polling from the master station are installed together, and both control circuits are installed together. A selection means for selecting an operation is provided.

〈作用〉 本発明のポーリング通信用回路において、マスター局と
して動作させる場合には、選択手段によってマスター動
作制御回路を起動させる。これにより、マスター動作制
御回路が送信回路と受信回路を制御してスレーブ局のセ
レクティングとポーリングシーケンスを実行する。一方
、スレーブ局として動作させる場合には、選択手段によ
ってスレーブ動作選択回路を起動させる。これにより、
スレーブ動作選択回路が送信回路と受信回路を制御して
マスター局からのポーリングに応答してマスター局にデ
ータを送出する。
<Operation> When the polling communication circuit of the present invention is operated as a master station, the selection means activates the master operation control circuit. As a result, the master operation control circuit controls the transmitting circuit and the receiving circuit to execute slave station selection and polling sequences. On the other hand, when operating as a slave station, the selection means activates the slave operation selection circuit. This results in
A slave operation selection circuit controls the transmitting circuit and the receiving circuit to send data to the master station in response to polling from the master station.

〈実施例〉 第1図は、本発明の実施例に係るポーリング通信用回路
のブロック図である。
<Embodiment> FIG. 1 is a block diagram of a polling communication circuit according to an embodiment of the present invention.

同図において、符号lはポーリング通信用回路で、この
ポーリング通信用回路lは、単一のtC基板2に送信回
路4、受信回路4を含む各回路がIC化されて構成され
ている。
In the figure, reference numeral 1 denotes a circuit for polling communication, and this circuit 1 for polling communication is constructed by integrating circuits including a transmitting circuit 4 and a receiving circuit 4 on a single TC board 2 as ICs.

上記の送信回路4は、符号器8、送信用バッファ■0お
よび送信制御部12からなり、また、受信回路6は復号
器!4、受信用バッファ16および受信制御部18から
なる。そして、送信用バッファlOと受信用バッファI
6は、内部データバス20を介してインタフェイスバッ
ファ22と人出力データ制御部24に互いに接続されて
いる。
The above-mentioned transmitting circuit 4 includes an encoder 8, a transmitting buffer ■0, and a transmitting control section 12, and the receiving circuit 6 includes a decoder! 4, a reception buffer 16 and a reception control section 18. Then, the transmitting buffer lO and the receiving buffer I
6 are mutually connected to an interface buffer 22 and a human output data control section 24 via an internal data bus 20.

また、IC基板2には、スレーブ局のセレクティングと
ポーリングシーケンスを実行するマスター動作制御回路
26と、マスター局からのポーリングに応答してデータ
を送出するシーケンスを実行するスレーブ動作制御回路
28とが併設され、さらに、両制御回路26.28の動
作を選択する選択手段としてのインバータ30が設けら
れている。
The IC board 2 also includes a master operation control circuit 26 that executes slave station selection and polling sequences, and a slave operation control circuit 28 that executes a sequence that transmits data in response to polling from the master station. An inverter 30 is also provided as a selection means for selecting the operation of both control circuits 26 and 28.

そして、マスター動作制御回路26とスレーブ動作制御
回路28は、送信制御部I2、受信制御部18および入
出力データ制御部24にそれぞれ第1、第2制御線32
.34で接続されている。
The master operation control circuit 26 and the slave operation control circuit 28 connect first and second control lines 32 to the transmission control section I2, reception control section 18, and input/output data control section 24, respectively.
.. It is connected with 34.

符号36は伝送データの送信用ピン、38は伝送データ
の入力ピンである。40は人出ツノピンであって、この
入出力ピン40には、マスター動作が選択される場合に
は図外のホストコンピュータのデータバスが接続され、
スレーブ動作が選択される場合には各種の電気機器が接
続される。また、42はマスター動作が選択される場合
においてホストコンピュータからの制御信号が入力され
る制御ピン、44はマスター動作制御回路26とスレー
ブ動作制御回路28を選択する信号が入力されるモード
設定ピンである。
Reference numeral 36 is a transmission data pin, and 38 is an input pin for transmission data. Reference numeral 40 denotes an output horn pin, to which a data bus of a host computer (not shown) is connected when master operation is selected;
When slave operation is selected, various electrical devices are connected. Further, 42 is a control pin to which a control signal from the host computer is input when master operation is selected, and 44 is a mode setting pin to which a signal for selecting the master operation control circuit 26 and slave operation control circuit 28 is input. be.

次に上記構成を有するポーリング通信用回路lの動作に
ついて説明する。
Next, the operation of the polling communication circuit 1 having the above configuration will be explained.

(i)マスター局として動作させる場合この場合には、
入出力ピン40にホストコンピュータのデータバスを、
制御ピン42とモード設定ピン44にコンピュータのコ
ントロールバスをそれぞれ接続する。そして、モード設
定ビン44からマスター動作モードの選択信号(本例で
は“I−1“レベルの信号)を入力すると、マスター動
作制御回路26か起動される。
(i) When operating as a master station In this case,
Connect the host computer's data bus to input/output pin 40,
A control bus of the computer is connected to the control pin 42 and the mode setting pin 44, respectively. When a master operation mode selection signal (in this example, an "I-1" level signal) is input from the mode setting bin 44, the master operation control circuit 26 is activated.

この状態で、スレーブ局から伝送路を介して受信用ピン
38にシリアルの送信データが入力された場合には、こ
のデータが復号器14でデコードされ、受信用バッファ
16に送出される。受信用バッファ16に所定量のデー
タが格納されると、受信情報が受信制御部18を介して
マスター動作制御回路26に知らされるので、マスター
動作制御回路26がデータ転送の指令を受信制御部18
に与える。これにより、受信制御部18が受信用バッフ
ァ16の格納データを内部データバス20を介してイン
タフェイスバッファ22に転送する。
In this state, when serial transmission data is input from the slave station to the receiving pin 38 via the transmission line, this data is decoded by the decoder 14 and sent to the receiving buffer 16. When a predetermined amount of data is stored in the reception buffer 16, the reception information is notified to the master operation control circuit 26 via the reception control section 18, so the master operation control circuit 26 issues a data transfer command to the reception control section. 18
give to Thereby, the reception control unit 18 transfers the data stored in the reception buffer 16 to the interface buffer 22 via the internal data bus 20.

次に、ホストコンピュータから制御ピン42を介してマ
スター動作制御回路26に対してデータ取り込みの制御
信号が入力されると、マスター動作制御回路26がこれ
に応答して入出力データ制御部24に対してデータの読
み出しを指令する。これにより、インタフェイスバッフ
ァ22に格゛納されているデータが人出力ピン40を介
してデータバス上に送出され、ホストコンピュータ内部
に取り込まれる。
Next, when a control signal for data acquisition is input from the host computer to the master operation control circuit 26 via the control pin 42, the master operation control circuit 26 responds to the input/output data control section 24. command to read data. As a result, the data stored in the interface buffer 22 is sent onto the data bus via the human output pin 40 and taken into the host computer.

一方、ホストコンピュータのデータバスから送信用のデ
ータが出力されると、このデータが入出力ピン40を介
してインタフェイスバッファ22に一旦格納される。次
に、ホストコンピュータから制御ピン42を介してマス
ター動作制御回路26に対してデータ送出の制御信号が
入力されると、マスター動作制御回路26がこれに応答
して入出力データ制御部24に対してデータ送出を指令
する。これにより、インタフェイスバッファ22の格納
データが内部データバス20を介して送信用バッファI
Oに転送される。送信用バッファIOに所定量のデータ
が格納されると、その情報が送信制御部12を介してマ
スター動作制御回路26に知らされるので、マスター動
作制御回路26がデータ送信の指令を送信制御部12に
与える。これにより、送信制御部12が送信用バッファ
lOの格納データを読み出すので、このデータが符号器
8でデコードされた後、送信用ピン36から伝送路を介
してスレーブ局に送信される。
On the other hand, when data for transmission is output from the data bus of the host computer, this data is temporarily stored in the interface buffer 22 via the input/output pin 40. Next, when a data sending control signal is input from the host computer to the master operation control circuit 26 via the control pin 42, the master operation control circuit 26 responds to this and sends the data to the input/output data control section 24. command to send data. As a result, data stored in the interface buffer 22 is transferred to the transmission buffer I via the internal data bus 20.
Transferred to O. When a predetermined amount of data is stored in the transmission buffer IO, the information is notified to the master operation control circuit 26 via the transmission control section 12, so the master operation control circuit 26 issues a data transmission command to the transmission control section. Give to 12. As a result, the transmission control section 12 reads the data stored in the transmission buffer IO, and after this data is decoded by the encoder 8, it is transmitted from the transmission pin 36 to the slave station via the transmission path.

このように、マスター動作制御回路26が送信回路4と
受信回路6を制御してスレーブ局のセレクティングとポ
ーリングシーケンスを実行する。
In this way, the master operation control circuit 26 controls the transmitting circuit 4 and the receiving circuit 6 to execute slave station selection and polling sequences.

(+1)スレーブ局として動作させる場合この場合には
、入出力ピン40に各種の電気機器を接続する一方、モ
ード設定ビン44をグランドに設定する。これにより、
スレーブ動作制御回路28が起動される。
(+1) When operating as a slave station In this case, various electrical devices are connected to the input/output pins 40, and the mode setting bin 44 is set to ground. This results in
Slave operation control circuit 28 is activated.

この状態で、マスター局から伝送路を介して受信用ピン
38にシリアルの送信データが入力された場合には、こ
のデータが復号器14でデコードされ、受信用バッファ
16に送出される。受信用バッファ16に所定量のデー
タが格納されると、受信情報が受信制御部18を介して
スレーブ動作制御回路28に知らされる。これに応答し
てスレーブ動作制御回路28は受信制御部18にデータ
転送の指令を与える一方、入出力データ制御部24に対
してインタフェイスバッファ22にデータ読み出しの指
令を与える。これにより、受信用バッファ16の格納デ
ータが内部データバス20を介してインタフェイスバッ
ファ22に転送され、続いて、その転送データがインタ
フェイスバッファ2゛2から入出力ピン40に接続され
ている所定の電気機器に出力される。
In this state, when serial transmission data is input from the master station to the receiving pin 38 via the transmission line, this data is decoded by the decoder 14 and sent to the receiving buffer 16. When a predetermined amount of data is stored in the reception buffer 16, the reception information is notified to the slave operation control circuit 28 via the reception control section 18. In response to this, the slave operation control circuit 28 gives a data transfer command to the reception control section 18, and also gives a command to the input/output data control section 24 to read data from the interface buffer 22. As a result, the data stored in the receiving buffer 16 is transferred to the interface buffer 22 via the internal data bus 20, and then the transferred data is transferred from the interface buffer 2'2 to the specified input/output pin 40. output to electrical equipment.

一方、各種の電気機器に設けられたセンサなどからのモ
ニタ情報は、入出力ピン40を介してインタフェイスバ
ッファ22に送出される。スレーブ動作制御回路28は
、マスター局からのポーリングに応答して入出力データ
制御部24に対してデータ送出を指令する。データ送信
の指令か人出力データ制御部24に与えられた場合には
、これに応答して人出力データ制御部24がインタフェ
イスバッファ22に格納されているデータを内部データ
バス20を介して送信用バッファlOに転送する。送信
用バッファlOに所定量のデータが格納されると、その
情報が送信制御部12を介してスレーブ動作制御回路2
8に知らされるので、スレーブ動作制御回路28かデー
タ送信の指令を送信制御部12に与える。これにより、
送信制御部12が送信用バッファlOの格納データを読
み出すので、このデータが符号器8でデコードされた後
、送信用ビン36から伝送路を介してマスター局に送信
される。
On the other hand, monitor information from sensors provided in various electrical devices is sent to the interface buffer 22 via the input/output pin 40. The slave operation control circuit 28 instructs the input/output data control section 24 to send data in response to polling from the master station. When a data transmission command is given to the human output data control section 24, in response, the human output data control section 24 transmits the data stored in the interface buffer 22 via the internal data bus 20. Transfer to trusted buffer IO. When a predetermined amount of data is stored in the transmission buffer lO, the information is transmitted to the slave operation control circuit 2 via the transmission control unit 12.
8, the slave operation control circuit 28 gives a data transmission command to the transmission control section 12. This results in
Since the transmission control unit 12 reads the data stored in the transmission buffer IO, this data is decoded by the encoder 8 and then transmitted from the transmission bin 36 to the master station via the transmission path.

このようにして、スレーブ動作選択回路28が送信回路
4と受信回路6を制御してマスター局からのポーリング
に応答してマスター局にデータを送出する。
In this way, the slave operation selection circuit 28 controls the transmitting circuit 4 and the receiving circuit 6 to send data to the master station in response to polling from the master station.

なお、この実施例では選択手段としてインバータ30を
設けたが、その他、マニュアルスイッチで両制御回路2
6.28の動作を選択するようにすることも可能である
In this embodiment, an inverter 30 is provided as a selection means, but in addition, both control circuits 2 can be selected using a manual switch.
It is also possible to select the operation of 6.28.

く効果〉 本発明によれば、同一品種の回路部品を必要に応じてマ
スター局あるいはスレーブ局として選択使用できるので
、品種の統一化が図れ、しかも、量産化が容易に実現で
きるようになる等の効果が発揮される。
Effects> According to the present invention, circuit components of the same type can be selectively used as a master station or a slave station as necessary, so it is possible to standardize the types of circuit parts, and mass production can be easily realized. effect is demonstrated.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の実施例を示すポーリング通信用回路の
ブロック図、第2図は従来のマスター局のブロック図、
第3図は従来のスレーブ局のブロック図、第4図はポー
リング通信方式の説明図である。 l・・・ポーリング通信用回路、4・・・送信回路、6
・・・受信回路、26・・・マスター動作制御回路、2
8・・・スレーブ動作制御回路、30・・・選択手段。
FIG. 1 is a block diagram of a polling communication circuit showing an embodiment of the present invention, FIG. 2 is a block diagram of a conventional master station,
FIG. 3 is a block diagram of a conventional slave station, and FIG. 4 is an explanatory diagram of a polling communication system. l... Polling communication circuit, 4... Transmission circuit, 6
...Reception circuit, 26...Master operation control circuit, 2
8... Slave operation control circuit, 30... Selection means.

Claims (1)

【特許請求の範囲】[Claims] (1)単一のIC基板に、送信回路と受信回路が設けら
れるとともに、スレーブ局のセレクティングとポーリン
グシーケンスを実行するマスター動作制御回路とマスタ
ー局からのポーリングに応答してデータを送出するシー
ケンスを実行するスレーブ動作制御回路とが併設され、
かつ、前記両制御回路の動作を選択する選択手段を備え
ることを特徴とするポーリング通信用回路。
(1) A single IC board is provided with a transmitting circuit and a receiving circuit, as well as a master operation control circuit that executes slave station selection and polling sequences, and a sequence that transmits data in response to polling from the master station. It is equipped with a slave operation control circuit that executes
A circuit for polling communication, further comprising a selection means for selecting an operation of both of the control circuits.
JP4955187A 1987-03-04 1987-03-04 Circuit for polling communication Expired - Fee Related JPH0795734B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4955187A JPH0795734B2 (en) 1987-03-04 1987-03-04 Circuit for polling communication

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4955187A JPH0795734B2 (en) 1987-03-04 1987-03-04 Circuit for polling communication

Publications (2)

Publication Number Publication Date
JPS63215237A true JPS63215237A (en) 1988-09-07
JPH0795734B2 JPH0795734B2 (en) 1995-10-11

Family

ID=12834328

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4955187A Expired - Fee Related JPH0795734B2 (en) 1987-03-04 1987-03-04 Circuit for polling communication

Country Status (1)

Country Link
JP (1) JPH0795734B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002015274A1 (en) * 2000-08-14 2002-02-21 Niigata Seimitsu Co., Ltd. Semiconductor device for communication
JP2016054369A (en) * 2014-09-03 2016-04-14 株式会社豊田自動織機 Communication system and abnormality detection method
JP2020099052A (en) * 2018-12-18 2020-06-25 シモンズ・プレシジョン・プロダクツ・インコーポレイテッド Slave nodes, method of synchronizing communication between master node and slave nodes, and control component of slave nodes

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002015274A1 (en) * 2000-08-14 2002-02-21 Niigata Seimitsu Co., Ltd. Semiconductor device for communication
JP2016054369A (en) * 2014-09-03 2016-04-14 株式会社豊田自動織機 Communication system and abnormality detection method
JP2020099052A (en) * 2018-12-18 2020-06-25 シモンズ・プレシジョン・プロダクツ・インコーポレイテッド Slave nodes, method of synchronizing communication between master node and slave nodes, and control component of slave nodes

Also Published As

Publication number Publication date
JPH0795734B2 (en) 1995-10-11

Similar Documents

Publication Publication Date Title
JPH0749832A (en) Information processor
JPS63215237A (en) Polling communication circuit
US6128691A (en) Apparatus and method for transporting interrupts from secondary PCI busses to a compatibility PCI bus
JP2792357B2 (en) Remote monitoring and control device
KR20010017264A (en) Data communication method
JP4378799B2 (en) Digital data input / output device
JP3089313B2 (en) Communication system in multiple terminal devices
JPH0993274A (en) Serial transmitter
JPS63187797A (en) Home control device
JP2739789B2 (en) Data transmission / reception system
JPS6347106Y2 (en)
JP2996089B2 (en) Logic simulation equipment
JP2568295B2 (en) Control output coordination device in remote control device
JPS61131057A (en) Serial i/o system
KR100202993B1 (en) Conjunction apparatus between two connectors
CN115562912A (en) Data redundancy monitoring method
JPS63310031A (en) Error detection system
JP2503463Y2 (en) Peripheral device connection circuit of sequencer controller
JPS63314939A (en) Line abnormality detecting system
JPH0540516A (en) Nc equipment communication system and nc equipment
JPS6043550B2 (en) Communication line control device
JPS6223651A (en) Data transmission equipment
JPH0417050A (en) One-chip microcomputer
JPH0662010A (en) Communication interface adapter
JPH03251903A (en) Interface module for programmable controller

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees