JP4378799B2 - Digital data input / output device - Google Patents

Digital data input / output device Download PDF

Info

Publication number
JP4378799B2
JP4378799B2 JP20556699A JP20556699A JP4378799B2 JP 4378799 B2 JP4378799 B2 JP 4378799B2 JP 20556699 A JP20556699 A JP 20556699A JP 20556699 A JP20556699 A JP 20556699A JP 4378799 B2 JP4378799 B2 JP 4378799B2
Authority
JP
Japan
Prior art keywords
data
input
serial
parallel
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP20556699A
Other languages
Japanese (ja)
Other versions
JP2001034373A (en
Inventor
誠司 宮本
俊幸 興津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Meidensha Corp
Original Assignee
Meidensha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Meidensha Corp filed Critical Meidensha Corp
Priority to JP20556699A priority Critical patent/JP4378799B2/en
Publication of JP2001034373A publication Critical patent/JP2001034373A/en
Application granted granted Critical
Publication of JP4378799B2 publication Critical patent/JP4378799B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、コンピュータシステムにおけるディジタルデータの入出力装置に係り、特に入出力端子台とCPUユニット間のディジタルデータの伝送方式に関する。
【0002】
【従来の技術】
ディジタル形の保護継電システムや遠方監視制御システムなど、コンピュータを中枢部とする制御システムでは、外部機器の状態等の監視データを入力し、このデータ等からコンピュータ側で制御を必要とするときに外部機器の制御データを出力する。
【0003】
このようなシステムにおいて、ディジタルデータの入出力端子台とコンピュータユニット(CPUユニット)とのデータ入出力装置は、図4にデータ入力部を示すように、端子台1が取り込む外部入力をコンピュータユニット2の内部回路(DIボード)2Aに取り込むまでの区間の配線は、パラレルに配線するのが一般的である。また、外部入力と内部回路の絶縁をとるために、同図に示すように、DIユニット3などを中継させるのも一般的である。
【0004】
ここで、パラレル配線とは、例えば、1入力に対して1本の配線と共通コモンを用いるよう装置である。また、DIユニット3は、リレーやフォトモス、フォトカプラ等を用いて強電回路からの外部信号と弱電回路の内部信号の絶縁をとるためのものである。
【0005】
【発明が解決しようとする課題】
従来のデータ入出力装置において、パラレル配線によるデータ入出力には、DI1点につき1本の配線が必要であり、装置内での限られたスペースのなかで、配線が大きな容積をとり、また製作時の作業も増えるためコスト高になる。
【0006】
また、強電の配線と弱電の配線の実装を互いに分離するなど、絶縁や誘導を考慮する必要があり、盤内の実装について検討する要素が多い。
【0007】
また、従来システムは、CPUユニット内でのI/Oボード上では二重化されているが、端子台1、DIユニット3などは二重化されておらず、例えば、DIユニット3内での誤入力は検出することができない。
【0008】
本発明の目的は、データ入出力部の実装を簡略化でき、しかもデータチェックを可能にしたデータ入出力装置を提供することにある。
【0009】
【課題を解決するための手段】
本発明は、入出力端子台ではパラレルデータの外部入出力をシリアルデータに変換してシリアル伝送路を介してCPUユニットと伝送を行い、CPUユニットではシリアルデータをパラレルデータに変換して内部I/Oボードに入出力するようにし、さらに入出力端子台ではデータの二重化とそのエラー検出機能をもつ構成としたもので、以下の構成を特徴とする。
【0010】
パラレル情報になるディジタルデータを外部入出力とするコンピュータシステムのディジタルデータの入出力装置であって、
前記ディジタルデータになる各外部入力データを二重化した各絶縁手段へそれぞれ入力し、前記二重化した各絶縁手段からのペアの各ディジタルデータ出力を各排他的論理和回路へそれぞれ入力して両絶縁手段の正常を検出し、この検出で正常となる各絶縁手段のペア出力の一方をパラレル・シリアル変換回路の各パラレルデータ入力とし、かつ前記各排他的論理和回路の各出力の論理和信号をエラー検出用データとして前記パラレル・シリアル変換回路の1つのパラレルデータ入力とし、前記各パラレルデータ入力を前記パラレル・シリアル変換回路でシリアルデータに変換して伝送する入出力端子台と、
前記入出力端子台とはツイストペアのシリアル伝送路で接続され、該シリアル伝送路を通して入力される前記シリアルデータをパラレルデータに変換してI/Oボードにディジタル入力データおよび前記エラー検出用データを再生するCPUユニットとを備えたことを特徴する。
【0011】
また、パラレル情報になるディジタルデータを外部入出力とするコンピュータシステムのディジタルデータの入出力装置であって、
パラレルデータをシリアルデータに変換するICを2個搭載し、前記ディジタルデータになる各外部入力データを二重化した各絶縁手段へそれぞれ入力し、前記二重化した各絶縁手段からのペアの各ディジタルデータ出力を前記2個のICに個別に入力し、前記2個のICでそれぞれ変換したシリアルデータを時分割で出力する入出力端子台と、
前記入出力端子台とはツイストペアのシリアル伝送路で接続され、該シリアル伝送路を通して入力される前記シリアルデータをパラレルデータに変換してI/Oボードにディジタル入力データとして再生し、かつ前記シリアルデータから前記入力端子台側の故障をソフトウェア的に判定するCPUユニットとを備えたことを特徴する。
【0014】
【発明の実施の形態】
図1は、本発明の実施形態を示すデータ入出力部の構成図である。外部入力を取り込む入出力端子台11は、絶縁手段としてのフォトカプラを含むDI/O(データ入出力)回路11Aと、パラレル情報とシリアル情報の双方向に変換する機能をもつIC化パラレル・シリアル変換回路11Bを搭載する。
【0015】
CPUユニット12は、端子台11とはシリアル伝送路13で接続される。CPUユニット12に搭載するシリアル伝送I/Oボード12Aには、シリアル情報とパラレル情報を双方向に変換するIC化パラレル・シリアル変換回路12Bを設ける。
【0016】
伝送路13は、ツイストペア線で構成され、パラレル・シリアル変換回路11Bとパラレル・シリアル変換回路12Bとの間を接続する。
【0017】
以上の構成において、パラレルデータになる外部入力を取り込む端子台11では、DI/O回路11Aのフォトカプラによって強電回路と弱電回路との絶縁を得、このDI情報をパラレル・シリアル変換回路11Bによってシリアル情報に変換する。そして、CPUユニット12側のシリアル伝送I/Oボード12Aでは、シリアル情報を伝送路13を通してパラレル・シリアル変換回路12Bに取り込んでパラレル情報に変換し、シリアル・伝送I/OボードにDI情報として再生し、この情報をCPUから参照して利用する。
【0018】
なお、CPU側から出したパラレルデータのDO指令を外部出力として伝送するには、シリアル・パラレル変換回路12B及びパラレル・シリアル変換回路11Bにより、DO指令をシリアル情報化し、伝送路13経由で端子台11に伝え、それをパラレル・シリアル変換回路11BによってDO指令に再生しフォトカプラを含むDI/O回路によりデータ出力することができる。
【0019】
また、近年では、I/Oの情報をシリアル情報に変換しツイストペア線の伝送路を介して情報を送る機能や、伝送路よりシリアル情報を受信してI/O情報に再生するような機能をもつICが市販されており、このようなIC化回路は、1つのセンターICと、ユニークなアドレスを持った複数のサテライトICで構成される。したがって、実施形態でのIC化したパラレル・シリアル変換回路11B、12Bはこれら市販のものを利用することができる。
【0020】
なお、サテライトICが取り込んだDI情報は、例えばサイクリックな伝送方式によりセンターICに送られ、そこでセンターICからアクセスできかつ、例えばディジタル継電器装置のCPUからもアクセスできるようなメモリ上に展開することでDIを実現することが可能となる。このとき、各サテライトICは、それぞれユニークなアドレスで認識され、それらに基づいてメモリ空間に展開される。
【0021】
また、図1の実施形態では、DI情報の入力とDO指令の出力の双方向機能をもつ場合を示すが、DI情報の入力とDO指令の出力の一方の機能をもつ構成にできる。
【0022】
以上のように、本実施形態では、端子台内にフォトカプラを搭載することによって、従来のDIユニット3を省略できる。また、入力データをシリアルデータに変換しCPUユニット側で再生するという方式をとるために、端子台から、CPUユニットまでの配線が、1ペアのツイストペア線のみとなり大幅な省配線化が図れる。さらに、シリアル伝送路のみの配線に注意すれば配線の実装の検討が容易になる。さらにまた、実装スペースに余裕ができるので、別の新たな機能を追加することができる。
【0023】
なお、以上のことは、CPUユニットから外部にデータを出力するデータ出力回路に適用して同等の作用効果を得ることができる。
【0024】
図2は、本発明の他の実施形態を示す端子台のデータ入力部の二重化構成図である。図1の端子台11において、例えば、DI/O回路11のDI入力が16点の場合、DI/O回路11を2個用意して外部入力端子を32点分を確保し、パラレル・シリアル変換回路11B1、11B2の2個用意することで、入力用の端子台の二重化を図る。
【0025】
図2は、端子台11の内部構成を示している。ここで、16点の外部入力を2つのフォトカプラ(PC)をペアとしてそれぞれ共通に入力し、そのペア出力を伝送用ICとしてのパラレル・シリアル変換回路11B1、11B2にそれぞれ入力し、シリアルデータを変換回路11B1、11B2では時分割でデータ出力し、1つの伝送路13を介してCPUユニット側のパラレル・シリアル変換回路12B側に送る。
【0026】
CPUユニット2側では、2つの同じ入力の比較など、ソフトウエア的にフォトカプラと伝送用ICからなる入力端子台側の故障検出を行う。
【0027】
なお、図2の伝送路13は二重化されていないが、伝送路の不具合は、伝送システムの誤り検定方式、例えばCRCなどで検出でき、その場合は情報を更新せずに前の情報を使用する(前値保持)方法で対応できる。また、2つの入力の不一致発生時も同様に前値保持の方法で対応できる。
【0028】
したがって、本実施形態によれば、入力データをシリアルデータに変換する伝送用ICとしての11B1、11B2を設けることで、従来の構成、つまり入力データのシリアル伝送方式で装置の入り口である端子台からの二重化を図り、誤入力を防ぐことが可能となる。そして、伝送路の異常はCPUユニット側でソフトウエアにより検出でき、このことから前値保持を行うことが可能であるため、誤入力を防ぐことができる。
【0029】
図3は、本発明の他の実施形態を示すデータ入力部の二重化構成図である。本実施形態では、伝送用ICになるパラレル・シリアル変換回路11に16点のDIがあったとすると、そのうちの15点(DI0〜DI14)をDIとして使い、残り1点(DI15)をエラー検出の入力として使用することで、図2の伝送用ICの11B1、11B2の一方を省略し、なおかつエラー検出を行うことができるようにしたものである。
【0030】
図3において、外部入力をそれぞれペアのフォトカプラに取り込み、その出力(正論理)を排他的論理和回路EX−ORを通すことでペアのフォトカプラ出力の不一致を検出する。そして、排他的論理和回路EX−ORの出力を抑止信号として論理積回路ANDを通してパラレル・シリアル変換回路11のデータ入力DI0〜DI14として取り込み、フォトカプラの故障の検出を行う。さらに、各排他的論理和回路EX−ORからのエラー出力を、論理和回路ORで論理和を取り、外部入力の一括エラー検出情報としてデータ入力DI15に取り込む。
【0031】
したがって、本実施形態によれば、図2の実施形態では外部入力の状態の不一致をCPUユニット側で判定していたものを、端子台側にインテリジェントな機能を持たせることで、端子台でフォトカプラの故障を検出可能となる。また、図2における伝送用ICを省略できるメリットもある。
【0032】
【発明の効果】
以上のとおり、本発明によれば、入出力端子台ではパラレルデータの外部入出力をシリアルデータに変換してシリアル伝送路を介してCPUユニットと伝送を行い、CPUユニットではシリアルデータをパラレルデータに変換して内部I/Oボードに入出力するようにし、さらに入出力端子台ではデータの二重化とそのエラー検出機能をもつ構成としたため、データ入出力部の実装を簡略化でき、しかもデータチェックが可能になる。
【図面の簡単な説明】
【図1】本発明の実施形態を示すデータ入出力部の構成図。
【図2】本発明の他の実施形態を示すデータ入力部の二重化構成図。
【図3】本発明の他の実施形態を示すデータ入力部の二重化構成図。
【図4】従来のデータ入力部の構成図。
【符号の説明】
11…入出力端子台
11A…DI/O回路
11B、11B1、11B2…パラレル・シリアル変換回路
12…CPUユニット
12A…シリアル伝送I/Oボード
12B…パラレル・シリアル変換回路
13…シリアル伝送路
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a digital data input / output device in a computer system, and more particularly to a digital data transmission system between an input / output terminal block and a CPU unit.
[0002]
[Prior art]
In a control system with a computer as the central part, such as a digital protective relay system or a remote monitoring control system, when monitoring data such as the status of external equipment is input and control is required on the computer side from this data, etc. Outputs control data for external devices.
[0003]
In such a system, the data input / output device of the digital data input / output terminal block and the computer unit (CPU unit), as shown in FIG. In general, the wiring in the section until it is taken into the internal circuit (DI board) 2A is wired in parallel. Further, in order to insulate the external input from the internal circuit, it is common to relay the DI unit 3 or the like as shown in FIG.
[0004]
Here, the parallel wiring is, for example, a device that uses one wiring and a common common for one input. The DI unit 3 is used to insulate the external signal from the high voltage circuit and the internal signal of the low voltage circuit using a relay, a photo moss, a photo coupler, or the like.
[0005]
[Problems to be solved by the invention]
In a conventional data input / output device, data input / output by parallel wiring requires one wiring per DI point, and the wiring takes up a large volume in a limited space in the device, and is manufactured. Costs increase due to increased time work.
[0006]
In addition, it is necessary to consider insulation and induction, such as separating the mounting of the high-power wiring and the low-power wiring from each other, and there are many factors to consider the mounting in the panel.
[0007]
In addition, the conventional system is duplicated on the I / O board in the CPU unit, but the terminal block 1, DI unit 3, etc. are not duplicated. For example, erroneous input in the DI unit 3 is detected. Can not do it.
[0008]
An object of the present invention is to provide a data input / output device that can simplify the mounting of a data input / output unit and that enables data check.
[0009]
[Means for Solving the Problems]
In the input / output terminal block, external input / output of parallel data is converted into serial data and transmitted to the CPU unit via a serial transmission path. The CPU unit converts serial data into parallel data and converts the internal I / O. The input / output terminal block is configured to have data duplication and its error detection function, and is characterized by the following configuration.
[0010]
A digital data input / output device of a computer system that uses digital data to be parallel information as an external input / output,
Each external input data that becomes the digital data is input to each duplication isolation means, and each digital data output of a pair from each duplication insulation means is inputted to each exclusive OR circuit, respectively. Detecting normality, one of the pair outputs of each isolation means that becomes normal by this detection is used as each parallel data input of the parallel-serial conversion circuit, and an error detection is performed on the logical sum signal of each output of each exclusive OR circuit. An input / output terminal block for converting the parallel data input into serial data by the parallel / serial conversion circuit and transmitting it as one parallel data input of the parallel / serial conversion circuit as data for use ;
Connected to the I / O terminal block via a twisted pair serial transmission line, converts the serial data input through the serial transmission line into parallel data, and reproduces the digital input data and the error detection data on the I / O board. And a CPU unit that performs the processing.
[0011]
Also, a digital data input / output device for a computer system that uses digital data to be parallel information as an external input / output,
Equipped with two ICs that convert parallel data into serial data, input each external input data that becomes the digital data to each of the duplicated insulation means, and output each pair of digital data from each of the duplicated insulation means An input / output terminal block that individually inputs to the two ICs and outputs serial data converted by the two ICs in a time-sharing manner;
The input / output terminal block is connected by a twisted pair serial transmission line, the serial data input through the serial transmission line is converted into parallel data and reproduced as digital input data on an I / O board, and the serial data To a CPU unit for determining a failure on the input terminal block side by software.
[0014]
DETAILED DESCRIPTION OF THE INVENTION
FIG. 1 is a configuration diagram of a data input / output unit showing an embodiment of the present invention. The input / output terminal block 11 for taking in the external input includes a DI / O (data input / output) circuit 11A including a photocoupler as an insulating means, and an integrated parallel / serial IC having a function of bidirectionally converting parallel information and serial information. A conversion circuit 11B is mounted.
[0015]
The CPU unit 12 is connected to the terminal block 11 through a serial transmission path 13. The serial transmission I / O board 12A mounted on the CPU unit 12 is provided with an IC parallel / serial conversion circuit 12B that converts serial information and parallel information bidirectionally.
[0016]
The transmission line 13 is composed of a twisted pair line, and connects between the parallel / serial conversion circuit 11B and the parallel / serial conversion circuit 12B.
[0017]
In the above configuration, in the terminal block 11 for taking in the external input to be parallel data, the high-power circuit and the low-power circuit are insulated by the photocoupler of the DI / O circuit 11A, and this DI information is serialized by the parallel-serial conversion circuit 11B. Convert to information. The serial transmission I / O board 12A on the CPU unit 12 side takes the serial information into the parallel / serial conversion circuit 12B through the transmission path 13, converts it into parallel information, and reproduces it as DI information on the serial / transmission I / O board. This information is used by referring to the CPU.
[0018]
In order to transmit the parallel data DO command issued from the CPU side as an external output, the serial / parallel conversion circuit 12B and the parallel / serial conversion circuit 11B convert the DO command into serial information and transmit it via the transmission path 13 to the terminal block. 11 is reproduced by a parallel / serial conversion circuit 11B as a DO command, and data can be output by a DI / O circuit including a photocoupler.
[0019]
Also, in recent years, there is a function for converting I / O information into serial information and sending the information via a twisted pair transmission line, and a function for receiving serial information from the transmission line and reproducing it as I / O information. Such an IC circuit is composed of one center IC and a plurality of satellite ICs having unique addresses. Therefore, these commercially available products can be used as the parallel / serial conversion circuits 11B and 12B that are integrated into an IC in the embodiment.
[0020]
The DI information captured by the satellite IC is sent to the center IC by a cyclic transmission method, for example, and is developed on a memory that can be accessed from the center IC and also accessible from the CPU of the digital relay device, for example. This makes it possible to realize DI. At this time, each satellite IC is recognized by a unique address, and is developed in the memory space based on them.
[0021]
In addition, although the embodiment of FIG. 1 shows the case of having a bidirectional function of DI information input and DO command output, it can be configured to have one function of DI information input and DO command output.
[0022]
As described above, in the present embodiment, the conventional DI unit 3 can be omitted by mounting the photocoupler in the terminal block. In addition, since the input data is converted into serial data and reproduced on the CPU unit side, the wiring from the terminal block to the CPU unit is only one pair of twisted pair wires, so that significant wiring saving can be achieved. Further, if attention is paid to the wiring of only the serial transmission path, it becomes easy to consider the wiring mounting. Furthermore, since the mounting space can be afforded, another new function can be added.
[0023]
Note that the above can be applied to a data output circuit that outputs data from the CPU unit to the outside, and an equivalent effect can be obtained.
[0024]
FIG. 2 is a duplex configuration diagram of a data input section of a terminal block showing another embodiment of the present invention. In the terminal block 11 of FIG. 1, for example, when the DI input of the DI / O circuit 11 is 16 points, two DI / O circuits 11 are prepared and 32 external input terminals are secured for parallel / serial conversion. By preparing two circuits 11B 1 and 11B 2 , the input terminal block is duplicated.
[0025]
FIG. 2 shows the internal configuration of the terminal block 11. Here, 16 external inputs are commonly input as a pair of two photocouplers (PCs), and the pair output is input to parallel / serial conversion circuits 11B1 and 11B2 as transmission ICs, and serial data is input. The conversion circuits 11B1 and 11B2 output the data in a time division manner and send it to the parallel / serial conversion circuit 12B side on the CPU unit side via one transmission path 13.
[0026]
On the CPU unit 2 side, failure detection on the input terminal block side composed of a photocoupler and a transmission IC is performed by software, such as comparing two identical inputs.
[0027]
Although the transmission line 13 in FIG. 2 is not duplexed, a failure in the transmission line can be detected by a transmission system error test method, such as CRC, in which case the previous information is used without updating the information. It can be handled by the (previous value retention) method. Similarly, when the two inputs do not match, the previous value holding method can be used.
[0028]
Therefore, according to the present embodiment, by providing 11B 1 and 11B 2 as transmission ICs for converting input data into serial data, a terminal which is the entrance of the apparatus in the conventional configuration, that is, the serial transmission system of input data. Duplication from the stand can be achieved to prevent erroneous input. An abnormality in the transmission path can be detected by software on the CPU unit side, and from this, it is possible to hold the previous value, thereby preventing erroneous input.
[0029]
FIG. 3 is a duplex configuration diagram of a data input unit showing another embodiment of the present invention. In the present embodiment, if there are 16 DIs in the parallel-serial conversion circuit 11 serving as a transmission IC, 15 of them (DI 0 to DI 14 ) are used as DI, and the remaining one (DI 15 ) is used. By using it as an error detection input, one of the transmission ICs 11B 1 and 11B 2 in FIG. 2 is omitted, and error detection can be performed.
[0030]
In FIG. 3, the external input is taken into each pair of photocouplers, and the output (positive logic) is passed through the exclusive OR circuit EX-OR, thereby detecting a mismatch between the paired photocoupler outputs. Then, the output of the exclusive OR circuit EX-OR is taken as a suppression signal through the AND circuit AND as the data inputs DI 0 to DI 14 of the parallel / serial conversion circuit 11, and the failure of the photocoupler is detected. Further, the error output from each exclusive OR circuit EX-OR is logically ORed by the OR circuit OR and taken into the data input DI 15 as external input collective error detection information.
[0031]
Therefore, according to the present embodiment, in the embodiment of FIG. 2, what is determined on the CPU unit side as a mismatch in the state of the external input is provided with an intelligent function on the terminal block side, so that Coupler failure can be detected. Further, there is an advantage that the transmission IC in FIG. 2 can be omitted.
[0032]
【The invention's effect】
As described above, according to the present invention, the external input / output of parallel data is converted into serial data in the input / output terminal block and transmitted to the CPU unit via the serial transmission path, and the serial data is converted into parallel data in the CPU unit. Since it is converted to input / output to the internal I / O board, and the input / output terminal block has data duplication and its error detection function, mounting of the data input / output unit can be simplified and data check can be performed. It becomes possible.
[Brief description of the drawings]
FIG. 1 is a configuration diagram of a data input / output unit according to an embodiment of the present invention.
FIG. 2 is a duplex configuration diagram of a data input unit showing another embodiment of the present invention.
FIG. 3 is a duplex configuration diagram of a data input unit according to another embodiment of the present invention.
FIG. 4 is a configuration diagram of a conventional data input unit.
[Explanation of symbols]
11 ... output terminal block 11A ... DI / O circuits 11B, 11B 1, 11B 2 ... parallel-to-serial conversion circuit 12 ... CPU unit 12A ... Serial transmission I / O board 12B ... parallel-to-serial conversion circuit 13 ... serial transmission line

Claims (2)

パラレル情報になるディジタルデータを外部入出力とするコンピュータシステムのディジタルデータの入出力装置であって、
前記ディジタルデータになる各外部入力データを二重化した各絶縁手段へそれぞれ入力し、前記二重化した各絶縁手段からのペアの各ディジタルデータ出力を各排他的論理和回路へそれぞれ入力して両絶縁手段の正常を検出し、この検出で正常となる各絶縁手段のペア出力の一方をパラレル・シリアル変換回路の各パラレルデータ入力とし、かつ前記各排他的論理和回路の各出力の論理和信号をエラー検出用データとして前記パラレル・シリアル変換回路の1つのパラレルデータ入力とし、前記各パラレルデータ入力を前記パラレル・シリアル変換回路でシリアルデータに変換して伝送する入出力端子台と、
前記入出力端子台とはツイストペアのシリアル伝送路で接続され、該シリアル伝送路を通して入力される前記シリアルデータをパラレルデータに変換してI/Oボードにディジタル入力データおよび前記エラー検出用データを再生するCPUユニットとを備えたことを特徴するディジタルデータの入出力装置。
A digital data input / output device for a computer system that uses digital data to be parallel information as an external input / output,
Each external input data that becomes the digital data is input to each duplication isolation means, and each digital data output of a pair from each duplication insulation means is inputted to each exclusive OR circuit, respectively. Detecting normality, one of the pair outputs of each isolation means that becomes normal by this detection is used as each parallel data input of the parallel-serial conversion circuit, and an error detection is performed on the logical sum signal of each output of each exclusive OR circuit. An input / output terminal block for converting the parallel data input into serial data by the parallel / serial conversion circuit and transmitting it as one parallel data input of the parallel / serial conversion circuit as data for use ;
Connected to the I / O terminal block via a twisted pair serial transmission line, converts the serial data input through the serial transmission line into parallel data, and reproduces the digital input data and the error detection data on the I / O board. And a digital data input / output device.
パラレル情報になるディジタルデータを外部入出力とするコンピュータシステムのディジタルデータの入出力装置であって、
パラレルデータをシリアルデータに変換するICを2個搭載し、前記ディジタルデータになる各外部入力データを二重化した各絶縁手段へそれぞれ入力し、前記二重化した各絶縁手段からのペアの各ディジタルデータ出力を前記2個のICに個別に入力し、前記2個のICでそれぞれ変換したシリアルデータを時分割で出力する入出力端子台と、
前記入出力端子台とはツイストペアのシリアル伝送路で接続され、該シリアル伝送路を通して入力される前記シリアルデータをパラレルデータに変換してI/Oボードにディジタル入力データとして再生し、かつ前記シリアルデータから前記入力端子台側の故障をソフトウェア的に判定するCPUユニットとを備えたことを特徴するディジタルデータの入出力装置。
A digital data input / output device for a computer system that uses digital data to be parallel information as an external input / output,
Equipped with two ICs that convert parallel data into serial data, input each external input data that becomes the digital data to each of the duplicated insulation means, and output each pair of digital data from each of the duplicated insulation means An input / output terminal block that individually inputs to the two ICs and outputs serial data converted by the two ICs in a time-sharing manner;
The input / output terminal block is connected by a twisted pair serial transmission line, the serial data input through the serial transmission line is converted into parallel data and reproduced as digital input data on an I / O board, and the serial data And a CPU unit for determining a failure on the input terminal block side by software.
JP20556699A 1999-07-21 1999-07-21 Digital data input / output device Expired - Lifetime JP4378799B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20556699A JP4378799B2 (en) 1999-07-21 1999-07-21 Digital data input / output device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20556699A JP4378799B2 (en) 1999-07-21 1999-07-21 Digital data input / output device

Publications (2)

Publication Number Publication Date
JP2001034373A JP2001034373A (en) 2001-02-09
JP4378799B2 true JP4378799B2 (en) 2009-12-09

Family

ID=16509024

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20556699A Expired - Lifetime JP4378799B2 (en) 1999-07-21 1999-07-21 Digital data input / output device

Country Status (1)

Country Link
JP (1) JP4378799B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5939957B2 (en) * 2012-10-24 2016-06-29 三菱電機株式会社 Digital signal output device

Also Published As

Publication number Publication date
JP2001034373A (en) 2001-02-09

Similar Documents

Publication Publication Date Title
JP4378799B2 (en) Digital data input / output device
JPS63215237A (en) Polling communication circuit
JPS592537A (en) Bus system
JPH114240A (en) Communication controller
JPH087442Y2 (en) Input / output device of programmable controller
WO1982001607A1 (en) Data communication bus structure
JPH10308796A (en) Wrong connection detection circuit of inter-device cable
JPS63157615A (en) Distributed electric source system
JPS5992653A (en) Data transmitter
JPS6051136B2 (en) Data error detection method
JP2768449B2 (en) Optical parallel data transfer method
Masuda et al. Development of a custom LSI for industrial data communication
JPH0417050A (en) One-chip microcomputer
JPS5952329A (en) Data terminal device
JPH0329533A (en) Ic for transmission
JPH09325899A (en) Information processor
JPH033043A (en) Semiconductor device
JPH05307426A (en) Package information detection system
JPS58111545A (en) Monitor system for transmission line
JPS61151750A (en) Keyboard connecting system
JPH06104875A (en) Serial port
JPS59160350A (en) Monitoring controller
JPS61227451A (en) Integrated circuit for serial data communication control
JPS59100927A (en) Data transferring system
JP2001297057A (en) Bus controller

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20041117

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070918

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070925

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071120

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080715

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080910

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20080919

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090707

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090803

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090825

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090831

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090907

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121002

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4378799

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121002

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121002

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121002

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131002

Year of fee payment: 4

EXPY Cancellation because of completion of term