JPS6320643A - 誤り検出回路 - Google Patents
誤り検出回路Info
- Publication number
- JPS6320643A JPS6320643A JP61165734A JP16573486A JPS6320643A JP S6320643 A JPS6320643 A JP S6320643A JP 61165734 A JP61165734 A JP 61165734A JP 16573486 A JP16573486 A JP 16573486A JP S6320643 A JPS6320643 A JP S6320643A
- Authority
- JP
- Japan
- Prior art keywords
- error
- read
- data
- error detection
- read data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 41
- 238000010586 diagram Methods 0.000 description 5
- 238000012545 processing Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Landscapes
- Debugging And Monitoring (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔概要〕
記憶装置の誤り検出1口1路であって、誤り検出符号を
用いた読取りデータの誤り検出手段の他に。
用いた読取りデータの誤り検出手段の他に。
読取りデータを読み取った後のアドレスにデータを書き
込み読み取る際に生ずる誤りの有無を検出する第二の誤
り検出手段を設けることにより。
込み読み取る際に生ずる誤りの有無を検出する第二の誤
り検出手段を設けることにより。
読取りデータに対する信頼性の向−ヒを図った。
本発明は記憶装置の誤り検出回路に関するものである。
コンピュータシステムに障害が発生した場合には、これ
による誤りを障害個所に近いところで発見することが、
有効な対策を講する上で非常に重要であり、特に記憶装
置の誤り検出[口j路に対しては高い信頼性が望まれて
いる。
による誤りを障害個所に近いところで発見することが、
有効な対策を講する上で非常に重要であり、特に記憶装
置の誤り検出[口j路に対しては高い信頼性が望まれて
いる。
従来の記憶装置の誤り検出回路(第3図参照)はパリテ
ィチェック方式または誤り訂fE符号(FCC)方式を
採用したものであり、処理装置4から記号、つ装置lに
データを書き込む際、誤り検出7,1−号生成部21に
おいて、書込みデータに対応する誤り検出符号(バリテ
ィナエノク符号あるいは誤り訂正符号〉を生成し、これ
を沓込みデータに付加して記憶装置1に書き込む。
ィチェック方式または誤り訂fE符号(FCC)方式を
採用したものであり、処理装置4から記号、つ装置lに
データを書き込む際、誤り検出7,1−号生成部21に
おいて、書込みデータに対応する誤り検出符号(バリテ
ィナエノク符号あるいは誤り訂正符号〉を生成し、これ
を沓込みデータに付加して記憶装置1に書き込む。
また記憶装置1からデータを読み取る際には。
誤り検出部22において、読取りデータの誤りの有無を
誤り検出符号によって検出し、誤りがヰ支出された場合
には、処理装置4に対し誤り信号を送出している。
誤り検出符号によって検出し、誤りがヰ支出された場合
には、処理装置4に対し誤り信号を送出している。
前記従来例では、データの読取り時でなければ誤りが検
出できないという問題点、および比較的筆線な誤りでな
ければ検出できないという問題点がある。
出できないという問題点、および比較的筆線な誤りでな
ければ検出できないという問題点がある。
前者に対しては、たとえばオペレーティングシステムの
下で利用者のジョブと並行して周期的あるいはアイドル
状態に動作する循環診断プログラム(PADIA :
patrol diagnostic program
)によって、記憶装置の全ビットをチェックする74
都を設けたものもあるが、続出しデータの信頼性を十
分に(’M A+トすることは困難であった。
下で利用者のジョブと並行して周期的あるいはアイドル
状態に動作する循環診断プログラム(PADIA :
patrol diagnostic program
)によって、記憶装置の全ビットをチェックする74
都を設けたものもあるが、続出しデータの信頼性を十
分に(’M A+トすることは困難であった。
(問題点を解決するための手段〕
本発明による祭り検出回路は、第1図の原理図に示すよ
うに・ 記憶装置lの指定されたアドレスから読み取った読取り
データの誤りの有無を誤り検出符号によって検出する第
一の誤り検出手段2と。
うに・ 記憶装置lの指定されたアドレスから読み取った読取り
データの誤りの有無を誤り検出符号によって検出する第
一の誤り検出手段2と。
前記読み取った後のアドレスにデータを書き込み読み取
る際に生ずる誤りの有無を検出する第二の誤り検出手段
3とを備えるものである。
る際に生ずる誤りの有無を検出する第二の誤り検出手段
3とを備えるものである。
従来からある第一の誤り検出手段による誤りの検出の他
に、第二の誤り検出手段によって、記憶装置−ヒの読取
りデータを読み取ったあとの同じアドレスに、読取りデ
ータとは異なる検査用データを書き込むとともに直ぐに
これを読み取り、このときの書込みデータと読取りデー
タとを照合し。
に、第二の誤り検出手段によって、記憶装置−ヒの読取
りデータを読み取ったあとの同じアドレスに、読取りデ
ータとは異なる検査用データを書き込むとともに直ぐに
これを読み取り、このときの書込みデータと読取りデー
タとを照合し。
そのアドレスの誤りの有無を調べるように構成したもの
である。
である。
第2図に実施例の構成図を示す。
第一の誤り検出手段2は、従来例と同じ誤り検出符号生
成部21と誤り検出部22とによって構成されており、
従来例と同様にして読取りデータの誤りの有無を調べる
。
成部21と誤り検出部22とによって構成されており、
従来例と同様にして読取りデータの誤りの有無を調べる
。
また第二の誤り検出手段3は9反転部31と書込み読取
り部32と照合部33とによって構成されており、第一
の誤り検出手段2によって誤り検出に供された読取りデ
ータの反転データを作り、同じアドレスに書き込んだあ
と直ぐにこれを読み取り。
り部32と照合部33とによって構成されており、第一
の誤り検出手段2によって誤り検出に供された読取りデ
ータの反転データを作り、同じアドレスに書き込んだあ
と直ぐにこれを読み取り。
この時の書込みデータと読取りデータとを照合すること
によって、そのアドレスの誤りの有無を調べる。
によって、そのアドレスの誤りの有無を調べる。
第一の誤り検出手段2および第二の誤り検出手段3は、
それぞれ、誤りを検出したとき検出信号を送出し、 O
R回路5によって両者の論理和をとり処理装置4に送る
。
それぞれ、誤りを検出したとき検出信号を送出し、 O
R回路5によって両者の論理和をとり処理装置4に送る
。
以上説明したように9本発明による誤り検出回路では、
従来からおこなわれている方式による誤り検出をおこな
うだけでなく、読取りデータを読み取った直後のアドレ
スの誤りを調べることにより、読取りデータの信頼性を
非常に高めることができる。
従来からおこなわれている方式による誤り検出をおこな
うだけでなく、読取りデータを読み取った直後のアドレ
スの誤りを調べることにより、読取りデータの信頼性を
非常に高めることができる。
第1図は本発明の原理図。
第2図は実施例の構成図。
第3図は従来例の説明図である。
図中。
lは記憶装置。
2は第一の誤り検出手段。
3は第二の誤り検出手段。
4は処理装置。
21は誤り符号生成部、22は誤り検出部。
31は反転部、32は書込み読取り部。
33は照合部、 5はOR回路を表す。
Claims (2)
- (1)記憶装置(1)の指定されたアドレスから読み取
った読取りデータの誤りの有無を誤り検出符号によって
検出する第一の誤り検出手段(2)と、前記読み取った
後のアドレスにデータを書き込み読み取る際に生ずる誤
りの有無を検出する第二の誤り検出手段(3)とを備え
ることを特徴とする誤り検出回路。 - (2)第二の誤り検出手段(3)において書き込むデー
タとして読取りデータの反転データを用いることを特徴
とする特許請求の範囲第(1)項記載の誤り検出回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61165734A JPS6320643A (ja) | 1986-07-15 | 1986-07-15 | 誤り検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61165734A JPS6320643A (ja) | 1986-07-15 | 1986-07-15 | 誤り検出回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6320643A true JPS6320643A (ja) | 1988-01-28 |
Family
ID=15818062
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61165734A Pending JPS6320643A (ja) | 1986-07-15 | 1986-07-15 | 誤り検出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6320643A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8340643B2 (en) | 1996-12-27 | 2012-12-25 | Samsung Electronics Co., Ltd. | Response message transmitter and response message transmitting method in cellular mobile telephone apparatus and recording medium recording program for executing the method |
-
1986
- 1986-07-15 JP JP61165734A patent/JPS6320643A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8340643B2 (en) | 1996-12-27 | 2012-12-25 | Samsung Electronics Co., Ltd. | Response message transmitter and response message transmitting method in cellular mobile telephone apparatus and recording medium recording program for executing the method |
US8346221B2 (en) | 1996-12-27 | 2013-01-01 | Samsung Electronics Co., Ltd. | Message transmitter and response message transmitting method in cellular mobile telephone apparatus and recording medium recording program for executing the method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6320643A (ja) | 誤り検出回路 | |
JP2806856B2 (ja) | 誤り検出訂正回路の診断装置 | |
JP2513615B2 (ja) | Ecc回路付記憶装置 | |
JPH01292550A (ja) | 誤り検出回路 | |
JPS6051142B2 (ja) | ロギングエラ−制御方式 | |
JPH0441375B2 (ja) | ||
JPH06301604A (ja) | 記憶再生システム | |
JP2503981B2 (ja) | 周辺記憶装置 | |
JPS6111802Y2 (ja) | ||
JPS607698A (ja) | 磁気バブルメモリ装置におけるバブル異常チエツク方式 | |
JPS6155131B2 (ja) | ||
JPH01282658A (ja) | 共通バス誤り検出方式 | |
JPH0230060B2 (ja) | ||
JPH01156834A (ja) | チェック回路の診断装置 | |
JPH03290745A (ja) | メモリエラー検出・訂正方法 | |
JPH0327433A (ja) | 電子ディスク装置 | |
JPH04145540A (ja) | インタフェースエラーチェック方式 | |
JPH02287743A (ja) | 不良メモリへの書込み判定方式 | |
JPS641817B2 (ja) | ||
JPH01140356A (ja) | Ecc回路チェック方式 | |
JPS6237756A (ja) | 誤り検出回路 | |
JPH02292656A (ja) | Dma転送データ検査方法 | |
JPS63177240A (ja) | メモリ診断制御方式 | |
JPS5953949A (ja) | パトロ−ル方式 | |
JPH03168838A (ja) | パリティチェツク方式 |