JPS62174792A - 表示制御システム - Google Patents

表示制御システム

Info

Publication number
JPS62174792A
JPS62174792A JP61015659A JP1565986A JPS62174792A JP S62174792 A JPS62174792 A JP S62174792A JP 61015659 A JP61015659 A JP 61015659A JP 1565986 A JP1565986 A JP 1565986A JP S62174792 A JPS62174792 A JP S62174792A
Authority
JP
Japan
Prior art keywords
display
signal
supplied
data
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61015659A
Other languages
English (en)
Inventor
博之 阿部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP61015659A priority Critical patent/JPS62174792A/ja
Publication of JPS62174792A publication Critical patent/JPS62174792A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野コ この発明は、表示制御技術さらには表示シフト制御に適
用して特に有効な技術に関するもので、例えば、ドツト
マトリクス方式の液晶表示装置を制御駆動する液晶表示
コントローラドライバに利用して有効な技術に関する。
[従来の技術] ドツトマトリクス方式の液晶表示装置を制御駆動するL
SI(大規模集積回路)化された液晶コントローラドラ
イバ(以下液晶コントローラと称する)として、例えば
、内部に表示データをコードとして格納する表示データ
RA M (ランダム・アクセス・メモリ)と、この表
示データRAMがら読み出されたコードに基づいて表示
パターンを形成するキャラクタ・ジェネレータROM 
(リード・オン・メモリ)を有し、このキャラクタ・ジ
ェネレータROMから読み出されたパラレルデータをシ
リアルデータに変換して液晶駆動回路に送って液晶表示
装置の表示パネルに表示させるようにされたものがある
([株]日立製作所が昭和58年3月発行した「日立M
O8LSIデータブックLCDドライバLSIJ第52
頁〜第85頁参照)。
[発明が解決しようとする問題点] 上記の液晶コントローラでは表示パネルに表示されてい
る文字等をシフトさせる場合、そのたびごとにCPUか
ら表示された文字などをシフトさせるためのシフト命令
を入力しなければならない。
そのため、CPUが例えば、スタンバイ制御端子(ST
BY端子)がロウレベルにされ、すべてのクロックが停
止し、内部がリセット状態にされたスタンバイモードに
されると、表示された文字などをシフトさせることがで
きないに の発明の目的は、CPUがスタンバイモードにされても
表示シフトが行なえるようにすることにある。
この発明の前記ならびにそのほかの目的と新規な特徴に
ついては、本明細書の記述および添附図面から明らかに
なるであろう。
[問題を解決するための手段] 本願において開示される発明のうち代表的なものの概要
を説明すれば、下記のとおりである。
すなわち、液晶コントローラ内に自動シフト指令信号が
セットされるフリップフロップ回路と、液晶コントロー
ラ内のクロックパルスを適当な周期に分周する分周回路
を設け、フリップフロップ回路に自動シフト指令信号が
セットされている間は分周回路の出力をシフト制御信号
として表示カウンタに供給させる。
[作用] 上記した手段によれば、フリップフロップ回路が自動シ
フト指令信号によって一旦セットされると分周回路から
一定周期ごとにシフト制御信号が表示カウンタに供給さ
れるという作用により、CPUがスタンバイモードにさ
れても表示シフトが行なえるという上記目的を達成する
ことができる。
[実施例] 第1図には、本発明を液晶コントローラLSIに適用し
た場合の一実施例が示されている。
特に制限されないが、図中二点鎖線Aで囲まれた各回路
ブロックは単結晶シリコン基板のような一個の半導体チ
ップ上において形成される。
半導体チップAには、外部から内部回路に対する電源電
圧Vceと接地電位GNDが印加されると共に、内部の
クロック信号を形成するための発振信号osc1.os
c、や液晶表示駆動用電源V工〜V、が供給されるよう
になっている。
第1図において、回路符号IRで示されているのは1入
出力バッファIOBを介して図示しない外部のマイクロ
プロセッサから液晶コントローラに供給される命令を保
持するインストラクション・レジスタである。インスト
ラクション・レジスタIRに保持された命令は、インス
トラクション・デコーダIDによってデコードされ、そ
れによってパ書込み”、“表示シフトIT、it表示ク
リア”等の種々の命令に対応した内部制御信号が形成さ
れる。
回路符号ACで示されているのは、データ書込み時に書
込み位置を示すアドレスが設定されるアドレス・カウン
タである。このアドレス・カウンタACには、インスト
ラクション・レジスタIRおよびインストラクション・
デコーダIDを介して、命令とセットされた書込みアド
レスが設定されるようにされている。
回路符号DRで示されているのは、入出力バッファIO
Bを介°してマイクロプロセッサから供給される書込み
データ等を保持するデータ・レジスタである。このデー
タ・レジスタDRに保持されたデータは、内部バスBU
Sを介して後述の表示データRAMやキャラクタ・ジェ
ネレータRAMへ供給可能にされている。
この実施例では、特に制限されないが、共通のデータ入
出力端子DB、−DB3およびDB4〜DB7を介して
、マイクロプロセッサから供給される命令コードと書込
みデータが、上記インストラクション・レジスタIRお
よびデータ・レジスタDRに選択的にロードされる。そ
のデータの切換えのために、マイクロプロセッサから液
晶コントローラに対して切換え信号R8が供給されてい
る。
この切換え信号R8によってデータ入出力端子DB、−
DB3.DB、〜DB、に入力された信号が所望のレジ
スタ(IRまたはDR)に取り込まれるようになってい
る。
回路符号DD−RAMで示されているのは、図示しない
液晶表示装置の表示パネルに表示される表示データを記
憶する随時読出し書込み可能な表示データRAMである
。この表示データRAM(DD−RAM)は、例えば8
ビツトのコードで示される文字が、80文字記憶できる
ような容量を持つようにされている。
回路符号ROMで示されているのは、上記表示データR
AM (DD−RAM)から読み出された文字コードに
対応した信号(文字パターン)を発生するためのパター
ン情報が記憶された読出し専用のキャラクタ・ジェネレ
ータROMである。特に制限されないが、この実施例で
は、キャラクタ・ジェネレータROMの他にユーザーが
任意のパターンを設定して自由に登録することができる
キャラクタ・ジェネレータRAM (CG−RAM)が
設けられている。
上記キャラクタ・ジェネレータROM (CG −RO
M)およびキャラクタ・ジェネレータRAM(CG−R
AM)は、上記表示データRAM (DD−RAM)か
ら読みだされた文字コード及びタイミング発生回路TG
から供給されるコモン信号(表示パネルのコモン電極に
印加される信号)と同期した列信号をデコードして選択
信号を発生するアドレス・デコーダADによってアクセ
スされるようになっている。
そして、キャラクタ・ジェネレータ・メモリCG−RO
MもしくはCG−RAMから並列に読み出された文字パ
ターンデータは、並直列変換回路PSCにおいてシリア
ルデータに変換され、シフトレジスタSR1に供給され
る。シフトレジスタSR,は、並直列変換回路PSCか
ら供給されるデータが例えば40ビツト蓄積されたとき
、同期信号CLIによってそれをまとめて40ビツト構
成のラッチ回路LTCへ送る。ラッチ回路LTCに保持
されたデータに基づいて、セグメント信号ドライバSS
Dが液晶表示パネルのセグメント電極を駆動するセグメ
ント信号5EG1〜5EG4゜を形成し、チップ外部へ
出力する。
なお、回路符号TGで示されているのは、タイミング発
生回路で、このタイミング発生回路TGは、外部端子か
ら供給される発振信号08C1゜08C2に基づいて、
上記アドレス・デコーダADに供給される列信号や前述
したインストラクション・レジスタIRその他の回路ブ
ロックに対する内部クロック信号を形成する。タイミン
グ発生回路は、表示RAM内の表示データを順次読出す
ためのアドレスを形成する表示カウンタを備えている。
さらに、タイミング発生回路TGは、この実施例の液晶
コントローラに外付けされる液晶ドライバLSI等に対
する同期信号CL工、C:L2゜Mを形成し出力する。
また、タイミング発生回路TO内には常時アドレスカウ
ント動作する表示カウンタが設けられており、この表示
カウンタのアドレスによって表示データRAM内の表示
データを次々と読み出して表示を行なうようにされてい
る。 さらに、この実施例では、上記タイミング発生回
路TGから出力されるクロック信号によってシフト動作
される16ビツトのようなシフトレジスタSR2と、こ
のシフトレジスタSR,の出力信号及び外部から供給さ
れる電源V工〜V、に基づいて、液晶表示装置に対する
1/16デユーテイのような時分割駆動方式によるコモ
ン信号C0M1〜COM 1 sを出力するコモン信号
ドライバC8Dが設けられている。
また、この実施例では、前記アドレス・カウンタACに
セットされたアドレスに基づいて、液晶パネル上のデー
タ書き込み位置にカーソル(−文字分のアンダーライン
)を表示させ、また、アドレス・カウンタACの示す位
置の表示文字を点滅表示させるカーソル・ブリンク制御
回路CBCが設けられている。
なお、回路符号FLGで示されているのは、液晶コント
ローラLSI内部の状態を示すビジィ・フラッグで、マ
イクロプロセッサがこのビジィ・フラッグFLGをチェ
ックすることによって、マイクロプロセッサに比べて動
作速度の遅い液晶コントローラの内部状態を知ることが
できるようにして、液晶コントローラに対する連続した
アクセスを待たせるようになっている。
ビジィ・フラッグFLGの内容は、データ入出力端子D
B、〜DB、のうち一つ(例えばD B、)から外部へ
出力可能にされている。マイクロプロセッサから液晶コ
ントローラに供給される信号Eは、液晶コントローラに
対する動作起動信号である。
この液晶コントローラには、CPUからシフト命令が毎
回供給されなくても、自動シフト命令という一つの命令
によって一定周期ごとにシフト制御信号を自動的に形成
するためにフリップフロップ回路FF、ゲートG1.G
2および分周回路FDが設けられている。
フリップフロップ回路FFのセット端子S、リセット端
子RはインストラクションデコーダIDに接続されてお
り、出力端子QはゲートG1の一方の入力端子に接続さ
れている。分周回路FDは液晶コントローラ内部より形
成されるクロックを所望の周期(例えば、0.5秒)ま
で分周し、その出力をゲートG1の他方の入力端子に供
給する。
インストラクションレジスタIRに取り込まれた自動シ
フト命令をインストラクションデコーダIDでデコード
することにより形成される自動シフト指令信号によって
フリップフロップ回路FFがセットされると、その出力
端子Qより出力される信号によってゲートG工の一方の
入力端子はハイレベルに維持される。そのため、分周回
路FDより出力されるクロックがハイレベルのときのみ
ゲートG□の出力はハイレベルにされる。そのため、ゲ
ートG2の出力端子より一定の周期でシフト制御信号が
出力され、タイミング発生回路TGに内蔵された第2図
において図示の表示カウンタに供給される。すなわち、
CPUからシフト命令が毎回供給されなくても表示パネ
ルに表示された文字等の自動シフトが可能になる。従っ
て、CPUがスタンバイモードに入る前に、液晶コント
ローラに対し自動シフト命令を与えてやればCPUのス
タンバイ時に表示装置では表示の自動シフ1−が行なわ
れる。スタンバイ時に表示パネルに表示された文字等の
シフトをさせる必要のない場合は、そのような命令を与
えなければよい。なお、CPUがスタンバイモードから
通常動作モードにμるときは新しい命令がCPUから液
晶コントローラに対して与えられることによりインスト
ラクションデコーダIDより自動シフト解除信号が形成
されフリップフロップ回路FFのリセット端子Rの供給
されリセットされる。これによって、ゲートG2の出力
端子からシフト制御信号は供給されなくなり、自動シフ
トが終了する。
さらに、この実施例の液晶コントローラには。
自動シフト命令として右シフトと左シフトの2つが用意
され、左右いずれの方向にもシフトが行なえるようにな
っている。
表示データRAMに格納された表示データ(文字コード
)を読み出すためのアドレスを発生する上記表示カウン
タはタイミング発生回路TOの内部に設けられた発振回
路からのクロックによって常にカウントアツプ動作され
アドレスを更新するようにされている。
表示パネルに表示された文字のシフトは次のようにして
行なわれる。すなわち、表示文字を左にシフトさせたい
場合は、左シフトのための自動シフト命令を与えてやる
。すると、ゲートG2からシフト制御信号が供給された
とき、インストラクションデコーダIDから左シフト指
示信号がタイミング発生回路TOに供給される。同様に
右にシフトさせたい場合は、右シフトのための自動シフ
ト命令を与えてやるとインストラクションデコーダID
からタイミング発生回路TGに対して右シフト指示信号
が供給される。
左シフト指示信号が供給された場合1表示カウンタは第
2図(B)に示したように、同じアドレス(79)を連
続してカウントするよう動作され。
また右シフト指示信号が供給された場合には、アドレス
が1つとばされる。つまり第2図(C)のように、アド
レス(79)の次はこれより2つ進んだアドレス(77
)がカウントされる。これによって、表示カウンタのア
ドレスとタイミング発生回路TOより供給されるラッチ
信号CLIとの相対的な位置がずらされて表示データが
読み出される。その結果、表示パネルに表示された文字
が左方向または右方向へ連続的にシフトされる。
上記した実施例では、自動シフト指令信号によってセッ
トされるフリップフロップ回路と、一定の周期のクロッ
クを発生させる分周回路と、シフト制御信号の出力を制
御するゲートG1.G2を設けることにより、フリップ
プロップ回路が自動シフト指令信号によって一旦セット
されると、一定周期ごとにシフト制御信号が出力される
という作用により、CPUから毎回シフト命令が供給さ
れなくても表示のシフトが行なえるという効果が得られ
る。
以上本発明者によってなされた発明を実施例に基づき具
体的に説明したが、本発明は上記実施例に限定されるも
のではなく、その要旨を逸脱しない範囲で種々変更可能
であることはいうまでもない。例えば、上記実施例では
、表示パネルに表示されている文字のシフトは、表示カ
ウンタのアドレスがカウントされることにより、その相
対的な位置がずらされることによって行なわれているが
、40ビツトシフトレジスタに文字データの位置をずら
すようなシフトクロックを供給するようにして1表示パ
ネルに表示された文字のシフトをさせるようにすること
もできる。
以上の説明では、主として本発明者によってなされた発
明をその背景となった利用分野である液晶表示装置の表
示を制御するLCDコントローラドライバのようなLS
Iに適用したものについて説明したが、この発明はそれ
に限定されるものでCRT表示装置のようなラスタ方式
の表示装置の制御を行なう表示制御装置などに利用する
ことができる。
この実施例では、ゲートG2の入力端子には、シフト制
御信号の他にCPUが通常動作時において送出するシフ
ト命令に対応したシフト信号がインダイジョンデコーダ
IDより供給できるようにされている。そして、CPU
が通常動作時において、表示シフトさせていときは、そ
のシフト命令に応じてそのつどシフト信号が出力される
。これによって表示パネルに表示された文字の一文字分
のシフトがなされる。
[発明の効果コ 本願において開示される発明のうち代表的なものの概要
を説明すれば、下記のとおりである。
すなわち、cpuの5TBY端子がロウレベルにされ、
すべてのクロックが停止して内部がリセット状態にされ
たようなCPUのスタンバイモードにおいても液晶表示
装置の画面に表示された文字のシフトが行なえる。
【図面の簡単な説明】
第1図は、本発明を液晶コントローラLSIに適用した
場合の一実施例を示すブロック図、第2図は1表示カウ
ンタの表示アドレスとラッチ信号のタイミングとの関係
を示した説明図である。 FF・・・・フリップフロップ回路、FD・・・・分周
回路、G□、G2・・・・論理ゲート、DD−RAM・
・・・表示データ・メモリ、CG−ROM、CG−RA
M・・・・キャラクタジェネレータ・メモリ、IR・・
・・インストラクション・レジスタ、ID・・・・イン
ストラクション・デコーダ、AC・・・・アドレス・カ
ウンタ、BUS・・・・内部バス。

Claims (1)

  1. 【特許請求の範囲】 1、外部から供給される制御信号によってその動作が制
    御され表示装置に供給されるべき表示データ信号を出力
    する表示制御装置を含む表示制御システムであって、上
    記表示制御装置は、上記制御信号に基づいて表示移動指
    示信号がセットされる記憶手段を含み、かつ上記表示移
    動指示信号がセットされている間、上記表示装置によっ
    て表示されるパターンが画面上において順次に移動され
    るように上記表示データ信号を変化せしめるようにされ
    てなることを特徴とする表示制御システム。 2、上記表示装置は、ドットマトリクス型液晶表示装置
    からなり、上記表示制御装置は、表示データが格納され
    た読み出し書き込み可能なメモリと、このメモリから供
    給される表示データに基づいて表示パターンデータを形
    成するキャラクタジェネレータ、このキャラクタジェネ
    レータから出力される信号を直列信号に変換して上記表
    示装置へ供給する並直列変換回路を含んでなることを特
    徴とする、特許請求の範囲第1項記載の表示制御システ
    ム。
JP61015659A 1986-01-29 1986-01-29 表示制御システム Pending JPS62174792A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61015659A JPS62174792A (ja) 1986-01-29 1986-01-29 表示制御システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61015659A JPS62174792A (ja) 1986-01-29 1986-01-29 表示制御システム

Publications (1)

Publication Number Publication Date
JPS62174792A true JPS62174792A (ja) 1987-07-31

Family

ID=11894860

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61015659A Pending JPS62174792A (ja) 1986-01-29 1986-01-29 表示制御システム

Country Status (1)

Country Link
JP (1) JPS62174792A (ja)

Similar Documents

Publication Publication Date Title
JPS62174792A (ja) 表示制御システム
JP3331683B2 (ja) 表示駆動回路
JPS6223091A (ja) 表示制御装置
JPS62192792A (ja) 表示制御装置
JPS61235891A (ja) 表示制御システム
JPS63131181A (ja) 文字表示装置
JPS6223092A (ja) 表示制御装置
JPS61235892A (ja) 表示制御システム
JPS62164087A (ja) 表示制御装置
JPS62183488A (ja) 表示制御装置
JP2932627B2 (ja) 表示装置
JPS635387A (ja) 表示制御装置
JPH0238315Y2 (ja)
JP3263645B2 (ja) 表示用マイクロコンピュータ
JPH1173167A (ja) 表示制御装置
KR940005591Y1 (ko) 액정표시기 제어장치
JPS63131175A (ja) キヤラクタ表示装置
JP2582417Y2 (ja) マイクロコンピュータ
JPS62287293A (ja) 表示制御装置
JPH0227677B2 (ja)
JPH03288194A (ja) カーソル記憶制御回路
JPS6352195A (ja) 表示制御システム
JPH05323899A (ja) 表示制御装置
JPS59220790A (ja) Crtデイスプレイ制御装置
JPS58205186A (ja) 表示装置