JPS6211951A - チヤネル装置 - Google Patents

チヤネル装置

Info

Publication number
JPS6211951A
JPS6211951A JP15014785A JP15014785A JPS6211951A JP S6211951 A JPS6211951 A JP S6211951A JP 15014785 A JP15014785 A JP 15014785A JP 15014785 A JP15014785 A JP 15014785A JP S6211951 A JPS6211951 A JP S6211951A
Authority
JP
Japan
Prior art keywords
input
unit
channel
output
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15014785A
Other languages
English (en)
Inventor
Takuo Ishizuka
石塚 拓雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP15014785A priority Critical patent/JPS6211951A/ja
Publication of JPS6211951A publication Critical patent/JPS6211951A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は、データ処理装置のチャネル装置に係り、入出
力装置の遠隔化を可能とし、自由度の高い計算機システ
ム構成を可能とするチャネル装置に関する。
〔発明の背景〕
従来、チャネル装置と入出力制御装置を遠距離接続する
ため、チャネル装置と入出力制御装置の間に挿入し、入
出力インタフェースをシリアル、データに変換し、光フ
ァイバー、ケーブルで転送し、再び入出力インタフェー
スに変換する光チャネル、アダプタ装置が存在した。こ
の方式による入出力制御装置の起動シーケンスを第1図
〜第5図により説明する。光チャネルアダプタ装置は、
例えば特公昭59−15585号公報に開示されている
チャネル装置2は中央処理装置のメモリ装置1よりパラ
レル、データ転送形式のメモリ、バス7全通して読み出
したコマンド、コードとその制御情報により、パラレル
、データ転送形式の入出力インタフェース8を介して起
動シーケンスを開始するチャネル装置2から指示する入
出力装置アドレスはX42′とする。まず、ADHOU
T信号をチャネル装置2が上げると、光チャネル、アダ
プタ3は第2図に示すようなシリアル、データ形式のフ
レームを作成し、シリアルデータ、ライン9を介して光
チャネル、アダプタ4に送る。このフレームのデータ形
式は、バイトo=xso、バイト1=X42  である
。前記フレーム内の各ビットの意味を第6図に示す。
なお第3図において、※は本発明と直接関係しないもの
であり、説明を省略する。
光チャネル、アダプタ4はこのフレームラ受信すると、
再びパラレル、データ転送形式の入出力インタフェース
10のADH、OUT信号ラインを上げ、入出力制御装
置(IOC)5に伝搬される。すなわち、入出力インタ
フェース8の信号がそのまま入出力インタフェース10
に伝搬されたことになる。入出力制御装置5から出され
た信号は、逆に光チャネルアダプタ4でシリアルデータ
、フレームに変換され、光チャネル、アダプタ3に送ら
れ、再び入出力インタフェース信号に変換され、チャネ
ル装置2に送られる。
上記の方式は、入出力インタフェースを光のシリアル、
データに変換して送受信する方式のため、インタフェー
スの距離が長くなると、インタフェース、プロトコルの
オーバヘットカッのまま比例して長くなる欠点を持って
いた。第4図の例では、チャネル装置と入出力制御装置
の間の5往復の信号のやりとりの時間がそのまま距離に
比例して延びる。
〔発明の目的〕
本発明の目的は、メモリ装置と入出力制御装置を自由に
離すことが可能なチャネル装置を提供し、システム構成
の自由度を上げることである。
〔発明の概要〕
本発明では、チャネル装置の内部インタフェースをシリ
アル、インタフェースにすることにより、入出力インタ
フェースにはオーバヘッドがかからないようにすること
を特徴とするものである。
〔発明の実施例〕
以下、本発明の一実施例を第6図により説明する。セン
タ、チャネル、ユニツ)12id、中央処理装置のメモ
リ装置11からパラレル、データ転送形式のメモリ、バ
ス16を経由し、コマンドコードおよび装置アドレスな
どの制御情報を読み出し、シリアル、データ、ライン1
7を介してリモート、チャネル13に、入出力インタフ
ェース制御に必要なデータのみを、第7図で示すシリア
ル、データ形式のフレームで送信する。(第9図の■)
リモート、チャネル、ユニット13は前記フレームを受
信すると、第9図で示すように、パラレル、データ転送
形式の入出力インタフェース18によりADH,OUT
信号で始まる入出力インタフェース動作を入出力制御装
置14との間で開始する。リモート、チャネル、ユニッ
ト13は、入出力制御装置14からのSTA、IN信号
を受信すると、第8図で示すシリアルデータ形式のフレ
ームをセンタ、チャネル。ユニット12に返す。(第9
図の@) このようにして起動シーケンスが完了するがシリアル、
データにより遠距離化を図ったセンタ、チャネル、ユニ
ット12とリモート。チャネル、ユニット16間の情報
の転送は1往復でありシリアル、インタフェースの長距
離化によるオ、 4 。
−バヘッドは、従来技術の5分の1で済むことになる、 上記実施例は、入出力インタフェースのシーケンス制御
に関する部分のみを中央処理装置側から分離したもので
あるが、別の実施方法によれば、入出力制御装置側のチ
ャネル部にバッツアメモリを設け、データを転送するメ
モリアドレス、転送バイト数、その他の制御情報を持た
せ、入出力制御装置側のチャネル部で複数の入出力イン
タフェースを制御するチャネル構成とすることも可能で
ある。
〔発明の効果〕
本発明によれば、メモリ装置と入出力制御装置間のイン
タフェースを長距離化しても従来方式に比べ時間増加を
抑えることができるため、磁気ディスク装置などのコマ
ンド、チェインの起動処理時間のきびしい入出力装置を
メモリ装置から離して接続することができる効果がある
【図面の簡単な説明】
第1図は、従来方式の構成図、第2図は、第1図におけ
るシリアル、データ形式のフレームを示す図、第3図は
、第2図におけるフレーム内の各ビットの意味を示す表
図、第4図は、従来方式の入出力インタフェースシーケ
ンストシリアル、データフレームの対応を示す図、第5
図は、第4図におけるフレームの詳細データを示す表図
、第6図は、本発明の一実施例の構成図、第7図は、第
6図におけるシリアル、データ形式のフレームを示す図
、第8図は、入出力制御装置の起動処理の時、リモート
、チャネルユニットからセンタ、チャネル、ユニットに
返す応答フレームを示す図、第9図は、本発明によるイ
ンク7エース、シーケンスとシリアル。 データフレームの対応を示す図である。 符号の説明 11・・・メモリ装置 12・・・センタ、チャネル、ユニット13・・・リモ
ート、チャネル、ユニット14・・・入出力制御装置 15・・・入出力装置 16・・・メモリ、バス

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置のメモリ装置と入出力制御装置との間に位
    置し、前記入出力制御装置に対するコマンドの指令およ
    び前記メモリ装置と入出力制御装置間のデータ転送を行
    なうチャネル装置において、前記メモリ装置との間のイ
    ンタフェース制御を行なう部分と、前記入出力制御装置
    との間のインタフェース制御を行う部分とを分離し、前
    記両部分の間を直列データ転送するように構成したこと
    を特徴とするチャネル装置。
JP15014785A 1985-07-10 1985-07-10 チヤネル装置 Pending JPS6211951A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15014785A JPS6211951A (ja) 1985-07-10 1985-07-10 チヤネル装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15014785A JPS6211951A (ja) 1985-07-10 1985-07-10 チヤネル装置

Publications (1)

Publication Number Publication Date
JPS6211951A true JPS6211951A (ja) 1987-01-20

Family

ID=15490520

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15014785A Pending JPS6211951A (ja) 1985-07-10 1985-07-10 チヤネル装置

Country Status (1)

Country Link
JP (1) JPS6211951A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63282559A (ja) * 1987-05-06 1988-11-18 Fujitsu Ten Ltd デ−タ転送方式

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5854429A (ja) * 1981-09-25 1983-03-31 Fujitsu Ltd デ−タ処理システムにおけるリモ−ト・チヤネル方式
JPS58119028A (ja) * 1982-01-11 1983-07-15 Nippon Telegr & Teleph Corp <Ntt> 入出力装置接続方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5854429A (ja) * 1981-09-25 1983-03-31 Fujitsu Ltd デ−タ処理システムにおけるリモ−ト・チヤネル方式
JPS58119028A (ja) * 1982-01-11 1983-07-15 Nippon Telegr & Teleph Corp <Ntt> 入出力装置接続方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63282559A (ja) * 1987-05-06 1988-11-18 Fujitsu Ten Ltd デ−タ転送方式

Similar Documents

Publication Publication Date Title
WO2001075618A3 (en) Asynchronous input/output interface protocol
JPS62500555A (ja) デジタル装置を時間多重リンクに接続するためのインタフエ−ス回路
JPS6211951A (ja) チヤネル装置
JPH10178626A (ja) 伝送装置及びサーバ装置並びに伝送方法
JP2003085017A5 (ja)
JPH07200432A (ja) データ通信方法及びシステム連結装置
JPH07121474A (ja) 情報処理装置
JP3799741B2 (ja) バスコントローラ
KR960014177B1 (ko) 병렬데이터처리시스템의 데이터통신장치
JPS6217879Y2 (ja)
JPS6294042A (ja) 通信制御装置
JPH07334453A (ja) メモリアクセスシステム
JPS6261976B2 (ja)
JPH10207829A (ja) バスコントローラ
JPS5949240U (ja) 多重化制御システム
JPS6285530A (ja) シリアルデ−タ転送制御方式
JPH02307151A (ja) プロセッサ・システム
JPH041819A (ja) データブロック制御装置
JPH09269890A (ja) エンディアン変換方式
JPS6019023B2 (ja) デ−タ処理装置
JPH0525216B2 (ja)
JPH05265923A (ja) データ転送装置
GB2260836A (en) Bus Interface
JPS59119941A (ja) 回線接続方式
JPS60181959A (ja) マルチプロセツサシステム