JPS62106523A - メモリ−バツクアツプ回路 - Google Patents

メモリ−バツクアツプ回路

Info

Publication number
JPS62106523A
JPS62106523A JP60246779A JP24677985A JPS62106523A JP S62106523 A JPS62106523 A JP S62106523A JP 60246779 A JP60246779 A JP 60246779A JP 24677985 A JP24677985 A JP 24677985A JP S62106523 A JPS62106523 A JP S62106523A
Authority
JP
Japan
Prior art keywords
microcomputer
power supply
input
terminal
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60246779A
Other languages
English (en)
Inventor
Toshiyuki Shiromizu
敏行 白水
Haruhiko Murakami
晴彦 村上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP60246779A priority Critical patent/JPS62106523A/ja
Publication of JPS62106523A publication Critical patent/JPS62106523A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)
  • Calculators And Similar Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明は、リセット、インクラブド入力等の外部刺激の
印加にて、スタンバイモードがら通常動作−E−−)”
K切り換わるワンチップマイコン、ハイブリットマイコ
ン等に用いるメモリーバンクアップ回路に関するもので
ある。
〈従来技術〉 従来のメモリーバックアップ回路をワンチップマイコン
(ワンチップ内にCRU、RAM、ROM、タイマー等
を内蔵するもの)に於いて使用した一実例を説明する。
ワンチップマイコンへ電力を供給する主電源を該ワンチ
ップマイコンの電源端子に接続し、該ワンチップマイコ
ンの電源端子に該主電源が切れた時にのみ電力を供給す
る補助電源を接続し、上記ワンチップマイコンのリセッ
ト、インタラプト入力等の外部刺激を入力する外部刺激
人力−子にリセット、インクラブド入力等の外部刺激を
発生する外部刺激発生回路を接続し、該外部刺激発生回
路は−に記主電源、補助電源とも接続し、上記ワンチッ
プマイコンをRAMKのみ電力を供給しその他には供給
しないスタンバイモードにすることによりRAMの内容
を保持しており、該スタンバイモードはリセット、イン
タラプト入力等の外部刺激によりRAMの他にCPU、
ROM等にも電力を供給する通常動作モードに切り換わ
るようになっており、該通常動作モード時には上記スタ
ンバイモード時の消費電力より非常に大きな電力が消費
される為、上記主電源が切れて上記補助電源で電力を供
給している時には上記補助電源の消耗を早めたり、時に
は使用不能になるといった欠点があった。
く目 的〉 本発明は上記のような欠点を除去したメモリーバックア
ップ回路を提供することを目的としたものである。
〈実施例〉 以下本発明のメモリーバックアップ回路の一実施例を図
面とともに説明する。図面の一実施例は主電源に乾電池
、補助電源に大容量コンデンサ、外部刺激発生回路とし
てリセット回路を使用したメモリーバックアップ回路を
示す。
図面に於いて、1はマイコン2に電力を供給する主電源
であり、該マイコン2は電源端子(VCC端子)、アー
ス端子(GND端子)、第1プログラム入力端子(P、
端子)、第2プログラム入力端子(P2端子)、第3プ
ログラム出力端子(P3端子)、リセット端子(RES
端子)を有し、該P1入力端子の入力電圧が高レベルか
ら低レベルになると上記P3出力端子より表示器3に「
BATTRYL OW /J と数秒間表示される信号
を出力し、該表示器3か[BATTRY LOW、l」
と表示した後、上記マイコン2r/iスタンバイモード
に切り換わるようになっており、上記P2入力端子の入
力電圧が高レベルから低レベルになると上記マイコン2
は通常動作モードからスタンバイモードに切り換わるよ
うになっており、上記RES入力端子にリセット信号(
RE s信号)が入力されるとスタンバイモードから通
常動作モードに切り換わるようにプログラムされたマイ
コンであり、4は一定電圧を取り出すだめの定電圧IC
であり、5は入力電圧が所定の電圧より高い入力電圧で
あると入力電圧とほとんど等しい電圧を出力し、所定の
電圧より低い入力電圧であると低レベルの電圧を出力し
、該各々の出力電圧を上記マイコン2のP、入力端子及
び回路Aに印加する主電源監視用ICであり、6は上記
主電源1が働かない時に上記マイコン2に電力を供給す
る補助電源であり、7は上記マイコン2のP2入力端子
の入力電圧を閉成することにより高レベルから低レベル
にするスイッチであり、上記回路Aは公知のリセット回
路であり、該リセット回路Aは上記主電源監視用IC5
の出力端子にスイッチ8と抵抗9を直列に介してトラン
ジスタ10のベースを接続し、該トランジスタ1゜のベ
ース、エミッタ間に抵抗11を接続し、上記定電圧IC
4の出力端子にダイオードI2と抵抗13との並列回路
を介して上記トランジスタ1゜のコレクタを接続し、上
記トランジスタのコレクタ、エミッタ間にコンデンサ1
4を接続してなり、上記リセット回路AFi、上記スイ
ッチ8の入力電圧(主電源監視用IC5の出力電圧)が
高レベルで上記スイッチ8を閉成した時はリセット信号
を発生し上記マイコン2のRES端子に印加するが、上
記スイッチ8の入力電圧が低レベルで上記スイッチ8を
閉成した時はリセット信号を発生せず上記マイコン2の
RES端子には印加されない。
尚、上記スイッチ7.8はスイッチを押した時だけ閉成
するように7にっている。
次に上記各部の接続状態を説明する。
ス 上記主電源lのプラ層側に上記定電圧IC4を介して上
記マイコン2のVCC端子を接続し、上記マイコン2の
GND端子を上記主電源Iのマイナス側に接続し、L記
定電圧IC4のGND端子を上記主電源1のマイナス側
に接続し、上記マイコン2のvCC端子と上記マイコン
2のGND端子間に抵抗I5と上記スイッチ7を直列に
接続し、該抵抗15と該スイッチ7との接続点に上記マ
イコン2のP2入力端子を接続し、上記抵抗I5と上記
スイッチ7の両者と並列に上記補助電源6を接続し、上
記主電源監視用IC5の出力端子に上記リセット回路A
の抵抗8と接続するとともに上記マイコン2のP1入力
端子を接続し、上記主電源監視用IC4のGND端子を
上記主電源lのマイナス側に接続し、上記リセット回路
へのトランジスタ10のコレクタに上記マイコン2のR
ES端子を接続し、」1記リセット回路Aのトランジス
タ10のエミッタに上記マイコン2のGNDi子を接続
し、上記マイコン2のR3川力端子に上記表示器3を接
続してなる。
以下」−記のように構成してなるメモリーバックアップ
回路の動作を説明する。
まず、主電源1が正常に動作している時に於いて、マイ
コン2が通常動作モードの時にスイッチ7を押すとマイ
コン2のP2入力端子の入力電圧力高レベルから低レベ
ルに変わるのでマイコン2は通常動作モードからスタン
バイモードに切り換わる。又、マイコン2がスタンバイ
モードの時にリセット回路Aのスイッチ8を押すとマイ
コン2のRE S入力端子にリセット信号が入力されマ
イコン2はスタンバイモードから通常動作モードに切り
換わる。そして、主電源Iが正常に動作している時に補
助電源6が充電される。
次に、主電源1が消耗して一定電圧を出力できない時に
於いて、マイコン2が通常動作モードであれば主電源監
視用IC5の出力電圧が高レベルから低レベルになり、
マイコン2のP1入力端子の入力電圧が高レベルから低
レベルになり表示器3でrBATTRY  LOW/J
と数秒間表示をした後、スタンバイモードへ切り換わる
そして、マイコン2がスタンバイモードに切り換わり補
助電源6で動作し主電源監視用IC50入力電圧が所定
の電圧より低くなると該主電源監視用IC5の出力電圧
は低レベルになり、リセット回路Aのスイッチ8を押し
てもリセット信号を発生せずマイコン2のRES端子に
は印加されないので補助電源6の消耗を早めるといった
ことがおこらない。
上記のメモリーバックアンプ回路の構成は一実施例であ
り、本発明の一実施例では補助電源に大容量コンデンサ
を使用しているが補助電源は一次電池、二次電池等でも
よい。
く効 果〉 本発明のメモリーバックアップ回路は上記のような構成
であるから、補助電源によりRAMの内容を保持してい
る時にはリセット、インクラブド弯1++
【図面の簡単な説明】
図面は本発明のメモリーバックアップ回路の一実施例の
回路図である。 図中、1:主電源、2:マイコン、4:定電圧IC。 5:主電源監視用IC,6:補助電源。

Claims (1)

    【特許請求の範囲】
  1. 1、リセット、インタラプト入力等の外部刺激の印加に
    てスタンバイモードから通常動作モードに切り換わるワ
    ンチップマイコン、ハイブリットマイコン等に用いるメ
    モリーバックアップ回路に於いて、補助電源により電力
    を供給しているスタンバイモード時に上記外部刺激の印
    加を遮断する手段を備えてなることを特徴とするメモリ
    ーバックアップ回路。
JP60246779A 1985-11-01 1985-11-01 メモリ−バツクアツプ回路 Pending JPS62106523A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60246779A JPS62106523A (ja) 1985-11-01 1985-11-01 メモリ−バツクアツプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60246779A JPS62106523A (ja) 1985-11-01 1985-11-01 メモリ−バツクアツプ回路

Publications (1)

Publication Number Publication Date
JPS62106523A true JPS62106523A (ja) 1987-05-18

Family

ID=17153532

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60246779A Pending JPS62106523A (ja) 1985-11-01 1985-11-01 メモリ−バツクアツプ回路

Country Status (1)

Country Link
JP (1) JPS62106523A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63451A (ja) * 1986-05-05 1988-01-05 ゼネラル・エレクトリツク・カンパニイ 広面積で高品質のプラズマ溶射堆積物を生成する方法
JPS6433478A (en) * 1987-07-27 1989-02-03 Sanyo Electric Co Cold and hot changeover type absorption refrigerator
JPH0191951U (ja) * 1987-12-09 1989-06-16
US5648799A (en) * 1992-12-02 1997-07-15 Elonex I.P. Holdings, Ltd. Low-power-consumption monitor standby system
US5821924A (en) * 1992-09-04 1998-10-13 Elonex I.P. Holdings, Ltd. Computer peripherals low-power-consumption standby system
JP2008093449A (ja) * 1997-11-12 2008-04-24 Gillette Canada Inc 歯ブラシ

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63451A (ja) * 1986-05-05 1988-01-05 ゼネラル・エレクトリツク・カンパニイ 広面積で高品質のプラズマ溶射堆積物を生成する方法
JPS6433478A (en) * 1987-07-27 1989-02-03 Sanyo Electric Co Cold and hot changeover type absorption refrigerator
JPH0191951U (ja) * 1987-12-09 1989-06-16
US5821924A (en) * 1992-09-04 1998-10-13 Elonex I.P. Holdings, Ltd. Computer peripherals low-power-consumption standby system
US5648799A (en) * 1992-12-02 1997-07-15 Elonex I.P. Holdings, Ltd. Low-power-consumption monitor standby system
US5880719A (en) * 1992-12-02 1999-03-09 Eloney I.P. Holdings L.T.D. Low-power-consumption monitor standby system
JP2008093449A (ja) * 1997-11-12 2008-04-24 Gillette Canada Inc 歯ブラシ

Similar Documents

Publication Publication Date Title
KR20010038449A (ko) 여러 전원 관리 상태를 갖는 컴퓨터를 위한 전원 공급 제어 회로
JP2004152304A (ja) Ac電源障害の場合にスタンバイ状態にあるパーソナルコンピュータの状態データを保持するためのシステムおよび方法
KR960015228A (ko) 네트워크 하이버네이션 시스템
US5148380A (en) Method and apparatus for conserving power in a data processing system
JPS62106523A (ja) メモリ−バツクアツプ回路
JP3873864B2 (ja) バックアップ充電回路
JPS626315A (ja) マイクロコンピユ−タのメモリバツクアツプ装置
JPH044276Y2 (ja)
JP2786379B2 (ja) 電池運用装置の電源制御回路
JP2719132B2 (ja) 電池電圧低下警報装置
JPH01128111A (ja) 電源給電方式
JPS5918743Y2 (ja) 電子機器
JP2534485Y2 (ja) 電池式電源装置
JPH022165B2 (ja)
JP2523730Y2 (ja) ノンロックスイッチのバックアップ回路
JPH02121018A (ja) 電源供給装置
JPH04190412A (ja) マイクロコンピュータの電源供給装置
JPH074662Y2 (ja) コンピユ−タシステム
KR200157748Y1 (ko) 정전 보상회로
JPH054022Y2 (ja)
JPH02128209A (ja) メモリバックアップ装置
JPH10301673A (ja) 電源回路
JPH063455Y2 (ja) Cpu内蔵ramのバックアップ装置
JPH0315179U (ja)
JPH04133630A (ja) バックアップ電源回路