JPS6137198U - 可変容量メモリにおける不実装領域認識装置 - Google Patents

可変容量メモリにおける不実装領域認識装置

Info

Publication number
JPS6137198U
JPS6137198U JP12174584U JP12174584U JPS6137198U JP S6137198 U JPS6137198 U JP S6137198U JP 12174584 U JP12174584 U JP 12174584U JP 12174584 U JP12174584 U JP 12174584U JP S6137198 U JPS6137198 U JP S6137198U
Authority
JP
Japan
Prior art keywords
memory
variable capacity
sent
recognition device
capacity memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12174584U
Other languages
English (en)
Inventor
栄一 瀬戸
Original Assignee
株式会社明電舎
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社明電舎 filed Critical 株式会社明電舎
Priority to JP12174584U priority Critical patent/JPS6137198U/ja
Publication of JPS6137198U publication Critical patent/JPS6137198U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図はこの考案の一実施例を示すブロック図、第2図
はメモリ選択制御部にROM (PLA)を用いて構成
した構成説明図、第3図はアドレス上位ビットと選択さ
れる対応バンクとの説明図、第4図はメモリ選択制御部
のフローチャートである。 CPU・・・中央処理装置、MSC・・・メモリ選択制
御部、CSW・・・メモリコンフィギュレーションスイ
ッチ情報部、MBK・・・メモリバンク、UBC・・・
異常.処理部。

Claims (1)

    【実用新案登録請求の範囲】
  1. メモリコンフイギュレーションスイッチ情報ト中央処理
    装置から出力されるアドレス情報が入力されるメモリ選
    択制御部を有し、このメモリ選択制御部は前記両情報か
    らメモリ実装容量を認識して不実装領域があるかどうか
    をi断し、その領域がないと判断したときにはメモリバ
    ンクセレクト信号を送出し、その領域があると判断した
    ときには前記バンクセレクト信号を送出しないで中央処
    理装置に非選択信号(トラップ信号)を供給したことを
    特徴とする可変容量メモリにおける不実装領域認識装置
JP12174584U 1984-08-08 1984-08-08 可変容量メモリにおける不実装領域認識装置 Pending JPS6137198U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12174584U JPS6137198U (ja) 1984-08-08 1984-08-08 可変容量メモリにおける不実装領域認識装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12174584U JPS6137198U (ja) 1984-08-08 1984-08-08 可変容量メモリにおける不実装領域認識装置

Publications (1)

Publication Number Publication Date
JPS6137198U true JPS6137198U (ja) 1986-03-07

Family

ID=30680523

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12174584U Pending JPS6137198U (ja) 1984-08-08 1984-08-08 可変容量メモリにおける不実装領域認識装置

Country Status (1)

Country Link
JP (1) JPS6137198U (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5372533A (en) * 1976-12-10 1978-06-28 Sharp Corp Block selecting device for memory card
JPS5496935A (en) * 1978-01-17 1979-07-31 Nec Corp Memory module
JPS55153188A (en) * 1979-05-17 1980-11-28 Mitsubishi Electric Corp Memory unit
JPS5922150A (ja) * 1982-07-28 1984-02-04 Fanuc Ltd メモリ制御方式

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5372533A (en) * 1976-12-10 1978-06-28 Sharp Corp Block selecting device for memory card
JPS5496935A (en) * 1978-01-17 1979-07-31 Nec Corp Memory module
JPS55153188A (en) * 1979-05-17 1980-11-28 Mitsubishi Electric Corp Memory unit
JPS5922150A (ja) * 1982-07-28 1984-02-04 Fanuc Ltd メモリ制御方式

Similar Documents

Publication Publication Date Title
JPS6137198U (ja) 可変容量メモリにおける不実装領域認識装置
JPS60104949U (ja) コンピユ−タのメモリカ−トリツジ
JPH022751U (ja)
JPH0179164U (ja)
JPH0326200U (ja)
JPS62169850U (ja)
JPS6030050U (ja) デ−タメモリアクセス方式
JPS60116539U (ja) デ−タ処理システム
JPS6047057U (ja) 周辺制御装置
JPS6087050U (ja) デ−タ転送制御装置
JPS6316334U (ja)
JPS59147236U (ja) インタ−フエイス制御装置
JPS61180341U (ja)
JPS5992929U (ja) Dma装置のメモリ監視装置
JPS585081U (ja) 文字表示制御装置
JPS6335147U (ja)
JPS59104680U (ja) 遠方監視制御操作卓
JPS61643U (ja) デ−タ入力装置
JPS61168444U (ja)
JPS58133849U (ja) デ−タ処理装置
JPS5897638U (ja) バス方式デ−タ入力回路
JPS5953222U (ja) X−y記録計
JPS60107896U (ja) 表示メモリ制御回路
JPS59122636U (ja) メモリ読み出し切換え装置
JPS6214536U (ja)