JPS61268064A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法

Info

Publication number
JPS61268064A
JPS61268064A JP11071685A JP11071685A JPS61268064A JP S61268064 A JPS61268064 A JP S61268064A JP 11071685 A JP11071685 A JP 11071685A JP 11071685 A JP11071685 A JP 11071685A JP S61268064 A JPS61268064 A JP S61268064A
Authority
JP
Japan
Prior art keywords
layer
oxide film
polycrystalline silicon
region
ion implantation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11071685A
Other languages
English (en)
Inventor
Norio Kususe
楠瀬 典男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP11071685A priority Critical patent/JPS61268064A/ja
Publication of JPS61268064A publication Critical patent/JPS61268064A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bipolar Transistors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は局所的に浅い不純物を有する半導体装置の製造
方法に関する0 上記のような浅い不純物領域を必要とする装置はトラン
ジスタに限らないが、特に超高周波用トランジスタで厳
しく要求されるから、以下このトランジスタを例として
説明する0 半導体基板に形成されたベース領域内に浅いエミッタ領
域tつくる際には、基板上に形成さnた熱酸化膜に窓あ
けして直接に不純物拡散を行なう通常の方法でなく、多
結晶シリコン層を介して間接的に拡散を行なう場合が多
い0この製造の利点は、(1)多結晶シリコン層が基板
との間に介在するから不純物の拡散距離が実効的に長く
なるため、基板内に浅い不純物層をつくり、シかもその
制御が容易になることと、(2)アルミニウムの配線を
エミッタ電極上に行なうとき直接にシリコン基板と接し
ないから、基板はアルミニウムと合金をつくらず、アロ
イスパイクによるエミッタ・ペース短絡が生じないこと
である。
この方法はトランジスタのエミッタ拡散についてのみみ
nば他めて有利であるが、ペース拡散は、エミッタ働コ
レクタとは不純物の種類を異にするからペース領域の形
成・コンタクト窓開口に問題が生ずる。
従来の方法による製作工程の概略を第2図によって工程
順に説明し問題点を指摘する0(a)の段階では不純物
熱拡散により形成されたp形ペース領域B’t−持つn
形半導体基板1が熱酸化による酸化膜2によシ覆われて
いる0伽)の段階でそれぞnコレクタ・エミッタ電極用
の窓3 a # 3bが酸化層にあけらn1次の(e)
の段階は多結晶シリコン層4を全面に形成し、更にイオ
ン打ち込み法により不純物原子砒素を該多結晶シリコン
層4t−全面に打ち込み・アニールすることによりn形
コレクターエミッタ領域を形成し多結晶シリコンコレク
タ・エミッタ電極部を形成する。次いで(d)ペース電
極用の窓が酸化層にあけらn周知の方法でアルミ配線5
t−行なう。
上記した製作工程ではエミッタ領域作成では全く問題な
く、浅いエミッタ接合を作ることが出来る。コレクタ電
極もn+の高S度でコンタクトの点でも問題ない。しか
し、p形ペース領域に対するペース電極コンタクトでは
アルミ配線−多結晶シリコン基板の構造になっていない
ためペース電極コンタクトの段形状によって図−2(e
)に示した5aの部分で所謂断線が生じる。これは、配
線に使用されるアルミニウムの段部での被覆性が悪いで
あり (a3の工程で形成さnる酸化膜2の膜厚に依存
し該酸化膜々厚が厚くなnばなるほどベース電極コンタ
クト部分では段差が大きくなり該アルミ配線の被覆性が
悪化し断線を生じる。一方、薄いと段差が小さいとので
断線の不具合は無くなるが、酸化膜々厚が薄いためピン
ホール等によるアルミ配#5と半導体基板がシ冒−トと
なる不具合を生じる。
超高周波トランジスタの電気的性能社、浅いエミッタ接
合により優れた特性を得るが、アルミ配線5が、ペース
電極コンタクト部分での断線及びピンホールによる半導
体基板とシ1−トと言った品質・信頼性上の問題又、歩
留まりの低下金きたす欠点があった。
本発明の目的は、上記の欠点を除去し、工程を何等複雑
とせず、しかも高品質・高歩留まりが得られる製造方法
を提供する事にある。
本発明は、厳密な接合距離などを要求する領域もしくは
電極には多結晶シリコン層をとうしての拡散を行なうが
、拡散に先立ち多結晶シリコン層を所望のパターンに形
成し、次いでイオン打ち込み法により不純物原子を打ち
込み拡散することにより多結晶シリコン層拡散領域以外
の酸化層に傾斜が付いた窓を開口することt−特徴とす
る。
以下1本発明の実施例′fI:肉面を参照して詳しく説
明する。
第1図が一実施例で第2図の工程と対照しである。葎)
の段階ではp形ベース領域Bをもつ銭形半導体基板1上
に酸化膜層2があシ、第2図の場合と全く同じである。
(b)の段階も第2因の場合と全く同じである。次の(
e)の段階では、多結晶シリコン層4t−全面に形成し
5本発明では先に該多結晶シリコン層4をフォトレジス
トをマスクにパターニングしコレクタ・エミッタ電極部
を形成する点で従来例と異なるoしかる後前記コレクタ
・エミッタ電極部及び酸化膜層を含む全面にイオン打ち
込み法により不純物原子砒素を打ち込みアニールするこ
とに15n形コレクタ・エミッタ領域を形成する。次い
で(d)の段階も第2図の場合と全く同様にして、ペー
ス電極用の窓が酸化層にあけられ周知の方法でアルミ配
線5t−行なう・0以上の工程で生じたベース電極コン
タクト部分は、第1園(c)のイオン打ち込−V−7ニ
ールによって酸化膜層表面の膜質は、変化し例えば弗酸
混合液でのエッチレートが速くなる。従って本来は、膜
質が同じ酸化膜層であったものが膜質の異なる相対的に
速いエッチレートを持つ上層酸化膜と遅いエッチレート
を持つ下層酸化膜の二層酸化膜構造となる。この様な二
層酸化膜構造は、例えば弗酸混合液でウェットエツチン
グすることによシ容易に傾斜が付けらnるのでアルミ配
線の被覆性を改善することが可能となる。第1図(d)
の5a部参照。従って断線等のない超高周波トランジス
タを高品質且つ高歩留シで製作することが出来る。
第1図(e)は、酸化層にあけらnるベース電極用の窓
がウェットエツチングとドライエツチングの組み合わせ
により行なわnた場合の断面形状を示したものである。
この場合コンタクトサイズの制御性が良く且つ傾斜を持
った形状となるので第1図(d)に示したウェットエッ
チだけの場合よシも優nている。
以上詳記したように、多結晶シリコンをとうして局所的
に浅い不純物領域全作成する半導体装置の製造法におい
て、本発明によnば工程を何等複雑トせずベース電極コ
ンタクトに傾斜が付けらnるのでアルミ配線の被覆性が
改善さ詐るので高品質・高歩留まりを得ることが出来る
【図面の簡単な説明】
第1図は本発明の一実施例を示す断面図を、第2図は従
来の製造方法を示す断面図である。 l・・・・・・半導体基板、2・・・用酸化膜層、3a
〜3b・・・・・・酸化膜層窓%4・・・・・・多結晶
シリコン層、5・・・・・・アルミニウム配線。 代理人 弁理士  円  原    1.5うh+− 第1凶 82図

Claims (1)

  1. 【特許請求の範囲】 1、多結晶シリコン膜を通して不純物拡散をなし基板と
    導電型を異にする領域を少なくともその一部として有す
    る半導体装置の製造において、基板表面は基板内への拡
    散を行なう領域及びその他の領域からなり、前者では、
    前記拡散領域部分のみに多結晶シリコン層を形成する工
    程を、後者では、前記拡散領域の多結晶シリコン膜を覆
    う部分にのみに耐酸化性物質を付着せしめ酸化し、拡散
    領域以外の多結晶シリコン膜をシリコン酸化層に変換せ
    しめた後、前記拡散領域部分及び該拡散領域部分以外を
    含む全領域にイオン打ち込み法により不純物原子を打ち
    込み、アニールする工程と前記工程後、拡散領域以外の
    前記シリコン酸化層の所定の位置に傾斜が付いた窓を開
    口する工程とを含むことを特徴とする半導体装置の製造
    方法。 2、前記シリコン酸化層の所定の位置にウェットエッチ
    ング法とドライエッチング法の組み合わせにより二つの
    傾斜部が付いた窓を開口する工程を含むことを特徴とす
    る特許請求の範囲第一項に記載の半導体装置の製造方法
JP11071685A 1985-05-23 1985-05-23 半導体装置の製造方法 Pending JPS61268064A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11071685A JPS61268064A (ja) 1985-05-23 1985-05-23 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11071685A JPS61268064A (ja) 1985-05-23 1985-05-23 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JPS61268064A true JPS61268064A (ja) 1986-11-27

Family

ID=14542666

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11071685A Pending JPS61268064A (ja) 1985-05-23 1985-05-23 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JPS61268064A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5376233A (en) * 1992-02-10 1994-12-27 Texas Instruments Incorporated Method for selectively etching oxides
CN108091568A (zh) * 2017-12-25 2018-05-29 深圳市晶特智造科技有限公司 高频三极管及其制作方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5376233A (en) * 1992-02-10 1994-12-27 Texas Instruments Incorporated Method for selectively etching oxides
CN108091568A (zh) * 2017-12-25 2018-05-29 深圳市晶特智造科技有限公司 高频三极管及其制作方法

Similar Documents

Publication Publication Date Title
JPH0391930A (ja) 半導体装置の製造方法
US6222250B1 (en) Bipolar transistor device and method for manufacturing the same
KR870006673A (ko) 자기정열된 쌍극성트랜지스터 구조의 제조공정
JPS598065B2 (ja) Mos集積回路の製造方法
JPS61268064A (ja) 半導体装置の製造方法
JPH0371772B2 (ja)
US4343078A (en) IGFET Forming method
JPS641064B2 (ja)
JP2604487B2 (ja) 半導体装置およびその製造方法
JPS60130163A (ja) 半導体集積回路
JPH0523495B2 (ja)
JPS625657A (ja) 半導体集積回路装置
JPS581542B2 (ja) 半導体集積回路の製造方法
JPH0318738B2 (ja)
JPH07273197A (ja) 半導体装置及びその製造方法
JPS62190849A (ja) 半導体装置の製造方法
JPS58102559A (ja) 半導体装置およびその製造方法
JPS6038873A (ja) 半導体装置の製造方法
JPH0831842A (ja) 半導体装置の製造方法
JPS63114261A (ja) トランジスタ用の自己整合型ベース分路
JPH06224310A (ja) 半導体装置の製造方法
JPS60785B2 (ja) Mos型半導体装置の製造方法
JPH07249684A (ja) 半導体装置及びその製造方法
JPS6119168A (ja) トランジスタの製造方法
JPH0513564A (ja) 半導体装置の製造方法