JPS6124325A - スイツチング回路 - Google Patents

スイツチング回路

Info

Publication number
JPS6124325A
JPS6124325A JP14468584A JP14468584A JPS6124325A JP S6124325 A JPS6124325 A JP S6124325A JP 14468584 A JP14468584 A JP 14468584A JP 14468584 A JP14468584 A JP 14468584A JP S6124325 A JPS6124325 A JP S6124325A
Authority
JP
Japan
Prior art keywords
switching
transistor
power supply
switching transistor
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP14468584A
Other languages
English (en)
Other versions
JPH0611107B2 (ja
Inventor
Shigeo Nishitoba
茂夫 西鳥羽
Yoshihiro Hirota
廣田 善弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP59144685A priority Critical patent/JPH0611107B2/ja
Publication of JPS6124325A publication Critical patent/JPS6124325A/ja
Publication of JPH0611107B2 publication Critical patent/JPH0611107B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Amplifiers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔技術分野〕 本発明は、広範囲の電源電圧で使用されるスイッチング
回路に関する。
〔従来技術〕
この腫のスイッチング回路の代表的な回路例を、第1図
に示す。この回路は、入力端子4の入力信号レベルに応
じて、スイッチングトランジスタ3が導通又は遮断し、
出力端子5の出力信号レベルを、ハイ又はロー・レベル
にする。しかし、広範囲の電源電圧で使用する場合、ス
イッチングトランジスタ3に流れる電流はほぼ電源電圧
と抵抗6で決まるので、電源電圧依存性が大きく、かつ
抵抗6の絶対値のばらつきによりそのばらつき範囲は非
常に大きくなる。電流値が低めにばらついた場合、ノイ
ズ−マージン等に余裕がなく誤動作を起すことがある。
特に、本回路を自動車等のノイズの多く発生する機器等
で使用する場合、スイツチングトランジスタ3に流れる
電流を規定値以+Zに設定する必要がある。従って、集
積回路化する場合、規定の電源電圧範囲及び接合温度範
囲で安定な動作を保証するには、スイッチングトランジ
スタ3の素子サイズを余裕を見込んで大きくする必要か
あるが、このことは、集積回路のチップ面積が大きくな
り、また製品コストが高くなるという結果を招く。
〔発明の目的〕
本発明の目的は、上記の欠点を排して広い電源電圧範囲
の使用に好適なスイッチング回路を提供するものである
〔発明の構成〕
本発明はエミッタが第2の電源に接続されベースに入力
信号が入力するスイッチングトランジスタと、エミッタ
が第1の電源に接続されコレクタか前記スイッチングト
ランジスタのコレクタに接続された前記スイッチングト
ランジスタと逆極性の第1のトランジスタと、エミッタ
が第1の電源に接続されベースとコレクタが共通結線さ
れて前記第1のトランジスタのベースに接続された前記
第1のトランジスタと同極性の第2のトランジスタと、
第2のトランジスタのコレクタと第2の電源との間に接
続された定電流源とによって構成されており、前記スイ
ッチングトランジスタのベースに入力する信号によって
制御ネれ、前記定電流源の電流を前記第1のトランジス
タと前記第2のトランジスタで構成されるカレントミラ
ー回路を介して前記スイッチングトランジスタに電流供
給することを特徴とする。
〔実施例〕
以下図面を参照して本発明の詳細な説明する。第2図は
本発明の実施例に係るスイッチング回路の回路構成図で
あり、第1図と同じ番号の素子は同じものを示す。3は
入力端子4から入力する信号により動作するスイッチン
グトランジスタであり、7は電源電圧依存性のない定電
流源である。トランジスタ8と9はカレントミラー回路
を構成している。5は所定の一定の電流を供給する出力
端子である。
本実施例では、スイッチングトランジスタ3に常に電源
電圧依存性のない一定電流が、トランジスタ8,9で構
成されるカレントミラー回路を介して供給される。従っ
て、広い範囲の電源電圧で使用しても、スイッチングト
ランジスタ3のコレクタ電流のばらつきを小S〈抑える
ことが可能である。また、スイッチングトランジスタ3
の素子サイズを小さくすることが出来るため、集積回路
化した場合、非常に有効である。
第3図は本発明の他の実施例であり、カレントミラーを
構成するトランジスタ8,9のエミッタ抵抗10.Hの
抵抗比を婆とすると、スイッチングトランジスタ3に流
れる電流は、定電流源7を流れる電流の(倍となる。従
ってスイッチングトランジスタ3に大電流を流す必要が
あるとき特に有効である。
〔発明の効果〕
以上説明したように本発明によれば、広い範囲の電源電
圧で使用するときも、スイッチングトランジスタに流れ
る電流を一定にすることができる。またスイッチングト
ランジスタの素子サイズを小さくすることかできるため
、集積回路化に有効である。
【図面の簡単な説明】
第1図は従来例の回路図、第2図は本発明の第1の実施
例の回路図、第3図は本発明の第2の実施例の回路図で
ある。 ■−−−第1の電源、  2−一一第2の電源、3−m
−スイツチングトランジスタ、 4−m−入力端子、    5−−一出力端子、6・l
O・11・14・15−m−抵抗、7−−一定電流源、 8119・13・14−−− )ランシスタ。

Claims (1)

  1. 【特許請求の範囲】 エミッタが第2の電源に接続されベースに入力信号が入
    力するスイッチングトランジスタと、エミッタが第1の
    電源に接続されコレクタが前記スイッチングトランジス
    タのコレクタに接続された前記スイッチングトランジス
    タと逆極性の第1のトランジスタと、 エミッタが第1の電源に接続されベースとコレクタが共
    通結線されて前記第1のトランジスタのベースに接続さ
    れた前記第1のトランジスタと同極性の第2のトランジ
    スタと、 第2のトランジスタのコレクタと第2の電源との間に接
    続された定電流源とによって構成され、前記スイッチン
    グトランジスタのベースに入力する信号によって制御さ
    れ、前記定電流源の電流を前記第1のトランジスタと前
    記第2のトランジスタで構成されるカレントミラー回路
    を介して前記スイッチングトランジスタに電流供給する
    ことを特徴とするスイッチング回路。
JP59144685A 1984-07-12 1984-07-12 スイッチング回路 Expired - Lifetime JPH0611107B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59144685A JPH0611107B2 (ja) 1984-07-12 1984-07-12 スイッチング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59144685A JPH0611107B2 (ja) 1984-07-12 1984-07-12 スイッチング回路

Publications (2)

Publication Number Publication Date
JPS6124325A true JPS6124325A (ja) 1986-02-03
JPH0611107B2 JPH0611107B2 (ja) 1994-02-09

Family

ID=15367873

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59144685A Expired - Lifetime JPH0611107B2 (ja) 1984-07-12 1984-07-12 スイッチング回路

Country Status (1)

Country Link
JP (1) JPH0611107B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9904309B2 (en) 2014-05-19 2018-02-27 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus to minimize switching noise disturbance

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5321561A (en) * 1976-08-12 1978-02-28 Mitsubishi Electric Corp Pulse signal circuit
JPS5534505A (en) * 1978-09-01 1980-03-11 Hitachi Ltd Signal detection circuit for integrated circuit
JPS5719637U (ja) * 1980-07-04 1982-02-01

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5321561A (en) * 1976-08-12 1978-02-28 Mitsubishi Electric Corp Pulse signal circuit
JPS5534505A (en) * 1978-09-01 1980-03-11 Hitachi Ltd Signal detection circuit for integrated circuit
JPS5719637U (ja) * 1980-07-04 1982-02-01

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9904309B2 (en) 2014-05-19 2018-02-27 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus to minimize switching noise disturbance
US10429875B2 (en) 2014-05-19 2019-10-01 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus to minimize switching noise disturbance
US10678288B2 (en) 2014-05-19 2020-06-09 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus to minimize switching noise disturbance

Also Published As

Publication number Publication date
JPH0611107B2 (ja) 1994-02-09

Similar Documents

Publication Publication Date Title
JPS61230411A (ja) 電気回路
JPH03119812A (ja) 電流検出回路
JPH0473806B2 (ja)
JPH0546571B2 (ja)
USRE37876E1 (en) Power supply switch reference circuitry
JPS6124325A (ja) スイツチング回路
JPH0321927B2 (ja)
US4758773A (en) Switching device
JPH0513064Y2 (ja)
JP2829773B2 (ja) コンパレータ回路
JPH0347775B2 (ja)
RU2006060C1 (ru) Источник тока
JPH01258016A (ja) スタンバイ回路
JPH0749541Y2 (ja) トランジスタスイッチ回路
JPH0518288B2 (ja)
JPS583131Y2 (ja) 電流制限回路
JPH0563462A (ja) 電流出力回路
JPS5834497Y2 (ja) 過電流保護付定電圧回路
JPH0542486Y2 (ja)
JPH0548350A (ja) アラーム機能付き出力バツフア回路
JPH0527129B2 (ja)
JPH0312487B2 (ja)
JPS59219014A (ja) 論理回路
JPS61182308A (ja) 半導体集積回路
JPS5896319A (ja) 定電流回路