JPS6115647Y2 - - Google Patents

Info

Publication number
JPS6115647Y2
JPS6115647Y2 JP1983147951U JP14795183U JPS6115647Y2 JP S6115647 Y2 JPS6115647 Y2 JP S6115647Y2 JP 1983147951 U JP1983147951 U JP 1983147951U JP 14795183 U JP14795183 U JP 14795183U JP S6115647 Y2 JPS6115647 Y2 JP S6115647Y2
Authority
JP
Japan
Prior art keywords
coin
failure
signal
circuit
detection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1983147951U
Other languages
Japanese (ja)
Other versions
JPS5984956U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP14795183U priority Critical patent/JPS5984956U/en
Publication of JPS5984956U publication Critical patent/JPS5984956U/en
Application granted granted Critical
Publication of JPS6115647Y2 publication Critical patent/JPS6115647Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Prepayment Telephone Systems (AREA)

Description

【考案の詳細な説明】 〔考案の技術分野〕 本考案は、課金式公衆電話機において故障の有
無を自動的に自己診断を行なわせると共に、その
結果の故障有無を交換機側において監視できるも
のとした、公衆電話機の故障監視装置に関するも
のである。
[Detailed Description of the Invention] [Technical Field of the Invention] The present invention allows charge-type public telephones to automatically perform self-diagnosis to determine whether there is a malfunction, and to monitor the resulting malfunction on the exchange side. , relates to a failure monitoring device for public telephones.

〔従来技術〕[Prior art]

従来のかかる公衆電話機は、単に硬貨の投入に
より利用者の通話を可能とする機能を有するのみ
であり、自ら故障の有無を検知する機能はなく、
利用者が使用を開始してから始めて故障に気付く
のが一般であつて、使用者に取つてはダイヤル発
信等の操作を行なわねば故障の発見がなされず、
不用の時間を浪費するのが常であつた。
Conventional public telephones only have the function of allowing users to make calls by simply inserting coins, and do not have the function of detecting whether or not there is a malfunction on their own.
It is common for users to notice a malfunction only after they start using it, and the malfunction cannot be discovered until the user performs operations such as dialing.
I used to waste unnecessary time.

すなわち、故障としては、オフフツク後の硬貨
投入にもかかわらずループ回路が閉成されず、ダ
イヤル音が到来しない。投入硬貨がそのまま返却
される。投入硬貨が蓄積され、かつ、正規のダイ
ヤル発信にもかかわらず、ループ回路が強制的に
切断される。通話終了後に残留硬貨があつても返
却されない。等の現象を生じ、特に残留硬貨が返
却されない場合は、利用者に取つて極めて迷惑な
ものとなつていた。
That is, the malfunction is that the loop circuit is not closed even though a coin is inserted after off-hook, and the dial tone does not arrive. The coins you put in will be returned intact. The loop circuit is forcibly disconnected even though the inserted coins are accumulated and the dialing is normal. Even if there are coins remaining after the call ends, they are not returned. Such phenomena occur, and it becomes extremely inconvenient for users, especially when remaining coins are not returned.

なお、これらの故障を生ずる原因としては、硬
貨投入口乃至収納金庫または硬貨返却口間の硬貨
通路における硬貨詰まりが主体となつており、特
に硬貨収納部の状況を監視し、故障の有無を検出
することが重要な問題となつている。
The main cause of these failures is coin jams in the coin passage between the coin input slot, the storage safe, or the coin return slot.In particular, the status of the coin storage section is monitored to detect the presence or absence of failure. It has become an important issue to do so.

また、故障発生の探知は利用者からの通報に依
存するしかなく、街頭設置形のものでは利用者か
らの通報はまず期待し得ず、保守担当者の定期巡
廻により故障の発見がなされるのが常であり、委
託公衆電話機においても受託管理者不在等の際に
は故障の探知が遅れ、いずれにしても利用者に対
するサービスの提供上種々の問題を生ずると共
に、設置者側に取つても定期巡廻を要する等多大
の工数を必要とする欠点が生じていた。
In addition, the detection of malfunctions depends only on reports from users, and with a type installed on the street, it is difficult to expect reports from users, and malfunctions are discovered only by regular patrols by maintenance personnel. Even in entrusted public telephones, failure detection is delayed when the entrusted administrator is absent, causing various problems in providing services to users and causing problems for the installer. However, it also had the disadvantage of requiring a large amount of man-hours, such as requiring regular patrols.

〔考案の概要〕[Summary of the idea]

本考案は、従来のかかる欠点および問題点を根
本的に排除する目的を有し、公衆電話機自体に各
硬貨検出器の自己診断を行なうプロセツサおよび
監視信号送信器を設けると共に、交換機側へ監視
信号受信器およびこの信号の受信出力に基づき故
障した公衆電話機を識別して表示する表示器を設
けることにより、利用者のオフフツクに応じ、公
衆電話機が自動的に各硬貨検出器の初期状態を瞬
時の間にチエツクして自己診断を行ない、交換機
側において故障の有無を直ちに知ることのできる
ものとした極めて合理的な、公衆電話機の故障監
視装置を提供するものである。
The purpose of the present invention is to fundamentally eliminate such drawbacks and problems of the conventional technology.The present invention has the purpose of fundamentally eliminating such drawbacks and problems of the conventional technology. By installing a receiver and an indicator that identifies and displays a malfunctioning public telephone based on the reception output of this signal, the public telephone can automatically change the initial state of each coin detector instantaneously in response to the user's off-hook. To provide an extremely rational failure monitoring device for a public telephone that performs self-diagnosis by checking the telephone in between, and allows the exchange side to immediately know whether there is a failure or not.

〔実施例〕〔Example〕

以下、実施例を示す図によつて本考案の詳細を
説明する。
Hereinafter, details of the present invention will be explained with reference to figures showing embodiments.

第1図は、基本構成を示すブロツク図であり、
公衆電話機(以下、電話機)PTEの線路端子
LTB1,LTB2側には、例えば周波数12KHz等の監
視信号を送信する監視信号送信器(以下、信号送
信器)TRが橋絡接続されていると共に、監視信
号が通話回路へ与えられるのを阻止するため、帯
域阻止波器または低域波器等の波器FIL1
が挿入されており、電話局STの交換機EX側にも
同様の波器FIL2が挿入されている。
FIG. 1 is a block diagram showing the basic configuration.
Public telephone (hereinafter referred to as telephone) PTE line terminal
On the LTB 1 and LTB 2 sides, a supervisory signal transmitter (hereinafter referred to as a signal transmitter) TR that transmits a supervisory signal of, for example, a frequency of 12 KHz is connected as a bridge, and a supervisory signal transmitter (hereinafter referred to as a signal transmitter) TR that transmits a supervisory signal with a frequency of 12 KHz, for example, is connected to the LTB 1 and LTB 2 sides. In order to prevent the
is inserted, and a similar wave device FIL 2 is also inserted on the exchange EX side of the telephone office ST.

また、線路端子LTB1,LTB2と交換機EX側と
は線路L1,L2からなる電話回線により接続さ
れ、交換機EX側には線路L1,L2に対し監視信号
受信器(以下、信号受信器)SRが橋絡接続され
ており、その受信出力は表示器DISへ与えられる
ものとなつている。
In addition, the line terminals LTB 1 and LTB 2 and the exchange EX side are connected by a telephone line consisting of lines L 1 and L 2 , and the exchange EX side has a monitoring signal receiver (hereinafter referred to as a signal receiver) for the lines L 1 and L 2 . The SR (receiver) is bridge-connected, and its reception output is given to the display DIS.

したがつて、故障の検知により信号STRが与え
られると発振回路等を用いた信号送信器TRが起
動し、電話回線を介して交換機EXに対し監視信
号を送信するため、この監視信号は、帯域波器
および増幅検波器等により構成された信号受信器
SRによつて受信され、その受信出力により表示
灯およびブザー等を用いた表示器DISが表示を行
ない、故障の検知された電話機PTEを他と識別
して報知する。
Therefore, when a signal S TR is given due to the detection of a failure, the signal transmitter TR using an oscillation circuit etc. is activated and sends a monitoring signal to the exchange EX via the telephone line, so this monitoring signal is A signal receiver consisting of a bandpass detector, amplified detector, etc.
The signal is received by the SR, and the received output is used to display an indicator DIS using an indicator light, a buzzer, etc., to identify and notify the telephone PTE in which a malfunction has been detected from others.

このため、交換機EX側では、いずれの電話機
PTEに故障が生じたか否かを居ながらにして知
り、適切な対策を即時に施すことができる。
Therefore, on the exchange EX side, either phone
It is possible to know whether or not a PTE failure has occurred, and to take appropriate measures immediately.

本考案の基本構成は以上のとおりであるが、電
話機PTE側の自己診断について述べれば以下の
とおりである。
The basic configuration of the present invention is as described above, and the self-diagnosis on the telephone PTE side is as follows.

第2図は、電話機PTEにおける硬貨収納部の
構成を示す概念図であり、例えば10円、50円、
100円等の低額、中額、高額硬貨を使用可能とし
た場合を示し、硬貨投入口1から投入された硬貨
は、材質判別器COおよび硬貨の外径を検出する
ための硬貨検出器DA1,DA2が両側方へ配設され
た第1斜路2を経て第2斜路3へ入り、材質判別
器COおよび硬貨検出器DA1,DA2の検出出力に
より判別された硬貨の真偽および外径に応じて駆
動される蓄積レバー4〜6が、第2斜路3の側方
へ後退する動作に伴ない、低額硬貨は低額ポケツ
ト7へ、中額硬貨は中額ポケツト8へ、高額硬貨
は高額ポケツト9へ落込み、収納レバー10〜1
2へ押当して逐次積み上げられ、硬貨の種別毎に
蓄積される。ただし、不良硬貨または偽造硬貨は
蓄積レバー4〜6が動作しないため、蓄積レバー
4〜6上を転動し、硬貨返却口13へ返却され
る。
FIG. 2 is a conceptual diagram showing the configuration of the coin storage section in the telephone PTE. For example, 10 yen, 50 yen,
This shows a case where low, medium, and high value coins such as 100 yen can be used. Coins inserted from coin slot 1 are passed through the material discriminator CO and the coin detector DA 1 to detect the outer diameter of the coin. , DA 2 enters the second ramp 3 through the first ramp 2 arranged on both sides, and the authenticity and authenticity of the coin are determined by the detection outputs of the material discriminator CO and the coin detectors DA 1 and DA 2 . As the accumulation levers 4 to 6, which are driven according to the diameter, move backward to the side of the second ramp 3, low denomination coins are transferred to the low denomination pocket 7, medium denomination coins to the medium denomination pocket 8, and high denomination coins to the medium denomination pocket 8. Fall into expensive pocket 9, storage lever 10-1
2 and are sequentially stacked up, and accumulated for each type of coin. However, since the accumulation levers 4 to 6 do not operate, defective coins or counterfeit coins roll on the accumulation levers 4 to 6 and are returned to the coin return port 13.

また、通話終了時等のオンフツク返却レバー1
4が動作し、収納レバー10〜12上へ蓄積され
ている残留硬貨をすべて返却する。
In addition, the on-hook return lever 1 can be used at the end of a call, etc.
4 operates to return all remaining coins accumulated on storage levers 10 to 12.

なお、材質判別器COには、発振回路へ接続さ
れたコイルが用いられており、硬貨の材質に応じ
た導磁率または透磁率の影響をコイルが受けて発
振回路の出力が変化するため、この出力変化によ
り硬貨の材質を判別している。
Note that the material discriminator CO uses a coil connected to an oscillation circuit, and the output of the oscillation circuit changes as the coil is affected by the magnetic conductivity or permeability depending on the material of the coin. The material of the coin is determined by the change in output.

また、硬貨検出器DA1,DA2としては、フオト
ダイオード等の発光素子とフオトトランジスタ等
の受光素子とを、相対向させて設けてあり、硬貨
の有無に伴なう受光素子の受光入力有無により硬
貨を検出するものとなつており、硬貨が硬貨検出
器DA1,DA2を通過するときの転動速度をV、硬
貨検出器DA1の部位を硬貨が通過する所要時間を
t1、硬貨検出器DA1の部位を硬貨が通過してから
硬貨検出器DA2の部位を硬貨が通過するまでの所
要時間をt2、硬貨検出器DA1とDA2との間隔をL
としたとき、次式の関係により硬貨の外径を検出
することができる。
In addition, the coin detectors DA 1 and DA 2 are provided with a light emitting element such as a photodiode and a light receiving element such as a phototransistor facing each other, and whether or not light is received by the light receiving element is determined depending on the presence or absence of a coin. The coin is detected by V, the rolling speed when the coin passes through the coin detectors DA 1 and DA 2 , and the time required for the coin to pass through the coin detector DA 1 .
t 1 , the time required from the coin passing through the coin detector DA 1 until the coin passes through the coin detector DA 2 , t 2 , the interval between the coin detectors DA 1 and DA 2 as L
Then, the outer diameter of the coin can be detected using the following equation.

S/L=t/t …(1) またはL/S=t/t …(2) ただし、S=t1・Vであり、Sは硬貨の大きさ
と第1斜路2の傾斜により定まり、Lはあらかじ
め定められているため、実際には(1)式および(2)式
の右辺のみを演算すればよい。なお、詳細は本出
願人による別途出願(特願昭52−107701号)開示
されている。
S/L= t1 / t2 ...(1) or L/S= t2 / t2 ...(2) However, S= t1・V, and S is the size of the coin and the slope of the first ramp 2. Since L is determined in advance, it is actually necessary to calculate only the right sides of equations (1) and (2). The details are disclosed in a separate application filed by the present applicant (Japanese Patent Application No. 107701/1982).

このほか、第2図においては、硬貨検出器
DA1,DA2と同様の硬貨検出器CR1〜CR3,CC1
〜CC3,CK1〜CK3およびMRが設けてあり、硬
貨検出器CR1〜CR3により蓄積される硬貨の枚数
を検出し、硬貨検出器CC1〜CC3より収納直前の
待機中硬貨を検出し、硬貨検出器CK1〜CK3によ
り収納される硬貨を検出すると共に、硬貨検出器
MRにより返却する硬貨を検出しており、収納レ
バー10〜12が側方へ後退する動作により待機
中の硬貨を1枚のみ収納するとき、硬貨検出器
CC1〜CC3の検出出力消滅と共に硬貨検出器CK1
〜CK3の検出出力が発生することにより、硬貨が
確実に収納金庫15中へ収納されたことを確認し
ている。また、硬貨検出器CR1〜CR3の検出出力
による蓄積硬貨の枚数と、硬貨検出器CK1〜CK3
の検出出力による収納硬貨の枚数との差により残
留硬貨の枚数を算出している。なお、硬貨検出器
MRによる返却硬貨の枚数と、蓄積硬貨の総枚数
との合計は、硬貨検出器DA1またはDA2の検出出
力による投入硬貨の枚数と一致しなければなら
ず、この原理による演算を行なつて蓄積硬貨の枚
数を確認するため、硬貨検出器MRが設けてあ
る。
In addition, in Fig. 2, a coin detector
Coin detector CR 1 ~ CR 3 , CC 1 similar to DA 1 , DA 2
~ CC 3 , CK 1 ~ CK 3 and MR are provided, and the coin detectors CR 1 ~ CR 3 detect the number of accumulated coins, and the coin detectors CC 1 ~ CC 3 detect the waiting coins that are about to be stored. Detects the coins stored by coin detectors CK 1 to CK 3 , and also detects coins stored by coin detectors CK 1 to CK 3.
When the coin to be returned is detected by MR and only one coin is stored by the storage levers 10 to 12 moving back to the side, the coin detector
When the detection outputs of CC 1 to CC 3 disappear, the coin detector CK 1
By generating the detection output of ~ CK3 , it is confirmed that the coin has been reliably stored in the storage safe 15. In addition, the number of accumulated coins based on the detection output of coin detectors CR 1 to CR 3 and the number of coins accumulated by coin detectors CK 1 to CK 3
The number of remaining coins is calculated based on the difference between the detected output and the number of stored coins. In addition, the coin detector
The sum of the number of coins returned by MR and the total number of accumulated coins must match the number of coins inserted according to the detection output of coin detector DA 1 or DA 2 , and calculations based on this principle are performed. A coin detector MR is provided to check the number of accumulated coins.

以上のとおり硬貨収納部は構成されているが、
各種硬貨が蓄積されているとき、交換機からの課
金信号により低額硬貨を優先的に収納し、中、高
額硬貨を収納したときには、収納した金額に応じ
た通話時間の経過後に課金信号に基づくつぎの硬
貨収納を行なうものとなつている。また、収納金
庫15には電磁式の蓄積カウンタが付帯し、硬貨
検出器CK1〜CK3の検出出力によつて登算するも
のとなつており、収納金庫15がほぼ満杯となる
カウント数に達したときに、蓄積カウンタから満
杯信号が送出される。ただし、蓄積カウンタの登
算は、低額硬貨の体積を基準とした中、高額硬貨
の体積比に応じて行なわれ、例えば低、中、高額
硬貨の体積が1:4:6のときには、低額硬貨に
より1回登算するが、中額硬貨のときは4回、高
額硬貨では6回の登算を行なうものとなつてい
る。なお、蓄積カウンタは収納金庫15の脱去に
より自動的にリセツトされる。
The coin storage section is configured as described above,
When various coins are accumulated, low denomination coins are stored preferentially based on the charging signal from the exchange, and when medium and high value coins are stored, the next coin is stored based on the charging signal after the call time corresponding to the stored amount has elapsed. It is designed to store coins. Furthermore, the storage safe 15 is equipped with an electromagnetic accumulation counter, which is registered based on the detection outputs of the coin detectors CK 1 to CK 3 . When this is reached, a full signal is sent out from the storage counter. However, the accumulation counter is registered according to the volume ratio of medium and high value coins based on the volume of low value coins. For example, when the volume of low, medium and high value coins is 1:4:6, low value coins The coin is registered once, but for medium denomination coins it must be registered four times, and for high denomination coins it must be registered six times. Note that the accumulation counter is automatically reset when the storage safe 15 is removed.

第3図は、以上の硬貨収納部における材質判別
器CO、各硬貨検出器DA1,DA2,CR1〜CR3
CC1〜CC3,CK1〜CK3,MRおよび各レバー4〜
6,10〜12,14を駆動する蓄積マグネツト
SM1〜SM3、収納マグヌツトCM1〜CM3、返却マ
グネツトRM等を含む、電話機PTEの全構成を示
すブロツク図であり、制御装置として硬貨処理回
路CCCおよび制御回路MCCが設けられ、主とし
て硬貨収納部からの各検出出力に基づく同収納部
の制御を硬貨処理回路を行なうと共に、電話機本
来の機能を具現するための各回路からの各検出出
力に基づく各種制御を制御回路MCCが行なうも
のとなつている。
FIG. 3 shows the material discriminator CO, each coin detector DA 1 , DA 2 , CR 1 to CR 3 , in the above coin storage section.
CC 1 ~ CC 3 , CK 1 ~ CK 3 , MR and each lever 4 ~
Storage magnet that drives 6, 10 to 12, 14
It is a block diagram showing the entire configuration of the telephone PTE, including SM 1 to SM 3 , storage magnets CM 1 to CM 3 , return magnet RM, etc. It is provided with a coin processing circuit CCC and a control circuit MCC as a control device, and mainly handles coins. The coin processing circuit controls the storage section based on each detection output from the storage section, and the control circuit MCC performs various controls based on each detection output from each circuit to realize the original functions of the telephone. It's summery.

すなわち、電話機本来の機能を具現するため、
誘導線輪、ハンドセツト等からなる通話回路
TELが設けてあると共に、同回路TELと線路端
子LTBとの間にはループ回路閉成用のリレー
GS、ダイヤルインパルス接点短絡用のリレー
SS、およびループ電流検出用の発光素子と受光
素子、ならびに発光素子へ常に同一方向の電流を
通ずるためのダイオードブリツヂ等からなる通話
制御回路TCCが挿入されており、これに対して
プツシユボタンダイヤルDAIが併設されている。
In other words, in order to realize the original functions of the telephone,
Communication circuit consisting of guide wire, handset, etc.
A TEL is provided, and a relay for closing the loop circuit is installed between the circuit TEL and the line terminal LTB.
GS, relay for dial impulse contact short circuit
SS, and a call control circuit TCC consisting of a light emitting element and a light receiving element for loop current detection, and a diode bridge to always pass current in the same direction to the light emitting element. Equipped with button dial DAI.

また、線路端子LTBに対し波器FIL1を介し
て、帯域波器と増幅検波器とを用いた課金信号
受信回路CPが橋絡接続されており、これによつ
て、交換機から単位通話時間の経過毎に送られて
来る周波数50Hzまたは16KHz等の課金信号を検出
している。
In addition, a billing signal receiving circuit CP using a bandpass transducer and an amplification detector is bridge-connected to the line terminal LTB via a transducer FIL 1 . It detects billing signals with a frequency of 50Hz or 16KHz that are sent every time.

なお、警告音送出回路WTは、周波数250Hz等
の警告音を発生するものであり、制御回路MCC
からの制御により発振回路が起動し、整合変成器
を経て通話回路TELにおけるハンドセツトの受
話器に対し警告音を与え、利用者へ音響による硬
貨投入の催促および故障検知を報知するものとな
つている。ただし、硬貨投入催促は断続音である
が、故障検知は連続音によるものとしてある。
Note that the warning sound sending circuit WT generates a warning sound with a frequency of 250Hz, etc., and the control circuit MCC
The oscillator circuit is started under control from the oscillator, and via the matching transformer, a warning sound is given to the receiver of the handset in the telephone circuit TEL, which audibly reminds the user to insert coins and notifies the user that a malfunction has been detected. However, although the coin insertion reminder is an intermittent sound, failure detection is based on a continuous sound.

このほか、制御回路MCCはオフフツクによる
フツクスイツチHのオンにより起動し、同時に電
源回路PWもフツクスイツチHのオンにより出力
を生ずるものとなつており、制御回路MCCと硬
貨処理回路CCCとは信号CDA,CDENの送受に
より、互に自己分担範囲内での故障検知情報の交
換を行なつている。また、制御回路MCCは文字
表示器および発光ダイオード等の表示灯を用いた
電話機表面の表示部DIS1を駆動し、文字表示器
により収納した硬貨による残りの単位通話度数を
表示すると共に、表示灯により硬貨投入の催促お
よび故障検知に基づく使用不能状態の表示、なら
びに、収納金庫満杯の表示を各個別に行なつてい
る。ただし、故障検知の際には、図上省略したメ
ンテナンススイツチの操作により、故障箇所と対
応したコードが文字表示器により数字またはアル
フアベツトとして表示される。
In addition, the control circuit MCC is activated by turning on the hook switch H due to the off-hook, and at the same time, the power supply circuit PW generates an output when the hook switch H is turned on.The control circuit MCC and the coin processing circuit CCC are connected to the signals CDA and CDEN. By transmitting and receiving information, failure detection information is exchanged within the self-assigned range. In addition, the control circuit MCC drives the display section DIS 1 on the front surface of the telephone, which uses a character display and an indicator light such as a light emitting diode, and displays the remaining unit call rate of the stored coins using the character display, and This system individually reminds users to insert coins, displays an unusable state based on failure detection, and displays that the storage safe is full. However, when a failure is detected, by operating a maintenance switch (not shown in the figure), a code corresponding to the failure location is displayed as a number or alphabet on a character display.

一方、硬貨処理回路CCCも文字表示器を用い
た電話機内部の表示部DIS2を駆動するものとな
つており、自己分担範囲内の故障が検知される
と、その故障箇所に応じたコードを表示し、保守
者に対し故障箇所を明確に示すものとなつてい
る。
On the other hand, the coin processing circuit CCC also drives the display section DIS 2 inside the telephone using a character display, and when a failure within the self-sharing range is detected, a code corresponding to the failure location is displayed. This clearly shows the location of the failure to maintenance personnel.

第4図は、制御回路MCCの構成ならびに信号
の入出力状況を示すブロツク図であり、制御回路
MCCは、マイクロプロセツサ等のプロセツサ
CPU1、記憶装置(以下、メモリ)ROM1、補助
記憶装置(以下、補助メモリ)RAM1および入出
力回路I/O1により構成されており、メモリ
ROM1としては固定メモリが用いられ、これに
は、あらかじめ定められた検査箇所の故障検知を
行なわせるためのプログラムが格納してある。ま
た補助メモリRAM1としては書き替え可能な可変
メモリが用いられ、制御回路MCCとしての動作
上必要とする各種情報の格納が逐次行なわれる。
Figure 4 is a block diagram showing the configuration of the control circuit MCC and the signal input/output status.
MCC is a processor such as a microprocessor.
It consists of a CPU 1 , a storage device (hereinafter referred to as memory) ROM 1 , an auxiliary storage device (hereinafter referred to as auxiliary memory) RAM 1, and an input/output circuit I/O 1 .
A fixed memory is used as the ROM 1 , and a program for detecting failures at predetermined inspection points is stored in this memory. Further, a rewritable variable memory is used as the auxiliary memory RAM 1 , and various information necessary for the operation of the control circuit MCC is sequentially stored.

電話機PTEの使用に先立ちオフフツクが行な
われると、フツクスイツチHからのオフフツク信
号SHが入出力回路I/O1を介してプロセツサ
CPU1へ与えられ、同時に電源回路PWも同信号
Hにより出力を生ずるため、制御回路MCCが動
作状態となり、このときプロセツサCPU1が補助
メモリRAM1の全アドレスをクリヤすると共に、
入出力回路I/O1を介した各出力信号SPW〜SD
IS1をリセツト状態、すなわち例えば低レベル
(以下、“0”)の状態とし、初期状態を設定す
る。
When off-hook is performed prior to using the telephone PTE, the off-hook signal S H from the switch H is sent to the processor via the input/output circuit I/O 1 .
At the same time, the power supply circuit PW also generates an output with the same signal S H , so the control circuit MCC becomes operational, and at this time, the processor CPU 1 clears all addresses in the auxiliary memory RAM 1 , and
Each output signal S PW ~ S D via input/output circuit I/O 1
IS1 is set to a reset state, eg, to a low level (hereinafter referred to as "0"), and an initial state is set.

また、この場合検査箇所としては、通話制御回
路TCC、課金信号受信回路CP、硬貨検出器CC1
〜CC3,CK1〜CK3、収納金庫の蓄積カウンタ
CUT、および、収納金庫15が所定位置へ確実
に装着されたときに動作するリードスイツチ等の
金庫装着スイツチCB、ならびに硬貨処理回路
CCCからの故障信号CDENが対象となつており、
前述の初期状態設定後、直ちにプロセツサCPU1
はメモリROM1からプログラムの読み出しを開始
し、このプログラムにしたがつて各検査箇所の故
障検知をほぼ瞬間的に逐次実行する。なお、各信
号の送受は図上省略した所定の駆動回路またはバ
ツフア回路等を介して行なわれる。
In this case, the inspection points include the call control circuit TCC, charging signal receiving circuit CP, and coin detector CC 1.
~CC 3 , CK 1 ~CK 3 , storage safe accumulation counter
CUT, a safe attachment switch CB such as a reed switch that operates when the storage safe 15 is securely attached to a predetermined position, and a coin processing circuit.
The fault signal CDEN from CCC is targeted.
Immediately after setting the initial state described above, the processor CPU 1
starts reading the program from memory ROM 1 , and sequentially executes failure detection at each inspection point almost instantaneously according to this program. Note that the transmission and reception of each signal is performed via a predetermined drive circuit or buffer circuit, etc., which are omitted from the diagram.

第5図は、制御回路MCCによる故障検知実行
ステツプのフローチヤートであり、まず、初期状
態設定のイニシヤライズの後、入出力回路I/
O1を介して信号SGSを送出し、リレーGSを動作
させて交換機に対するループ回路を構成して通話
回路を閉成する。なお、第5図以降のフローチヤ
ートにおいてデイシジヨンボツクス内の記号は、
各信号のSを省略のうえ示してある。
FIG. 5 is a flowchart of the failure detection execution step by the control circuit MCC. First, after initializing the initial state setting, the input/output circuit I/O
A signal S GS is sent through O 1 to operate the relay GS to form a loop circuit to the exchange and close the speech circuit. In addition, in the flowcharts from Figure 5 onwards, the symbols in the decision box are as follows:
The S of each signal is omitted and shown.

つぎに、入出力回路I/O1を介した蓄積カウ
ンタCUTからの信号SCFをチエツクし、これが
“0”であれば収納金庫15が未満杯と判断して
補助メモリRAM1のアドレスiND1へコード「0」
を格納するが、若し、高レベル(以下、“1”)で
あれば満杯と判断し、これを故障と見て故障箇所
と対応する故障箇所信号としてコード「1」を補
助メモリRAM1のアドレスiND1へ格納する。
Next, the signal SCF from the storage counter CUT via the input/output circuit I/O 1 is checked, and if it is "0", it is determined that the storage safe 15 is less than full, and the address iND 1 of the auxiliary memory RAM 1 is code “0”
However, if it is at a high level (hereinafter referred to as "1"), it is determined that it is full, and this is considered to be a failure, and a code "1" is sent to the auxiliary memory RAM 1 as a failure location signal corresponding to the failure location. Store to address iND 1 .

ついで、同様に入出力回路I/O1を介した金
庫装置スイツチCBからの信号SCBをチエツク
し、これが“0”であれば正常と判断して補助メ
モリRAM1のアドレスiND2へコード「0」を格納
するが、若し、“1”であれば金庫装着スイツチ
CBの不動作すなわち収納金庫15の未装着と判
断し、これも故障と見て前述と同様にコード
「2」を補助メモリRAM1のアドレスiND2へ格納
する。
Next, similarly, the signal SCB from the safe device switch CB via the input/output circuit I/O 1 is checked, and if it is " 0 ", it is determined to be normal and the code " 0" is stored, but if it is "1", the safe installation switch is stored.
It is determined that the CB is inoperable, that is, the storage safe 15 is not installed, and this is also regarded as a failure, and the code "2" is stored in the address iND 2 of the auxiliary memory RAM 1 in the same manner as described above.

以上の収納金庫15の状況チエツク後、硬貨検
出器CC1〜CC3,CK1〜CK3からの信号SCC1〜S
CC3,SCK1〜SCK3を逐次チエツクし、初期状態
設定直後は硬貨未投入のため、いずれも検出出力
が“0”であることを前提として判断を行ない、
信号SCC1〜SCC3,SCK1〜SCK3が“0”のとき
正常な状態としてコード「0」を補助メモリ
RAM1の各アドレスiND3〜iND8へ格納し、若し、
“1”のものがあれば、発光素子または受光素子
の不良あるいは硬貨詰まりに基づく硬貨通路の閉
塞による故障と判断し、各アドレスiND3〜iND8
へ故障箇所信号としてコード「3」〜「8」を格
納する。
After checking the status of the storage safe 15 as described above, signals S CC1 to S from the coin detectors CC 1 to CC 3 and CK 1 to CK 3 are sent.
CC3 , SCK1 to SCK3 are checked sequentially, and since no coins have been inserted immediately after the initial state is set, the judgment is made on the assumption that the detection output is "0" in all cases.
When the signals S CC1 to S CC3 and S CK1 to S CK3 are "0", the code "0" is stored in the auxiliary memory as a normal state.
Store in each address iND 3 to iND 8 of RAM 1 , or
If there is a "1", it is determined that the failure is due to a defective light emitting element or light receiving element or a blockage of the coin passage due to a coin jam, and each address iND 3 to iND 8
Codes “3” to “8” are stored as failure location signals.

このつぎには、課金信号受信回路CPからの信
号SCPをチエツクし、このときは課金信号の到来
があり得ず、その出力が“0”であることを正常
と判断して補助メモリRAM1のアドレスiND9へコ
ード「0」を格納するが、若し、“1”であれば
故障と判断し故障箇所信号としてコード「9」を
格納する。
Next, the signal SCP from the charge signal receiving circuit CP is checked, and since there is no possibility of the arrival of the charge signal at this time, and the output is "0", it is determined to be normal, and the auxiliary memory RAM 1 is A code "0" is stored in the address iND 9. If it is "1", it is determined that there is a failure and a code "9" is stored as a failure location signal.

更に、通話制御回路TCCのループ回路へ挿入
された発光ダイオード等の発光素子からの発光を
受光するフオトトランジスタ等の受光素子による
ループ電流検出信号STSをチエツクし、これが
“0”であればループ電流通電中すなわちリレー
GSによる通話回路閉成と判断して正常コード
「0」を補助メモリRAM1のアドレスiNDAへ格納
する。ただし、若し“1”であればリレーGSの
不良等による通話回路未閉成の故障と判断し、前
述と同様のコード「A」をアドレスiNDAへ格納
する。
Furthermore, the loop current detection signal STS from a light receiving element such as a phototransistor that receives light emitted from a light emitting element such as a light emitting diode inserted into the loop circuit of the call control circuit TCC is checked, and if this is "0", the loop is terminated. Current energizing i.e. relay
It is determined that the communication circuit has been closed by GS, and a normal code "0" is stored in address iND A of auxiliary memory RAM 1 . However, if it is "1", it is determined that the communication circuit is not closed due to a defect in the relay GS, etc., and the same code "A" as described above is stored in the address iND A.

以上のとおり、各検査箇所をチエツクし、故障
検知を行なつたうえ、各アドレスiND1〜iNDA
内容読み出しを行ない、すべてがコード「0」で
あれば“故障なし”と判断するが、コード「1」
〜「A」のいずれかがあれば“故障あり”と判断
し、後述の“故障モード”へ移る。
As described above, after checking each inspection point and detecting a failure, the contents of each address iND 1 to iND A are read, and if all codes are "0", it is determined that there is no failure. Code "1"
. . , if there is any one of "A", it is determined that there is a "failure" and the process moves to the "failure mode" described later.

なお、“故障なし”のときは硬貨処理回路CCC
へ信号CDAをコード「0」として送出のうえ、
硬貨処理回路CCCからの信号CDENをチエツク
し、これがコード「0」であれば同回路CCC側
に“故障なし”と判断して“正常モード”とな
り、電話機本来の機能を発揮するための各種制御
動作へ移行するが、若し、信号CDENがコード
「1」であると硬貨処理回路側に“故障あり”と
判断し、補助メモリRAM1のアドレスiNDBへ故障
箇所信号としてコード「B」を格納する。する
と、この情報も、“故障モード”の一部として扱
かわれるものとなる。
In addition, when there is "no failure", the coin processing circuit CCC
After sending the signal CDA as code “0” to
Check the signal CDEN from the coin processing circuit CCC, and if it is code ``0'', it is determined that there is no failure on the CCC side of the circuit, and the phone enters ``normal mode'', and various controls are executed to perform the original functions of the phone. However, if the signal CDEN is code "1", it is determined that there is a "fault" on the coin processing circuit side, and the code "B" is sent to address iND B of auxiliary memory RAM 1 as a fault location signal. Store. This information is then treated as part of the "failure mode."

“故障モード”へ移行すると、プロセツサ
CPU1はメモリROM1のプログラムにしたがい、
入出力回路I/O1を介して信号送信器TRへ信号
TRを送出し、上述のとおり監視信号の送信を開
始した後、同様に入出力回路I/O1を介して表
示部DIS1へ信号SDIS1を送出し、“使用不能”の
表示灯を点灯させ“故障あり”の表示を行ない、
これと共に信号SWTを送出して警告音送出回路を
動作させ、ハンドセツトの受話器を鳴動させる。
Once in “failure mode,” the processor
CPU 1 follows the program in memory ROM 1 ,
After sending the signal S TR to the signal transmitter TR via the input/output circuit I/O 1 and starting the transmission of the monitoring signal as described above, the display section DIS 1 is sent via the input/output circuit I/O 1 . Sends signal S DIS1 to
At the same time, the signal S WT is sent out to operate the alarm sound sending circuit and cause the receiver of the handset to ring.

なお、故障の自然回復等により“故障なし”と
なれば、信号STRの送出を停止し、信号送信器
TRによる監視信号の送信を停止したうえ、“正常
モード”へ移行する。したがつて、“正常モー
ド”へ移行すれば、利用者の硬貨投入により信号
SSが送出され、これによつて通話制御回路
TCCのダイラルインパルス接点を短絡中のリレ
ーSSを動作させ、短絡を解除してダイヤル発信
を許容するが、“故障モード”の際は信号SSS
送出されず、短絡が解除されないためダイヤル発
信が不可能となり、電話機の使用が阻止される。
If there is no failure due to spontaneous recovery from the failure, etc., the transmission of the signal S TR will be stopped and the signal transmitter will
After stopping the transmission of monitoring signals by TR, the system transitions to "normal mode". Therefore, if the transition to "normal mode" occurs, the signal S SS is sent out when the user inserts a coin, and this causes the call control circuit to
The relay SS, which is short-circuiting the diral impulse contacts of the TCC, is activated to release the short circuit and allow dialing. However, in the "failure mode", the signal S SS is not sent and the shorting is not released, so dialing is made. becomes impossible and prevents the use of the telephone.

また、“故障モード”の際には、上述のメンテ
ナンススイツチを操作することにより、表示部
DIS1の文字表示器によつて、故障箇所と対応す
るコードが表示される。
In addition, when in "failure mode", operating the maintenance switch mentioned above will cause the display to
The DIS 1 character display displays the fault location and the corresponding code.

すなわち、第5図のとおり、“使用不能表示”
ステツプのつぎに、プロセツサCPU1がプログラ
ムによりタイマーとして動作すると共に、補助メ
モリRAM1の任意の空アドレスをカウンタアドレ
スとして用い、その内容Nへ数値1を逐次加算し
て新たな内容Nとし、この動作を内容Nが補助メ
モリRAM1のアドレスiNDBを示すアドレス番号の
数値Bとなるまで反復のうえ、内容Nがアドレス
番号Bの数値へ達すると内容Nを再び数値1とし
た後、再度数値1の逐次加算を行ない、メンテナ
ンススイツチの操作が解除されるまで以上の動作
を継続する。
In other words, as shown in Figure 5, "unusable display"
Next, the processor CPU 1 operates as a timer according to the program, uses any free address in the auxiliary memory RAM 1 as a counter address, sequentially adds the number 1 to the content N, and sets the new content N. The operation is repeated until the content N reaches the numerical value B of the address number indicating the address iND B of the auxiliary memory RAM 1 , and when the content N reaches the numerical value of the address number B, the content N is set to the numerical value 1 again, and then the numerical value is changed again. 1 is sequentially added, and the above operation is continued until the operation of the maintenance switch is released.

このため、カウンタアドレスの内容Nを用い
て、故障有無の情報を格納したアドレスiND1
iNDBの順次読み出しが行なわれ、いずれかに故
障箇所信号のコード「1」〜「B」が格納されて
いれば、これと対応した信号SDIS1が送出され、
表示部DIS1の文字表示器により最も若いアドレ
ス番号の故障箇所を示すコードが数字または文字
として明確に表示され、約1秒間等の一定時間表
示を継続した後、タイマー動作により表示がリセ
ツトされ、タイマー再スタートによりつぎのアド
レス番号の故障箇所が同様に表示されたうえ、故
障箇所信号の格納されたものすべてについて逐次
かつ反復して表示が行なわれ、メンテナンススイ
ツチが操作状態である限りこの表示動作を継続す
る。ただし、表示部DIS1においては、制御回路
MCCの分担する各検査箇所の故障が各個別に表
示されるのに対し、硬貨処理回路CCC側の故障
はコード「B」と対応する数字または文字により
一括表示される。なお、以上の動作は一定期間中
反復してなされ、若し回復した故障があればその
表示は直ちに行なわれなくなる。
Therefore, using the content N of the counter address, the address iND 1 ~
The iND B is sequentially read out, and if any of the codes "1" to "B" of the fault location signal is stored, the corresponding signal S DIS1 is sent out.
The character display on the display section DIS 1 clearly displays the code indicating the fault location with the lowest address number as numbers or letters, and after continuing to display for a certain period of time, such as about 1 second, the display is reset by a timer operation. By restarting the timer, the fault location at the next address number is displayed in the same way, and all the fault location signals stored are sequentially and repeatedly displayed, and this display operation will continue as long as the maintenance switch is in the operating state. Continue. However, in the display section DIS 1 , the control circuit
While failures at each inspection location that the MCC is responsible for are displayed individually, failures on the coin processing circuit CCC side are displayed all at once with a code "B" and corresponding numbers or letters. The above operations are repeated for a certain period of time, and if a fault has been recovered, the display will no longer be displayed.

第6図は、硬貨処理回路CCCの構成ならびに
信号の入出力状況を第4図と同様に示すブロツク
図であり、第4図と同様マイクロプロセツサ等の
プロセツサCPU2、メモリROM2、補助メモリ
RAM2および入出力回路I/O2により硬貨処理回
路CCCが構成されており、各メモリROM2
RAM2等の動作も第4図と同様のものとなつてい
る。
FIG. 6 is a block diagram showing the configuration of the coin processing circuit CCC and the signal input/output situation in the same way as in FIG .
A coin processing circuit CCC is configured by RAM 2 and input/output circuit I/O 2 , and each memory ROM 2 ,
The operation of RAM 2 , etc. is also similar to that shown in Fig. 4.

ただし、検査箇所としては、材質判別器CO、
硬貨検出器DA1,DA2,MR,CR1〜CR3および制
御回路MCCからの信号CDAが対象となつてお
り、メモリROM2へ格納されたプログラムは、こ
れらの検査箇所と対応したものとなつている。電
源回路PWから電源が印加されると制御回路MCC
と同様の初期状態設定が行なわれ、その後直ちに
プロセツサCPU2がメモリROM2からのプログラ
ム読み出しを開始し、このプログラムにしたがつ
て各検査箇所の故障検知をほぼ瞬間的に逐次実行
する。
However, the inspection points are material discriminator CO,
The coin detectors DA 1 , DA 2 , MR, CR 1 to CR 3 and the signal CDA from the control circuit MCC are targeted, and the program stored in the memory ROM 2 corresponds to these inspection points. It's summery. When power is applied from power supply circuit PW, control circuit MCC
The same initial state setting is performed, and immediately thereafter the processor CPU 2 starts reading a program from the memory ROM 2 , and in accordance with this program, failure detection at each inspection point is executed sequentially almost instantaneously.

第7図は、硬貨処理回路CCCによる故障検知
実行ステツプのフローチヤートであり、初期状態
設定のイニシヤライズの後、まず、硬貨検出器
DA1,DA2,MR,CR1〜CR3の状況を逐次チエツ
クしている。
FIG. 7 is a flowchart of the failure detection execution step by the coin processing circuit CCC.
The status of DA 1 , DA 2 , MR, CR 1 to CR 3 is checked sequentially.

すなわち、初期状態設定直後は硬貨未投入のた
め、いずれも硬貨検出出力が“0”であることを
前提に判断を行ない、硬貨検出器DA1,DA2
MR,CR1〜CR3からの信号SDA1,SDA2,SMR
CR1〜SCR3が“0”であれば正常な状態として
コード「0」を補助メモリRAM2の各アドレス
iND1〜iND6へ格納し、若し、“1”のものがあれ
ば、発光素子または受光素子の不良あるいは硬貨
詰まりに基づく硬貨通路閉塞の故障と判断し、各
アドレスiND1〜iND6へ故障箇所信号としてコー
ド「1」〜「6」を格納する。
That is, since no coin has been inserted immediately after the initial state is set, the judgment is made on the assumption that the coin detection output is "0" in all cases, and the coin detectors DA 1 , DA 2 ,
Signals from MR, CR 1 to CR 3 S DA1 , S DA2 , S MR ,
If S CR1 to S CR3 are “0”, it is assumed that the status is normal and the code “0” is assigned to each address of auxiliary memory RAM 2 .
Store in iND 1 to iND 6 , and if there is a "1", it is determined that the coin passage is blocked due to a defective light emitting element or light receiving element or a coin jam, and the data is stored in each address iND 1 to iND 6 . Codes “1” to “6” are stored as failure location signals.

ついで、材質判別器COからの信号SCOをチエ
ツクし、前述と同様に硬貨なしの状態を正常とし
て判断のうえ、信号SCOが“0”であればコード
「0」を補助メモリRAM2のアドレスiND7へ格納
するが、若し、“1”であれば故障と判断してコ
ード「7」を故障箇所信号としてアドレスiND7
へ格納する。
Next, the signal S CO from the material discriminator CO is checked, and as described above, the state without a coin is considered normal. If the signal S CO is "0", the code "0" is stored in the auxiliary memory RAM 2 . It is stored in address iND 7 , but if it is “1”, it is judged as a failure and code “7” is stored as a failure location signal and stored in address iND 7 .
Store it in

つぎに、制御回路MCCからの信号CDAをチエ
ツクし、これが“0”であれば補助メモリRAM2
のアドレスiND8へコード「0」を格納するが、
若し、“1”であればコード「8」を前述と同様
にアドレスiND8へ格納する。
Next, check the signal CDA from the control circuit MCC, and if it is "0", the auxiliary memory RAM 2
Stores the code “0” to address iND 8 , but
If it is "1", code "8" is stored in address iND8 in the same manner as described above.

以上のとおり、各検査箇所をチエツクして故障
検知を行なつたうえ、各アドレスiND1〜iND8
内容読み出しを行ない、すべてがコード「0」で
あれば“故障なし”と判断するが、コード「1」
〜「8」のいずれかがあれば“故障あり”と判断
して“故障モード”へ移り、第5図と同様のステ
ツプにより信号SDIS2を送出し、電話機の内部へ
設けた表示部DIS2の文字表示器により故障箇所
と対応した数字を表示する。ただし、表示部
DIS2においては、硬貨処理回路CCCの分担する
各検査箇所の故障が各個別に一定の時間毎に逐次
表示されるが、制御回路MCC側の故障はコード
「8」と対応する数字により一括して表示され
る。
As described above, after checking each inspection point and detecting a failure, the contents of each address iND 1 to iND 8 are read out, and if all codes are "0", it is determined that there is no failure. Code "1"
- If any of the numbers 8 to 8 is present, it is determined that there is a malfunction and the system moves to the ``failure mode'', sending out the signal S DIS2 through the same steps as shown in Figure 5, and displaying the display section DIS 2 provided inside the telephone. The character display displays the number corresponding to the fault location. However, the display
In DIS 2 , failures at each inspection point assigned to the coin processing circuit CCC are displayed individually and sequentially at regular intervals, but failures on the control circuit MCC side are collectively displayed as a code "8" and the corresponding number. will be displayed.

また、“故障なし”の場合は、“正常モード”へ
移行し、制御回路MCCへ信号CDENをコード
「0」として送出した後、硬貨選別および蓄積動
作を行なうが、“故障あり”の場合は信号CDEN
がコード「1」となるため、上述のとおり制御回
路MCC側で硬貨処理回路CCCの故障表示が行な
われる。
If there is no failure, the system shifts to the normal mode, sends the signal CDEN to the control circuit MCC as code 0, and then performs coin sorting and accumulation operations; however, if there is a failure, Signal CDEN
Since the code becomes "1", a failure of the coin processing circuit CCC is displayed on the control circuit MCC side as described above.

ただし、制御回路MCC側における硬貨処理回
路CCC側の故障表示は、第5図のとおり、制御
回路MCCの補助メモリRAM1のアドレスiND1
iNDAに故障箇所信号のコード「1」〜「A」が
格納されていないときにのみ行なわれるため、制
御回路MCC側にのみ故障があり、硬貨処理回路
CCC側に故障のない場合、制御回路MCC側の故
障が信号CDAにより硬貨処理回路CCC側へ与え
られ、これを故障の一部と判断した硬貨処理回路
CCC側からの信号CDENが制御回路MCC側へ戻
ることにより、制御回路MCC側が硬貨処理回路
CCC側に故障がないにもかかわらず、硬貨処理
回路CCC側故障の表示を行なうことが阻止され
ている。なお、以上の動作が一定時間中反復して
行なわれることは制御回路MCC側と同様であ
る。
However, as shown in Figure 5, the failure indication on the coin processing circuit CCC side on the control circuit MCC side is from address iND 1 to auxiliary memory RAM 1 of the control circuit MCC.
This is performed only when iND A does not store the fault location signal codes "1" to "A", so there is a fault only on the control circuit MCC side, and the coin processing circuit
If there is no failure on the CCC side, the failure on the control circuit MCC side is given to the coin processing circuit CCC side by signal CDA, and the coin processing circuit determines that this is part of the failure.
By returning the signal CDEN from the CCC side to the control circuit MCC side, the control circuit MCC side becomes the coin processing circuit.
Even though there is no failure on the CCC side, the coin processing circuit is prevented from displaying a failure on the CCC side. It should be noted that the above operation is repeated for a certain period of time, as is the case on the control circuit MCC side.

このほか、“正常モード”へ移行した後は、第
6図のとおり、材質判別器CO、硬貨検出器
DA1,DA2,MR,CR1〜CR3からの信号SCO,S
DA1,SDA2,SMRに基づいて、最初に述べた硬貨
の真偽、種別の判断をプロセツサCPU2がメモリ
ROM2の硬貨選別・蓄積プログラムにしたがつて
行ない、信号SSM1〜SSM3を蓄積マグネツトSM1
〜SM3へ送出し、これらを励磁して第2図の蓄積
レバー4〜6を駆動のうえ、硬貨の種別に応じた
蓄積を行なう。
In addition, after transitioning to "normal mode", as shown in Figure 6, the material discriminator CO, coin detector
Signals S CO , S from DA 1 , DA 2 , MR, CR 1 to CR 3
Based on DA1 , S DA2 , and S MR , processor CPU 2 judges the authenticity and type of the coin mentioned above.
According to the coin sorting/storage program in ROM 2 , signals S SM1 to S SM3 are stored in the magnet SM 1.
- SM 3 , these are energized and the accumulation levers 4 to 6 shown in FIG. 2 are driven, and accumulation according to the type of coin is carried out.

また、制御回路MCCは“正常モード”へ移行
した後、課金信号受信回路CP、硬貨検出器CR1
〜CR3,CC1〜CC3,CK1〜CK3からの信号SC
,SCR1〜SCR3,SCC1〜SCC3,SCK1〜SCK3
に基づき、第4図のとおり、信号SRM,SCM1
CM3を返却マグネツトRM、収納マグネツトCM1
〜CM3へ送出してこれらを励磁し、課金信号を検
出した信号SCPにしたがい低額硬貨優先の硬貨収
納を行なうと共に、信号SCUの送出により蓄積カ
ウンタCUTを登算させる。また、通話終了時等
のオンフツクにより“0”となるフツクスイツチ
Hからの信号SHによつて、残留硬貨の返却を行
なう。なお、硬貨収納確認、蓄積枚数等の演算も
制御回路MCCのプロセツサCPU1により、メモリ
ROM1の硬貨収納プログラムにしたがつて行なわ
れる。また、電源回路PWには信号SPWを与え、
オンフツク後も一定時間電源出力を生じさせ各回
路の動作保持を行なつている。
In addition, after the control circuit MCC transitions to the "normal mode", the charging signal receiving circuit CP, coin detector CR 1
~CR 3 , CC 1 ~CC 3 , CK 1 ~Signal S C from CK 3
P , S CR1 ~ S CR3 , S CC1 ~ S CC3 , S CK1 ~ S CK3
Based on this, as shown in FIG. 4, the signals S RM , S CM1 ~
Return S CM3 Magnet RM, storage magnet CM 1
~ CM 3 to excite them, and according to the signal S CP that detects the charge signal, coin storage is performed with priority given to low denomination coins, and the accumulation counter CUT is registered by sending the signal S CU . Further, the remaining coins are returned by the signal S H from the hook switch H which becomes "0" due to an on-hook at the end of a call or the like. In addition, calculations such as confirming coin storage and calculating the number of accumulated coins are also performed using processor CPU 1 of the control circuit MCC.
This is done according to the coin storage program in ROM 1 . In addition, a signal S PW is applied to the power supply circuit PW,
Even after on-hook, power output is generated for a certain period of time to maintain the operation of each circuit.

第8図は、オフフツクにより直ちに通話路閉成
を行なわず、自己診断後の硬貨投入により通話路
閉成を行なう後ループ式電話機へ本考案を適用し
た例のフローチヤートであり、第5図および第7
図に示した各検査箇所のチエツクを自己診断とし
て行なつた後、その結果が“故障なし”であれば
通話路閉成を行なつたうえ、信号STSをチエツク
しているが、その他については第5図、第7図と
同様である。
FIG. 8 is a flowchart of an example in which the present invention is applied to a post-loop type telephone that does not immediately close the call path by off-hook, but closes the call path by inserting a coin after self-diagnosis. 7th
After checking each inspection point shown in the figure as a self-diagnosis, if the result is "no failure", the communication path is closed and the signal STS is checked. is similar to FIGS. 5 and 7.

以上のとおり、電話機PTEにおいて自己診断
を行なつたうえ、若し故障の検知がなされると監
視信号が送信され、これによつて交換機EXでは
故障の発生した電話機PTEが表示され、自動的
かつ速やかに電話機PTEの故障検知を行なうこ
とができると共に、故障の回復により監視信号が
停止し、交換機EX側の表示も復旧するため、故
障の自然回復を知ることもできる。
As described above, if the telephone PTE performs self-diagnosis and a malfunction is detected, a monitoring signal is sent, and the exchange EX displays the telephone PTE in which the malfunction has occurred, automatically and Not only can a failure in the telephone PTE be quickly detected, but also the monitoring signal stops when the failure is recovered, and the display on the exchange EX side is also restored, so it is possible to know whether the failure has recovered naturally.

ただし、第1図の表示器DISにラツチ回路を付
加し、確認後の手動リセツトにより表示を復旧さ
せるものとしてもよく、または、表示器DISに数
字表示器を用い、故障の発生した電話機PTEの
番号等を表示させてもよい。また、監視信号の断
続、周波数変化等により信号をコード化し、故障
箇所別の監視信号を送信のうえ、表示器DISへデ
コーダを付加すれば、故障箇所を表示させること
も容易である。
However, a latch circuit may be added to the display DIS shown in Figure 1, and the display may be restored by manual reset after confirmation, or a numeric display may be used for the display DIS, and the display may be reset to A number etc. may also be displayed. Furthermore, if the signal is encoded by intermittent monitoring signals, frequency changes, etc., the monitoring signal is transmitted for each fault location, and a decoder is added to the display device DIS, it is easy to display the fault location.

以上のとおり、オフフツクに伴ないプログラム
にしたがつた自己診断を行ない、故障検知により
表示部DIS1の表示および警告音送出によつて故
障の報知を行なうため、利用者が使用に先立つオ
フフツクを行なえば、直ちに故障有無が判別する
と共に、故障の検知が交換機EX側へ報知され、
表示器DISによりいずれの電話機PTEが故障かを
表示するため、設置者側に取つても電話機PTE
の監視ならびに保守が極めて容易となる。
As mentioned above, self-diagnosis is performed according to the program during off-hook, and when a failure is detected, the failure is notified by displaying on the display section DIS 1 and sending out a warning sound, so the user can take off-hook before use. In this case, the presence or absence of a failure can be immediately determined, and the detection of a failure is notified to the exchange EX side.
Since the DIS display shows which phone PTE is malfunctioning, the installer can also check the phone PTE.
This makes monitoring and maintenance extremely easy.

また、オフフツクによるループ回路の閉成と共
に故障検知を行なうため、交換機および電話回線
を含めた、全回路の断線または短絡等も検知さ
れ、確実な故障検知が行なわれる。
Furthermore, since fault detection is performed when the loop circuit is closed by off-hook, disconnections or short circuits in all circuits, including exchanges and telephone lines, are also detected, and fault detection is performed reliably.

なお、以上の説明では、硬貨収納部の検査箇所
として通常用いられている既設の材質判別器
CO、硬貨検出器DA1,DA2,CR1〜CR3,CC1
CC3,CK1〜CK3,MR等を用いたが、検査用の
センサを別個に設けてもよい。また、第5図、第
7図に示した自己診断実行ステツプも種々の変形
が可能であり、オフフツクに伴なつて電源回路
PWの出力を生じさせず、常時電源を各回路へ印
加しておき、オフフツクにより各プロセツサ
CPU1,CPU2の動作を開始させても同様である。
ただし、オフフツクにより電源回路PWの出力を
生じさせれば消費電力が軽減され、実用上は好適
である。
In addition, in the above explanation, the existing material discriminator, which is usually used as an inspection point for the coin storage section, is used.
CO, coin detector DA 1 , DA 2 , CR 1 ~ CR 3 , CC 1 ~
Although CC 3 , CK 1 to CK 3 , MR, etc. are used, a separate sensor for inspection may be provided. Furthermore, the self-diagnosis execution steps shown in Figs. 5 and 7 can be modified in various ways, and the power supply circuit may be
Power is constantly applied to each circuit without generating PW output, and each processor is controlled by off-hook.
The same thing applies when CPU 1 and CPU 2 start operating.
However, if the output of the power supply circuit PW is generated by off-hook, power consumption will be reduced, which is preferable in practice.

このほか、故障箇所の表示および“使用不能”
の表示はオンフツクにより消灯するものとし、監
視信号の送信は、故障の回復まで継続するものと
すれば一般的であるが、一定時間のみこれらの表
示および送信を継続させてもよい。なお、永久磁
石、ラツチ機構等を用いた保持機能を有する表示
器により使用不能の表示を行なわせれば、最初の
利用者がオフフツクするのみで使用不能の表示が
なされ、つぎ以降の利用者はオフフツクせずとも
故障が判明するため甚だ合理的である。
In addition, display of failure location and “unusable”
It is common that the display is turned off when the device is turned off, and the transmission of the supervisory signal continues until the failure is recovered, but these displays and transmission may be continued for only a certain period of time. In addition, if a display device with a holding function using a permanent magnet, a latch mechanism, etc. is used to indicate that it is unusable, the first user will be able to display the unusable state just by taking the off-hook, and subsequent users will be able to take the off-hook. This is extremely reasonable since the failure can be detected even without the above.

また、制御回路MCCおよび硬貨処理回路CCC
として個別のものを用いたが、マイクロプロセツ
サをプロセツサCPU1,CPU2として適用する場合
は、端子数および処理能力上2台を併用した方が
周辺回路の簡略化上有利であり、安価に目的を達
することができる。ただし、より大形のプロセツ
サを用いれば1台の使用により十分となることは
言うまでもない。
Also, control circuit MCC and coin handling circuit CCC
However, when using microprocessors as processors CPU 1 and CPU 2 , it is advantageous to use two together in terms of the number of terminals and processing capacity, as it simplifies the peripheral circuitry and is cheaper. You can reach your goal. However, it goes without saying that if a larger processor is used, one processor will be sufficient.

〔考案の効果〕[Effect of idea]

以上の説明により明らかなとおり本考案によれ
ば、電話機における硬貨収納部の故障有無が使用
に先立つオフフツクのみによつて直ちに自己診断
され、利用者に対する表示ならびに交換機側の保
守者に対する故障有無の報知がなされると共に、
故障の際は電話機の使用が阻止されるため、利用
者および保守者ならびに設置者側に取つて甚だ便
利であり、各種の課金式公衆電話機に対する故障
の監視上多大の効果を呈する。
As is clear from the above explanation, according to the present invention, the presence or absence of a failure in the coin storage section of the telephone is immediately self-diagnosed only by the off-hook prior to use, and the presence or absence of failure is displayed to the user and notified to the maintenance person on the exchange side. At the same time,
Since the use of the telephone is blocked in the event of a malfunction, this is extremely convenient for users, maintenance personnel, and installers, and is highly effective in monitoring malfunctions of various charge-type public telephones.

【図面の簡単な説明】[Brief explanation of the drawing]

図は本考案の実施例を示し、第1図は基本構成
のブロツク図、第2図は硬貨収納部の構成を示す
概念図、第3図は公衆電話機の全構成を示すブロ
ツク図、第4図は制御回路の構成ならびに信号の
入出力状況を示すブロツク図、第5図は制御回路
による故障検知実行ステツプのフローチヤート、
第6図は硬貨処理回路の構成ならびに信号の入出
力状況を示すブロツク図、第7図は硬貨処理回路
による故障検知実行ステツプのフローチヤート、
第8図は後ループ式電話機における動作状況のフ
ローチヤートである。 MCC……制御回路(制御装置)、CCC……硬貨
処理回路(制御装置)、ROM1,ROM2……メモリ
(記憶装置)、RAM1,RAM2……補助メモリ(補
助記憶装置)、CO……材質判別器、DA1,DA2
CR1〜CR3,CC1〜CC3,CK1〜CK3,MR……硬
貨検出器、CUT……蓄積カウンタ、CB……金庫
装着スイツチ、TCC……通話制御回路、CP……
課金信号受信回路、H……フツクスイツチ、TR
……信号送信器(監視信号送信器)、SR……信号
受信機(監視信号受信器)、DIS……表示器、
L1,L2……線路(電話回線)、EX……交換機、
PTE……電話機(公衆電話機)。
The figures show an embodiment of the present invention. FIG. 1 is a block diagram of the basic configuration. FIG. 2 is a conceptual diagram showing the configuration of the coin storage section. FIG. 3 is a block diagram showing the overall configuration of a public telephone. FIG. 4 is a block diagram showing the configuration of the control circuit and the input and output status of signals. FIG. 5 is a flow chart of the steps of fault detection performed by the control circuit.
FIG. 6 is a block diagram showing the configuration of the coin processing circuit and the signal input/output status. FIG. 7 is a flow chart showing the steps of fault detection performed by the coin processing circuit.
Figure 8 is a flow chart of the operation of a rear loop telephone. MCC: control circuit (control device), CCC: coin processing circuit (control device), ROM 1 , ROM 2 : memory (storage device), RAM 1 , RAM 2 : auxiliary memory (auxiliary storage device), CO: material discriminator, DA 1 , DA 2 ,
CR1 - CR3 , CC1 - CC3 , CK1 - CK3 , MR... coin detector, CUT... accumulation counter, CB... safe mounting switch, TCC... call control circuit, CP...
Charging signal receiving circuit, H... hook switch, TR
……Signal transmitter (supervisory signal transmitter), SR……Signal receiver (supervisory signal receiver), DIS……Display,
L 1 , L 2 …… lines (telephone lines), EX…… exchange,
PTE...telephone (public telephone).

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 硬貨投入口乃至収納金庫間の硬貨通路へ複数の
硬貨検出器を配置し、該各硬貨検出器の各検出々
力に応じて硬貨選別・蓄積プログラムに硬貨収納
プログラムを実行し通話制御を行なう公衆電話機
において、オフフツクを検出するオフフツク検出
手段と、前記各硬貨検出器の各検出々力を順次に
チエツクする故障検知プログラムを格納した記憶
装置と、前記オフフツク検出手段の出力に応じ前
記故障検知プログラムに基づいて前記各硬貨検出
器の各検出々力を瞬時の間にチエツクして各々の
論理値がすべて初期状態であるとき“故障なし”
と判断し前記通話制御を行ないかつ前記論理値の
一つ以上が初期状態でないときには“故障あり”
と判断し前記公衆電話機の使用を阻止するプロセ
ツサと、該プロセツサが故障の有無を判断したと
きに電話回線を介して交換機に対し監視信号の送
信を行ないまたは前記監視信号の送信停止を行な
う監視信号送信器とを前記公衆電話機へ備えると
共に、前記監視信号を受信する監視信号受信器
と、該信号受信器の受信出力により故障した公衆
電話機を識別して表示する表示器とを前記交換機
側へ備え、公衆電話機の自己診断に基づく故障の
検知有無を交換機側において監視できるものとし
たことを特徴とする公衆電話機の故障監視装置。
A plurality of coin detectors are arranged in a coin passage between a coin input slot and a storage safe, and a coin storage program is executed in a coin sorting/accumulation program according to the detection force of each coin detector, and a call control is performed. In the telephone, an off-hook detection means for detecting an off-hook, a storage device storing a failure detection program for sequentially checking each detection force of each of the coin detectors, and a storage device storing a failure detection program according to an output of the off-hook detection means. Based on this, the detection power of each coin detector is checked instantaneously, and when each logical value is in the initial state, there is no failure.
If it is determined that the call control is performed and one or more of the logical values are not in the initial state, it is determined that there is a "failure".
a processor that determines that there is a failure and prevents the use of the public telephone; and a supervisory signal that transmits a supervisory signal to the exchange via a telephone line or stops transmission of the supervisory signal when the processor determines whether there is a failure. A transmitter is provided in the public telephone, and a supervisory signal receiver for receiving the supervisory signal and a display for identifying and displaying a malfunctioning public telephone based on the received output of the signal receiver are provided in the exchange. A fault monitoring device for a public telephone set, characterized in that the exchange side can monitor whether or not a fault has been detected based on self-diagnosis of the public telephone set.
JP14795183U 1983-09-24 1983-09-24 Public telephone failure monitoring device Granted JPS5984956U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14795183U JPS5984956U (en) 1983-09-24 1983-09-24 Public telephone failure monitoring device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14795183U JPS5984956U (en) 1983-09-24 1983-09-24 Public telephone failure monitoring device

Publications (2)

Publication Number Publication Date
JPS5984956U JPS5984956U (en) 1984-06-08
JPS6115647Y2 true JPS6115647Y2 (en) 1986-05-15

Family

ID=30328866

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14795183U Granted JPS5984956U (en) 1983-09-24 1983-09-24 Public telephone failure monitoring device

Country Status (1)

Country Link
JP (1) JPS5984956U (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52127003A (en) * 1976-04-19 1977-10-25 Hitachi Ltd Communication control device for switching lines

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52127003A (en) * 1976-04-19 1977-10-25 Hitachi Ltd Communication control device for switching lines

Also Published As

Publication number Publication date
JPS5984956U (en) 1984-06-08

Similar Documents

Publication Publication Date Title
US5896446A (en) Coin operated telephone auditor
JPS6342900B2 (en)
JPH11220552A (en) Emergency message network system
JPS6115647Y2 (en)
JPS6115645Y2 (en)
JPS6115646Y2 (en)
US4811386A (en) Called party response detecting apparatus
JPS6342462B2 (en)
JPS6342461B2 (en)
JPS5845224B2 (en) public telephone
JPS5842989B2 (en) Malfunction display public telephone
JPS5842990B2 (en) Automatic test-type public telephone
JPH10243122A (en) Communication system, and transmitter receiver used for the communication system
JPS5842988B2 (en) Self-diagnostic public telephone
JPS60116270A (en) Abnormality information transmitting system of public telephone set
JPS6339138B2 (en)
JP2641911B2 (en) Fire receiver
JPS5845223B2 (en) public telephone
JPH0150154B2 (en)
JPH05153289A (en) Public telephone set
JP2556396B2 (en) Public telephone
JPS6336761Y2 (en)
JP2003012100A (en) Oil feed system
JP2719411B2 (en) Remote monitoring system for vending machines of tobacco
JPS6324697Y2 (en)