JPS6059971A - スイツチングレギユレ−タ - Google Patents
スイツチングレギユレ−タInfo
- Publication number
- JPS6059971A JPS6059971A JP16699083A JP16699083A JPS6059971A JP S6059971 A JPS6059971 A JP S6059971A JP 16699083 A JP16699083 A JP 16699083A JP 16699083 A JP16699083 A JP 16699083A JP S6059971 A JPS6059971 A JP S6059971A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- output transistor
- resistor
- base
- turned
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、スイッチングレギュレータに関するものであ
る。
る。
従来例の構成とその問題点
従来のスイッチングレギュレータを第1図に示す。第1
図において、14は直流電源で、一端は接地され、他端
は出力トランジスタ12のコレクタに接続されている。
図において、14は直流電源で、一端は接地され、他端
は出力トランジスタ12のコレクタに接続されている。
13は負荷で、一端は上記出力トランジスタ12のエミ
、ツタに接続され、他端は接地されている。9は上記出
力トランジスタ12のオン用トランジスタ、1oは上記
出力トランジスタ12のオフ用トランジスタ、8はドラ
イブトランス、7は上記出力トランジスタ12のオフ用
電源整流コンデンサ、6は上記出力トランジスタ12の
オン用電源整流コンデンサ、1は絶縁トランス、2〜5
はオン用、オフ用電源整流ダイオードである。
、ツタに接続され、他端は接地されている。9は上記出
力トランジスタ12のオン用トランジスタ、1oは上記
出力トランジスタ12のオフ用トランジスタ、8はドラ
イブトランス、7は上記出力トランジスタ12のオフ用
電源整流コンデンサ、6は上記出力トランジスタ12の
オン用電源整流コンデンサ、1は絶縁トランス、2〜5
はオン用、オフ用電源整流ダイオードである。
次に、この回路の動作を説明する。い寸、ドライブトラ
ンス8を介してオン信号がオン用トランジスタ9に入力
すると、オン用トランジスタ9は導通状態となり、抵抗
11を介して出力トランジスタ12が導通状態となる。
ンス8を介してオン信号がオン用トランジスタ9に入力
すると、オン用トランジスタ9は導通状態となり、抵抗
11を介して出力トランジスタ12が導通状態となる。
一方、ドライブトランス8を介してオフ信号がオフ用ト
ランジスタ10に入力すると、オフ用トランジスタ10
は導通状態となり、抵抗11を介して出力トランジスタ
12をオフ状態とする。ところが、この回路においては
、オフ信号及び絶縁されたオン用、オフ用のそれぞれの
電源が必要であって、回路が複雑であるという欠点があ
った。
ランジスタ10に入力すると、オフ用トランジスタ10
は導通状態となり、抵抗11を介して出力トランジスタ
12をオフ状態とする。ところが、この回路においては
、オフ信号及び絶縁されたオン用、オフ用のそれぞれの
電源が必要であって、回路が複雑であるという欠点があ
った。
発明の目的
本発明は、上記の欠点を除去し、簡単な回路構成で、品
質の安定したスイッチング動作をさせることができるス
イッチングレギュレータを提供することを目的とする。
質の安定したスイッチング動作をさせることができるス
イッチングレギュレータを提供することを目的とする。
発明の構成
上記の目的を達成するため、本発明は、出力トランジス
タのベース・エミッタ間に出力トランジスタがオンから
オフになる時にオン状態となるスイッチングトランジス
タを接続したことを特長とするものであり、このことに
より、出力トランジスタの入力−出力間容量、その他の
影響を受けずに安定したスイッチング動作をさせること
ができる利点を有するものである。
タのベース・エミッタ間に出力トランジスタがオンから
オフになる時にオン状態となるスイッチングトランジス
タを接続したことを特長とするものであり、このことに
より、出力トランジスタの入力−出力間容量、その他の
影響を受けずに安定したスイッチング動作をさせること
ができる利点を有するものである。
実施例の説明
以下本発明の一実施例について図面を参照して説明する
。第2図において、22はオン用トランジスタであり、
ベーン・エミッタ間に抵抗2oが接続されており、エミ
ッタが直流電源31に接続されている。そして、上記オ
ン用トランジスタ22のベースには抵抗21を介してオ
ン信号が入力されるようになっている。30はオフ用ト
ランジスタであり、ベース・エミッタ間に抵抗28とダ
イオード29の並列回路が接続されており、ベースが抵
抗27とコンデンサ26の直列回路を介して接地されて
いる。23は出力トランジスタであり、ベース・エミッ
タ間に抵抗24を有する。上記出力トランジスタ23の
ベース・コレクタ間には上記オン用トランジスタ22が
挿入されており、上記出力トランジスタ23のベース・
エミッタ間にハ上記オフ用トランジスタ30が挿入され
ている。
。第2図において、22はオン用トランジスタであり、
ベーン・エミッタ間に抵抗2oが接続されており、エミ
ッタが直流電源31に接続されている。そして、上記オ
ン用トランジスタ22のベースには抵抗21を介してオ
ン信号が入力されるようになっている。30はオフ用ト
ランジスタであり、ベース・エミッタ間に抵抗28とダ
イオード29の並列回路が接続されており、ベースが抵
抗27とコンデンサ26の直列回路を介して接地されて
いる。23は出力トランジスタであり、ベース・エミッ
タ間に抵抗24を有する。上記出力トランジスタ23の
ベース・コレクタ間には上記オン用トランジスタ22が
挿入されており、上記出力トランジスタ23のベース・
エミッタ間にハ上記オフ用トランジスタ30が挿入され
ている。
そして、上記出力トランジスタ23のエミ、りに負荷2
5が設けられている。ここで、上記抵抗27とコンデン
サ26の直列回路は上記出力トランジスタ23のエミッ
タにダイオード29と抵抗28の並列回路を介して接続
されているため、上記オフ用トランジスタ3oのオン用
回路として作用する。
5が設けられている。ここで、上記抵抗27とコンデン
サ26の直列回路は上記出力トランジスタ23のエミッ
タにダイオード29と抵抗28の並列回路を介して接続
されているため、上記オフ用トランジスタ3oのオン用
回路として作用する。
次に、この回路の動作を説明する。抵抗21を介してオ
ン信号を入力すると、オン用トランジスタ22がオンし
、出力トランジスタ23がオンする。次にオン信号が停
止すると、オン用トランジスタ22がオフし、つづいて
出力トランジスタ23がオフする。この際、コンデンサ
26と抵抗27を介してオフ用トランジスタ30がオン
する信号が発生し、急速に出力トランジスタ23はオフ
する。出力トランジスタ23は大きな電力動作を行って
いるので、オフ用トランジスタ3oをオンとする信号を
作る際、何等の影響を受けない。出力トランジスタ23
をオンする際にオフ用トランジスタ3oll−1:オフ
となり、全く悪影響をあたえない。
ン信号を入力すると、オン用トランジスタ22がオンし
、出力トランジスタ23がオンする。次にオン信号が停
止すると、オン用トランジスタ22がオフし、つづいて
出力トランジスタ23がオフする。この際、コンデンサ
26と抵抗27を介してオフ用トランジスタ30がオン
する信号が発生し、急速に出力トランジスタ23はオフ
する。出力トランジスタ23は大きな電力動作を行って
いるので、オフ用トランジスタ3oをオンとする信号を
作る際、何等の影響を受けない。出力トランジスタ23
をオンする際にオフ用トランジスタ3oll−1:オフ
となり、全く悪影響をあたえない。
なお、スイッチング用のトランジスタは出力トランジス
タの抵抗に応じて適宜変更されることは云うまでもない
。
タの抵抗に応じて適宜変更されることは云うまでもない
。
発明の効果
以上の様に本発明は、出力トランジスタからの信号を利
用してオフ用トランジスタをオン、オフさせることによ
り、絶縁した電源等を必要とすることなく、またオフ信
号も不要で絶縁電源も不要となり、ノイズ発生も無く、
出力トランジスタの安定したスイッチングを行々わせる
ことができるものである。
用してオフ用トランジスタをオン、オフさせることによ
り、絶縁した電源等を必要とすることなく、またオフ信
号も不要で絶縁電源も不要となり、ノイズ発生も無く、
出力トランジスタの安定したスイッチングを行々わせる
ことができるものである。
第1図は従来のスイッチングレギュレータの回路図、第
2図は本発明の一実施例におけるスイッチングレギュレ
ータの回路図である。 22・・・・ドライブトランジスタ、23−・・・出力
トランジスタ、25−・・・・負荷、30・・・・オフ
用トランジスタ、26.27・・・オフ用トランジスタ
30のドライブ用のコンデンサ及抵抗、29・・ダイオ
ード。
2図は本発明の一実施例におけるスイッチングレギュレ
ータの回路図である。 22・・・・ドライブトランジスタ、23−・・・出力
トランジスタ、25−・・・・負荷、30・・・・オフ
用トランジスタ、26.27・・・オフ用トランジスタ
30のドライブ用のコンデンサ及抵抗、29・・ダイオ
ード。
Claims (1)
- 出力トランジスタのベース・コレクタrj[lK1のス
イッチングトランジスタを設け、上記出力トランジスタ
のベース・エミッタ間に、ベースが抵抗とコンデンサの
直列回路を介して接地されかつ上記出力トランジスタの
出力により上記出力トランジスタがオフ状態となる時に
急速に導通状態となる第2のスイッチングトランジスタ
を設けたことを特徴とするスイッチングレギュレータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16699083A JPS6059971A (ja) | 1983-09-09 | 1983-09-09 | スイツチングレギユレ−タ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16699083A JPS6059971A (ja) | 1983-09-09 | 1983-09-09 | スイツチングレギユレ−タ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6059971A true JPS6059971A (ja) | 1985-04-06 |
Family
ID=15841348
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16699083A Pending JPS6059971A (ja) | 1983-09-09 | 1983-09-09 | スイツチングレギユレ−タ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6059971A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58121682A (ja) * | 1982-01-12 | 1983-07-20 | Mitsubishi Electric Corp | 二重ゲ−ト半導体素子の製造方法 |
-
1983
- 1983-09-09 JP JP16699083A patent/JPS6059971A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58121682A (ja) * | 1982-01-12 | 1983-07-20 | Mitsubishi Electric Corp | 二重ゲ−ト半導体素子の製造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4060758A (en) | Power switching circuit having a Darlington connected transistor pair | |
JPS6059971A (ja) | スイツチングレギユレ−タ | |
JPH0249388U (ja) | ||
KR920017375A (ko) | 디지틀 제어 캐소우드 클램프 회로 | |
JPH0440313U (ja) | ||
JPH0242074Y2 (ja) | ||
KR910009476Y1 (ko) | 인버터 전력트랜지스터 구동회로 | |
JPH0230900Y2 (ja) | ||
SU661723A1 (ru) | Генератор импульсов | |
JPS603677Y2 (ja) | 高耐圧形dc/dcコンバ−タ | |
JPS6365122U (ja) | ||
JPS6223272Y2 (ja) | ||
JP2614290B2 (ja) | Gtoサイリスタのゲート制御装置 | |
JPS6381690U (ja) | ||
JPS5812602B2 (ja) | スイツチング レギユレ−タ | |
JPH0348383U (ja) | ||
JPH0247833U (ja) | ||
JPS59163909A (ja) | 信号処理装置 | |
JPH01128616A (ja) | 電流スイッチ回路 | |
JPS58224561A (ja) | スイツチング式定電圧回路 | |
JPS6284250U (ja) | ||
JPH0425475U (ja) | ||
JPS60104916U (ja) | 電源回路 | |
JPS58167916U (ja) | スイツチングレギユレ−タ | |
JPS60130213A (ja) | 交流電源同期回路 |