JPS60250393A - Display controller for dot matrix display - Google Patents

Display controller for dot matrix display

Info

Publication number
JPS60250393A
JPS60250393A JP10807584A JP10807584A JPS60250393A JP S60250393 A JPS60250393 A JP S60250393A JP 10807584 A JP10807584 A JP 10807584A JP 10807584 A JP10807584 A JP 10807584A JP S60250393 A JPS60250393 A JP S60250393A
Authority
JP
Japan
Prior art keywords
display
register
main data
data
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10807584A
Other languages
Japanese (ja)
Other versions
JPH0799454B2 (en
Inventor
藤城 千春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
DAIWA SHINKU KOGYOSHO KK
DAIWA SHINKUU KOGYOSHO KK
Original Assignee
DAIWA SHINKU KOGYOSHO KK
DAIWA SHINKUU KOGYOSHO KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by DAIWA SHINKU KOGYOSHO KK, DAIWA SHINKUU KOGYOSHO KK filed Critical DAIWA SHINKU KOGYOSHO KK
Priority to JP10807584A priority Critical patent/JPH0799454B2/en
Publication of JPS60250393A publication Critical patent/JPS60250393A/en
Publication of JPH0799454B2 publication Critical patent/JPH0799454B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 (技術分野〉 本発明は多数個の表示素子をマトリックス状に配列して
なるデスプレイにおいて、その一部分に割り込みによる
副表示を行う表示制御装置に関する。
DETAILED DESCRIPTION OF THE INVENTION (Technical Field) The present invention relates to a display control device that performs sub-display by interrupting a portion of a display in which a large number of display elements are arranged in a matrix.

〈従来技術〉 このようなデスプレイは、個々の表示素子と一対一に対
応するビットをもつ表示レジスフ又はメモリを備え、そ
の表示レジスタの内容を一定速度でシフトさせるときに
流し表示、表示レジスタの内容を保持させるときに静止
表示、表示レジスタの内容を一定周期ごとに超高速でシ
フトさせるときにアニメーション(動画)表示を行わせ
ることができる。しかし、1個のデスプレイには一系列
の表示内容のみしか表示できず、異る系列の情解を表示
したい場合には複数個のデスプレイを並設していた。
<Prior Art> Such a display is equipped with a display register or memory having bits in one-to-one correspondence with each display element, and when the contents of the display register are shifted at a constant speed, the contents of the display register are displayed continuously. It is possible to display a static display when holding the display register, and to display an animation (moving image) when the contents of the display register are shifted at extremely high speed at regular intervals. However, one display can display only one series of display content, and when it is desired to display different series of emotions, multiple displays are installed side by side.

〈発明の目的〉 本発明の目的は、1個のデスプレイを用いながら、その
一部分を間欠的に切換え表示することにより他の異る情
報を副表示することのできる表示制御装置を提供するこ
とにある。
<Object of the Invention> An object of the present invention is to provide a display control device that can sub-display other different information by intermittently switching and displaying a part of the display while using one display. be.

〈発明の構成〉 本発明の表示制御装置は、多数個の表示素子を71へリ
ソクス状に配列してなる表示パネルと、上記各表示素子
と対応するマトリックス状のビット配列をもつ表示レジ
スタと、その表示レジスタにより表示する主データを記
憶する主データメモリと、上記表示レジスタのうち最終
ビットを含む部分エリアに上記主データとは異る情報を
表示させるための副データメモリと、上記表示レジスタ
の上記部分エリアに上記主データ又は上記副データのい
ずれかを切換えて入力する切換手段を有し、任意のタイ
ミングで上記副データを主データに割り込んで表示する
よう構成されたことを特徴としている。
<Structure of the Invention> The display control device of the present invention comprises: a display panel in which a large number of display elements are arranged in a lithograph 71; a display register having a matrix-like bit array corresponding to each of the display elements; a main data memory for storing main data to be displayed by the display register; a sub-data memory for displaying information different from the main data in a partial area including the final bit of the display register; The present invention is characterized in that it has a switching means for switching and inputting either the main data or the sub data to the partial area, and is configured to interrupt and display the sub data into the main data at an arbitrary timing.

〈実施例〉 以下、静電式表示素子によるデスプレイについて、本発
明の詳細な説明する。
<Example> Hereinafter, the present invention will be described in detail regarding a display using an electrostatic display element.

ここに、静電式表示素子とは、固定電極と、その固定電
極表面に吸着又は離反しうる可動電極と、上記固定電極
表面又は上記可動電極表面のいずれか一方又は双方に設
けられた誘電体層と、上記固定電極と上記可動電極の間
に電圧を印加するためのリード線を有し、上記電圧の印
加によって上記可動電極が上記固定電極の表面に静電的
に吸引されることにより外観が変化するよう構成された
ものであって、固定電極表面や誘電体層を任意の色彩に
形成しうろこと、大形のものを容易に製作することがで
きること、電圧印加の接続中に電力消費が殆どないこと
の特徴をもっている。
The electrostatic display element herein refers to a fixed electrode, a movable electrode that can be attracted to or separated from the surface of the fixed electrode, and a dielectric provided on either or both of the surface of the fixed electrode or the surface of the movable electrode. a layer, and a lead wire for applying a voltage between the fixed electrode and the movable electrode, and when the voltage is applied, the movable electrode is electrostatically attracted to the surface of the fixed electrode, thereby changing the appearance. It is structured so that the fixed electrode surface and dielectric layer can be formed in any color, it can be easily manufactured in large size, and it consumes less power while connecting the voltage application. It is characterized by almost no

第1図に装置全体の回路構成を示す。表示部1は一枚の
パネル上に静電式表示素子Uがマトリックス状に多数個
配列されたものであって、ユニット数は例えば20X2
00ドツトである。駆動回路部2は、表示部1の各表示
素子Uと一対一に対応する多数のサイリスクにより構成
されている。
Figure 1 shows the circuit configuration of the entire device. The display unit 1 has a large number of electrostatic display elements U arranged in a matrix on one panel, and the number of units is, for example, 20×2.
It is 00 dots. The drive circuit section 2 is constituted by a large number of cyrisks that correspond one-to-one with each display element U of the display section 1.

表示レジスタ3はクロックパルスCKによりシフトする
マトリックス構成されたシフトレジスフよりなり、各ビ
ットが表示部1の各ドツトに対応している。主データメ
モリ4は表示部1により表示すべき文字又はパターン情
報、例えば、電光ニュース、広告宣伝、動画等を記憶す
るメモリである。
The display register 3 is composed of a matrix-structured shift register shifted by a clock pulse CK, and each bit corresponds to each dot on the display section 1. The main data memory 4 is a memory that stores character or pattern information to be displayed on the display unit 1, such as electronic news, advertisements, videos, etc.

制御部5はクロックパネル発生器を備え、主データメモ
リ4から順次データを読み出し表示レジスタ3へ導入す
ると共に、表示レジスタ3にシフトパルスを与えてレジ
スタの内容を行方向にシフトさせる。このシフトパルス
の印加方式は、電光ニュースのような流れ表示の場合は
所定の中速度のシフトパルスが連続的に印加され、表示
部1がそれぞれに追従して表示内容が流れてゆき、また
動画表示の場合は、表示部1の可動電極が追従し得ない
高速度のシフトパルスと、シフトの停止が交互に実行さ
れて、表示部1は所定の周期ごとに表示内容を変更され
るなど種々な方式がある。
The control unit 5 includes a clock panel generator, and sequentially reads data from the main data memory 4 and introduces it into the display register 3, and also applies a shift pulse to the display register 3 to shift the contents of the register in the row direction. This shift pulse application method is such that in the case of a flow display such as lightning news, shift pulses at a predetermined medium speed are continuously applied, and the display section 1 follows each of them to display the displayed contents. In the case of display, high-speed shift pulses that cannot be followed by the movable electrodes of the display section 1 and shift stops are executed alternately, and the display contents of the display section 1 are changed at predetermined intervals. There is a method.

表示レジスタ3はその一部分3Bが本体部3Aと分割構
成されている。この部分3Bは、表示レジスタ3の最終
ビット列の全部又は一部を含む小型のマトリックス構成
をなしている。切換スイッチ6は本体部3Aの最終ビッ
トの出力6a、又は副データメモリ7の出力6bのいず
れかを、部分3Bの最初のピントへ導入するとともに、
シフトパルス部分3Bに印加されるのを開閉制御してい
る。この切換スイッチ6ば時計8の出力により所定の周
期ごとに間欠的に、例えば60秒ごとに10秒間だけ副
データメモリ7の内容を部分3Bへ割り込ませるよう制
御される。副データメモリ7の内容は騒音レベル、気温
、時刻等の数値データ、図形、商品広告等、任意のもの
が採用されるが、特に時刻の場合は時計8と兼用するこ
とができる。
The display register 3 has a part 3B separated from the main body 3A. This portion 3B has a small matrix configuration containing all or part of the final bit string of the display register 3. The changeover switch 6 introduces either the output 6a of the final bit of the main body 3A or the output 6b of the sub data memory 7 to the first focus of the portion 3B, and
The application to the shift pulse portion 3B is controlled to open or close. The changeover switch 6 is controlled by the output of the clock 8 to intermittently interrupt the contents of the sub data memory 7 into the portion 3B at predetermined intervals, for example, for 10 seconds every 60 seconds. The contents of the auxiliary data memory 7 may be arbitrary, such as numerical data such as noise level, temperature, time, graphics, product advertisements, etc., but especially in the case of time, it can be used also as the clock 8.

第2図に本発明の要部の実施例を示す。表示レジスタ3
は15個の表示レジスタ集積回路SRにより構成され、
そのうちの1個が部分3Bを構成している。同一行の各
集積回路は縦続接続されるが、そのうち、最下行中断の
集積回路SR2のシフト出力が同行終段の集積回路SR
’lへ入力される間に、切換スイッチSW 1が接続さ
れ、シフトパルスが集積回路SRIのクロック端子へ導
入される前に切換スイッチSW2が接続され、両スイッ
チswl 、SW2は互に連動し、時計8からの制御信
号により切換制御される。実用回路においては、SWI
 、SW2は電子回路で構成されることは言うまでもな
い。
FIG. 2 shows an embodiment of the main part of the present invention. Display register 3
is composed of 15 display register integrated circuits SR,
One of them constitutes part 3B. The integrated circuits in the same row are connected in cascade, and the shift output of the interrupted integrated circuit SR2 in the bottom row is connected to the integrated circuit SR in the last stage of the same row.
The changeover switch SW1 is connected while the shift pulse is input to the clock terminal of the integrated circuit SRI, and the changeover switch SW2 is connected before the shift pulse is introduced into the clock terminal of the integrated circuit SRI, and both switches swl and SW2 are interlocked with each other. Switching is controlled by a control signal from the clock 8. In practical circuits, SWI
, SW2 is of course composed of an electronic circuit.

この実施例から明らかなように、本発明は既成の表示部
装置に対し容易に付加して実施することができる利点が
ある。
As is clear from this embodiment, the present invention has the advantage that it can be easily implemented by adding it to an existing display device.

第3図に本発明による表示例を示す。(A)図は副デー
タの割り込みがない状態、(B)図は副データ、すなわ
ち時刻データが割り込め表示されれた状態を示している
FIG. 3 shows a display example according to the present invention. (A) shows a state in which there is no interruption of sub-data, and (B) shows a state in which sub-data, that is, time data, is interrupted and displayed.

〈発明の効果〉 本発明によれば、既存の表示レジスフに改造、付加を行
う簡単な構成により、流れ表示パネル等の一部分に他の
異る情報を間欠的に表示することができ、デスプレイの
表示機能が拡張される。
<Effects of the Invention> According to the present invention, other different information can be displayed intermittently on a part of the flow display panel, etc., by a simple configuration that involves modifying and adding information to the existing display register. Display functions are expanded.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明実施例を示すブロック図、第2図は第1
図の要部を示す回路図、第3図は本発明の作用説明図で
ある。 1・・・表示部(表示パネル) 3・・・表示レジスタ 3B・・・部分 6・・・切換手段 7・・・副データメモリ 8・・・時計 特許出願人 株式会社大和真空工業所 代 理 人 弁理士 西1) 新 第1図 第2図 9
Fig. 1 is a block diagram showing an embodiment of the present invention, and Fig. 2 is a block diagram showing an embodiment of the present invention.
FIG. 3 is a circuit diagram showing the main parts of the figure, and is an explanatory diagram of the operation of the present invention. 1... Display unit (display panel) 3... Display register 3B... Portion 6... Switching means 7... Sub-data memory 8... Watch patent applicant Daiwa Vacuum Industry Co., Ltd. Agent Person Patent Attorney Nishi 1) New Figure 1 Figure 2 9

Claims (1)

【特許請求の範囲】[Claims] 多数個の表示素子をマトリックス状に配列してなる表示
パネルと、上記各表示素子と対応するマトリックス状の
ビット配列をもつ表示レジスタと、その表示レジスタに
より表示する主データを記憶する主データメモリと、上
記表示レジスタのうち最終ビットを含む部分エリアに上
記主データとは異る情報を表示させるための副データメ
モリと、上記表示レジスタの上記部分エリアに上記主デ
ータ又は上記副データのいずれかを切換えて入力する切
換手段を有し、任意のタイミングで上記副データを主デ
ータに割り込んで表示するよう構成された、ドントマト
リックス型デスプレイの表示制御装置。
A display panel having a large number of display elements arranged in a matrix, a display register having a matrix-like bit array corresponding to each display element, and a main data memory storing main data to be displayed by the display register. , a sub data memory for displaying information different from the main data in a partial area including the final bit of the display register; and a sub data memory for displaying information different from the main data in the partial area of the display register, and displaying either the main data or the sub data in the partial area of the display register. A display control device of a don't matrix type display, which has a switching means for switching input, and is configured to interrupt and display the above-mentioned sub data into main data at an arbitrary timing.
JP10807584A 1984-05-28 1984-05-28 Display controller for Dot Tomato Rix type display Expired - Lifetime JPH0799454B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10807584A JPH0799454B2 (en) 1984-05-28 1984-05-28 Display controller for Dot Tomato Rix type display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10807584A JPH0799454B2 (en) 1984-05-28 1984-05-28 Display controller for Dot Tomato Rix type display

Publications (2)

Publication Number Publication Date
JPS60250393A true JPS60250393A (en) 1985-12-11
JPH0799454B2 JPH0799454B2 (en) 1995-10-25

Family

ID=14475242

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10807584A Expired - Lifetime JPH0799454B2 (en) 1984-05-28 1984-05-28 Display controller for Dot Tomato Rix type display

Country Status (1)

Country Link
JP (1) JPH0799454B2 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02106793A (en) * 1988-10-17 1990-04-18 Mk Seiko Co Ltd Control system for electro-optic display device
JPH02135391A (en) * 1988-11-16 1990-05-24 Mk Seiko Co Ltd Lighting display device
JPH04179995A (en) * 1990-11-14 1992-06-26 N K B:Kk Information display system
JPH04323159A (en) * 1991-04-24 1992-11-12 Ricoh Co Ltd Sheet delivery device
JPH0545783U (en) * 1991-11-18 1993-06-18 三洋電機株式会社 Display device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02106793A (en) * 1988-10-17 1990-04-18 Mk Seiko Co Ltd Control system for electro-optic display device
JPH02135391A (en) * 1988-11-16 1990-05-24 Mk Seiko Co Ltd Lighting display device
JPH04179995A (en) * 1990-11-14 1992-06-26 N K B:Kk Information display system
JPH04323159A (en) * 1991-04-24 1992-11-12 Ricoh Co Ltd Sheet delivery device
JPH0545783U (en) * 1991-11-18 1993-06-18 三洋電機株式会社 Display device

Also Published As

Publication number Publication date
JPH0799454B2 (en) 1995-10-25

Similar Documents

Publication Publication Date Title
JP3129271B2 (en) Gate driver circuit, driving method thereof, and active matrix liquid crystal display device
US4380008A (en) Method of driving a matrix type phase transition liquid crystal display device to obtain a holding effect and improved response time for the erasing operation
US4359729A (en) Matrix type liquid crystal display with faculties of providing a visual display in at least two different modes
US20050212745A1 (en) Liquid crystal device, liquid crystal driving device and method of driving the same, and electronic equipment
US3938136A (en) Method and device for driving a matrix type liquid crystal display element
JPH07239463A (en) Active matrix type display device and its display method
JPH0720816A (en) Active matrix display device
JPS6337394A (en) Matrix display device
US7746306B2 (en) Display device having an improved video signal drive circuit
JPS60250393A (en) Display controller for dot matrix display
KR100244042B1 (en) Liquid crystal display device to be random enlarged image to be displayed
JPH07253566A (en) Liquid crystal display device
CN101042480B (en) Scanning signal line driving device, liquid crystal display device, and liquid crystal display method
JPH0230028B2 (en)
EP0109713A2 (en) Alpha-numeric display device and visual display arrangement employing such display devices
JPH03217892A (en) Driving circuit of liquid crystal display device
JP3241256B2 (en) Driving method of simple matrix liquid crystal display device
JPH0743479B2 (en) Lcd display
JPS61121086A (en) Driving of phase shift type liquid crystal display unit
JPH06167940A (en) Controller for display driving
JP2706771B2 (en) X driver for matrix panel
JP3020228B2 (en) Liquid crystal display
GB2262830A (en) Driving a ferroelectric liquid crystal display
KR960704295A (en) MULTIPLEX ADDRESSING USING AUXILIARY PULSES
JPS61138991A (en) Driving of phase shift type liquid crystal display unit