JPS60193379A - 低抵抗単結晶領域形成方法 - Google Patents

低抵抗単結晶領域形成方法

Info

Publication number
JPS60193379A
JPS60193379A JP4983584A JP4983584A JPS60193379A JP S60193379 A JPS60193379 A JP S60193379A JP 4983584 A JP4983584 A JP 4983584A JP 4983584 A JP4983584 A JP 4983584A JP S60193379 A JPS60193379 A JP S60193379A
Authority
JP
Japan
Prior art keywords
film
silicon
deposited
gate length
nitriding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4983584A
Other languages
English (en)
Inventor
Hiroshi Kitajima
洋 北島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP4983584A priority Critical patent/JPS60193379A/ja
Publication of JPS60193379A publication Critical patent/JPS60193379A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、シリコン基板の所望の個所に微細な低抵抗領
域t−得る方法に関するものである。
〔従来技術とその問題点〕
MOB(Metal−Ozide−8gtnicond
sctor ) )ランジスタのソース及びドレイン領
域の形成には拡散あるいはイオン注入が用いられている
。素子が微細化すると多結晶シリコンをゲートとし、自
己整合形でイオン注入を行う方法が主として採用される
しかじな6iらこの方法は、マスク上のゲート長に対し
、イオン注入の注入深さ程度の2倍だけ実際のゲート長
が短くなるという欠点や、イオン注入の際に汚染や欠陥
発生の危険があるという欠点を有していた。
〔発明の目的〕
本発明は、このような従来の欠点を除去せしめてよシフ
リーンでマスク上のゲート長と実際のゲート長とが一致
するような低抵抗単結晶領域形成方法を提供することに
ある。
〔発明の構成〕
本発明は微細なMDS )ランジスタ形成に際し、異方
性エツチングと選択エピタキシャル成長とを組合わせる
ことによって、従来法の有する欠点のないソース及びド
レイン領域を得るもので、シリコン基板表面に非晶質絶
縁膜で被覆δれた領域とシリコンが露出した領域とを設
け、異方性エツチング溶液を用いて前記のシリコンが露
出した領域のシリコンをエツチングして溝を形成し、不
純物をドーピングしながら前記溝の領域のみにシリコン
膜を成長させることを特徴とする低抵抗単結晶領域形成
方法である。
〔構成の詳細な説明〕
以下、実施例を用いて本発明の詳細な説明する。
〔実施例〕
第1図(G)〜(d)は本発明の実施例の工程を順に示
す図である。図中(α)は(100)方位のp型シリコ
ン基板10表面を酸化して薄い酸化シリコン膜2を形成
した後、その上にゲートとなる多結晶シリコン膜3を不
純物ドーピングを行いながら堆積し、更に薄い窒化シリ
コン膜4を堆積した後、窒化シリコン膜4及び多結晶シ
リコン膜3をバターニングした状態を示している。多結
晶シリコン膜3へのドーピングは堆積後イオン注入を用
いてもかまわない。図中(6)は(α)の工程の後薄い
窒化シリコン膜4を更に堆積し、反応性イオンエツチン
グによって酸化膜2上の窒化シリコン膜だけを除去し、
更に酸化シリコン膜2をフッ酸で除去した状態を示して
いる゛。多結晶シリコン膜3は窒化シリコン膜4′で覆
われる。最後に除去した酸化シリコン膜4はイオンエツ
チングによる汚染を防止するためにはきわめて有効であ
つfc e (C)はヒドラジンを用いて(b)の工程でシリコンが
露出している領域をエツチングして溝5を形成した状態
である。エツチング溶液はヒドラジンに限るものではな
いが、(111)面が出やすいために溝5の側面と基板
表面とは54.7度の角度を示す。(菊はドーピングを
行いながら選択エピタキシャル成長を行った後の状態を
示す。原料ガスとしては、5illsC1* 、HCI
 、PI(sを用い低抵抗単結晶領域6をほぼ最初の基
板表面と同程度になるまで成長した。
(カの工程の後は低抵抗単結晶領域60表面を酸化して
薄い酸化シリコン膜を形成した後、化学的気相析出法に
よって酸化シリコン膜を堆積してパツシヘーション膜ト
シ、ソの後ゲート、ソース、〜 ドレイン領域に穴あけを行い、配線とのコンタクトをと
って完了する。
〔発明の効果〕
本発明の結果の一例を示すと、基板シリコンのエツチン
グ深さ及び成長厚さ〜0.2μmの場合に、成長温度9
50℃で減圧化で成長し、原料ガス1cPfI、/5i
HiClp+ −0,015、HCl/SiルCノ、〜
4を用いたときにシート抵抗は2000/L]であつj
c、マスク上のチャンネル長と実際のチャンネル長との
差は片側で〜0.03μmであり、イオン注入を用いた
場合の値〜0.2μmより大幅に減少した。
以上詳細に述べた通り、本発明によればたとえばドライ
・プロセス中に受けやすい汚染の問題がなく、クリーン
なプロセスで行うことが可能となシ、マスク上と実際と
のゲート長の差が従来に較べ小さい低抵抗単結晶領域形
成方法を得ることができる効果を有するものである。
【図面の簡単な説明】
第1図(cL)〜(d)は不発ψ」の実施例の工程を工
程順に示す断面図である。 (・・・1mシリコン基板、2・・・薄い酸化シリコン
膜、3・・・多結晶シリコン膜、4・・・窒化シリコン
膜、5・・・エツチングで形成されfc溝、6・・・n
型の低抵抗第1図 (α)

Claims (1)

    【特許請求の範囲】
  1. (1ンシリコン基板表面に非晶質絶縁膜で被覆された領
    域とシリコンが露出した領域とを設け、異方性エツチン
    グ溶液を用いて前記のシリコンが露出した領域のシリコ
    ンをエツチングして溝を形成し、不純物をドーピングし
    ながら前記濤の領域のみにシリコン膜を成長させること
    を特徴とする低抵抗単結晶領域形成方法。
JP4983584A 1984-03-15 1984-03-15 低抵抗単結晶領域形成方法 Pending JPS60193379A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4983584A JPS60193379A (ja) 1984-03-15 1984-03-15 低抵抗単結晶領域形成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4983584A JPS60193379A (ja) 1984-03-15 1984-03-15 低抵抗単結晶領域形成方法

Publications (1)

Publication Number Publication Date
JPS60193379A true JPS60193379A (ja) 1985-10-01

Family

ID=12842137

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4983584A Pending JPS60193379A (ja) 1984-03-15 1984-03-15 低抵抗単結晶領域形成方法

Country Status (1)

Country Link
JP (1) JPS60193379A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63153863A (ja) * 1986-12-18 1988-06-27 Fujitsu Ltd 半導体装置の製造方法
KR100406537B1 (ko) * 2001-12-03 2003-11-20 주식회사 하이닉스반도체 반도체장치의 제조 방법
JP2006013082A (ja) * 2004-06-24 2006-01-12 Fujitsu Ltd 半導体装置とその製造方法、及び半導体装置の評価方法
JP2006060222A (ja) * 2004-08-20 2006-03-02 Samsung Electronics Co Ltd トランジスタ及びこれの製造方法
JP2006060188A (ja) * 2004-08-20 2006-03-02 Samsung Electronics Co Ltd トランジスタ及びこれの製造方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63153863A (ja) * 1986-12-18 1988-06-27 Fujitsu Ltd 半導体装置の製造方法
KR100406537B1 (ko) * 2001-12-03 2003-11-20 주식회사 하이닉스반도체 반도체장치의 제조 방법
JP2006013082A (ja) * 2004-06-24 2006-01-12 Fujitsu Ltd 半導体装置とその製造方法、及び半導体装置の評価方法
US7989299B2 (en) 2004-06-24 2011-08-02 Fujitsu Semiconductor Limited Semiconductor device, method of manufacturing the same, and method of evaluating semiconductor device
US9093529B2 (en) 2004-06-24 2015-07-28 Fujitsu Semiconductor Limited Semiconductor device, method of manufacturing the same, and method of evaluating semiconductor device
US9437737B2 (en) 2004-06-24 2016-09-06 Fujitsu Semiconductor Limited Semiconductor device, method of manufacturing the same, and method of evaluating semiconductor device
US9825171B2 (en) 2004-06-24 2017-11-21 Fujitsu Semiconductor Limited Semiconductor device, method of manufacturing the same, and method of evaluating semiconductor device
JP2006060222A (ja) * 2004-08-20 2006-03-02 Samsung Electronics Co Ltd トランジスタ及びこれの製造方法
JP2006060188A (ja) * 2004-08-20 2006-03-02 Samsung Electronics Co Ltd トランジスタ及びこれの製造方法

Similar Documents

Publication Publication Date Title
JPH09115921A (ja) 半導体装置及びその製造方法
JPH02192127A (ja) T型ゲート形状を有する自己整合mesfetの製造方法
JP2003045802A (ja) 構造選択エピタキシヤル成長技術および選択シリコンエッチング技術を用いた単結晶シリコンパターン形成方法
JPS60193379A (ja) 低抵抗単結晶領域形成方法
JPS6158879A (ja) シリコン薄膜結晶の製造方法
US5895248A (en) Manufacture of a semiconductor device with selectively deposited semiconductor zone
JPH0473296B2 (ja)
JP2658847B2 (ja) 半導体装置の製造方法
JPS60193324A (ja) 半導体基板の製造方法
JP2000100931A (ja) 半導体装置及びその製造方法
JPS5968949A (ja) 半導体装置の製造方法
JP2527016B2 (ja) 半導体膜の製造方法
JP2005085777A (ja) 半導体微細構造の製造方法および半導体デバイス
JPS5893252A (ja) 半導体装置及びその製造方法
JPH02184076A (ja) 薄膜トランジスタの製造方法
JPH06296016A (ja) 半導体装置
JPH02181918A (ja) 半導体装置の製造方法
JPH0669024B2 (ja) 半導体装置の製造方法
JP2685448B2 (ja) 半導体装置の製造方法
JPH0330293B2 (ja)
JPH05175121A (ja) Soi基板の製法および半導体装置
KR100268901B1 (ko) 반도체소자의격리영역형성방법
JPS58168260A (ja) 半導体集積回路装置およびその製造方法
JPH0258848A (ja) 半導体装置の製造方法
JPH0494567A (ja) 半導体装置の製造方法