JPS60162980A - Hand type electronic timepiece - Google Patents

Hand type electronic timepiece

Info

Publication number
JPS60162980A
JPS60162980A JP1803784A JP1803784A JPS60162980A JP S60162980 A JPS60162980 A JP S60162980A JP 1803784 A JP1803784 A JP 1803784A JP 1803784 A JP1803784 A JP 1803784A JP S60162980 A JPS60162980 A JP S60162980A
Authority
JP
Japan
Prior art keywords
circuit
fast
pulse
signal
alarm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1803784A
Other languages
Japanese (ja)
Other versions
JPH0558153B2 (en
Inventor
Hisashi Kawahara
河原 久司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Holdings Co Ltd
Citizen Watch Co Ltd
Original Assignee
Citizen Holdings Co Ltd
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Holdings Co Ltd, Citizen Watch Co Ltd filed Critical Citizen Holdings Co Ltd
Priority to JP1803784A priority Critical patent/JPS60162980A/en
Publication of JPS60162980A publication Critical patent/JPS60162980A/en
Publication of JPH0558153B2 publication Critical patent/JPH0558153B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04CELECTROMECHANICAL CLOCKS OR WATCHES
    • G04C3/00Electromechanical clocks or watches independent of other time-pieces and in which the movement is maintained by electric means
    • G04C3/14Electromechanical clocks or watches independent of other time-pieces and in which the movement is maintained by electric means incorporating a stepping motor

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electromechanical Clocks (AREA)

Abstract

PURPOSE:To reduce power consumption even when an alarm function and a second return-to-zero function go into effect simultaneously by providing a circuit which drives a pulse motor relatively fast or slowly to a timepiece which drive the hour hand and second hand by independent pulse motors. CONSTITUTION:An oscillation signal from an oscillation circuit 1 are divided by a fast and a slow frequency through a frequency dividing circuit 2. Further, a mode selecting means 10 is provided to select relatively fast forwarding pulses and relatively slow pulses. The signal from this mode selecting means 10 is sent to a pulse generating circuit 12 and further transmitted to a pulse selecting circuit 16 which drives an hour hand pulse motor 7 and a second hand pulse motor 27 to control the circuit. When the alarm function and second return-to-zero function are put in operation individually or simultaneously, the mode selecting means 10 controls the selecting circuit 16 to generate relatively fast forwarding pulse for the former case and relatively slow feed pulses for the latter. Therefore, even when the alarm function and second return-to-zero function are put in operation simultaneously, the power consumption is reduced and the life of a battery is prolonged.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は指針式電子時計に関する。[Detailed description of the invention] [Industrial application field] The present invention relates to a pointer type electronic timepiece.

〔発明の背景〕[Background of the invention]

近年電子時計の成長がいちじるしく発達し、デジタル式
電子時計を始め指針式電子時計に於いても多機能化への
要求が現実となってきている。
BACKGROUND ART In recent years, the growth of electronic watches has been remarkable, and the demand for multi-functions has become a reality in digital electronic watches and pointer-type electronic watches as well.

〔従来技術と問題点〕[Prior art and problems]

指針式電子時計の多機能化に伴い、時分針と秒針を独立
に2つのモータで駆動する様な時計が現在一部提供され
る様になって来ており、その機能としてアラーム機能と
秒帰零機能を有したものがある。前記アラーム機能は時
分針により現在時刻とアラーム時刻を表示させるもので
、その動作は1、28 Hz程度の早さのパルスにより
早送り動作させるものである。
As pointer-type electronic watches become more multi-functional, some watches are now available in which the hour, minute and second hands are driven independently by two motors, and these include an alarm function and a second hand. Some have zero functionality. The alarm function is to display the current time and alarm time using the hour and minute hands, and its operation is to fast-forward using pulses at a rate of about 1.28 Hz.

又、前記秒帰零機能は時報と共に外部操作部材により秒
針の帰零を行なわせるもので、やはりその動作は128
 Hz程度の早さのパルスにより動作させるものであっ
た。
In addition, the second return to zero function allows the second hand to return to zero by an external operating member along with the time signal, and the operation is 128 seconds.
It was operated by pulses at a speed of about Hz.

しかしながら前記2つの機能を同時に行なおうとすると
時分針及び秒針が同時に1.2811z程度の早さで運
針しようとするため、2つの指針を動作させるモータの
消費電流が大きく電池の内部抵抗との関係で電池の端子
電圧が下がり、結果としてモータが正常に動作しなくな
ると云う問題があり各々の機能を同時に動作させる事が
出来ないと云う欠点があった。
However, if you try to perform the above two functions at the same time, the hour, minute, and second hands will move at a speed of about 1.2811z at the same time, so the current consumption of the motor that operates the two hands will be large, which will affect the internal resistance of the battery. There is a problem that the terminal voltage of the battery decreases, and as a result, the motor does not operate normally, and each function cannot be operated at the same time.

〔発明の目的〕[Purpose of the invention]

本発明は上記欠点を改良し、2つの機能をも同時に動作
させることの出来る指針式電子時計の提供にある。
The present invention aims to improve the above-mentioned drawbacks and provide a pointer-type electronic timepiece that can operate two functions simultaneously.

〔発明の構成〕[Structure of the invention]

本発明の構成は、比較的早い早送りパルスと比較的遅い
早送りパルスを発生する早送りパルス発生回路と、前記
2つの早送りパルスをモータに供給する早送りパルス選
択回路と、2つの機能の動作モードを選択する早送りモ
ード選択手段とを備え、前記早送りモード選択手段によ
り早送りパルス選択回路を制御する様構成されている。
The configuration of the present invention includes a fast-forward pulse generation circuit that generates a relatively fast fast-forward pulse and a relatively slow fast-forward pulse, a fast-forward pulse selection circuit that supplies the two fast-forward pulses to the motor, and selects the operation mode of the two functions. A fast-forward mode selection means is provided, and the fast-forward pulse selection circuit is controlled by the fast-forward mode selection means.

〔発明の実施例〕[Embodiments of the invention]

以下、本発明の実施例を図面に基づき説明する。 Embodiments of the present invention will be described below based on the drawings.

第1図は本発明の回路ブロック線図であり、第2図は第
1図中に於ける主要電圧波形図である。
FIG. 1 is a circuit block diagram of the present invention, and FIG. 2 is a diagram of main voltage waveforms in FIG. 1.

1は発振回路であり、2は分周回路であり前記発振回路
1からの発振信号を入力として分周動作し、分周信号と
して] 28 IIz信号P128.64Hz信号P6
4、I Hz信号PI、1720Hz信号P20を出力
している。
1 is an oscillation circuit, and 2 is a frequency dividing circuit, which divides the frequency by inputting the oscillation signal from the oscillation circuit 1, and serves as a frequency divided signal] 28 IIz signal P128.64Hz signal P6
4. It outputs an I Hz signal PI and a 1720 Hz signal P20.

66はアラームモニタスイッチ回路であり、アラームモ
ニタスイソfSA−,インバータ67、データタイプフ
リップフロップ(以下D−FFと略記)68より成り、
該アラームモニタスイッチSAのスイッチ信号がインバ
ータ67を介してD−FF38のクロック入力端φに入
力されており、該D−FF38のリセット端には後述す
るアラーム機能回路19からの検出信号P K 3が入
力され、Q出力端からはアラームモニタモード信号PM
lを出力している。
66 is an alarm monitor switch circuit, which consists of an alarm monitor iso fSA-, an inverter 67, and a data type flip-flop (hereinafter abbreviated as D-FF) 68.
The switch signal of the alarm monitor switch SA is input to the clock input terminal φ of the D-FF 38 via the inverter 67, and the reset terminal of the D-FF 38 receives a detection signal PK3 from the alarm function circuit 19, which will be described later. is input, and the alarm monitor mode signal PM is input from the Q output terminal.
It is outputting l.

6はセレクタ回路であり、コントロール端Cは前記アラ
ームモニタスイッチ回路66のD−FF38の出力端に
接続されており、該D−FF38からのアラームモニタ
モード信号P M 1がLレベルにある時は、入力端A
に入力されている前記分周回路2からの分周信号1.2
8 Hz信号P20を選択的に出力端Qより時分針駆動
用パルスP I”として出力し、前記アラームモニタス
イッチ回路36からのアラームモニタモード信号PM1
がHレベルにありアラームモニタモード状態とされた時
は後述するアラーム機能回路19からのアラーム時刻検
出信号P K 1がインバータ65を介した信号及び早
送りパルス選択回路16からの選択信号PS1を入力と
するANDゲート4がらの信号を時分針駆動用パルスD
Fとして出力する様動作する。
6 is a selector circuit, and the control terminal C is connected to the output terminal of the D-FF 38 of the alarm monitor switch circuit 66, and when the alarm monitor mode signal P M 1 from the D-FF 38 is at L level, , input terminal A
The frequency divided signal 1.2 from the frequency dividing circuit 2 inputted to
The 8 Hz signal P20 is selectively outputted from the output terminal Q as the hour and minute hand driving pulse PI'', and the alarm monitor mode signal PM1 from the alarm monitor switch circuit 36 is output.
is at H level and is in the alarm monitor mode state, an alarm time detection signal PK1 from an alarm function circuit 19 (to be described later) is input via an inverter 65 and a selection signal PS1 from a fast forward pulse selection circuit 16 is input. The signal from the AND gate 4 is converted into the pulse D for driving the hour and minute hands.
It operates to output as F.

5は時分針用の波形整形回路であり、前記セレクタ回路
3からの時分針駆動用パルスPFを入力として動作し、
駆動回路6、モータ7を介して表示装置80時分針9を
運針駆動させる。
5 is a waveform shaping circuit for the hour and minute hands, which operates by receiving the hour and minute hand drive pulses PF from the selector circuit 3;
The hour and minute hands 9 of a display device 80 are driven through a drive circuit 6 and a motor 7.

62は秒帰零用スイッチ回路であり、秒帰零用スイッチ
SB、インバータ33、D−FF34とから構成され、
前記D−FF34のデータ入力端りはV。OK接続され
ており、クロック入力端φは前記秒帰零用スイッチSB
のスイッチ信号がインバータ33を介して供給されてお
り、リセット端Rには後述する秒針位置検出回路29か
らのO検出信号PK2が入力されており、前記秒帰零用
スイッチSBがONされると同時にD−FF34の出力
端Qから秒帰零モード信号P M 2が出力される。
62 is a second return zero switch circuit, which is composed of a second return zero switch SB, an inverter 33, and a D-FF 34;
The data input end of the D-FF34 is V. The clock input terminal φ is connected to the second zero switch SB.
A switch signal is supplied via the inverter 33, and an O detection signal PK2 from a second hand position detection circuit 29, which will be described later, is input to the reset terminal R, and at the same time as the second zero switch SB is turned on. A second zero mode signal P M 2 is output from the output terminal Q of the D-FF 34 .

10は早送りモード選択手段であり、イクスクルーシブ
ORゲート(以下EX−ORゲートと略記)11により
構成されている。該EX−ORゲート11の一方の入力
端は前記アラームモニタ用スイッチ回路66からのアラ
ームモニタモード信号PMIが入力され他の入力端には
前記D−FF64からの秒帰零モード信号PM2が入力
されている。そして出力端からコントロール信号Pcを
出力する。
Reference numeral 10 denotes a fast forward mode selection means, which is constituted by an exclusive OR gate (hereinafter abbreviated as EX-OR gate) 11. One input terminal of the EX-OR gate 11 receives the alarm monitor mode signal PMI from the alarm monitor switch circuit 66, and the other input terminal receives the second return zero mode signal PM2 from the D-FF 64. ing. Then, a control signal Pc is output from the output end.

12は早送りパルス発生回路であり、ANDゲート13
.14、インバータ15より構成され、ANDゲート1
6.14の各々の一方の入力端には前記分周回路2から
の分周信号128 ITz信号P128が入力され、該
ANDゲート16の他の入力端には分周信号64 Hz
信号P 64が入力され、又ANDゲート14の他の入
力端には該6411z信号P64がインバータ15を介
して入力されている。
12 is a fast forward pulse generation circuit, and AND gate 13
.. 14, an inverter 15, and an AND gate 1
The frequency-divided signal 128 ITz signal P128 from the frequency dividing circuit 2 is input to one input terminal of each of the AND gates 6.14, and the frequency-divided signal 64 Hz is input to the other input terminal of the AND gate 16.
The signal P64 is inputted, and the 6411z signal P64 is inputted via the inverter 15 to the other input terminal of the AND gate 14.

そして前記ANDゲー)13,140出力端からは比較
的遅い早送りパルスP L 1、P L 2が出力され
ており、該早送りパルスP L 1 トP L 2は半
位相ズした6 411zのパルスである。
Relatively slow fast-forward pulses P L 1 and P L 2 are output from the AND game) 13 and 140 output terminals, and the fast-forward pulses P L 1 and P L 2 are pulses of 6411z with a half phase shift. be.

16は早送りパルス選択回路であり、セレクタ回路17
.18より構成されている。該セレクタ回路17.18
のコントロール端Cは共に前記早送りモード選択手段1
0のE X −ORゲート11からのコントロール信号
Pcが入力されている。
16 is a fast forward pulse selection circuit, and selector circuit 17
.. It is composed of 18. The selector circuit 17.18
The control ends C of both the fast forward mode selection means 1
A control signal Pc from an EX-OR gate 11 of 0 is input.

又各々の入力端Aには前記分周回路2からの分周信号1
28 Hz信号P128が比較的早い早送りパルスとし
て入力されており、セレクタ回路17.180B入力端
には各々前記早送りパルス発生回路12がらのパルスP
 L 1、P L 2が入力されている。
Further, each input terminal A receives a frequency divided signal 1 from the frequency dividing circuit 2.
A 28 Hz signal P128 is input as a relatively fast fast-forward pulse, and the pulse P from the fast-forward pulse generating circuit 12 is input to the input terminals of the selector circuits 17 and 180B, respectively.
L1 and P L2 are input.

従って、前記早送りモード選択手段1oがらのコントロ
ール信号PC′h?−Lレベルの時、すなわち前記アラ
ームモニタモード信号PMI及び秒帰零モード信号PM
2が共にOFF、又は共にONの時は前記セレクタ回路
17.18の出力端Qからは各々前記早送りパルス発生
回路12がら出力される比較的遅い早送りパルスP L
 ]、P L 2が選択的に選択信号Psi、PS2と
して出力される。
Therefore, the control signal PC'h? from the fast forward mode selection means 1o? - When at L level, that is, the alarm monitor mode signal PMI and the second zero mode signal PM
2 are both OFF or both ON, relatively slow fast-forward pulses P L are outputted from the fast-forward pulse generation circuit 12 from the output terminals Q of the selector circuits 17 and 18, respectively.
], P L 2 are selectively output as selection signals Psi, PS2.

又前記コントロール信号Pcが1ルベルの時すなわち前
記アラームモニタモード信号PM1あるいは秒帰零モー
ド信号PM2のいずれが一方が出力されている時は前記
セレクタ回路17.18からの選択信号PSI、PS2
は共に前記分周回路2からの分周信号である1、 28
11z信号P128が出力される。
When the control signal Pc is 1 level, that is, when either the alarm monitor mode signal PM1 or the second return mode signal PM2 is output, the selection signals PSI and PS2 from the selector circuits 17 and 18 are output.
1 and 28 are both frequency divided signals from the frequency dividing circuit 2.
11z signal P128 is output.

19はアラーム機能回路であり、時刻計数回路20、ア
ラーム制御回路21、アラームメモリ回路22、鳴り回
路23より構成されている。
Reference numeral 19 denotes an alarm function circuit, which is composed of a time counting circuit 20, an alarm control circuit 21, an alarm memory circuit 22, and a ringing circuit 23.

前記アラーム制御回路21は、前記セレクタ回路6から
の時分針駆動用パルスDFを入力して前記時刻計数回路
20に供給し、前記時分針9の表示する時計時刻内容と
同様の内容を該時刻計数回路20に計数させる様に制御
し、更にアラーム時刻設定用スイッチSSからのスイッ
チ信号を入力として前記アラームメモリ22のアラーム
時刻の内容を設定する様制御し、更に前記アラームモニ
タ用スイッチSAからのアラームモニタ信号PM3を入
力として、前記時刻計数回路20とアラームメモリ22
の内容との差に等しい時分針駆動用パルスPFが入力さ
れる、すなわち前記時分針9が時計時刻からアラーム時
刻まで到達するまでを計数動作し、アラーム時刻検出信
号P K 1を出力する。そして逆に前記アラームモニ
タ信号PM3がOFFされアラーム時刻から時計時刻に
到達すると検出信号PK3を出力する。
The alarm control circuit 21 inputs the pulse DF for driving the hour and minute hands from the selector circuit 6 and supplies it to the time counting circuit 20, and counts the same content as the clock time displayed by the hour and minute hands 9. It controls the circuit 20 to count, and further controls to input the switch signal from the alarm time setting switch SS to set the contents of the alarm time in the alarm memory 22, and further controls the alarm time from the alarm monitor switch SA. The time counting circuit 20 and the alarm memory 22 receive the monitor signal PM3 as input.
An hour and minute hand driving pulse PF equal to the difference between the contents of . Conversely, when the alarm monitor signal PM3 is turned off and the clock time reaches the alarm time, the detection signal PK3 is output.

又更に前記アラーム制御回路21は前記時刻計数回路2
0とアラームメモリ22の一致を検出して一致検出信号
PNを出力して鳴り回路26に供給してブザー音を発生
させる様動作するものである。
Furthermore, the alarm control circuit 21 is connected to the time counting circuit 2.
0 and the alarm memory 22, and outputs a coincidence detection signal PN, which is supplied to the ringing circuit 26 to generate a buzzer sound.

24はセレクタ回路であり、コントロール端Cは前記秒
帰零用スイッチ回路32のD−FF34からの秒帰零モ
ード信号PM2が入力されており、入力端Aには前記早
送りパルス選択回路16からの選択信号PS2が入力さ
れ、入力端Bには前記分周回路2からの分周信号である
I Hz信号P1が入力されており、前記秒帰零モード
信号PM1がLレベルの通常状態では前記I Hz信号
P1が選択的に出力端Qから秒針駆動用パルスPBとし
て出力されている。
24 is a selector circuit, the control terminal C receives the second return zero mode signal PM2 from the D-FF 34 of the second return zero switch circuit 32, and the input terminal A receives the selection signal PM2 from the fast forward pulse selection circuit 16. A signal PS2 is input, and an I Hz signal P1, which is a frequency-divided signal from the frequency dividing circuit 2, is input to the input terminal B. In a normal state where the second zero mode signal PM1 is at L level, the I Hz signal P1 is input to the input terminal B. A signal P1 is selectively outputted from an output terminal Q as a second hand driving pulse PB.

25は秒針用波形整形回路であり、前記秒針駆動用パル
スPBを入力として動作し駆動回路26、モータ27を
介して秒針28を運針駆動させる。
Reference numeral 25 denotes a waveform shaping circuit for the second hand, which operates by receiving the second hand driving pulse PB as input, and drives the second hand 28 via a driving circuit 26 and a motor 27.

29は秒針位置検出回路であり、60進カウンタ30と
零検出回路61から構成されている。該60進カウンタ
60は前記秒針駆動用パルスPBを入力としてカウント
動作し、前記秒針28の表示内容と同様の値をカウント
し、秒針28の位置を検出している。前記零検出回路6
1は該60進カウンタ60のカウント内容がOlすなわ
ち秒針28の位置が0秒の位置にあることを検出して零
検出信号P K 2を出力する。
29 is a second hand position detection circuit, which is composed of a sexagesimal counter 30 and a zero detection circuit 61. The sexagesimal counter 60 receives the second hand driving pulse PB and performs a counting operation, counts the same value as the display content of the second hand 28, and detects the position of the second hand 28. The zero detection circuit 6
1 detects that the count content of the sexagesimal counter 60 is O1, that is, the position of the second hand 28 is at the 0 second position, and outputs a zero detection signal P K 2.

次に」二層構成に於ける動作の説明を行なう。Next, the operation in the two-layer configuration will be explained.

通常の状態では、前記分周回路2からの分周信号1/2
0■■Z信号P20が前記セレクタ回路6より時分針駆
動用パルスPFとして選択的に出力されているため、前
記時分針9は20秒ステップで運針され時計時刻を表示
している。又前記アラーム機能回路19の時刻計数回路
20も時分針9の運針動作と同時に計数動作を行なって
いる。
Under normal conditions, the frequency divided signal from the frequency dividing circuit 2 is 1/2.
Since the 0■■Z signal P20 is selectively output from the selector circuit 6 as the hour and minute hand driving pulse PF, the hour and minute hands 9 are moved in 20 second steps to display the clock time. The time counting circuit 20 of the alarm function circuit 19 also performs a counting operation simultaneously with the movement of the hour and minute hands 9.

そして更に前記分周回路2からのI H7信号P1が秒
針駆動用パルスPBとして前記セレクタ回路24から選
択的に出力されているため、前記秒針28は1秒ステッ
プで運針され時刻表示をしている。
Further, since the IH7 signal P1 from the frequency dividing circuit 2 is selectively outputted from the selector circuit 24 as the second hand driving pulse PB, the second hand 28 moves in 1 second steps to display the time. .

又、前記秒針位置検出回路29の60進カウンタ60も
秒針28の運針と同時にカウント動作し、秒針28の位
置を検出している。
Further, the sexagesimal counter 60 of the second hand position detection circuit 29 also performs a counting operation simultaneously with the movement of the second hand 28, and detects the position of the second hand 28.

この状態から前記アラームモニタ用スイッチSAをON
にしてアラームモニタ信号PM3を1ルベルにすると共
にD−FF38を動作させ、該D −I” F 38か
らのアラームモニタモード信号PMIを1−ルベルにす
ると前記アラーム機能回路19のアラーム制御回路21
により、前記アラーム設定用スイッチSSにより予め設
定されたアラーム時刻、すなわちアラームメモリ22の
内容まで前記時分針9を早送り運針させる様制御される
From this state, turn on the alarm monitor switch SA.
When the alarm monitor signal PM3 is set to 1 level and the D-FF 38 is operated, and the alarm monitor mode signal PMI from the D-I"F 38 is set to 1 - level, the alarm control circuit 21 of the alarm function circuit 19 is activated.
As a result, the hour and minute hands 9 are controlled to move rapidly until the alarm time set in advance by the alarm setting switch SS, that is, the contents of the alarm memory 22.

同時に前記セレクタ回路6は前記ANDゲート4からの
出力信号を選択的に出力する様制御されている。
At the same time, the selector circuit 6 is controlled to selectively output the output signal from the AND gate 4.

更に前記アラームモニタモード信号P M 1 カ1−
(レベルになることにより前記早送りモード選択手段1
0であるところのEX−ORゲート11からはI−ルベ
ルのコントロール信号Pcが出力され、前記早送りパル
ス選択回路16のセレクタ回路17からは第2図(イ)
に示す如き前記分周回路2からの比較的早い早送りパル
スの1.28 Hz信号P128が選択信号PSIとし
て出力される。従って前記セレクタ回路6から出力され
る時分針駆動用パルスPFは1.28 Hz信号P12
8が出力され、波形整形回路5、駆動回路6、モータ7
を介して時分針9を128 Hzステップの比較的早い
早送りパルスで運針させろ。
Furthermore, the alarm monitor mode signal P M 1 -
(By reaching the level, the fast forward mode selection means 1
The I-level control signal Pc is output from the EX-OR gate 11 which is 0, and the selector circuit 17 of the fast forward pulse selection circuit 16 outputs the control signal Pc as shown in FIG.
A 1.28 Hz signal P128 of a relatively fast fast-forward pulse from the frequency dividing circuit 2 as shown in FIG. 1 is output as the selection signal PSI. Therefore, the hour and minute hand drive pulse PF output from the selector circuit 6 is a 1.28 Hz signal P12.
8 is output, and the waveform shaping circuit 5, drive circuit 6, motor 7
, move the hour and minute hands 9 in relatively fast forward pulses in 128 Hz steps.

そして前記アラームメモリ22の内容、すなわちアラー
ム時刻に達っすると前記アラーム制御回路21からI」
レベルの検出信号p +< 1が出力されインバータ6
5を介して前記ANDゲート4に供給される。
Then, when the contents of the alarm memory 22, that is, the alarm time is reached, the alarm control circuit 21 sends an I''.
A level detection signal p+<1 is output to the inverter 6.
5 to the AND gate 4.

従って該ANDゲート4からは信号が出力されなくなり
前記時分針9はアラーム時刻で停止している。
Therefore, no signal is output from the AND gate 4, and the hour and minute hands 9 stop at the alarm time.

次に前記アラームモニタスイッチSAをOFFにすると
アラームモニタ信号PM3だけが17レベルになる。従
って前記アラーム機能回路19のアラーム制御回路21
によりアラーム時計から通常時刻にもどる様制御され、
前記ANDゲート4は再び開かれ、前記比較的早い早送
りパルスである1 28 Hzの選択信号Psiを出力
する。すなわち前記時分針駆動用パルスPFとして12
81(zの早送りパルスが出力され前記時分針9を早送
り運針させる。
Next, when the alarm monitor switch SA is turned OFF, only the alarm monitor signal PM3 becomes level 17. Therefore, the alarm control circuit 21 of the alarm function circuit 19
The alarm clock is controlled to return to normal time,
The AND gate 4 is opened again and outputs the relatively fast fast forward pulse, the selection signal Psi of 1 28 Hz. That is, the pulse PF for driving the hour and minute hands is 12.
81 (a fast forward pulse of z is output and causes the hour and minute hands 9 to move rapidly.

そして前記時分針9がアラーム時刻から通常時刻にもど
ると、前記アラーム制御回路21から検出信号PK3が
出力され、前記アラームモニタスイッチ回路66のD−
FF38にリセットがかけられ、アラームモニタモード
信号P M 1はLレベルにされる。従って前記セレク
タ回路6は前記1720 Hz信号P20を時分針駆動
用パルスPFとして選択的に出力し1時分針9ば20秒
ステップで通常時刻を表示する。以上が第1の早送りモ
ードの説明であるがこの間、前記秒針28は1秒ステッ
プで運針された状態にある。
When the hour and minute hands 9 return from the alarm time to the normal time, the alarm control circuit 21 outputs the detection signal PK3, and the alarm monitor switch circuit 66 outputs the D-
The FF 38 is reset, and the alarm monitor mode signal P M 1 is set to L level. Therefore, the selector circuit 6 selectively outputs the 1720 Hz signal P20 as the hour and minute hand drive pulse PF, and displays the normal time in 1 hour and minute hands 9 in 20 second steps. The above is an explanation of the first fast forward mode. During this time, the second hand 28 is moved in 1 second steps.

次にこの状態より、前記秒帰零用スイッチ回路620秒
帰零用スイッチSBをONとし、D−FF34を動作さ
せ秒帰零モード信号PM2を1ルベルにすると、前記セ
レクタ回路24は前記早送りパルス選択回路16からの
選択信号PS2を秒針駆動用パルスPBとして選択的に
出力する様制御されると共に、前記早送りモード選択手
段10であるEX−ORゲート11からのコントロール
信号PcをI(レベルとし前記早送りパルス選択回路1
6のセレクタ回路18から第2図(イ)の如き比較的早
い早送りパルスである1 2811z信号P128を選
択信号PS2として出力する機制御する。
Next, from this state, when the second return zero switch circuit 620 second return switch SB is turned on and the D-FF 34 is operated to set the second return zero mode signal PM2 to 1 level, the selector circuit 24 is activated by the fast forward pulse selection circuit. 16 is controlled to selectively output the selection signal PS2 as the second hand driving pulse PB, and the control signal Pc from the EX-OR gate 11, which is the fast-forward mode selection means 10, is set to I (level) and the fast-forward pulse Selection circuit 1
The selector circuit 18 of No. 6 outputs the 12811z signal P128, which is a relatively fast fast-forward pulse as shown in FIG. 2(A), as the selection signal PS2.

従って、前記セレクタ回路24から出力される秒針駆動
用パルスPBは128 Hz信号が出力され、前記秒針
28を128 Hzで早送り運針させる。
Therefore, the second hand driving pulse PB output from the selector circuit 24 is a 128 Hz signal, causing the second hand 28 to move rapidly at 128 Hz.

そして前記秒針28がO秒位置まで運針すると、前記秒
針位置検出回路29の零検出回路61から検出信号P 
K 2が出力され、前記秒帰零用スイッチ回路62のD
−FF34がリセットされ秒帰零モード信号PM2はI
、レベルとされ、前記セレクタ回路24は前記1. H
z信号P1を秒針駆動用パルスPBとして出力し、前記
秒針28を1秒運針さぜろ。
When the second hand 28 moves to the O second position, a detection signal P is output from the zero detection circuit 61 of the second hand position detection circuit 29.
K2 is output, and D of the second return zero switch circuit 62 is output.
-FF34 is reset and second zero mode signal PM2 is I
, and the selector circuit 24 is set to the level 1. H
Output the z signal P1 as the second hand driving pulse PB, and move the second hand 28 by one second.

以上が第2の早送りモードである秒帰零の動作の説明で
あるが、この間前記時分針9は20秒運針にて通常時刻
をしている。
The above is an explanation of the second fast forward mode, which is the second fast forward mode, during which the hour and minute hands 9 keep the normal time at 20 second intervals.

次1(前記アラームモニタスイッチ回路ろ6のアラーム
モニタスイッチSAをONにしアラームモニタ信号PM
3を1−ルベルとすると共にD−FF68を動作させア
ラームモニタモード信号PMIをI−ルベルにし、且つ
ほぼ同時に前記秒帰零用スイッチ回路620秒帰零用ス
イッチPBをONさせD−FF34を動作させ秒帰零モ
ード信号PM2をHレベルにすると、前記早送りモード
選択手段10であるE X−ORゲート11からのコン
トロール信号PcはLレベルのままであるから、前記早
送りパルス選択回路16のセレクタ回路17.18から
出力される選択信号PS1、PS2としては前記早送り
)くルス発生回路12で作成された比較的遅い早送りノ
クルスである第2図(ハ)、(ニ)に示すPLI、PI
、2が選択出力される事になる。
Next 1 (Turn on the alarm monitor switch SA of the alarm monitor switch circuit 6 and output the alarm monitor signal PM.
3 to 1-level, operate the D-FF 68, set the alarm monitor mode signal PMI to I-level, and almost simultaneously turn on the second return zero switch PB of the second return zero switch circuit 620, operate the D-FF 34, and turn on the second return zero switch PB. When the return-to-zero mode signal PM2 is set to the H level, the control signal Pc from the EX-OR gate 11, which is the fast-forward mode selection means 10, remains at the L level. The selection signals PS1 and PS2 outputted from 18 are PLI and PI shown in FIGS.
, 2 will be selected and output.

従って前記セレクタ回路6からの時分針駆動用パルスP
Fとしては第2図()・)に示す比較的遅い早送りパル
スである54Hz信号PL1が出力され、前記時分針9
は64 Hzで早送り運針され通常時刻よりアラーム時
刻に向う。
Therefore, the pulse P for driving the hour and minute hands from the selector circuit 6
As F, a 54Hz signal PL1, which is a relatively slow fast-forward pulse shown in FIG.
The hands move rapidly at 64 Hz, moving from the normal time to the alarm time.

又、前記セレクタ回路24からの秒針駆動用ノくルスP
Bとしては第2図(ニ)に示す比較的遅い早送りパルス
である6 4 Hz信号P L 2が出力され、前記秒
針28を641(zで早送り運針して秒帰零動作を行な
わせる。
In addition, a second hand driving knob P from the selector circuit 24
As B, a 6 4 Hz signal P L 2, which is a relatively slow fast-forward pulse shown in FIG.

なお上記動作中、一方の動作が終了すると他の一方の動
作は比較的早い早送りパルスに切換えられ動作する。
During the above operations, when one operation is completed, the other operation is switched to a relatively fast fast-forward pulse.

〔発明の効果〕〔Effect of the invention〕

以上の実施例から明らかな様に、本発明では2つの早送
りモードの状態に応じて、早送りパルスを選択動作させ
、動作時間の最も短かく、且つ重負荷!さけた回路構成
を備える事により、各々の機能を同時に動作させても機
能上問題のない信頼性の高い指針式電子時計の提供に大
きな効果があった0
As is clear from the above embodiments, the present invention selectively operates the fast-forward pulse according to the state of the two fast-forward modes, resulting in the shortest operating time and the highest load! By having a unique circuit configuration, we have had a great effect on providing a highly reliable pointer-type electronic watch that does not have any functional problems even when each function is operated at the same time.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明に於ける電子時計の回路ブロック線図で
あり、第2図は第1図中に於ける主要電圧波形図である
。 1・・・・・・発振回路、 2・・・・・・分周回路、 6.24・・・・・・セレクタ回路、 7.27・ ・・・モータ、 9・・・・・・時分針、 28・・・・・・秒針、 66・・・・・・アラームモニタスイッチ回路、62・
・・・・・秒帰零用スイッチ回路、10・・・・・・早
送りモード選択手段、12・・・・・・早送りパルス発
生回路、16・・・・・・早送りパルス選択回路、19
・・・・・・アラーム機能回路。
FIG. 1 is a circuit block diagram of an electronic timepiece according to the present invention, and FIG. 2 is a diagram of main voltage waveforms in FIG. 1. 1...Oscillation circuit, 2...Divide circuit, 6.24...Selector circuit, 7.27...Motor, 9...Hour Minute hand, 28...Second hand, 66...Alarm monitor switch circuit, 62.
...Second return zero switch circuit, 10...Fast-forward mode selection means, 12...Fast-forward pulse generation circuit, 16...Fast-forward pulse selection circuit, 19
...Alarm function circuit.

Claims (1)

【特許請求の範囲】[Claims] 各々、早送りモードを有する少なくとも2個のパルスモ
ータを備えた電子時計に於いて、比較的早い早送りパル
スと比較的遅い早送りパルスを発生する早送りパルス発
生回路と、前記2つの早送リハルスを切り換えて1つの
パルスモータに供給する早送りパルス選択回路と、前記
1つのパルスモータのみを早送りするモードと2つのパ
ルスモータを同時に早送りするモードとを選択する早送
りモード選択手段を備え、前記早送りモード選択手段、
により早送りパルス選択回路を制御することにより、1
つのパルスモータのみを早送りする時は比較的早いパル
スで駆動し、前記2つのパルスモータを同時に早送りす
る時は比較的遅いパルスにて駆動する事を特徴とする指
針式電子時計。
In an electronic watch equipped with at least two pulse motors each having a fast-forward mode, a fast-forward pulse generation circuit that generates a relatively fast fast-forward pulse and a relatively slow fast-forward pulse, and the two fast-forward rehalls are switched. a fast-forward pulse selection circuit that supplies one pulse motor; and a fast-forward mode selection means for selecting a mode in which only the one pulse motor is fast-forwarded and a mode in which two pulse motors are simultaneously fast-forwarded, the fast-forward mode selection means;
By controlling the fast forward pulse selection circuit, 1
A pointer type electronic timepiece characterized in that when only one pulse motor is fast-forwarded, it is driven with a relatively fast pulse, and when the two pulse motors are fast-forwarded at the same time, it is driven with a relatively slow pulse.
JP1803784A 1984-02-03 1984-02-03 Hand type electronic timepiece Granted JPS60162980A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1803784A JPS60162980A (en) 1984-02-03 1984-02-03 Hand type electronic timepiece

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1803784A JPS60162980A (en) 1984-02-03 1984-02-03 Hand type electronic timepiece

Publications (2)

Publication Number Publication Date
JPS60162980A true JPS60162980A (en) 1985-08-24
JPH0558153B2 JPH0558153B2 (en) 1993-08-25

Family

ID=11960473

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1803784A Granted JPS60162980A (en) 1984-02-03 1984-02-03 Hand type electronic timepiece

Country Status (1)

Country Link
JP (1) JPS60162980A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011064469A (en) * 2009-09-15 2011-03-31 Casio Computer Co Ltd Analog electronic timepiece
JP2011128026A (en) * 2009-12-18 2011-06-30 Casio Computer Co Ltd Analog electronic timepiece
JP2013032919A (en) * 2011-08-01 2013-02-14 Casio Comput Co Ltd Pointer type electronic timepiece
JP2013152096A (en) * 2012-01-24 2013-08-08 Casio Comput Co Ltd Analog electronic timepiece
EP3144747A1 (en) 2015-09-18 2017-03-22 Casio Computer Co., Ltd. Electronic timepiece

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5766377A (en) * 1980-10-13 1982-04-22 Citizen Watch Co Ltd Analog watch of quck turning of indicator and multi-function

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5766377A (en) * 1980-10-13 1982-04-22 Citizen Watch Co Ltd Analog watch of quck turning of indicator and multi-function

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011064469A (en) * 2009-09-15 2011-03-31 Casio Computer Co Ltd Analog electronic timepiece
EP2322998A2 (en) 2009-09-15 2011-05-18 Casio Computer Co., Ltd. Analog electronic timepiece and stepping motor driving method
US8259536B2 (en) 2009-09-15 2012-09-04 Casio Computer Co., Ltd Analog electronic timepiece and stepping motor driving method
JP2011128026A (en) * 2009-12-18 2011-06-30 Casio Computer Co Ltd Analog electronic timepiece
JP2013032919A (en) * 2011-08-01 2013-02-14 Casio Comput Co Ltd Pointer type electronic timepiece
US8848491B2 (en) 2011-08-01 2014-09-30 Casio Computer Co., Ltd. Analog electronic timepiece
JP2013152096A (en) * 2012-01-24 2013-08-08 Casio Comput Co Ltd Analog electronic timepiece
EP3144747A1 (en) 2015-09-18 2017-03-22 Casio Computer Co., Ltd. Electronic timepiece
US10228662B2 (en) 2015-09-18 2019-03-12 Casio Computer Co., Ltd. Electronic timepiece

Also Published As

Publication number Publication date
JPH0558153B2 (en) 1993-08-25

Similar Documents

Publication Publication Date Title
KR940009375B1 (en) Electronically corrected electronic timepiece
JP3019324B2 (en) Analog electronic clock IC and analog electronic clock
JPS60162980A (en) Hand type electronic timepiece
US4558268A (en) Control device for two bidirectional step motors
US4175377A (en) Timepiece with display device for warning battery life
JP2562302B2 (en) Pointer-type multi-function electronic watch
JPH0314150B2 (en)
JPS60171478A (en) Dial type multi-functional electronic timepiece
US4336608A (en) Electronic timepiece
JPH0355913Y2 (en)
JPH031836Y2 (en)
JP3745052B2 (en) Pointer-type electronic watch
JPS6244387Y2 (en)
JPS6244382Y2 (en)
JP2001042062A (en) Analog electronic clock and method for controlling movement of clock hand of analog electronic clock
JPS6176978A (en) Multifunction analog electronic timepiece
JP4551525B2 (en) Pointer-type electronic multi-function watch
JP2558519Y2 (en) Electronic wall clock
JPS623754Y2 (en)
JPS6326796Y2 (en)
JPH0782094B2 (en) Pointer display electronic watch
JPH0233109B2 (en)
JPS61294388A (en) Pointer type timer
JPH0515997B2 (en)
JPS5814625B2 (en) Stopwatch device

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term