JPH0515997B2 - - Google Patents

Info

Publication number
JPH0515997B2
JPH0515997B2 JP57166240A JP16624082A JPH0515997B2 JP H0515997 B2 JPH0515997 B2 JP H0515997B2 JP 57166240 A JP57166240 A JP 57166240A JP 16624082 A JP16624082 A JP 16624082A JP H0515997 B2 JPH0515997 B2 JP H0515997B2
Authority
JP
Japan
Prior art keywords
signal
hand
chronograph
counter
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57166240A
Other languages
Japanese (ja)
Other versions
JPS5956186A (en
Inventor
Tatsuo Morya
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP16624082A priority Critical patent/JPS5956186A/en
Publication of JPS5956186A publication Critical patent/JPS5956186A/en
Publication of JPH0515997B2 publication Critical patent/JPH0515997B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F8/00Apparatus for measuring unknown time intervals by electromechanical means

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Unknown Time Intervals (AREA)
  • Electromechanical Clocks (AREA)

Description

【発明の詳細な説明】 本発明は多機能指針表示電子時計のモードの表
示方法に関するものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a mode display method of a multi-function hand display electronic timepiece.

近年、ステツプモータの小型化が急速に進み、
複数の指針をそれぞれ独立したステツプモータに
より駆動することによつて、各指針の指示位置を
短時間内に大きく変化することが可能となり、デ
ジタル時計に匹敵した多機能の指針表示時計がウ
オツチサイズで商品化されつつある。
In recent years, step motors have rapidly become smaller.
By driving multiple hands with independent step motors, the indicated position of each hand can be changed significantly within a short period of time, making it possible to create a watch-sized watch with multi-functional pointers comparable to digital watches. It is becoming more and more popular.

しかし、指針表示電子時計を多機能化するにあ
たつては、現在どの機能の状態(モード)にある
のかを明示する手段が問題となる。
However, when making a pointer display electronic timepiece multi-functional, a problem arises in how to clearly indicate which function state (mode) it is currently in.

デジタル時計に於いては、インジケータ用セグ
メントを点滅させる等の方法により、現在のモー
ドを容易に明示できるが、指針表示電子時計に於
いては、新たに何らかのモード表示手段を設ける
必要がある。
In a digital watch, the current mode can be easily indicated by blinking an indicator segment, but in an electronic watch with a pointer display, it is necessary to provide some kind of new mode display means.

上述の問題を解決する一手段として、液晶パネ
ル等の表示素子を用いてモード表示を行なう方法
が考えられるが、この方法に於いては、ウオツチ
サイズを実現する際に薄型化を考慮すると、液晶
パネル等の表示素子の下に輪列・ステツプモータ
等の部品を配置できないため、平面サイズが大き
くなつてしまうという欠点を有している。又、こ
の方法に於いては、液晶パネル等の表示素子と文
字板との異和感のためにデザイン的に劣るという
欠点も有している。
One way to solve the above problem is to use a display element such as a liquid crystal panel to display the mode. Since parts such as a wheel train and a step motor cannot be placed below the display elements, the plane size becomes large. Furthermore, this method has the disadvantage that it is inferior in terms of design due to the discomfort between the display element such as a liquid crystal panel and the dial.

本発明はかかる欠点を除去したもので、その目
的は、小型・薄型化が可能でデザイン的にも優れ
た、モード表示手段を備えた多機能指針表示電子
時計を提供することにある。
The present invention eliminates such drawbacks, and its object is to provide a multifunctional pointer display electronic timepiece equipped with a mode display means, which can be made smaller and thinner, and has an excellent design.

以下実施例に基づいて本発明を詳しく説明す
る。
The present invention will be described in detail below based on Examples.

第1図は本発明を応用したクロノグラフ機能付
指針表示電子時計の外観図である。
FIG. 1 is an external view of a pointer display electronic timepiece with chronograph function to which the present invention is applied.

本実施例のクロノグラフ機能付指針表示電子時
計は、時刻表示用時・分・秒針5の他に、クロノ
グラフ用の1/20秒針6、秒針7、分針8を具備
し、時刻とクロトグラフ計測時間を同時に表示す
ることが可能である。又、1/20秒桁の表示部9が
STOP部とSPLIT部とにわかれ、クロノグラフ
針6,7,8が停止した場合、1/20秒桁の計測時
間を表示するとともに、STOPモードであるのか
SPLITモードであるのかを表示することが可能
である。
The electronic timepiece with a chronograph function and a pointer display according to this embodiment is equipped with a 1/20 second hand 6, a second hand 7, and a minute hand 8 for chronograph use in addition to the hour, minute, and second hands 5 for time display. It is possible to display the measurement time at the same time. Also, the 1/20 second digit display section 9 is
If the chronograph hands 6, 7, and 8 stop in the STOP and SPLIT sections, the measured time will be displayed in 1/20 second digits, and the STOP mode will be displayed.
It is possible to display whether it is in SPLIT mode.

本実施例のクロノグラフ機能付指針表示電子時
計の操作方法・機能は以下の通りである。
The operating method and functions of the electronic timepiece with chronograph function and pointer display according to this embodiment are as follows.

外部操作部材4はリユウズで1段目、2段目、
3段目の3状態を有し、1段目ではクロノグラフ
作動状態となり、2段目では各クロノグラフ針の
指示位置修正状態となり、3段目では時刻表示用
の時、分、秒針5の運針が周知の電気的及びメカ
的に停止されるとともに、周知の時、分針の針合
わせ機構にメカ的に連結される。
The external operation member 4 is reusable and can be used in the first stage, second stage,
The third stage has three states; the first stage is the chronograph operation state, the second stage is the state where the indicated position of each chronograph hand is adjusted, and the third stage is the hour, minute, and second hand 5 for time display. The movement of the hands is electrically and mechanically stopped in a well-known manner, and is mechanically connected to the minute hand setting mechanism at a well-known time.

外部操作部材1はリユウズ4が1段目のときは
クロノグラフのスタート及びストツプを指令する
スタートストツプスイツチとなり、リユウズ4が
2段目のときはクロノグラフ1/20秒針6の0位置
修正スイツチとなる。
The external operating member 1 functions as a start/stop switch that commands the start and stop of the chronograph when the watch 4 is in the first position, and as a zero position correction switch for the chronograph 1/20 second hand 6 when the watch 4 is in the second position. becomes.

外部操作部材2は、リユウズ4が1段目のとき
はクロノグラフのスタートからの経過時間(スプ
リツトタイム)の表示を指令するスプリツトスイ
ツチとなり、リユウズ4が2段目のときはクロノ
グラフ分針8の0位置修正スイツチとなる。
The external operating member 2 functions as a split switch that commands the display of the elapsed time from the start of the chronograph (split time) when the watch 4 is in the first position, and as a chronograph minute hand when the watch 4 is in the second position. This is the 0 position correction switch of 8.

外部操作部材3は、リユウズ4が1段目のとき
は各クロノグラフ針の0位置への復帰を指令する
リセツトスイツチとなり、リユウズ4が2段目の
ときはクロノグラフ秒針7の0位置修正スイツチ
となる。
The external operation member 3 functions as a reset switch that commands the return of each chronograph hand to the 0 position when the watch 4 is in the 1st position, and serves as a 0 position correction switch for the chronograph second hand 7 when the watch 4 is in the 2nd position. becomes.

リユウズ4が1段目にあるときに、スターツス
トツプスイツチ1を操作すると、クロノグラフが
スタートし、クロノグラフ秒針7が毎秒運針、ク
ロノグラフ分針8が毎分運針を開始する。この状
態に於いてスプリツトスイツチ2を操作すると、
クロノグラフ秒針7とクロノグラフ分針8が運針
を停止し、クロノグラフ1/20秒針6が表示部9の
うちのSPIT部のスプリツトタイム位置まで16Hz
で早送りされ、スプリツトタイムを読み取ること
ができる。この状態に於いて、再びスプリツトス
イツチ2を操作すると、クロノグラフ秒針7とク
ロノグラフ分針8は計測時間に追いつくまで16Hz
で早送りされその後は再び毎秒運針及び毎分運針
をし、クロノグラフ1120秒針6はスプリツトタイ
ム位置から0位置まで16Hzで早送りされ、再びス
プリツトスイツチ2かスタートストツプスイツチ
1が操作されるまでは0位置に待機している。尚
第1図に於いて表示部9に2箇所0があるが、ク
ロノグラフ1/20秒針6の0位置は表示部9の12時
位置である。この状態に於いて再びスタートスト
ツプスイツチ1を操作すると、クロノグラフ秒針
7及びクロノグラフ分針8が運針を停止し、クロ
ノグラフ1/20秒針6が表示部9のうちのSTOP部
のストツプタイム位置まで16Hzで早送りされ、ス
トツプタイムを読みとることができる。第1図は
この状態を示しており、図に於いてストツプタイ
ムは5分34秒65である。この状態に於いて、リセ
ツトスイツチ3を操作すると、各クロノグラフ針
は0位置まで16Hzで早送りされリセツト状態にな
る。
When the start stop switch 1 is operated when the watch 4 is in the first stage, the chronograph starts, the chronograph second hand 7 starts moving every second, and the chronograph minute hand 8 starts moving every minute. If you operate split switch 2 in this state,
The chronograph second hand 7 and the chronograph minute hand 8 stop moving, and the chronograph 1/20 second hand 6 reaches the split time position of the SPIT section of the display section 9 at 16Hz.
You can fast-forward and read the split time. In this state, if you operate split switch 2 again, the chronograph second hand 7 and chronograph minute hand 8 will move at 16Hz until they catch up with the measured time.
The chronograph 1120 second hand 6 will be fast forwarded at 16Hz from the split time position to the 0 position until the split switch 2 or start/stop switch 1 is operated again. is waiting at the 0 position. In FIG. 1, there are two 0's on the display 9, and the 0 position of the chronograph 1/20 second hand 6 is at the 12 o'clock position on the display 9. When the start/stop switch 1 is operated again in this state, the chronograph second hand 7 and the chronograph minute hand 8 stop moving, and the chronograph 1/20 second hand 6 moves to the stop time position of the STOP section of the display section 9. It is fast forwarded at 16Hz and the stop time can be read. FIG. 1 shows this state, and the stop time in the figure is 5 minutes 34 seconds 65 seconds. In this state, when the reset switch 3 is operated, each chronograph hand is fast-forwarded at 16 Hz to the 0 position and is in the reset state.

電池交換等でクロノグラフ針の0位置がくるつ
たときには、リユウズ4を2段目にすると各クロ
ノグラフ針の0位置修正状態となる。この状態に
於いて、外部操作部材1(クロノグラフ1/20秒針
0位置修正スイツチ)を1プツシユするとクロノ
グラフ1/20秒針6が1ステツプ運針されるととも
に内部のクロノグラフ1/20秒針6の指示位置を記
憶している1/20秒針位置カウンターがリセツトさ
れるため、外部操作部材1が何回かプツシユされ
て、クロノグラフ1/20秒針6が0位置を指示した
ときには1/20秒針位置カウンターの内容も0にな
り、機械的指示位置と回路内容が一致する。同様
に、外部操作部材2を操作することによりクロノ
グラフ分針8の0位置を、外部操作部材3を操作
することによりクロノグラフ秒針7の0位置を変
更することができる。
When the 0 position of the chronograph hands is distorted due to battery replacement, etc., when the crown 4 is moved to the second position, the 0 position of each chronograph hand is corrected. In this state, when the external operating member 1 (chronograph 1/20 second hand 0 position correction switch) is pressed once, the chronograph 1/20 second hand 6 moves by one step, and the internal chronograph 1/20 second hand 6 moves by one step. Since the 1/20 second hand position counter that stores the indicated position is reset, if the external operating member 1 is pushed several times and the chronograph 1/20 second hand 6 indicates the 0 position, the 1/20 second hand position will be reset. The contents of the counter also become 0, and the mechanically indicated position and the circuit contents match. Similarly, by operating the external operating member 2, the 0 position of the chronograph minute hand 8 can be changed, and by operating the external operating member 3, the 0 position of the chronograph second hand 7 can be changed.

以上で第1図に示した本実施例によるクロノグ
ラフ機能付指針表示電子時計の操作方法、機能に
ついての説明を終わり、次に以上の機能を実現す
るための構成について、第2図のブロツク図を用
いて説明する。
This completes the explanation of the operating method and functions of the electronic timepiece with chronograph function and pointer display according to the present embodiment shown in FIG. Explain using.

第2図に於いて、発振回路10、分周回路1
1、分周回路12、分周回路13、駆動パルス成
形回路14、ステツプモータ15、輪列16、チ
ヤタリング防止回路17は、水晶振動子を時間基
準源とするクオーツ式アナログ時計を例に周知で
あるので簡単に説明する。発振回路10は水晶振
動子を源振として32768Hzの発振をする。分周回
路11は32768Hzの発振信号を順次分周して128Hz
信号φ128を出力する。分周回路12は128Hz信号
φ128を順次分周して16Hz信号φ16を出力する。分
周回路13は16Hz信号φ16を順次分周して1Hz信
号φ1を出力し、R端子に入力する信号SE
“High”になるとリセツトされる。駆動パルス成
形回路14は1Hz信号φ1に対応したステツプモ
ータ駆動パルスPMを出力し、ステツプモータ1
5を1秒に1回駆動する。ステツプモータ15
は、コイル、ステータ、2極ロータより構成され
ている。チヤタリング防止回路17は、各スイツ
チの入力信号からチヤタリング波形をとり除くも
のであり、端子A、B、C、D、Eがマイナスに
プルダウンされているためチヤタリング防止回路
から出力される信号SA、SB、SC、SD、SEは通常
は“Low”で各スイツチが閉じた時だけ”High”
となる。(信号SAは外部操作部材1が操作された
とき、信号SBは外部操作部材2が操作されたと
き、信号SCは外部操作部材3が操作されたとき、
信号SDはリユウズ4が2段目にあるときに、信号
SEはリユウズ4が3段目にあるときにそれぞれ
“High”となる。) スイツチ制御回路18は第3図の様に構成され
ている。第3図に於いて、50,51,52,5
3はDタイプのラツチでCP端子に入力する
CLOCK入力の立ち上つている期間はM出力には
DM入力がそのまま現われ、CLOCK入力の立ち下
りでM出力はその時点のDM入力を保持する。又、
54,55,56,57,58,59,60,6
1,62,63,64,65はANDゲート、6
6はORゲート、67はインバータ、70はNOR
ゲートである。又、68,69はDタイプのフリ
ツプフロツプでD入力に加えられた入力レベルは
CP端子に入力するCLOCKの立ち下りでQおよび
Qに伝達される。尚、入力端子I9〜I13には第2図
のチヤタリング防止回路17より出力される信号
SA、SB、SC、SD、SEがそれぞれ入力し、入力端
子I14には第2図の分周回路11で成形される
“High”と“Low”の比が7:1の128Hz信号
128′が入力する。出力端子O3からはクロノグラフ
のスタート及びストツプを指令するスタートスト
ツプ信号Stが出力され、出力端子O4からはスプ
リツトタイムの表示を指令するスプリツト信号SP
が出力され、出力端子O5からはクロノグラフ針
の0位置への復帰を指令するリセツト信号Re
出力され、出力端子O6からはクロノグラフ1/20
秒針6の0位置の修正を指令する信号Se1/20が出
力され、出力端子O7からはクロノグラフ秒針7
の0位置の修正を指令する信号Sesecが出力さ
れ、出力端子O8からはクロノグラフ分針8の0
位置の修正を指令する信号Sesecが出力される。
In Figure 2, an oscillation circuit 10, a frequency dividing circuit 1
1. The frequency dividing circuit 12, the frequency dividing circuit 13, the drive pulse shaping circuit 14, the step motor 15, the wheel train 16, and the chattering prevention circuit 17 are well-known in the case of a quartz type analog watch that uses a crystal oscillator as a time reference source. There is, so I'll explain it briefly. The oscillation circuit 10 oscillates at 32768 Hz using a crystal oscillator as a source. The frequency dividing circuit 11 sequentially divides the oscillation signal of 32768Hz to 128Hz.
Outputs signal φ128 . The frequency dividing circuit 12 sequentially divides the frequency of the 128Hz signal φ128 and outputs a 16Hz signal φ16 . The frequency dividing circuit 13 sequentially divides the frequency of the 16 Hz signal φ 16 and outputs the 1 Hz signal φ 1 , and is reset when the signal SE input to the R terminal becomes "High". The drive pulse shaping circuit 14 outputs a step motor drive pulse P M corresponding to the 1Hz signal φ1 , and the step motor 1
5 is driven once every second. Step motor 15
consists of a coil, a stator, and a two-pole rotor. The chattering prevention circuit 17 removes chattering waveforms from the input signals of each switch, and since the terminals A, B, C, D, and E are pulled down to negative values, the signals S A and S output from the chattering prevention circuit are B , S C , S D , and S E are normally “Low” and “High” only when each switch is closed.
becomes. (Signal S A is when external operating member 1 is operated, signal S B is when external operating member 2 is operated, signal S C is when external operating member 3 is operated,
Signal S D is the signal when Reuse 4 is in the second stage.
S E becomes “High” when Reuse 4 is in the third stage. ) The switch control circuit 18 is constructed as shown in FIG. In Figure 3, 50, 51, 52, 5
3 is input to the CP terminal using a D type latch.
During the period when the CLOCK input is rising, the M output is
The DM input appears as is, and at the falling edge of the CLOCK input, the M output holds the DM input at that point. or,
54, 55, 56, 57, 58, 59, 60, 6
1, 62, 63, 64, 65 are AND gates, 6
6 is OR gate, 67 is inverter, 70 is NOR
It is a gate. Also, 68 and 69 are D type flip-flops, and the input level applied to the D input is
It is transmitted to Q and Q at the falling edge of CLOCK input to the CP terminal. The input terminals I 9 to I 13 are connected to the signals output from the chattering prevention circuit 17 shown in FIG.
S A , S B , S C , S D , and S E are respectively input, and the input terminal I 14 has a 7:1 ratio of “High” and “Low” formed by the frequency divider circuit 11 in Fig. 2. 128Hz signal
128 ′ enters. Output terminal O 3 outputs a start/stop signal S t that commands the start and stop of the chronograph, and output terminal O 4 outputs a split signal S P that commands the display of split time.
is output, a reset signal R e that commands the return of the chronograph hand to the 0 position is output from the output terminal O 5 , and a chronograph 1/20 is output from the output terminal O 6 .
A signal S e 1/20 that commands the correction of the 0 position of the second hand 6 is output, and the chronograph second hand 7 is output from the output terminal O 7.
The signal Sesec commanding the correction of the 0 position of the chronograph minute hand 8 is output from the output terminal O8.
A signal S e sec commanding the correction of the position is output.

信号SA′はラツチ50とANDゲート54によ
り信号SAを立ち上りで微分した信号である。信
号SAは第2図のチヤタリング防止回路17によ
り信号128′の立ち下りに同期されているため、
ANDゲート54から出力される信号SA′はパル
ス幅0.98msecの微分信号となる。同様に信号
SB′はラツチ51とANDゲート55により信号
SBを立ち上りで微分した信号であり、信号SC′は
ラツチ52とANDゲート56により信号SCを立
ち上りで微分した信号である。又、信号SD′はス
タートストツプ信号Stが“Low”のときに限り信
号SDを立ち上りで微分した信号である。
The signal S A ' is a signal obtained by differentiating the signal S A at the rising edge using a latch 50 and an AND gate 54. Since the signal S A is synchronized with the falling edge of the signal 128 ' by the chattering prevention circuit 17 shown in FIG.
The signal S A ' output from the AND gate 54 is a differential signal with a pulse width of 0.98 msec. signal as well
S B ' is signaled by latch 51 and AND gate 55.
The signal SC' is a signal obtained by differentiating SB with respect to the rising edge, and the signal SC' is a signal obtained by differentiating the signal SC with the rising edge of the latch 52 and the AND gate 56. Further, the signal SD' is a signal obtained by differentiating the signal SD at the rising edge only when the start-stop signal S t is "Low".

スタートストツプ信号St及びスプリツト信号SP
の論理状態は、NORゲート70より出力される
信号DEが“Low”のときには変化しない。
又、スプリツト信号SPの論理状態は、ANDゲー
ト65によりスタートストツプ信号Stが“Low”
のときにはサイクリツクに変化しない。又、リセ
ツト信号Reは信号SD′が出力されたときか、信号
SD+SEが“High”のときに信号SC′が出力された
ときに“High”となる。従つて、クロノグラフ
の作動中に時刻用時・分針の針合わせをしようと
して、第1図のリユウズ4が1段目から2段目、
3段目と引きだされてもクロノグラフは作動を続
け、クロノグラフがストツプ状態のときにリユウ
ズ4が2段目に引きだされるとクロノグラフはリ
セツトされる。
Start-stop signal S t and split signal S P
The logic state of does not change when the signal D + E output from the NOR gate 70 is "Low".
Also, the logical state of the split signal SP is determined by the AND gate 65 when the start/stop signal S t is “Low”.
It does not change cyclically when . In addition, the reset signal R e is generated when the signal SD′ is output or when the signal
It becomes "High" when the signal S C ' is output when S D + SE is "High". Therefore, when attempting to set the hour and minute hands while the chronograph is operating, the watch 4 in Figure 1 moves from the first stage to the second stage.
The chronograph continues to operate even if it is pulled out to the third gear, and if the crown 4 is pulled out to the second gear while the chronograph is in a stopped state, the chronograph is reset.

各クロノグラフ針の0位置の修正を指令する信
号Se1/20.Sesec.SeminはANDゲート61によ
り信号SDが“High”でスタートストツプ信号St
が“Low”のときでなければ出力されない。
A signal S e 1/20 that commands the correction of the zero position of each chronograph hand. S e sec.Semin is a start/stop signal S t when the signal S D is “High” by the AND gate 61.
It is not output unless it is “Low”.

以上でスイツチ制御回路18の説明を終わる。 This concludes the explanation of the switch control circuit 18.

ANDゲート19は、スイツチ制御回路18よ
り出力されるスタートストツプ信号Stが“High”
のときにだけ分周回路18より出力される128Hz
信号φ128を通過させるスイツチの働きをしてい
る。
The AND gate 19 is configured so that the start/stop signal S t output from the switch control circuit 18 is “High”.
128Hz output from frequency divider circuit 18 only when
It functions as a switch that allows the signal φ128 to pass through.

20Hz信号成形回路20は、ANDゲート19を
通過した128Hz信号φ128からクロノグラフの時間
計測の基準となる20Hz信号φ20を成形する。
The 20Hz signal forming circuit 20 forms a 20Hz signal φ20 from the 128Hz signal φ128 that has passed through the AND gate 19, which serves as a reference for time measurement of the chronograph.

21,22,23,24,25,26,27,
28,29,30,31,6は、クロノグラフの
1/20秒の桁を表示するための構成要素であり、1/
20秒針位置カウンターB、24、一致検出回路2
5、1/20秒針制御回路27はI4にスピリツトモー
ド信号入力により、モードの表示を選択する機能
選択手段を兼ねている。
21, 22, 23, 24, 25, 26, 27,
28, 29, 30, 31, 6 are components for displaying the 1/20 second digit of the chronograph;
20 second hand position counter B, 24, coincidence detection circuit 2
5. The 1/20 second hand control circuit 27 also serves as a function selection means for selecting a mode display by inputting a spirit mode signal to I4 .

1/20秒計測カウンター21は、20Hz信号φ20
カウントする20進カウンターで、スイツチ制御回
路18より出力され入力端子I5に入力するリセツ
ト信号Reが“High”になるとリセツトされる。
The 1/20 second measurement counter 21 is a 20-decimal counter that counts the 20Hz signal φ20 , and is reset when the reset signal Re output from the switch control circuit 18 and input to the input terminal I5 becomes "High".

ラツチ回路22は、スイツチ制御回路18より
出力され入力端子I4に入力するスプリツト信号SP
が“Low”の期間は1/20秒計測カウンター21
の内容をそのまま通過させ、スプリツト信号SP
立ち上りでその時点の1/20秒計測カウンター21
の内容を保持する。
The latch circuit 22 receives a split signal SP output from the switch control circuit 18 and input to the input terminal I4 .
During the period when is “Low”, 1/20 second measurement counter 21
The contents of 1/20 second measurement counter 21 are passed through as they are, and at the rising edge of the split signal S P , the 1/20 second measurement counter 21
Retains the contents of.

1/20秒針位置カウンターA23と1/20秒針位置
カウンターB24は、クロノグラフ1/20秒針6の
指示位置を記憶するためのカウンターで、1/20秒
針制御回路27より出力される1/20秒針駆動信号
φM1/20をカウントしスイツチ制御回路18より
出力され入力端子I6に入力するクロノグラフ1/20
秒針の0位置の修正を指令する1/20秒針0位置修
正信号Se1/20によりリセツトされる。1/20秒針位
置カウンターA23は、1/20秒計測カウンター2
1と全く同様に構成される20進カウンターであ
る。1/20秒針位置カウンターB24は、第3図の
フリツプフロツプ69に対応する2進カウンター
である。
The 1/20 second hand position counter A23 and the 1/20 second hand position counter B24 are counters for storing the indicated position of the chronograph 1/20 second hand 6, and the 1/20 second hand position counter B24 is a counter for storing the indicated position of the chronograph 1/20 second hand 6. A chronograph 1/20 that counts the drive signal φ M 1/20 and outputs it from the switch control circuit 18 and inputs it to the input terminal I 6 .
It is reset by the 1/20 second hand 0 position correction signal S e 1/20 which commands correction of the 0 position of the second hand. 1/20 second hand position counter A23 is 1/20 second measurement counter 2
It is a 20-decimal counter configured exactly like 1. The 1/20 second hand position counter B24 is a binary counter corresponding to the flip-flop 69 in FIG.

一致検出回路25は、ラツチ回路22と1/20秒
針位置カウンターA23との内容、及び、第3図
のフリツプフロツプ69と1/20秒針位置カウンタ
ーB24との内容を比較し、それぞれの内容がと
もに一致したときには“High”となり他のとき
には“Low”となる一致信号Ye1/20を出力する。
The coincidence detection circuit 25 compares the contents of the latch circuit 22 and the 1/20 second hand position counter A23, and the contents of the flip-flop 69 and the 1/20 second hand position counter B24 in FIG. It outputs a match signal Y e 1/20 which becomes "High" when this happens and becomes "Low" at other times.

1/20秒針零位置検出回路26は、クロノグラフ
1/20秒針6が0位置を指示したか否かを検出する
もので、1/20秒針位置カウンターA23と1/20秒
針位置カウンターB24がともに0になつときに
“High”となり他のときは“Low”となる0位置
信号O1/20を出力する。
The 1/20 second hand zero position detection circuit 26 detects whether or not the chronograph 1/20 second hand 6 indicates the 0 position, and both the 1/20 second hand position counter A23 and the 1/20 second hand position counter B24 It outputs a 0 position signal O1/20 which becomes "High" when the signal becomes 0 and becomes "Low" at other times.

1/20秒針制御回路27は、スイツチ制御回路1
8より出力されるスタートストツプ信号St、及び
スプリツト信号SP、及び一致検出回路25より出
力される一致信号Ye1/20、及び1/20秒針零位置
検出回路26より出力される0位置信号O1/20の
論理状態によつて、分周回路12より出力される
16Hz信号φ16を1/20秒針駆動信号φM1/20として通
過させたりさせなかつたりする。本実施例に於い
ては、スタートストツプ信号Stが“Low”又はス
プリツト信号SPが“High”で一致信号Ye1/20が
“Low”のときと、スタートストツプ信号St
“High”かつスプリツト信号SPが“Low”かつ0
位置信号O1/20が“Low”のときに、1/20秒針
駆動信号φM1/20として16Hz信号φ16が出力され
る。従つて、クロノグラフ1/20秒針6は、通常は
0位置に待機しストツプ及びスプリツト状態にの
みラツチ回路22の内容を第1図の表示部9の
STOP部又はSPLIT部に表示する。
1/20 second hand control circuit 27 is switch control circuit 1
The start/stop signal S t and the split signal S P outputted from 8, the coincidence signal Y e 1/20 outputted from the coincidence detection circuit 25, and the 0 outputted from the 1/20 second hand zero position detection circuit 26. Output from the frequency dividing circuit 12 depending on the logic state of the position signal O1/20
The 16Hz signal φ 16 is passed as the 1/20 second hand drive signal φ M 1/20, or not. In this embodiment, when the start-stop signal S t is "Low" or the split signal S P is "High" and the match signal Ye1/20 is "Low", the start-stop signal S t
“High” and split signal S P is “Low” and 0
When the position signal O1/20 is "Low", a 16Hz signal φ16 is output as the 1/20 second hand drive signal φM1/20. Therefore, the chronograph 1/20 second hand 6 normally waits at the 0 position and displays the contents of the latch circuit 22 only in the stop and split states on the display section 9 in FIG.
Display in the STOP section or SPLIT section.

28はORゲートである。 28 is an OR gate.

駆動パルス成形回路29は、1/20秒針駆動信号
φM1/20又は1/20秒針0位置修正信号Se1/20に対
応したステツプモータ駆動パルスPM1/20を出力
し、ステツプモータ30を駆動する。
The drive pulse shaping circuit 29 outputs a step motor drive pulse P M 1/20 corresponding to the 1/20 second hand drive signal φ M 1/20 or the 1/20 second hand 0 position correction signal S e 1/20, and Drive 30.

輪列31は、ステツプモータ30に連動し、ク
ロノグラフ1/20秒針6が40ステツプで1周するよ
うに構成されている。
The wheel train 31 is interlocked with a step motor 30, and is configured so that the chronograph 1/20 second hand 6 makes one revolution in 40 steps.

32,33,34,35,36,37,38,
39,40,7はクロノグラフの秒の桁を表示す
るための構成要素である。
32, 33, 34, 35, 36, 37, 38,
39, 40, and 7 are components for displaying the seconds digit of the chronograph.

秒計測カウンター32は、1/20秒計測カウンタ
ー21より出力される1Hz信号φsecをカウント
する60進カウンターで、スイツチ制御回路18よ
り出力されるリセツト信号Reが“High”になる
とリセツトされる。
The second counter 32 is a sexagesimal counter that counts the 1 Hz signal φsec output from the 1/20 second counter 21, and is reset when the reset signal Re output from the switch control circuit 18 becomes "High".

ラツチ回路33は、スイツチ制御回路より出力
されるスプリツト信号SPが“Low”の期間は秒
計測カウンター32の内容をそのまま通過させ、
スプリツト信号SPの立上りでその時点の秒計測
カウンター32の内容を保持する。
The latch circuit 33 allows the contents of the second counter 32 to pass through as is while the split signal S P output from the switch control circuit is "Low".
At the rise of the split signal SP, the contents of the second counter 32 at that time are held.

秒針位置カウンター34は、クロノグラフ秒針
7の指示位置を記憶するための60進カウンター
で、秒針制御回路36より出力される秒針駆動信
号φMsecをカウントし、スイツチ制御回路18よ
り出力される秒針0位置修正信号Sesecによりリ
セツトされる。
The second hand position counter 34 is a sexagesimal counter for storing the indicated position of the chronograph second hand 7, and counts the second hand drive signal φ M sec output from the second hand control circuit 36, and counts the second hand drive signal φ M sec output from the switch control circuit 18. It is reset by the 0 position correction signal S e sec.

一致検出回路35は、ラツチ回路33と秒針位
置カウンター34との内容を比較し、内容が一致
したときには“High”となり他のときは“Low”
となる一致信号Yesecを出力する。
The coincidence detection circuit 35 compares the contents of the latch circuit 33 and the second hand position counter 34, and becomes "High" when the contents match, and "Low" otherwise.
A coincidence signal Y e sec is output.

秒針制御回路36は、一致検出回路35より出
力される一致信号Yesecが“Low”のときに、秒
針駆動信号φMsecとして16Hz信号φ16を出力する。
従つて、クロノグラフ秒針7は、クロノグラフの
通常計測時には、1Hz信号φsecが秒計測カウン
ター32に入力するたびにラツチ回路33と秒針
位置カウンター34の一致がはずれるため1秒ス
テツプで運針し、スプリツト及びストツプ時には
停止し、スプリツト解除時及びリセツト時にはラ
ツチ回路33と秒針位置カウンター34の内容が
一致するまで16Hzで運針する。
The second hand control circuit 36 outputs a 16Hz signal φ 16 as the second hand drive signal φ M sec when the coincidence signal Y e sec output from the coincidence detection circuit 35 is “Low”.
Therefore, during normal chronograph measurement, the chronograph second hand 7 moves in 1 second steps and splits because the latch circuit 33 and the second hand position counter 34 do not match each other every time the 1 Hz signal φsec is input to the second counter 32. The hand stops at the time of split and stop, and moves at 16Hz until the contents of the latch circuit 33 and the second hand position counter 34 match when the split is released or reset.

37はORゲートである。 37 is an OR gate.

駆動パルス成形回路38は、秒針駆動信号φM
sec又は秒針0位置修正信号Sesecに対応したステ
ツプモータ駆動パルスPMsecを出力し、ステツプ
モータ39を駆動する。
The drive pulse shaping circuit 38 generates a second hand drive signal φ M
sec or a step motor drive pulse P M sec corresponding to the second hand zero position correction signal S e sec to drive the step motor 39.

輪列40は、ステツプモータ39に連動しクロ
ノグラフ秒針7が60ステツプで1周するように構
成されている。
The wheel train 40 is configured to operate in conjunction with a step motor 39 so that the chronograph second hand 7 makes one revolution in 60 steps.

41,42,43,44,45,46,47,
48,49,8はクロノグラフの分の桁を表示す
るための構成要素であり、それぞれの構成要素は
秒の桁を表示するための構成要素と同様に構成さ
れているため説明は省略する。
41, 42, 43, 44, 45, 46, 47,
Reference numerals 48, 49, and 8 are components for displaying the minute digits of the chronograph, and since each component is configured similarly to the component for displaying the seconds digits, a description thereof will be omitted.

以上、第2図の様に構成すると、第1図の1/20
秒針6が、ストツプモードでは表示部9のSTOP
部にストツプタイムを表示し、スプリツトモード
では表示部9のSPLIT部にスプリツトタイムを
表示するクロノグラフ機能付指針表示電子時計が
可能となる。
If the above is configured as shown in Figure 2, 1/20 of Figure 1
When the second hand 6 is in stop mode, the display section 9 shows STOP.
It is possible to create a pointer display electronic watch with a chronograph function that displays the stop time in the SPLIT section of the display section 9 in the split mode.

以上で本実施例の説明を終わる。 This concludes the explanation of this embodiment.

尚、本実施例に於いては、第1図の1/20秒針6
がモード表示と計測時間の表示を同時に行なうよ
うに構成したが、独立のステツプモータによつて
駆動されるモード表示専用の指針を設けても良
い。この場合には、第2図の一致検出回路25
を、計測時間表示関係とモード表示関係に分離
し、1/20秒針位置カウンターB24をモード表示
針位置カウンターとし、該モード表示針位置カウ
ンターはモード表示針を駆動する信号をカウント
するようにし、モード表示針を駆動する信号は一
致検出回路により第3図のフリツプフロツプ69
とモード表示針位置カウンターの内容が一致して
いないと判断されたときのみに出力されるように
すれば良い。
In this embodiment, the 1/20 second hand 6 in FIG.
Although the display is configured to display the mode and the measurement time at the same time, it is also possible to provide a pointer dedicated to displaying the mode and driven by an independent step motor. In this case, the coincidence detection circuit 25 of FIG.
is separated into those related to measurement time display and mode display, and the 1/20 second hand position counter B24 is used as a mode display hand position counter, and the mode display hand position counter counts the signal that drives the mode display hand. The signal for driving the display hand is sent to the flip-flop 69 in FIG. 3 by a coincidence detection circuit.
It is only necessary to output it only when it is determined that the contents of the mode display hand position counter do not match.

本発明は、液晶パネル等の表示素子を用いるこ
となく指針によりモード表示が可能である。従つ
て、文字板の下に任意にステツプモータ、輪列等
の部品を配置することができるため小型、薄型化
が可能となり、又、表示素子を用いたときのよう
な文字板と表示素子との異和感がなくなるためデ
ザイン的にも優れ、又、モード表示されることに
より操作が容易な多機能指針表示電子時計を実現
でき、実用上の効果は極めて大きい。
According to the present invention, the mode can be displayed using a pointer without using a display element such as a liquid crystal panel. Therefore, parts such as a step motor and a wheel train can be arbitrarily placed under the dial, making it possible to make the dial smaller and thinner. It is possible to realize a multi-function pointer display electronic watch which is superior in design since it eliminates the strangeness of the display, and is easy to operate due to the mode display, which has an extremely large practical effect.

更に、モード表示とその計数表示を同じ指針で
同時に表示する構成にすることにより、一回のス
イツチ操作で計数表示とモード表示を操作するこ
とができるため、操作が容易にできるものであ
る。
Furthermore, by configuring the mode display and its count display to be displayed at the same time using the same pointer, the count display and mode display can be operated with a single switch operation, making the operation easy.

更には、表示されている指針表示がどのモード
の表示なのか一目でわかるため、表示が非常に見
やすいという効果をもたらすことができる。
Furthermore, since it can be seen at a glance which mode the displayed pointer display is in, it is possible to bring about the effect that the display is extremely easy to see.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本発明を応用したクロノグラフ機能
付指針表示電子時計の概観図。第2図は、実施例
のブロツク図。第3図は、第2図のスイツチ制御
回路18の具体的構成例。 6……クロノグラフ1/20秒針兼モード表示針、
9……クロノグラフの1/20秒桁の表示部兼モード
表示部、21……1/20秒計測カウンター、22…
…ラツチ回路、23……1/20秒針位置カウンター
A、24……1/20秒針位置カウンターB(モード
表示針位置カウンター)、25……一致検出回路、
26……1/20秒針零位置検出回路、27……1/20
秒針制御回路、69……スプリツト信号SPを出力
するフリツプフロツプ(モード形成カウンター)。
FIG. 1 is an overview diagram of a pointer display electronic timepiece with chronograph function to which the present invention is applied. FIG. 2 is a block diagram of the embodiment. FIG. 3 shows a specific configuration example of the switch control circuit 18 shown in FIG. 2. 6... Chronograph 1/20 second hand and mode display hand,
9... Chronograph 1/20 second digit display and mode display section, 21... 1/20 second measurement counter, 22...
... Latch circuit, 23 ... 1/20 second hand position counter A, 24 ... 1/20 second hand position counter B (mode display hand position counter), 25 ... Coincidence detection circuit,
26...1/20 second hand zero position detection circuit, 27...1/20
Second hand control circuit, 69...Flip-flop (mode formation counter) that outputs a split signal SP .

Claims (1)

【特許請求の範囲】 1 複数の機能を有する指針表示電子時計におい
て、 少なくとも計測時間を表示する時間計測カウン
ター、機能指定信号の入力によりモードを選択す
る機能選択手段、前記機能選択手段の出力に基づ
き選択されたモードを表示する指針位置カウンタ
ーを有し、 前記時間計測カウンターと前記指針位置カウン
ターを直列に接続し、前記時間計測カウンターの
内容と前記指針位置カウンターの内容を比較する
ことによつて、 計測時間の表示とモードの表示を同一の指針で
同時に表示することを特徴と指針表示電子時計。
[Scope of Claims] 1. A pointer display electronic timepiece having a plurality of functions, at least a time measurement counter that displays measured time, a function selection means that selects a mode by inputting a function designation signal, and a function selection means that selects a mode based on the output of the function selection means. a pointer position counter that displays the selected mode; by connecting the time measuring counter and the pointer position counter in series and comparing the contents of the time measuring counter and the pointer position counter; An electronic watch with a pointer display that is characterized by displaying the measurement time and mode at the same time using the same pointer.
JP16624082A 1982-09-24 1982-09-24 Pointer display electronic timepiece Granted JPS5956186A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16624082A JPS5956186A (en) 1982-09-24 1982-09-24 Pointer display electronic timepiece

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16624082A JPS5956186A (en) 1982-09-24 1982-09-24 Pointer display electronic timepiece

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP4131236A Division JPH0782094B2 (en) 1992-05-25 1992-05-25 Pointer display electronic watch

Publications (2)

Publication Number Publication Date
JPS5956186A JPS5956186A (en) 1984-03-31
JPH0515997B2 true JPH0515997B2 (en) 1993-03-03

Family

ID=15827702

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16624082A Granted JPS5956186A (en) 1982-09-24 1982-09-24 Pointer display electronic timepiece

Country Status (1)

Country Link
JP (1) JPS5956186A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1025460C (en) * 1988-06-17 1994-07-13 精工爱普生株式会社 Multifunctional electronic watch

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5458474A (en) * 1977-10-19 1979-05-11 Hitachi Ltd Streaming charge measuring apparatus

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5458474A (en) * 1977-10-19 1979-05-11 Hitachi Ltd Streaming charge measuring apparatus

Also Published As

Publication number Publication date
JPS5956186A (en) 1984-03-31

Similar Documents

Publication Publication Date Title
US4259737A (en) Electronic watch
JPH1073673A (en) Function indicator
JPS6261914B2 (en)
US4074516A (en) Alarm electronic timepiece
US4196583A (en) Analogue electronic alarm timepiece
US4147021A (en) Electronic watch having an alarm means
GB2138975A (en) Analog electronic timepiece
JPH0237554B2 (en)
JPH0347718B2 (en)
US4192134A (en) Electronic timepiece correction device
JPH0515997B2 (en)
JPS6230596B2 (en)
JPH05150054A (en) Pointer display electronic timepiece
JPS5956185A (en) Pointer display electronic timepiece
JPS6027885A (en) Multifunctional analog timepiece
JPS60171478A (en) Dial type multi-functional electronic timepiece
JPS58196481A (en) Hand display stopwatch
JPS6133149B2 (en)
JPH0452428B2 (en)
JPS5942272B2 (en) alarm electronic clock
JPS5913973A (en) Analog chronograph timepiece
JPH068867B2 (en) Clock pointer position correction means
JPS5940189A (en) Analog electronic timepiece with timer
JPS6045386B2 (en) electronic clock
JPS6247572A (en) Pointer type timepiece