JPS5994847A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法

Info

Publication number
JPS5994847A
JPS5994847A JP20476082A JP20476082A JPS5994847A JP S5994847 A JPS5994847 A JP S5994847A JP 20476082 A JP20476082 A JP 20476082A JP 20476082 A JP20476082 A JP 20476082A JP S5994847 A JPS5994847 A JP S5994847A
Authority
JP
Japan
Prior art keywords
insulating film
layer
wiring layer
lower wiring
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20476082A
Other languages
English (en)
Inventor
Mitsuoki Fujita
藤田 光興
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP20476082A priority Critical patent/JPS5994847A/ja
Publication of JPS5994847A publication Critical patent/JPS5994847A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Weting (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は半導体装置の製造方法にかかり、とくに多層配
線構造を有する半導体装置の層間絶縁膜層の製造方法に
関する。
従来、多層配線構造全有する半導体装置においては第1
図に示すように、層間絶縁膜層3 VC下層配線層4の
形状全反映して段差が生じその為に上層配線層5に段切
れと呼ばれるオープン不良が発生し、重要な問題となっ
ており、層間絶縁膜層の平担化は多層配線構造を有する
半導体装置の製造方法において最も重要な問題の一つに
なっていた。
本発明は上記のような問題点に対処してなされたもので
表面が平担となる層間絶縁、嘆層の製造方法を提供する
ものである。
すなわち、不発明の要旨は、多層配線構造を有する半導
体累子における層間絶縁膜層全形成する工程において、
下層配線層形成後、第1の絶縁膜全堆積した後、下層配
線層上の@1の718縁膜の一部もしく(は全部を除去
した後、第2の絶縁膜全堆積債1−ることにより層間絶
縁膜層を形成することを特徴とする半導体装置の製造方
法である。
以下図面を参照し、本発明による製造方法の詳細につき
説明する。
第2図は本発明の一実施例の製造工程を示すものである
。第2図(a)に示されるように従来法により下層配線
層4を半導体基板1上の絶縁層2の上に形成した後、第
2図(b)に示されるように従来法により絶縁膜3を堆
積する。次に下層配線層4形成時に使用したマスク全使
用し、下層配線層14形成時に使用した逆の感光性を有
するフォトレジストを露光することによって第2図(C
)に示されるヨウナフォトレジストパターン6ヶ形成す
る。次に第2図(C)のように形成されたフォトレジス
トパターン6を使用して、絶縁膜3をエツチングするこ
とによって第2図(d)に示されるように下層配線層上
の絶縁膜だけを除去する。次Kg21図(e)に示され
るように絶縁膜7を堆積することによって表面の平担化
が著しく改善された層間絶縁膜層3゜7が形成される。
次に第2図(f)に示されるように層間絶縁膜層3,7
が平担であることから上層配線層5がほとんど起伏なく
形成される。
以上のとおり、本発明による半導体装置の装造方法を用
いれば、多、1配線構造において懸案であった層間絶縁
膜層の平担化全署しく向上させ、上層配線層の段切れの
問題ヲ竜生することのない高信頼性の半導体装置全容易
vci造することができる。
【図面の簡単な説明】
巣1図は従来の多層配AW:l!構造半導体装置の概略
断囲図である。第2図は本発明による一実施例の半導体
装置の製造工程を示す概略lff1面図である。 図中、1・・・・・・半導体基板、2・・・・・・基板
上絶縁膜)苦、3.7・・・・・層間絶縁膜)槽、4・
・・・・・下層配線層、5・・・・・・上層配線層、6
・・・・・フォトレジスト、全それぞれ示している。 拵1 図 第2図 第2図 第2図

Claims (2)

    【特許請求の範囲】
  1. (1)多層配線構造を有する半導体装置における層間絶
    縁膜層を形成する工程において、下層配線層形成後第1
    の絶縁膜を堆積し、しかる後に該下層配線層上の該第1
    の絶縁膜の一部もしくは全部を除去し、その後第2のP
    3RMを堆積することにより層間絶縁膜層を形成する工
    程を有して成る半導体装置の製造方法。
  2. (2)下層配線層上の第1の絶縁膜の除去を下層配線層
    形成に使用したマスクを使用し、下層配線層形成に使用
    したフォトレジストと逆の感光性を有するフォトレジス
    トを使用することにより、下層配線層上の第1の絶縁膜
    をエツチングによって除去することを特徴とする特許請
    求の範囲第(1)項記載の半導体装置の製造方法。
JP20476082A 1982-11-22 1982-11-22 半導体装置の製造方法 Pending JPS5994847A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20476082A JPS5994847A (ja) 1982-11-22 1982-11-22 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20476082A JPS5994847A (ja) 1982-11-22 1982-11-22 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JPS5994847A true JPS5994847A (ja) 1984-05-31

Family

ID=16495888

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20476082A Pending JPS5994847A (ja) 1982-11-22 1982-11-22 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JPS5994847A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63141A (ja) * 1986-06-19 1988-01-05 Fujitsu Ltd 半導体記憶装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63141A (ja) * 1986-06-19 1988-01-05 Fujitsu Ltd 半導体記憶装置

Similar Documents

Publication Publication Date Title
JPH0669351A (ja) 多層金属配線構造のコンタクトの製造方法
JPS5994847A (ja) 半導体装置の製造方法
JP4068190B2 (ja) 半導体装置の多層配線形成方法
JPH02189981A (ja) 半導体装置及びその製造法
JP2537994B2 (ja) スル―ホ―ルの形成方法
JPH0587973B2 (ja)
KR100265991B1 (ko) 반도체 장치의 다층 배선간 연결공정
JPS5833854A (ja) 半導体装置の製造方法
JPS59215748A (ja) 半導体装置の製造方法
JPH02262338A (ja) 半導体装置の製造方法
JPS62254446A (ja) 半導体装置
JPH0621240A (ja) 半導体装置の配線接続構造及びその製造方法
JPS61172350A (ja) 半導体装置の製造方法
JPS6315457A (ja) 半導体装置の製造方法
JPH02237137A (ja) 半導体装置の製造方法
JPS6334928A (ja) スル−ホ−ルの形成方法
JPH03239331A (ja) 半導体装置の製造方法
JPS6235537A (ja) 半導体装置及びその製造方法
JPH01143239A (ja) 半導体装置の製造方法
JPS6189671A (ja) 薄膜トランジスタの製造方法
JPH0212827A (ja) 半導体装置の製造方法
JPH0488634A (ja) 薄膜配線の形成方法
JPS5895839A (ja) 半導体装置の製造方法
JPS6343894B2 (ja)
JPH05160126A (ja) 多層配線形成法