JPS5937732U - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPS5937732U JPS5937732U JP13396082U JP13396082U JPS5937732U JP S5937732 U JPS5937732 U JP S5937732U JP 13396082 U JP13396082 U JP 13396082U JP 13396082 U JP13396082 U JP 13396082U JP S5937732 U JPS5937732 U JP S5937732U
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- electrode surface
- insulator
- chip
- surface side
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
Landscapes
- Wire Bonding (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図、第2図はそれぞれ従来の半導体装置の電極引き
出し構造を示す平面図と斜視図、第3図以下は本考案に
よる半導体装置の実施例を示すもので、第3図は平面図
、第4図は部分断面分解図、第5図は引き出しパターン
を示す平面図、第6図は端子配列の他の実施例を示す平
面図である。 図において、5はチップ、8は電極、9はパッケージ、
10は絶縁体、11は接触子、12は端子、13は引き
出しパターンをそれぞれ示す。
出し構造を示す平面図と斜視図、第3図以下は本考案に
よる半導体装置の実施例を示すもので、第3図は平面図
、第4図は部分断面分解図、第5図は引き出しパターン
を示す平面図、第6図は端子配列の他の実施例を示す平
面図である。 図において、5はチップ、8は電極、9はパッケージ、
10は絶縁体、11は接触子、12は端子、13は引き
出しパターンをそれぞれ示す。
Claims (1)
- 【実用新案登録請求の範囲】 半導体集積回路を備えたチップの電極は、電極面上の任
意の位置に配置すると共に、 このチップの電極面側に装着して電極面をカバーする絶
縁体を備え、 この絶縁体の電極面側の面には、チップの各電極と対向
する位置に、対応する電極に接続される導体を備え、反
対側の面には、搭載基板の接続手段と対応する規則性で
端子を配列し、該端子と前記の電極面側の導体とは、絶
縁体において互いに接続されていることを特徴とする半
導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13396082U JPS5937732U (ja) | 1982-09-03 | 1982-09-03 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13396082U JPS5937732U (ja) | 1982-09-03 | 1982-09-03 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5937732U true JPS5937732U (ja) | 1984-03-09 |
Family
ID=30301999
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13396082U Pending JPS5937732U (ja) | 1982-09-03 | 1982-09-03 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5937732U (ja) |
-
1982
- 1982-09-03 JP JP13396082U patent/JPS5937732U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5937732U (ja) | 半導体装置 | |
JPS59130389U (ja) | Icソケツト | |
JPS5832657U (ja) | 半導体装置 | |
JPS58131638U (ja) | 混成集積回路装置 | |
JPS6133451U (ja) | 混成集積回路装置 | |
JPS6011462U (ja) | 電子部品の実装構造 | |
JPS58130272U (ja) | プリント基板 | |
JPS59123348U (ja) | 混成集積回路装置 | |
JPS59135628U (ja) | ブロツク化した電気回路用チツプ部品 | |
JPS5858328U (ja) | 電子部品 | |
JPS59164252U (ja) | 半導体装置 | |
JPS60181073U (ja) | 混成集積回路装置 | |
JPS58111969U (ja) | 柔軟性電気回路基板への実装構造 | |
JPS5918459U (ja) | 電気素子取付構造 | |
JPS6088574U (ja) | チツプキヤリア型パツケ−ジ接続構造 | |
JPS6061742U (ja) | 集積回路装置 | |
JPS5981086U (ja) | シ−ルド構造 | |
JPS59112425U (ja) | スイツチ取付装置 | |
JPS609233U (ja) | チツプ化半導体素子 | |
JPS5958967U (ja) | プリント配線基板の部品取付構造 | |
JPS58192492U (ja) | Icソケツト | |
JPS58151054U (ja) | 電動式和文タイプライタの端子盤 | |
JPS59189250U (ja) | 半導体素子の実装パツケ−ジ | |
JPS58189562U (ja) | チツプ部品ホルダ | |
JPS60174253U (ja) | 混成集積回路装置 |