JPS59229952A - 信号伝送方法 - Google Patents

信号伝送方法

Info

Publication number
JPS59229952A
JPS59229952A JP10460983A JP10460983A JPS59229952A JP S59229952 A JPS59229952 A JP S59229952A JP 10460983 A JP10460983 A JP 10460983A JP 10460983 A JP10460983 A JP 10460983A JP S59229952 A JPS59229952 A JP S59229952A
Authority
JP
Japan
Prior art keywords
signal
master device
receiver
control circuit
transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10460983A
Other languages
English (en)
Inventor
Masakazu Yokoi
横井 正和
Katsuhisa Hagami
勝久 葉上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsubakimoto Chain Co
Original Assignee
Tsubakimoto Chain Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsubakimoto Chain Co filed Critical Tsubakimoto Chain Co
Priority to JP10460983A priority Critical patent/JPS59229952A/ja
Publication of JPS59229952A publication Critical patent/JPS59229952A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は時分割方式の信り伝送方法に関し、四に詳述−
′rhば、サムチェックを行わしめて伝送信号の信頼性
を高めた信号伝送方法を提案でるものである。
複数の装置間にて信号伝送を行う場合、伝送中でのデー
タ欠落等によるトラブルを避けるために種々のデータチ
ェックが行われる。このデータチェックは送信側装置と
受信側装置とがl対Iに対応している場合にはサムチェ
ック、CRC等高級なチェックが行われるが、複数の送
信器、受信器がパーティライン接続されていて信号伝送
を時分割方式にて行う場合は、種々の理由によりパリテ
ィチェック等低級なチェックしか行われていないのが実
情であった。
不発りJは斯かる事情に鑑みてなされたものであって、
送信器に負担を課すことなく、パーティライン接続され
た複数の送、受信器間の信号伝送にサムチェックを行わ
しめて、信号の信頼性ケ制め得る信号伝送方法を提供す
ることを目的とする〇不発Ff4VC係る信号伝送方法
は、共通のラインに接続された複数の送、受信器間にて
信号を時分割的に伝送する方法において、送受信可能な
マスター器を設け、該マスター器は他の送信器が特定の
受信器に発した送信値8を受信[、この受信信号に基づ
きチェックツムコード全作成し、該チェツタサムコード
全前記受信器へ送信することを特徴とする。
以下本発明を具体的に説明する。第1図は本発男を適用
すべき信号伝送システムの金杯構成番略示するブロック
図であって、2本の伝送線11,12に多数の送信器T
、 、 T2・・・Tn及び受信器R1,R2・・・R
nが接続され、捷た送受信が共に可能なマスター器Mが
接続されている。
第2図はマスター器Mの回路構成を示すブロック図であ
る。伝送すべき信号等全外部装置(図示せず)から入力
し、またこの外部装置への応答信号を発したりするため
の入力インターフェースlはマスター器Mの制御中骸と
なるコン斗ロール回1i32に接続されており、該コン
トロール回路2は外部装置から入力された信号を伝送に
適した形態に加工して、これ全送受信回路3を経て伝送
線4゜I!2に送出し、また他の送信器T1. T、・
・・T、が特定の受信器R,、R3・・・Rnへ送信し
た信りを送受信回路3ヲ介して受信し、この受信信号に
チェックサムのための加工を施して該当受信器へ送信す
る。その他4は送信信号のフォーマット指定のためのフ
ォーマット設定回路、5はシステム全体の同期をとるた
めのタロツクを発生する同期クロック回路で第3図は送
信器の構成を示し、前同様の入力インク−7エース11
.と、コントロール回1tR12と、送信回路13と、
前同様のフォーマット設定回路14とからなり、コント
ロール回@12は入力インターフェース11を介して外
部装置(図示せず)から入力された信号全設定されたフ
ォーマット(フォーマットハシステム全体で共通)に加
工して送信器@13を経て伝送線I!1+7?2に送出
する。この送出信号vctriこれを受信させるべき受
信器全特定するコードが付されており、該当受信器がこ
の信号を有効に収込む外、前記マスター器Mもこれ全送
受信回1i!f15B’i介してコントロール回路2に
収込む。
受信器の構成は第4図に示す如くなっており、伝送線1
..12に連なる受信回路23、コントロール回路22
、外部装置との出力インターフェース21及びフォーマ
ット設定回路24からなる。コ   □ントロール回路
22は受信信号をデコードする等の処理全行い、出力イ
ンターフェース21を介して外部装置へ用カする外、後
述するようにサムチェックを行う。
なおマスター器Mの外に送受信機能を兼備するモノが接
続されていてもよい。
而して新かる構成のシステムにおいて本発明ハ次のよう
に実施される。即ちいずれかの送信器、例えばT□が第
5図(イ)に示す如きフォーマットのビットシリアルの
信号を送出したものとする。この送信器T□から発せら
れる信号には固定された宛先(例えば受信器R2)を特
定する情報を含んでいる。
このような信号が伝送線1r+’12に送出されると、
受信器R2triその受信回路23を介してコントロー
ル回路220所定レジスタに取込む。
一方、マスター器もこれを送受信回路3を介しテコント
ロール回路2へ取込む。そしてこの受信信号につきチェ
ックサムコード全算出し、第5図(ロ)K示す如く受信
信号及びチェックサムコードを一連とした信号を送受信
回路3を介して伝送線/I’1l12へ送出する。そう
すると受信器R,Jtこの信号を受信してコントロール
回f622内の他のレジスタに格納する。そしてコント
ロール回路22けこの受信信号につきサムチェック全行
い、これが正常であると判断した場合は先にレジスタに
収込んでおいた信号を有効化し、これに対応する処理を
実行する。これに対してサムチェックの結果が異常であ
った場合はコ゛□ントロール回路22け所定の再送要求
信号を発し、送信器TIはこれに応答して信号全再送す
る。コントロール回路22は所定回数に亘りす1=F−
ニック異常があった場合[は所定警報信号全外部装置i
it又けその付属回路に発する。
一方、マスター器M自体が信号全伝送する場合汀その信
号につき自らチェックサムコードを算出してこれを信号
に付加して所定受信器を宛先として伝送線l!、 、 
22へ送出する。これにより全伝送信号がサムチェック
されることになる。
以上の如き本発明方法による場合は各送信器にはサムチ
ェックのための負担を何ら課すことなくサムチェック全
行うことができ、そのコントロール回路12に、より重
要な又は高速性を要する仕事を行わせることが可能とな
る。その分マスター器Mの負担は増すが、マスター器M
’を送出すべき信号の発生頻度が低い外部袋@に関連す
る送信用としておく場合は、システム全体として合理的
稼動が行えることとなる。
以上のように不発明方法による場合はサムチェックによ
って信頼性全高めた信号伝送が比較的簡単な構成で実現
できる。
【図面の簡単な説明】
第1図は本発明を適用すべき信号伝送システムの全体構
祿図、第2図はマスター器の回路構成を示すブロック図
、第8図は送信器の回路構成を示すブロック図、第4図
は受信器の回路構成を示すブロック図、第5図は伝送信
号のフォーマット図である。 M・・・マスター器 ′r1. T2・・・Tn ・・
送信器R,,R2・・・1く。・・・受信器 特許出願人 株式会社椿木チェイン 代理人 弁理士 河 野 登 犬 第3 図 第!5図 手 続 補  正  書 (自発) 昭和58年8月5日 2 発明の名称  信号伝送方法 3 補止をする者 事件との関係  特許出願人 所在地    大阪市鶴見区鶴見4丁目17番88号名
 称    (335)  株式会社 椿木チェイン代
表者 占 都 友 − ダ1代!jj人 明細書の「発明の詳細な説明」の掴 2 補止の内容 明細書の第6頁20行目から第7頁4行目にかけての[
そ、ρ分イスター器M・・・合理的稼動が行えることと
なる。]との記載を削除する。

Claims (1)

    【特許請求の範囲】
  1. 1、共通のラインに接続された被数の送、受信器間にて
    信号ケ時分割的に伝送する方法において、送受信可能な
    マスター器を設け、該マスター器は他の送信器が特定の
    受信器に発した送信信号全受信1−1この受信信号に基
    づきチェックサムコード全作成し、該チェックサムコー
    ドをnfJ記受4d器へ送信するとさ全特徴とするイd
    号伝送方法。
JP10460983A 1983-06-10 1983-06-10 信号伝送方法 Pending JPS59229952A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10460983A JPS59229952A (ja) 1983-06-10 1983-06-10 信号伝送方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10460983A JPS59229952A (ja) 1983-06-10 1983-06-10 信号伝送方法

Publications (1)

Publication Number Publication Date
JPS59229952A true JPS59229952A (ja) 1984-12-24

Family

ID=14385166

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10460983A Pending JPS59229952A (ja) 1983-06-10 1983-06-10 信号伝送方法

Country Status (1)

Country Link
JP (1) JPS59229952A (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5146842A (ja) * 1974-10-18 1976-04-21 Matsushita Electric Ind Co Ltd
JPS53128204A (en) * 1977-04-14 1978-11-09 Fujitsu Ltd Connection system between different-type terminal units
JPS57168318A (en) * 1981-04-10 1982-10-16 Hitachi Ltd Data transmitting device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5146842A (ja) * 1974-10-18 1976-04-21 Matsushita Electric Ind Co Ltd
JPS53128204A (en) * 1977-04-14 1978-11-09 Fujitsu Ltd Connection system between different-type terminal units
JPS57168318A (en) * 1981-04-10 1982-10-16 Hitachi Ltd Data transmitting device

Similar Documents

Publication Publication Date Title
JPH0466417B2 (ja)
RU2004113955A (ru) Способ передачи и приема информации для обнаружения ошибки в системе связи
JPH1066165A (ja) 遠隔制御方式
JPH09247132A (ja) 無線パケット通信装置及び送信装置
US6915471B2 (en) Encoder and method for encoding data
JPS59229952A (ja) 信号伝送方法
GB1144700A (en) Digital error control systems
JPH0126213B2 (ja)
JP3077639B2 (ja) 誤り訂正バランス符号送受信システム
JPS5829243A (ja) 伝送システムの信号監視装置
JPH0637738A (ja) データ伝送誤り制御方式
JPS5631264A (en) Composite transmission system of data and sound
US6069900A (en) Baud rate generator
JPH01187657A (ja) 共通バス方式
JPS6055731A (ja) デ−タ伝送誤り検出方式
JPH06104954A (ja) データ転送方法
SU955167A1 (ru) Устройство дл контрол и передачи информации
JP2863676B2 (ja) 巡回符号化装置
JPS62183233A (ja) 誤り制御システム
JPS61270934A (ja) ワイヤレス信号伝送システム
JPS62213333A (ja) デ−タ伝送方式
JPS60196027A (ja) 時分割多重伝送方式
JPS63248224A (ja) デ−タ処理装置
JPH02268044A (ja) 光スター型通信装置
JPS61117997A (ja) リモコン送受信方式