JPS5918761Y2 - Fm受信機のミュ−ティング回路 - Google Patents
Fm受信機のミュ−ティング回路Info
- Publication number
- JPS5918761Y2 JPS5918761Y2 JP1978125968U JP12596878U JPS5918761Y2 JP S5918761 Y2 JPS5918761 Y2 JP S5918761Y2 JP 1978125968 U JP1978125968 U JP 1978125968U JP 12596878 U JP12596878 U JP 12596878U JP S5918761 Y2 JPS5918761 Y2 JP S5918761Y2
- Authority
- JP
- Japan
- Prior art keywords
- muting circuit
- utility
- capacitor
- differential amplifier
- muting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000003990 capacitor Substances 0.000 claims description 11
- 230000005669 field effect Effects 0.000 claims description 3
- 230000001419 dependent effect Effects 0.000 claims 1
- 238000000034 method Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/34—Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/34—Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
- H03G3/344—Muting responsive to the amount of noise (noise squelch)
Landscapes
- Noise Elimination (AREA)
- Amplifiers (AREA)
Description
【考案の詳細な説明】
本考案はFM受信機等に使用するミューティング回路の
改良に関する。
改良に関する。
従来電源として電池を使用する移動FM無線機等の受信
復調出力増幅器に演算増幅器を用いた場合のミューティ
ング回路は第1図に示すようにスイッチ11のON、O
FFによりトランジスタ8を導通又は非導通にさせ演算
増幅器6のバイアスを変化させミューティングを行なっ
てきた。
復調出力増幅器に演算増幅器を用いた場合のミューティ
ング回路は第1図に示すようにスイッチ11のON、O
FFによりトランジスタ8を導通又は非導通にさせ演算
増幅器6のバイアスを変化させミューティングを行なっ
てきた。
しかしこの様なミューティング方法では、スケルチ閉時
消費電流は節約できこの時のS/Nは大きく取れる利点
はあるが、前記演算増幅器のバイアスが急激に変化する
ためカップリング用コンデンサ1および12及びバイパ
ス用コンデンサ5の充放電が急激に行なわれ出力に大き
なポツプノイズが発生し不快な音となり実用上問題とな
っていた。
消費電流は節約できこの時のS/Nは大きく取れる利点
はあるが、前記演算増幅器のバイアスが急激に変化する
ためカップリング用コンデンサ1および12及びバイパ
ス用コンデンサ5の充放電が急激に行なわれ出力に大き
なポツプノイズが発生し不快な音となり実用上問題とな
っていた。
又これを防止するため、第2図に示すようにコンテ゛ン
サ13を付すことによってスイッチ11の断続時に時定
数をもたせポツプノイズを軽減させた場合には前記演算
増幅器が断及び動作に致るまで時間がかかり明瞭度の悪
化した音が通過し又最初の音がとぎれる欠点があった。
サ13を付すことによってスイッチ11の断続時に時定
数をもたせポツプノイズを軽減させた場合には前記演算
増幅器が断及び動作に致るまで時間がかかり明瞭度の悪
化した音が通過し又最初の音がとぎれる欠点があった。
本考案の目的は前述の欠点を除去するため、演算増幅器
のバイアスを変化させず、かつ瞬時に断続を行うことが
出来るFM受信機用スケルチ回路を提供することにある
。
のバイアスを変化させず、かつ瞬時に断続を行うことが
出来るFM受信機用スケルチ回路を提供することにある
。
以下本考案の実施例を図面とともに説明する。
第3図は本考案の演算増幅器を用いた実施例を示す図で
ある。
ある。
スイッチ30がOFF状態のとき抵抗器29からベース
電流が流れトランジスタ28は飽和領域に達する条件に
ある。
電流が流れトランジスタ28は飽和領域に達する条件に
ある。
この条件において入力信号はコンテ゛ンサ20を介して
演算増幅器26の逆相側入力端子には抵抗器23を通し
入力されるが前記演算増幅器26の同相側入力端子には
、バイパス用コンテ゛ンサ25がトランジスタ28によ
って接地されるため、入力信号はバイパスされ入力され
ない。
演算増幅器26の逆相側入力端子には抵抗器23を通し
入力されるが前記演算増幅器26の同相側入力端子には
、バイパス用コンテ゛ンサ25がトランジスタ28によ
って接地されるため、入力信号はバイパスされ入力され
ない。
このため、入力信号は所定の演算増幅器の増幅度により
増幅されコンデンサ27を通して出力に出力信号が得ら
れる。
増幅されコンデンサ27を通して出力に出力信号が得ら
れる。
次にスイッチ30が導通状態にあるときトランジスタ2
8は非導通状態になる。
8は非導通状態になる。
この条件下においては、人力信号はトランジスタ28が
非導通状態になっているためバイパス用コンデンサ25
を通してバイパスされず演算増幅器26の両入力端子に
同時に同位相にて人力される。
非導通状態になっているためバイパス用コンデンサ25
を通してバイパスされず演算増幅器26の両入力端子に
同時に同位相にて人力される。
このため演算増幅器の特徴の1つとしである。
同相入力除去比(CMR)の特性により入力信号を数1
0 dB抑圧して出力に出力信号として出す。
0 dB抑圧して出力に出力信号として出す。
(昨今の演算増幅器のCMRは100 dB程度である
)このため演算増幅器26のバイアスを変化させず、し
かも素早く断続が出来る。
)このため演算増幅器26のバイアスを変化させず、し
かも素早く断続が出来る。
第4図は第3図の演算増幅器26に抵抗31を用いて負
帰還をかけた場合であり、動作は第3図の場合と全く同
じである。
帰還をかけた場合であり、動作は第3図の場合と全く同
じである。
但し抵抗器32の抵抗値は抵抗器31の抵抗値と抵抗器
24の抵抗値をかけ算しその値を抵抗器23の値で割っ
たものと等しくする必要がある。
24の抵抗値をかけ算しその値を抵抗器23の値で割っ
たものと等しくする必要がある。
第5図には第4図のトランジスタ28を電界効果型トラ
ンジスタ(FET)33に置きかえた実施例を示す図で
ある。
ンジスタ(FET)33に置きかえた実施例を示す図で
ある。
FET33を使用した場合、第4図に示す抵抗器32を
省略することが出来る利点がある。
省略することが出来る利点がある。
それはFET33のON抵抗の値を抵抗器32の抵抗値
と等しくするようにFET33のバイアスを与えれば良
い。
と等しくするようにFET33のバイアスを与えれば良
い。
又FET33のON抵抗を変化させるようFET33の
バイアスを変化させればスケルチ閉時の出力信号レベル
を変化させることが出来る。
バイアスを変化させればスケルチ閉時の出力信号レベル
を変化させることが出来る。
第6図は、第5図にFET34、抵抗器35およびスイ
ッチ36を付加したものでFETのバイアス値を複数個
の制御信号に依存させて変化させるものであり、制御信
号を選択的に切り換えた時、ミューティング時の出力信
号レベルが選択的に決定される様にしたものである。
ッチ36を付加したものでFETのバイアス値を複数個
の制御信号に依存させて変化させるものであり、制御信
号を選択的に切り換えた時、ミューティング時の出力信
号レベルが選択的に決定される様にしたものである。
以上のように本回路は入力信号側で制御出来るため、制
御の為に費す電力は微少である上、出力が大きな信号で
も簡単に制御出来かつ部品点数が少くてすむ利点がある
。
御の為に費す電力は微少である上、出力が大きな信号で
も簡単に制御出来かつ部品点数が少くてすむ利点がある
。
又、本方式の場合にはスケルチ閉時でも演算増幅器への
アイドル電流は流れていることになるが演算増幅器が改
善されてこの値も微少となっているため本方式の利点を
何ら損なうものでは無いため実用性大なるものがある。
アイドル電流は流れていることになるが演算増幅器が改
善されてこの値も微少となっているため本方式の利点を
何ら損なうものでは無いため実用性大なるものがある。
第1図および゛第2図は従来のミューティング回路例、
第3図乃至第6図は本考案による演算増幅器を用いた実
施例を示す回路図である。
第3図乃至第6図は本考案による演算増幅器を用いた実
施例を示す回路図である。
Claims (5)
- (1)FM受信機の受信復調出力に接続される第1のコ
ンデンサと、一端が前記第1のコンデンサ出力に接続さ
れた第1および第2の抵抗器と、前記第1および第2の
抵抗器の他端にそれぞれ接続された第1および第2の入
力端子を有する差動増幅器と、前記第2の入力端子に接
続された第2のコンテ゛ンサと、前記第2のコンテ゛ン
サの他端とある電位間に接続されある制御信号により開
閉されるスイッチング手段とを含み、前記増幅器の同相
入力除去比を利用してミューティングすることを特徴と
するFM受信機のミューティング回路。 - (2)前記スイッチング手段として電界効果トランジス
タを使用したことを特徴とする実用新案登録請求の範囲
第1項記載のミューティング回路。 - (3)前記第2の抵抗器の抵抗値を調整して前記差動増
幅器の出力レベルを任意に設定できる様にしたことを特
徴とする実用新案登録請求の範囲第1項あるいは第2項
記載のミューティング回路。 - (4)前記電界効果トランジスタの導通時のインピーダ
ンスを制御信号により与えられるバイアス値に依存させ
て固有値となし前記差動増幅器の出力レベルを任意に設
定できる様にしたことを特徴とする実用新案登録請求の
範囲第2項記載のミューティング回路。 - (5)前記スイッチング手段を複数個のスイッチング素
子で構威し、複数個の制御信号を選択的に切り換えるこ
とにより前記差動増幅器の出力レベルが選択的に決定さ
れる様にしたことを特徴とする実用新案登録請求の範囲
第1項記載のミューティング回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1978125968U JPS5918761Y2 (ja) | 1978-09-12 | 1978-09-12 | Fm受信機のミュ−ティング回路 |
US06/070,673 US4288753A (en) | 1978-09-12 | 1979-08-29 | Muting circuit with operational amplifier |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1978125968U JPS5918761Y2 (ja) | 1978-09-12 | 1978-09-12 | Fm受信機のミュ−ティング回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5542486U JPS5542486U (ja) | 1980-03-19 |
JPS5918761Y2 true JPS5918761Y2 (ja) | 1984-05-30 |
Family
ID=14923426
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1978125968U Expired JPS5918761Y2 (ja) | 1978-09-12 | 1978-09-12 | Fm受信機のミュ−ティング回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4288753A (ja) |
JP (1) | JPS5918761Y2 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59156035A (ja) * | 1983-02-25 | 1984-09-05 | Nec Corp | 個別選択呼出受信機 |
DE3729656A1 (de) * | 1987-09-04 | 1989-03-23 | Thomson Brandt Gmbh | Schaltungsanordnung zur unterdrueckung von stoergeraeuschen |
SE466377B (sv) * | 1989-03-06 | 1992-02-03 | Leif Palmaer Foervaltnings Ab | Saett och anordning foer att foerbaettra uppfattbarheten hos med hjaelp av en kontaktmikrofon upptaget tal |
US5166983A (en) * | 1991-07-22 | 1992-11-24 | Motorola, Inc. | Mute circuit for audio amplifiers |
US5276917A (en) * | 1991-10-22 | 1994-01-04 | Nokia Mobile Phones Ltd. | Transmitter switch-on in a dual-mode mobile phone |
US5208865A (en) * | 1991-12-23 | 1993-05-04 | Ford Motor Company | Muting circuit using common mode rejection of differential amplifier |
EP0590706A1 (en) * | 1992-10-01 | 1994-04-06 | Delco Electronics Corporation | Amplifier apparatus |
US5440702A (en) * | 1992-10-16 | 1995-08-08 | Delco Electronics Corporation | Data processing system with condition code architecture for executing single instruction range checking and limiting operations |
US5530737A (en) * | 1993-03-22 | 1996-06-25 | Phonex Corporation | Secure access telephone extension system and method |
US6259904B1 (en) * | 1997-10-06 | 2001-07-10 | Motorola, Inc. | Fast squelch circuit and method |
US7164312B1 (en) * | 2004-08-02 | 2007-01-16 | National Semiconductor Corporation | Apparatus and method for pop-and-click suppression with fast turn-on time |
TWI317240B (en) * | 2006-07-05 | 2009-11-11 | Asustek Comp Inc | Anti-pop circuit |
JP2009055351A (ja) * | 2007-08-27 | 2009-03-12 | Sanyo Electric Co Ltd | 増幅回路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3934206A (en) * | 1974-09-26 | 1976-01-20 | Rockwell International Corporation | Receiver with adjustable squelch |
JPS5243967A (en) * | 1975-10-06 | 1977-04-06 | Hitachi Ltd | Transistor circuit |
-
1978
- 1978-09-12 JP JP1978125968U patent/JPS5918761Y2/ja not_active Expired
-
1979
- 1979-08-29 US US06/070,673 patent/US4288753A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US4288753A (en) | 1981-09-08 |
JPS5542486U (ja) | 1980-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5918761Y2 (ja) | Fm受信機のミュ−ティング回路 | |
US7039377B2 (en) | Switchable gain amplifier | |
US6373337B1 (en) | Differential amplifier | |
JPH0414525B2 (ja) | ||
US3769459A (en) | Volume and tone control for multi-channel audio systems | |
US4205276A (en) | Audio amplifier with low AM radiation | |
US2762874A (en) | Semi-conductor signal amplifier circuits | |
JP2739494B2 (ja) | ステレオ伸張回路 | |
US4050022A (en) | AM-FM receiver having improved mode conversion | |
US4366450A (en) | Automatic gain control circuit | |
US4491800A (en) | Switching circuit operable as an amplifier and a muting circuit | |
US4432097A (en) | Tone control circuit | |
EP0020778B1 (en) | Amplifier circuit | |
JPH09102729A (ja) | 制御可能なフィルタ装置 | |
US4041408A (en) | Push-pull audio amplifier system with muting | |
US4255815A (en) | Electronic switching for AM-FM radio | |
JPS6243561B2 (ja) | ||
US2892931A (en) | Transistor radio apparatus | |
US5953430A (en) | Filter circuit and audio signal processor provided therewith | |
JPH10233653A (ja) | 固有エリアシング防止機能をもつscフィルターおよび該フィルターを備えた音声信号プロセッサー | |
US3144611A (en) | Reflex amplifier circuit with reduction of minimum yolume contrl play-through effect | |
US6593809B2 (en) | Circuit for widening the stereobase in the reproduction of stereophonic sound signals | |
US4178551A (en) | Bandwidth switching circuits of radio receiver | |
JPS5924196Y2 (ja) | Fetスイツチ回路 | |
JP2001028553A (ja) | 無線装置とその利得の制御方法 |