JPS59185855U - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPS59185855U
JPS59185855U JP7980783U JP7980783U JPS59185855U JP S59185855 U JPS59185855 U JP S59185855U JP 7980783 U JP7980783 U JP 7980783U JP 7980783 U JP7980783 U JP 7980783U JP S59185855 U JPS59185855 U JP S59185855U
Authority
JP
Japan
Prior art keywords
region
conductivity type
substrate
semiconductor device
gate electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7980783U
Other languages
English (en)
Inventor
室 英夫
和義 岡田
Original Assignee
日産自動車株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日産自動車株式会社 filed Critical 日産自動車株式会社
Priority to JP7980783U priority Critical patent/JPS59185855U/ja
Publication of JPS59185855U publication Critical patent/JPS59185855U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は逆流防止用ダイオードの接続状態を示す模式図
、第2図は従来の半導体装置の構成を示す素子断面図、
第3図は従来の逆流防止用ダイオードをCMO3型半導
体装置に適用した状態を示す素子断面図、第4図は本考
案に係る半導体装置−の一実施例の主要部分を示す素子
断面図、第5図はその等価回路、第6図は本考案の他の
実施例の主要部分を示す素子断面図、第7図はその等価
回路である。 11・・・Pチーヤンネル型MO3FET、12−0・
Nチ     。 ヤンネルMO3FET、20・・・逆バイアス遮断領域
(ト)チャンネルMO3FET)、21・・・半導体基
板、22・・・P型つェル領t23・・・ソース領域、
24・・・ドレイン領域、25・・・ゲート電極、27
・・・抵抗、29・・・電源供給用配線。

Claims (1)

  1. 【実用新案登録請求の範囲】 第1導電型半導体基板の一生面側に、基板とは反対導電
    型である第2導電型のソース領域とドレイン領域を設け
    てゲート電極を配設してなる第2導電型チャネルMOS
    トランジスタ領域と;前記基板の一生面側に形成された
    第2導電型基・体領域内に第1導電型のソース領域とド
    レイン領”域とを設けてゲート電極を配設してなる第1
    導電形チヤネルMO3)ランジスタ領域とを備えた半導
    体装置において; 前記第1導電型チャンネルMOSトランジスタ領域のう
    ち少くとも1領域のゲート電極とドレイン領域を共に正
    の外部電源入力線に接続し、ソース領域を前記基板と該
    半導体装置の電源供給配線に接続し、かつ基体領域を抵
    抗を介して接地してなる逆バイアス遮断領域を設けたこ
    とを特徴とする半導体装置。
JP7980783U 1983-05-27 1983-05-27 半導体装置 Pending JPS59185855U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7980783U JPS59185855U (ja) 1983-05-27 1983-05-27 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7980783U JPS59185855U (ja) 1983-05-27 1983-05-27 半導体装置

Publications (1)

Publication Number Publication Date
JPS59185855U true JPS59185855U (ja) 1984-12-10

Family

ID=30209798

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7980783U Pending JPS59185855U (ja) 1983-05-27 1983-05-27 半導体装置

Country Status (1)

Country Link
JP (1) JPS59185855U (ja)

Similar Documents

Publication Publication Date Title
JPS591199U (ja) 半導体メモリ素子
JPS59185855U (ja) 半導体装置
KR850005159A (ko) 기판에 전원 공급 통로를 가진 반도체 집적회로
JPS59119045U (ja) 高出力高周波トランジスタ
JPS59164254U (ja) 絶縁ゲ−ト型電界効果トランジスタ
JPS60149149U (ja) Cmos集積回路
JPS592141U (ja) Mos型集積回路装置
JPS60166156U (ja) 相補型mos集積回路装置
JPS6133455U (ja) 半導体装置
JPS58168150U (ja) コンデンサマイクロホン用fet
JPS6142860U (ja) 相補型mos半導体装置
JPS645450U (ja)
JPS5877065U (ja) 集積回路装置
JPH0440867B2 (ja)
JPS5952715U (ja) 差動回路
JPS59119047U (ja) 高出力高周波トランジスタ
JPS58195455U (ja) バイポ−ラic
JPS6011455U (ja) 半導体装置
JPS58195454U (ja) バイポ−ラic
JPS60144238U (ja) 半導体装置
JPS5951392U (ja) 表示装置
JPH02146849U (ja)
JPS5885362U (ja) 半導体集積装置
JPS5887363U (ja) 半導体装置
JPS5842952U (ja) 半導体装置