JPS5866995A - エレクトロクロミツク表示素子の駆動方法 - Google Patents

エレクトロクロミツク表示素子の駆動方法

Info

Publication number
JPS5866995A
JPS5866995A JP16621481A JP16621481A JPS5866995A JP S5866995 A JPS5866995 A JP S5866995A JP 16621481 A JP16621481 A JP 16621481A JP 16621481 A JP16621481 A JP 16621481A JP S5866995 A JPS5866995 A JP S5866995A
Authority
JP
Japan
Prior art keywords
display
signal
erase
write
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16621481A
Other languages
English (en)
Inventor
犬飼 真一郎
稔 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP16621481A priority Critical patent/JPS5866995A/ja
Publication of JPS5866995A publication Critical patent/JPS5866995A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はエレクトロクロミック表示素子(以下ICCD
素子と呼ぶ)の駆動方法に関するものであり、表示コン
トラストのムラをなくシ、常に均一なコントラストによ
る表示を可能とするものである。
一般に、表示電極と対向電極によって構成されている′
W−CD素子の駆動においては、表示の変更を行う時、
NODCD素子去するために表示電槽した後、書込みを
行うた砂に表示電極に負の電圧、対向電極に正の電圧を
一定時間印加している。
このような駆動方法は、T1.CD素子の各セグメント
の表示前の履歴にかかわりなく、同一駆動条件で消去、
書込み動作を行うために、同一の表示コントラストで各
セグメントを書込むことができず、表示コントラストム
ラが発生する。すなわち、表示前において、書込み状態
のセグメントを表示変更後に再度書込んだ場合は、表示
前において、消去状態のセグメントを表示変更後に新た
に書込んだ場合より濃く書込壕れ、表示コントラストが
強い状態となる。このことは、RODCD素子示が電気
化学反応に起因するためである。すなわち、表示電極の
表示状態は、電気化学的還元反応によるものであり、消
去状態は電気化学的酸化状態によるものである。
一般に、表示電極に無機表示材料である酸化タングステ
ンを使用したKCD素子の電気化学反応(は次によって
説明されている−0 〔表示反応〕 WO4+H++e−m−−→HWO5 (消去状態)       (表示状態)〔消去反応〕 HWO,−矛wo、−+4’ +e− (表示状態)    (消去状態) なお、ここでWOSは酸化タングステン、H+は水素イ
オン、e−は電子である。
この表示反応において、表示コントラストは移動した電
気量に比例するものであ4す、書込み電圧が高いほど、
および書込み時間が長いtiど、表示コントラストは強
くなるものである。また、このことは消去反応において
も同様なことが言えるものである。
一般に、電気化学反応は、時間の経過とともに安定な状
態が強くなる傾向がある。すなわち、消去状態に長くお
かれたセグメントは、1回の書込み動作では所定の表示
コントラストになりすらい。
また、書込み状態に長くおかれたセグメントは、1回の
消去動作では、完全な消去状態にはなりずらく、続けて
書込まれた時は、表示コントラストが書込み変更前より
強くなる傾向がある。
このことにより、ECD素子の表示の変更を行う場合に
1表示コントラストムラが発生することがあシ、非常に
表示内容の判りずらい表示となる。
本発明はこのような現状に鑑みなされたもので、ECU
素子の表示の変更を行った時に、表示コントラストムラ
の発生をなくするために非常に有効な駆動方法である。
以下、本発明の、駆動方法について、第1図〜第3図の
図面を用いて説明する。
本発明による基本的な駆動原理を第1図(a)t (b
)、第2図(IL)t (b)に示しており、第1図(
&)、 (b)は’EOD素子のセグメントが書換え前
後において、書込み状態から書換え後も書込み状態の場
合のものであり、第2図(a)、Φ)はECD素子のセ
グメントが書換え前後において、消去状態から書換え後
は書込み状態になった場合のものである。
この第1図、第2図において、消去電圧をvxとすると
、普通のV、の値は約0.87〜1.2マの間で一定の
電圧である。また、書込み電圧をvwとすると、普通の
V、の値は、約−0,8v〜−1・2マの間で一定の電
圧である。Tマ冨、〜Tv訃は各々の時の消去パルス時
間を示しており、普通この値は、数百ミリ秒から数秒の
間で一定の時間であり、[D素子のセグメント形状およ
び大きさにより異なる。
また、71w1〜’rvv3は各々の時の書込みパルス
時間を示しており、普通この値は、数百ミリ秒から数、
秒の間で一定の時間であり、K(5I)素子のセグメン
ト形状および大きさにより異なる。TI寛1〜T工t5
は各々の時の消去電流波形を示し% TIW1〜Ttw
sは各々の時の書込み電流波形を示している。
第1図(&)、 (b)は、書込み状態のセグメントを
、表示書換え後も表示状態にする場合の駆動力kを示す
図であり、消去回数、書込み回数は各々3回ずつである
、すなわち、3回の消去表示動作の場合である。ここで
、消去電流波形’rtxt〜Ttt5はTxgt< T
ll2< Tll3の関係にあシ、’I’tx 5は消
去反応が定常的に行われている場合の電流波形を示して
いる。一方、書込み電流波形TXWI〜T!、5は、T
xwl>Tll2 ” Tll15の関係にあり% T
X12.  丁xwsは表示反応が定常的に行われてい
る場合の電流波形を示している。すなわち、定常的な消
去、書込み電流波形によって、表示されたECD素子の
セグメントの表示コントラストは常に定められた値とな
る。
第2図(a)、 (b)は、消去状態のセグメントを表
示書換え後に表示状態にする場合の駆動方法を示す図で
あシ、消去、書込み回数は各々3回ずつである、すなわ
ち3回の表示消去動作の場合である。
ここで、消去電流波形T!12t  T113は、Tx
w2>Txzsの関係にあり、’rttsは消去反応が
定常的に行われている場合の電流波形を示している。な
お、消去パルス時間Tvx+に消去電流が流れていない
が、これは消去状態にあるセグメントには、消去電流は
、はとんど流れないことを示している。一方、書込み電
流波形TIWI〜T’zv3はTtwl< Tll2<
 TXwsの関係にあり、T111Sは表示反応が定常
的に行われている場合の電流渡船を示している。すなわ
ち、定常的な消去、書込み電流波形によって表示された
ECD素子のセグメントの表示コントラストは、常に定
められた一定の値となる。
ここで、第1図(a)、 (b)より、書込み状態のセ
グメントを表示書換え後に消去状態にする場合の駆動を
考えてみると、定常状態の書込み電流波形TIW2′ 
     ・          “の駆動の後に、定
常状態の消去電流波形TlX3で駆動してセグメントの
消去動作を終了していることになる。すなわち、定常状
態による書込み、消去電流波形で、駆動することによシ
表示が消去されたEOD素子のセグメントは、表示の消
え残りがなく、完全に消去されたことになる。
このように本発明によるKCD素子の表示書換え動作は
、定常的な消去電流波形の後の定常的な書込み電流波形
によって行われているため、常に一定の表示コントラス
トが可能であり、表示が明確なものとなる。
なお、ここで、消去電圧v1gおよび書込み電圧V。
は、表示消去動作中、常に一定としたが、消去。
書込みサイクルT1〜T5において、可変することは当
然可能である。また、第1図(a)I (b)、第2図
(a)。
(b)においては、消去、書込みサイクルは3回で説明
しているが、当然、ECD素子の状態によって可変する
ことができる。
第3図は本発明によるEOD素子の駆動方法を実施する
ための、駆動回路の一例を示すブロック図である。
この第3図において、 EOD素子表示用としてコード
化された入力デジタル信号Signalは、入力信号変
化検出部1に入力され、そしてこの入力信号変化検出部
1で、入力信号の一時記憶用としての機能があるラッチ
回路に取り込まれている現在KOD素子が表示している
入力信号と比較判定される。そして、この比較判定の結
果、入力信号が変化していることが判断されると、入力
信号変化検出部1は、消去信号、書込み信号発生部5に
ROD素子表示書換え信号LL d J/を入力する。
また、入力信号変化検出部1は、デコーダ部2にKID
素子の全セグメントを書込むためのデジタル信号L/ 
@ //を入力する。デコーダ部2は、入力信号変化検
出部1よシ入力されるコード化されたデジタル信号をR
OD素子の書込み動作を行うべき各セグメントに対応す
るデジタル信号に変換するデコード化の機能を有するも
のである。デコーダ部2より出力されたデコード信号出
力“b“は、ドライバ一部3に入力される。このドライ
バ一部3はJKCD素子を書換えるために必要な消去電
圧と書込み電圧をROD素子の各セグメントに対応した
形で発生させる機能がある。
消去信号、書込み信号発生部5は、入力信号変化検出部
1よりECD素子表示書換え信号″d″が入力されると
、ドライバ一部3にICCD素子消去信号IIO“を一
定時間出力し、そして消去信号の出力が終了したと同時
に、XOD素子書込み信号/′61/が続いて一定時間
出力される。消去信号出力、書込み信号出力釜1回を1
サイクルとする形で、消去信号が出力されたと同時にカ
ウンタ部8に消去、書込み信号発生部6からカウンタ信
号JJflJが入力される。カウンタ部8は、man範
子の表示消去動作の繰返し回数をカウンタ信号“f“か
ら計ット信号NgLLを入力する。
ドライ・准3は、消去信号、書込み信号発生部6の消去
信号L/ 61/あるいは書込み信号〃θ″に従って、
ICCD素子4に消去電圧〃c〃あるいは書込み電圧″
C″を入力する。この駆動出力″c″によって、EOD
素子4の各セグメントは、消去、書込み動作を行う。
また、消去信号、書込み信号発生部6は、カウンタ部8
からのリセット信号u 、uが入力されるまで、消去、
書込み信号// 6 LL を逐次、ドライバ一部3に
入力する。この時、ドライシ(一部3へのデコード部2
からのデコード信号′lb〃は、EOD素子4に対して
全セグメントの書込みを指示する内容の信号を出力して
いるだめに、ドライバ一部3の一出力は、IcD素子4
に対して、全セグメントの消去、書込み動作を行ってい
ることになり、全セグメントは複数回の消去、書込み動
作により、表示書換え前の履歴にかかわシなく、全て均
一な表示コントラストで表示可能な状態になっている。
¥ウンタ部8からのリセット信号“g〃が出力されると
、消去信号、書込み信号発生部5は最終サイクルの消去
信号“e″、書込み信号″6″を逐次1回づつドライバ
一部3に入力して動作を終了する。
この最終サイクルの時、カウンタ部8からのリセット信
号nguを消去信号、書込み信号発生部5と同時に入力
した入力信号変化検出部1は、IECD素子4の表示書
換えを行うだめのコード化された入力信号Signal
をラッチ回路に取り込み、新たに表示すべきコード化さ
れたデジタル信号″a″をデコーダ部2に出力する。デ
コーダ部2は、新だに書込むべきKCD素子4のセグメ
ントに対応するデコード信号7′b“をドライバ一部3
に入力する。
これにより、最終の消去、書込みサイクルにおいて、ド
ライバ一部3は[D素子4に対し、新たに表示すべき全
セグメントに対して書込み電圧を入力し、新たに表示す
べき全セグメントは、全て均一な表示コントラストで書
込みを終了する。
なお、第3図において、基準クロック発振部6および分
周部7は、消去信号、°書込み信号発生部6およびカウ
ンタ部8に動作タイミングを維持するだめのクロック信
号″h″、″i″を供給する機能を有している。
以上のように本発明によるECU素子の駆動方法によれ
ば、従来方式の欠点である表示コントラストムラの発生
をなくシ、常に均一な表示コントラストによる表示を行
うことができ、これにより表示の読み取りミスを完全に
防止することができるという効果が得られる。
【図面の簡単な説明】
第1図(IL)、 (b)は本発明によるEOD素子の
駆動方法における表示書換え動作において、書換前にお
いて表示していたセグメントを書換え後も表示する場合
の駆動電圧波形および駆動電流波形を示す図、第2図(
a)j (b)は同じく本発明の駆動方法における表示
書換え動作において、書換前に消去していたセグメント
を書換え後は表示する場合の駆動電圧波形および駆動電
流波形を示す図、第3図は本発明によるECD素子の駆
動方法を実施するための駆動回路の一例を示すブロック
図である。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第 2111

Claims (1)

    【特許請求の範囲】
  1. 複数個のセグメントを有するエレクトロクロミック表示
    素子の表示内容の書換えを行う場合、全セグメントの消
    去、書込み動作を複数回行った後に、全セグメントの消
    去動作を行い、そして必要セグメントの書込み動作を行
    うことによシ、表示書換え動作を終了するエレクトロク
    ロミック表示素子の駆動方法。
JP16621481A 1981-10-16 1981-10-16 エレクトロクロミツク表示素子の駆動方法 Pending JPS5866995A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16621481A JPS5866995A (ja) 1981-10-16 1981-10-16 エレクトロクロミツク表示素子の駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16621481A JPS5866995A (ja) 1981-10-16 1981-10-16 エレクトロクロミツク表示素子の駆動方法

Publications (1)

Publication Number Publication Date
JPS5866995A true JPS5866995A (ja) 1983-04-21

Family

ID=15827214

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16621481A Pending JPS5866995A (ja) 1981-10-16 1981-10-16 エレクトロクロミツク表示素子の駆動方法

Country Status (1)

Country Link
JP (1) JPS5866995A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6160683A (en) * 1997-08-15 2000-12-12 Seagate Technology Llc Slider for disc storage system
US6212042B1 (en) 1997-06-27 2001-04-03 Seagate Technology Llc Slider having air bearing surface which includes pads for disk storage system
US6459547B1 (en) 1998-12-09 2002-10-01 Seagate Technology Llc Slider with pads and textured landing zone for disc storage system
US6529347B2 (en) 2000-10-13 2003-03-04 Seagate Technology Llc Disc drive slider having textured pads
US6552871B2 (en) 1998-05-21 2003-04-22 Komag, Incorporated Hard disk drive head-media system having reduced stiction and low fly height
US6603639B1 (en) 1998-07-21 2003-08-05 Seagate Technology Llc Slider for disc storage system
US6683754B2 (en) 1998-05-21 2004-01-27 Komag, Inc. Hard disk drive head-media system having reduced stiction and low fly height

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6212042B1 (en) 1997-06-27 2001-04-03 Seagate Technology Llc Slider having air bearing surface which includes pads for disk storage system
US6160683A (en) * 1997-08-15 2000-12-12 Seagate Technology Llc Slider for disc storage system
US6452752B1 (en) 1997-08-15 2002-09-17 Seagate Technology Llc Slider for disc storage system
US6552871B2 (en) 1998-05-21 2003-04-22 Komag, Incorporated Hard disk drive head-media system having reduced stiction and low fly height
US6683754B2 (en) 1998-05-21 2004-01-27 Komag, Inc. Hard disk drive head-media system having reduced stiction and low fly height
US6603639B1 (en) 1998-07-21 2003-08-05 Seagate Technology Llc Slider for disc storage system
US6459547B1 (en) 1998-12-09 2002-10-01 Seagate Technology Llc Slider with pads and textured landing zone for disc storage system
US6529347B2 (en) 2000-10-13 2003-03-04 Seagate Technology Llc Disc drive slider having textured pads

Similar Documents

Publication Publication Date Title
JP3200009B2 (ja) 読出電圧と書込電圧とが異なる強誘電性メモリ感知方法
TW536707B (en) Semiconductor device and data processing system
US6567313B2 (en) Nonvolatile memory, semiconductor device and method of programming to nonvolatile memory
TWI288929B (en) Non-volatile memory, IC card, and data processing apparatus
DE19737836C2 (de) Sofort nach dem Einschalten des Stroms mit verkleinertem Stromverbrauch betreibbare Halbleiterspeichereinrichtung
JP3223375B2 (ja) フェイルセーフ不揮発性メモリプログラミングシステムおよびそのための方法
RU2003103443A (ru) Адресация матричной памяти
JP3098486B2 (ja) 不揮発性半導体記憶装置
JPS5866995A (ja) エレクトロクロミツク表示素子の駆動方法
CN106448730A (zh) 用于在eeprom存储器中进行写入的方法和相应的存储器
US6891756B2 (en) Flash memory comprising an erase verify algorithm integrated into a programming algorithm
TWI259952B (en) Data erase method of flash memory
JPS6284494A (ja) 読出し専用メモリ
JP2581297B2 (ja) 電気的に消去可能なプログラマブルメモリ
JPS5824864A (ja) レベル計回路
JPS6051667B2 (ja) エレクトロクロミック表示時計の時刻修正装置
TW436794B (en) Multilevel encoding method for flash memory
JP2004304381A (ja) カウンタ装置およびカウント方法
SU809355A1 (ru) Программатор дл записи информа-ции B пОлупРОВОдНиКОВыЕ элЕМЕНТыпАМ Ти
JPS6223399B2 (ja)
JPS6233397A (ja) 半導体装置
JPS59166880A (ja) 集積回路装置
KR100463585B1 (ko) 플래쉬메모리의센스앰프
JPH03272095A (ja) 半導体記憶装置
JPS6024954B2 (ja) エレクトロクロミツク表示式電子機器