JPS5838666Y2 - Synthesizer type tuning device - Google Patents

Synthesizer type tuning device

Info

Publication number
JPS5838666Y2
JPS5838666Y2 JP1978008388U JP838878U JPS5838666Y2 JP S5838666 Y2 JPS5838666 Y2 JP S5838666Y2 JP 1978008388 U JP1978008388 U JP 1978008388U JP 838878 U JP838878 U JP 838878U JP S5838666 Y2 JPS5838666 Y2 JP S5838666Y2
Authority
JP
Japan
Prior art keywords
channel
output
switch
flip
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1978008388U
Other languages
Japanese (ja)
Other versions
JPS54111416U (en
Inventor
啓輔 山本
稔 上田
貞裕 宅原
静夫 猪原
Original Assignee
松下電器産業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 松下電器産業株式会社 filed Critical 松下電器産業株式会社
Priority to JP1978008388U priority Critical patent/JPS5838666Y2/en
Publication of JPS54111416U publication Critical patent/JPS54111416U/ja
Application granted granted Critical
Publication of JPS5838666Y2 publication Critical patent/JPS5838666Y2/en
Expired legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)

Description

【考案の詳細な説明】 本考案は順次選局形層波数シンセサイザ方式の選局装置
に関するものであり、順次選局途中においていずれの方
向に選局しているかをわかり易く表示することができる
ようにした装置を提供することを目的とする。
[Detailed description of the invention] The present invention relates to a sequential tuning layered wave number synthesizer type tuning device, which can clearly display in which direction the channel is being tuned during the sequential tuning. The purpose is to provide a device that

第1図は自動周波数調整装置付の位相ロックループ周波
数シンセサイザ方式の選局装置の基本ブロック図であり
、まず、この装置について説明する。
FIG. 1 is a basic block diagram of a phase-locked loop frequency synthesizer type tuning device equipped with an automatic frequency adjustment device. First, this device will be explained.

第1図において、1は高周波増幅器、2は混合器、3は
中間周波増幅器、4は映像増幅器、5は陰極線管であり
、通常のテレビジョン受像機を構成している。
In FIG. 1, 1 is a high frequency amplifier, 2 is a mixer, 3 is an intermediate frequency amplifier, 4 is a video amplifier, and 5 is a cathode ray tube, which constitute a normal television receiver.

チューナの局部発振器である電圧制御形の局部発振器6
、プリスケーラ7、第1プログラマブル分周器8、位相
比較器9、低域ろ波器10によって位相ロックループ(
PLL)が構成されており、局部発振器6の出力は混合
器2に加えられている。
Voltage controlled local oscillator 6 which is a local oscillator of the tuner
, a prescaler 7, a first programmable divider 8, a phase comparator 9, and a low-pass filter 10.
PLL) is configured, and the output of the local oscillator 6 is applied to the mixer 2.

従って局部発振器6はテレビジョン受像機のチューナ用
の局部発振器として用いられている。
Therefore, the local oscillator 6 is used as a local oscillator for a tuner of a television receiver.

位相比較器9には基準発振器11の周波数を第2プログ
ラマブル分周器12で分周したものが加えられ、第1プ
ログラマブル分周器8にはチャネル番号カウンタメモリ
13から出力されたチャネル番号信号をコード変換器1
4で各チャンネル用の分周比設定用信号にコード変換し
たものが加えられている。
The frequency of the reference oscillator 11 divided by a second programmable frequency divider 12 is added to the phase comparator 9, and the channel number signal output from the channel number counter memory 13 is applied to the first programmable frequency divider 8. Code converter 1
4, the code-converted signal is added to the division ratio setting signal for each channel.

15はチャネル表示器である。チャネル番号カウンタメ
モリ13で成るチャネルが指定されると、コード変換器
14の出力が変化し、第1プログラマブル分周器8の分
周比がチャンネルに応じて変化する。
15 is a channel indicator. When a channel consisting of channel number counter memory 13 is specified, the output of code converter 14 changes, and the frequency division ratio of first programmable frequency divider 8 changes depending on the channel.

位相比較器9には基準発振器11の出力を分周したもの
が加えられており、この周波数にプログラマブル分周器
8の出力の周波数が一致するように位相ロックループは
動作する。
A frequency-divided version of the output of the reference oscillator 11 is added to the phase comparator 9, and the phase-locked loop operates so that the frequency of the output of the programmable frequency divider 8 matches this frequency.

この結果、局部発振器6の発振周波数が変化し、指定さ
れたチャネルに応じた局部発振周波数が混合器2に加え
られて選局が行なわれることになる。
As a result, the oscillation frequency of the local oscillator 6 changes, and the local oscillation frequency corresponding to the designated channel is applied to the mixer 2 for channel selection.

チャンネルの指定方式は2種類あり、その1つはチャン
ネル指定用のキーボード等の直接指定スイッチ16から
チャンネル番号カウンタメモリ13に直接所望の選局チ
ャンネルの番号信号が入力される場合である。
There are two types of channel designation methods, one of which is a case where the number signal of the desired channel selection is input directly to the channel number counter memory 13 from a direct designation switch 16 such as a keyboard for channel designation.

この場合にはそのチャンネル番号信号が直ちにコード変
換器14で変換されてその指定チャンネルが選局される
In this case, the channel number signal is immediately converted by the code converter 14 and the designated channel is selected.

もう一つは順次選局指定スイッチ17から順次選局指定
用の信号が入力される場合である。
The other case is when a signal for specifying sequential channel selection is input from the sequential channel selection designation switch 17.

この順次選局指定スイッチ17にはアップ用スイッチ1
7Uとダウン用スイッチ17Dとがあって入力はアップ
方向信号とダウン方向信号とがありこれらの信号が入力
されるとパルス発生回路18からアップ用とダウン用の
いずれかのパルスが発生され、これがチャンネル番号カ
ウンタメモリ13の可逆カウンタ13Cに加えられて、
アップ方向信号であるかダウン方向信号であるかに従っ
てその可逆カウンタ13Cにおけるチャンネル番号信号
が1チャンネル分づつアップ方向もしくはダウン方向に
カウントされて変化される。
This sequential tuning designation switch 17 includes the up switch 1.
7U and a down switch 17D, the inputs are an up direction signal and a down direction signal. When these signals are input, either an up or down pulse is generated from the pulse generation circuit 18, and this In addition to the reversible counter 13C of the channel number counter memory 13,
Depending on whether the signal is an up direction signal or a down direction signal, the channel number signal in the reversible counter 13C is counted and changed in the up direction or down direction one channel at a time.

このために、第1プログラマブル分周器8での分周比も
1チャンネル分づつ変化させられチューナにおいて順次
1チヤンネルづつ隣りのチャンネルに移るような順次選
局動作がなされる。
For this reason, the frequency division ratio in the first programmable frequency divider 8 is also changed by one channel at a time, and the tuner performs a sequential tuning operation in which the channel is sequentially shifted to the adjacent channel one channel at a time.

そして、チューナの出力信号の有無を検出して信号を受
信したか否かを検出する受信検出回路19からテレビジ
ョン放送信号を受信した信号が発生されてパルス発生回
路18でのパルス発生が停止されるまでこの動作がくり
返され、結局、アップ方向もしくはダウン方向で次に信
号が受信されるチャンネルで停止するように順次選局が
行なわれる。
Then, a reception detection circuit 19 that detects the presence or absence of an output signal from the tuner to determine whether or not the signal has been received generates a signal indicating that the television broadcast signal has been received, and the pulse generation in the pulse generation circuit 18 is stopped. This operation is repeated until the next signal is received in the up or down direction, and the channel selection is performed sequentially so as to stop at the channel where the next signal is received in the up direction or down direction.

所定電界強度以上の放送信号を受信した場合には受信検
出回路19から搬送波や同期信号等の検出出力が発生さ
れるので、その出力でパルス発生器18を停止させてそ
のチャンネルの選局状態に入る。
When a broadcast signal with a predetermined electric field strength or higher is received, the reception detection circuit 19 generates a detection output such as a carrier wave or a synchronization signal, so the pulse generator 18 is stopped by the output and the channel is selected. enter.

放送信号が存在しないときには次のチャンネルに移動す
るように制御する。
Control is performed to move to the next channel when there is no broadcast signal.

このようにして、この装置においては選局動作が行なわ
れ、かつ、全てのチャンネルを比較的簡易な構成で受信
することができるという利点を有するのであるが、次の
ような欠点がある。
In this manner, this device has the advantage of performing a channel selection operation and being able to receive all channels with a relatively simple configuration, but has the following drawbacks.

すなわち、順次選局時にはアップ用もしくはダウン用の
スイッチ17U、17Dで指令してパルス発生回路18
から可逆カウンタ13Cにアップ用もしくはダウン用の
カウントパルスを加えて選局チャンネルを111頁次変
化させるのであるが、このようなシンセサイザ方式の装
置では一挙に飛越さずに1チャンネル分づつ全てのチャ
ンネルを経由して切換えるものであるためにUHFバン
ドのように隣接チャンネルまで相当チャンネル間が離れ
ている場合には次のチャンネルに選局するまでにかなり
の時間か゛かかり、しかも、その間にはチャンネル表示
器15におけるチャンネル表示が次々と変化して見すら
いために、アップダウンのいずれの方向に選局が行なわ
れているのかがわからなくて視聴者に不安感を抱かせ、
また故障しているとの感違いをさせる等の使用感の悪さ
がある。
That is, when sequentially selecting channels, the pulse generation circuit 18 is commanded by the up or down switches 17U and 17D.
The selected channel is changed by applying an up or down count pulse to the reversible counter 13C, but with such a synthesizer type device, all channels are counted one channel at a time without skipping all at once. Because the channel is switched via the As the channel display on the device 15 changes one after another, it is difficult to tell which direction (up or down) the channel selection is being made, making the viewer feel uneasy.
In addition, it has a poor usability, giving the impression that it is malfunctioning.

そこで本考案はかかる従来の欠点を解消して、上述のよ
うなシンセサイザ方式の選局装置においても順次選局時
にアップ方向に選局中であるかダウン方向に選局中であ
るかをわかり易く表示することができて使用感の良い装
置を提供することを目的とするもので゛ある。
Therefore, the present invention eliminates such conventional drawbacks and displays in an easy-to-understand manner whether the channel is being tuned up or down when sequentially selecting channels even in the synthesizer type tuning device as described above. The purpose is to provide a device that is easy to use and has a good feel of use.

以下、本考案の一実施例について、その要部を示す第2
図を参照しつつ詳述する。
The following is a second example showing the main parts of an embodiment of the present invention.
This will be explained in detail with reference to the figures.

なお、第1図中と同一の部分には同一符号を付して説明
を省略する。
Note that the same parts as in FIG. 1 are denoted by the same reference numerals, and explanations thereof will be omitted.

第2図において、20か゛アップ方向とダウン方向の順
次選局中に表示を行なう表示回路であり、ここには、ア
ップ方向表示用の発光ダイオード21U、ダウン方向表
示用の発光ダイオード21D、それらのドライブ用トラ
ンジスタ22U、22Dおよびそれぞれの表示切換用の
フリップフロップ23U、23Dを備えている。
In FIG. 2, 20 is a display circuit that performs display during sequential tuning in the up direction and down direction, and here includes a light emitting diode 21U for up direction display, a light emitting diode 21D for down direction display, It includes drive transistors 22U and 22D and respective display switching flip-flops 23U and 23D.

そして、順次選局指定スイッチ17でアップ用スイッチ
17Uが操作されたときにフリップフロップ23Uをセ
ットし、またダウン用スイッチ17Dが操作されたとき
にフリップフロップ23Dをセットして、さらに、順次
選局が行なわれて次のチャンネルが受信されたときに受
信検出回路19の検出出力をインバータ24で反転した
ものでこれらフリップフロップ23U、23Dをリセッ
トするようにしている。
Then, when the up switch 17U is operated in the sequential tuning designation switch 17, the flip-flop 23U is set, and when the down switch 17D is operated, the flip-flop 23D is set. When the next channel is received, the detection output of the reception detection circuit 19 is inverted by the inverter 24, and these flip-flops 23U and 23D are reset.

・このような構成により、今、アップ用
スイッチ17Uが操作されてアップ方向への順次選局動
作が開始されると、それとともにフリップフロップ23
Uがセットされて発光ダイオード2「Uが点灯するので
、アップ方向への順次選局中であることを明瞭にわかり
易く表示する。
With such a configuration, when the up switch 17U is operated to start sequential channel selection in the up direction, the flip-flop 23
When U is set, the light emitting diode 2 "U" lights up, clearly and easily indicating that the channels are being selected sequentially in the upward direction.

次のチャンネルを受信すれば受信検出出力でフリップフ
ロップ21Uがリセットされて、発光ダイオード21
Uによる。
When the next channel is received, the flip-flop 21U is reset by the reception detection output, and the light emitting diode 21
By U.

表示が終了する。The display ends.

ダウン方向への順次選局動作中についても全く同様で、
発光ダイオード21 Uにより表示がなされる。
The same is true for sequential channel selection in the downward direction.
Display is performed by the light emitting diode 21U.

このようにして、この装置においてはシンセサイザ方式
の選局装置で順次選局を行なう場合にも表示回路20の
発光ダイオード21 U、21 Dによってアップ方向
への選局中であるかダウン方向への選局中であるが明瞭
に表示されるので、次にアップ方向又はダウン方向のい
ずれの隣接チャンネルが受信されるかがわかるとともに
、視聴者は次のチャンネルまでの選局に多少時間か゛か
かったりまた画面上に雑音信号等による不具合な画像が
映出されていたりしても、順次選局中であるので間もな
く正しい受信状態になるということを直ちに知ることが
でき、故障と感違いしたり不安定感を抱いたりすること
か゛なくなって使用感をすこ7訂る良くすることができ
るものである。
In this way, in this device, even when sequential tuning is performed using a synthesizer type tuning device, the light emitting diodes 21 U and 21 D of the display circuit 20 indicate whether the tuning is in the up direction or down direction. Although the channel is being selected, it is clearly displayed, so the viewer can see which adjacent channel (up or down) will be received next, and the viewer can also know whether it will take some time to tune to the next channel. In addition, even if a defective image due to a noise signal etc. is displayed on the screen, you can immediately know that the correct reception status will be achieved soon because the channels are being selected sequentially. This eliminates the feeling of stability and can greatly improve the usability.

なお、上記実施例においては表示用に発光ダイオードを
用いたがその他のランプ等の任意の表示素子を用いるこ
とができ、またその切換用にフリップフロップ以外の単
安定マルチバイブレータ等を用いたりパルス発生回路や
可逆カウンタ部分から取り出したアップダウン信号によ
って切換えるようにしてもよいことはいうまでもない。
In the above embodiment, a light emitting diode was used for display, but any other display element such as a lamp can be used, and a monostable multivibrator other than a flip-flop or a pulse generator may be used for switching. Needless to say, the switching may be performed using up/down signals extracted from the circuit or the reversible counter section.

以上詳述したように、本考案においては可逆カウンタを
用いて分周回路の分局比を変化させることによりアップ
方向へもダウン方向へも順次選局を行なうようにしたシ
ンセサイザ方式の選局装置において、アップ選局用スイ
ッチとダウン選局用スイッチとが操作されたときにそれ
ぞれセットされ搬送波検出回路の検出出力によりリセッ
トされるアップ用フリップフロップおよび゛ダウン用フ
リップフロップと、これらアップ用フリップフロップと
ダウン用フリップフロップとのセット状態における出力
によって制御されて可逆カウンタがアップ方向にカウン
トしているかダウン方向にカウンタしているかを表示す
るアップ用表示素子およびダウン用表示素子を用いるこ
とによってアップ方向への選局中であるかダウン方向へ
の選局中であるかを表示手段によって表示するようにし
たので1.視聴者にいずれの方向への選局中であるかを
明瞭にかつわかり易く知らせることができ、視聴者に次
にいずれの方向のチャンネルが受信されるかを予め知ら
せることができるとともに、受信まで時間がかかったり
雑音画像が映出されていても故障と間違ったり不安感を
感じたりすることをなくすることができて、シンセサイ
ザ方式の選局装置において問題と見られていた不都合を
解消した優れた実用的な装置を得ることができたもので
ある。
As detailed above, the present invention provides a synthesizer-type channel selection device that uses a reversible counter to sequentially select channels in both the up and down directions by changing the division ratio of the frequency divider circuit. , an up flip-flop and a down flip-flop that are set when the up channel selection switch and the down channel selection switch are operated, respectively, and are reset by the detection output of the carrier detection circuit; By using an up display element and a down display element that are controlled by the output in a set state with a down flip-flop and display whether the reversible counter is counting up or down, 1. The display means displays whether the channel is currently being selected or if the channel is being selected in the down direction. It is possible to clearly and easily inform the viewer in which direction the channel is being tuned, and it is possible to inform the viewer in advance of which direction the channel will be received next, and also to reduce the time until reception. This is an excellent device that eliminates the inconvenience that was seen as a problem with synthesizer-based channel selection devices, eliminating the need to mistake it for a malfunction or feel uneasy even if a noise image is displayed. We were able to obtain a practical device.

しかも、本考案の装置は2組のフリップフロップと表示
素子とを付加することによって実施できるので、非常に
簡単な構成で安価に得ることができるものである。
Moreover, since the device of the present invention can be implemented by adding two sets of flip-flops and a display element, it has a very simple configuration and can be obtained at low cost.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はシンセサイザ方式選局装置を用いたテレビジョ
ン受像機の基本構成を示すブロック線図、第2図は本考
案の一実施例におけるシンセサイザ方式選局装置の要部
の回路図である。 2・・・・・・混合器、6・・・・・・局部発振器、7
・・・・・・プリスケーラ、8・・・・・・第1プログ
ラマブル分周器、9・・・・・・位相比較器、10・・
・・・・低域波器、11・・・・・・基準発振器、12
・・・・・・第2プログラマブル分周器、13・・・・
・・チャンネル番号カウンタメモリ、13C・・・・・
・可逆カウンタ、14・・・・・・コード変換器、17
・・・・・・順次選局指定スイッチ、17U・・・・・
・アップ用スイッチ、17D・・・・・・ダウン用スイ
ッチ、18・・・・・・パルス発生回路、19・・・・
・・受信検出回路、20・・・・・・表示回路、21
U、21 D・・・・・・発光ダイオード、22 U、
22 D・・・・・・ドライブ用トランジスタ、23
U 、23 D・・・・・・フリップフロップ、24・
・・・・・インバータ。
FIG. 1 is a block diagram showing the basic configuration of a television receiver using a synthesizer type tuning device, and FIG. 2 is a circuit diagram of the essential parts of the synthesizer type tuning device in an embodiment of the present invention. 2...Mixer, 6...Local oscillator, 7
...Prescaler, 8...First programmable frequency divider, 9...Phase comparator, 10...
...Low frequency generator, 11...Reference oscillator, 12
...Second programmable frequency divider, 13...
・・Channel number counter memory, 13C・・・・
・Reversible counter, 14... Code converter, 17
...Sequential channel selection switch, 17U...
・Up switch, 17D...Down switch, 18...Pulse generation circuit, 19...
...Reception detection circuit, 20...Display circuit, 21
U, 21 D... Light emitting diode, 22 U,
22 D... Drive transistor, 23
U, 23 D...Flip-flop, 24.
...Inverter.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] チューナ用の電圧制御形の局部発振器と、この局部発振
器の発振出力を分周するプログラマブル分周器と、この
プログラマブル分周器の分周出力と基準発振器の分周出
力とを位相比較する位相比較器と、この位相比較器の比
較出力を平滑し発振周波数制御電圧として上記局部発振
器に印加する低域ろ波器と、上記プログラマブル分周器
における分周比を順次切換えて受信チャンネルを順次切
換えるチャンネル番号カウンタメモリおよびその制御回
路と、上記チューナの出力信号中の搬送波成分を検出し
て所定電界強度以上の放送信号を受信したときに検出出
力を発生し上記チャンネル番号カウンタメモリの切換動
作を停止させる搬送波検出回路とを備えるとともに、上
記チャンネル番号カウンタメモリとして可逆カウンタを
有し、かつ、この可逆カウンタをアップ方向にカウント
させるアップ用スイッチと、ダウン方向にカウントさせ
るダウン用スイッチと、上記アップ用スイッチとダウン
用スイッチとが操作されたときにそれぞれセットされ上
記搬送波検出回路の検出出力によりリセットされるアッ
プ用フリップフロップおよびダウン用フリップフロップ
と、上記アップ用フリップフロップとダウン用フリップ
フロップとのセット状態における出力によって制御され
て上記可逆カウンタがアップ方向にカウントしているか
ダウン方向にカウントしているかを表示するアップ用表
示素子およびダウン用表示素子とを備えたシンセサイザ
方式選局装置。
A voltage-controlled local oscillator for the tuner, a programmable frequency divider that divides the oscillation output of this local oscillator, and a phase comparison that compares the phases of the divided output of this programmable frequency divider and the divided output of the reference oscillator. a low-pass filter that smoothes the comparison output of the phase comparator and applies it to the local oscillator as an oscillation frequency control voltage, and a channel that sequentially switches the division ratio in the programmable frequency divider to sequentially switch reception channels. A number counter memory and its control circuit detect a carrier wave component in the output signal of the tuner and generate a detection output when a broadcast signal with a predetermined electric field strength or more is received to stop the switching operation of the channel number counter memory. a carrier wave detection circuit, a reversible counter as the channel number counter memory, an up switch that causes the reversible counter to count up, a down switch that causes the reversible counter to count down, and the up switch an up flip-flop and a down flip-flop that are set when the and down switch are operated and reset by the detection output of the carrier detection circuit; and a set state of the up flip-flop and down flip-flop. A synthesizer type channel selection device comprising an up display element and a down display element that are controlled by the output of the reversible counter and display whether the reversible counter is counting up or down.
JP1978008388U 1978-01-25 1978-01-25 Synthesizer type tuning device Expired JPS5838666Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1978008388U JPS5838666Y2 (en) 1978-01-25 1978-01-25 Synthesizer type tuning device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1978008388U JPS5838666Y2 (en) 1978-01-25 1978-01-25 Synthesizer type tuning device

Publications (2)

Publication Number Publication Date
JPS54111416U JPS54111416U (en) 1979-08-06
JPS5838666Y2 true JPS5838666Y2 (en) 1983-09-01

Family

ID=28817359

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1978008388U Expired JPS5838666Y2 (en) 1978-01-25 1978-01-25 Synthesizer type tuning device

Country Status (1)

Country Link
JP (1) JPS5838666Y2 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50120711A (en) * 1974-03-08 1975-09-22

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50120711A (en) * 1974-03-08 1975-09-22

Also Published As

Publication number Publication date
JPS54111416U (en) 1979-08-06

Similar Documents

Publication Publication Date Title
US4123724A (en) Communication equipment
US4061980A (en) Radio receiver with plural converters and frequency control
US3913020A (en) Electronic television tuning system
US4048570A (en) Multiple-band digital frequency synthesizer receiver
US4325023A (en) Device for inspecting an individual high frequency signal selected according to frequency from a broad frequency band
JPS6257147B2 (en)
CA2071421A1 (en) Automatic frequency control circuit
JPS5838666Y2 (en) Synthesizer type tuning device
US4516170A (en) Dual mode UHF tuning system
JPH0340333A (en) Station selecting device of tuner
US4245351A (en) AFT Arrangement for a phase locked loop tuning system
JPS61257084A (en) Fully automatic channel searching/storing device with on screen display
JPS5942760Y2 (en) Synthesizer type tuning device
JPS6058632B2 (en) Synthesizer television channel selection device
JPS6243392B2 (en)
JP2962944B2 (en) Tuning preset method
JP3289768B2 (en) Television tuner
JPS593616Y2 (en) Sweep type tuning device
JPS6110368Y2 (en)
JPS6159907A (en) preset tuner
JP2790121B2 (en) Receiving machine
KR920009010B1 (en) Syncronizing circuit and method for composing frequency in television tuner
JPS6182536A (en) Frequency converter
JPH026468Y2 (en)
JP2765834B2 (en) TV receiver