JPS5828584B2 - How to check the split dot pattern - Google Patents

How to check the split dot pattern

Info

Publication number
JPS5828584B2
JPS5828584B2 JP14223578A JP14223578A JPS5828584B2 JP S5828584 B2 JPS5828584 B2 JP S5828584B2 JP 14223578 A JP14223578 A JP 14223578A JP 14223578 A JP14223578 A JP 14223578A JP S5828584 B2 JPS5828584 B2 JP S5828584B2
Authority
JP
Japan
Prior art keywords
pattern
check
dot
divided
dot pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP14223578A
Other languages
Japanese (ja)
Other versions
JPS5569843A (en
Inventor
基行 小湊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP14223578A priority Critical patent/JPS5828584B2/en
Publication of JPS5569843A publication Critical patent/JPS5569843A/en
Publication of JPS5828584B2 publication Critical patent/JPS5828584B2/en
Expired legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 本発明は分割ドツトパターンのチェック方法に関し、特
に、ドツトパターンによって構成されたパターンを順次
走査しそのパターンを複数回に分割して出力する画像再
生装置における分割ドツトパターンのチェック方法に関
する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a method for checking divided dot patterns, and more particularly, to a method for checking divided dot patterns in an image reproducing apparatus that sequentially scans a pattern made up of dot patterns and outputs the pattern by dividing it into a plurality of times. Regarding the checking method.

従来、ドツトパターンによって構成されたパターンを順
次走査してCRT(陰極線管)等に出力する画像再生装
置において、図形、文字あるいは記号等の一構成が大き
い場合に、一度のメモリ容量では全部のドツトパターン
を記憶して出力することができないために何回かに分割
して出力することがあり、この場合伝送時に重畳する伝
送ノイズ等によりパターンに誤りが発生することがあり
、このパターンの正常性をチェックする方法として各分
割ドツトパターン毎にチェックする方法がある。
Conventionally, in an image reproduction device that sequentially scans a pattern made up of dot patterns and outputs it to a CRT (cathode ray tube), etc., when a single configuration such as a figure, character, or symbol is large, the memory capacity cannot store all the dots at one time. Since the pattern cannot be memorized and output, it may be divided into several parts and output. In this case, errors may occur in the pattern due to transmission noise superimposed during transmission, and the normality of this pattern may be There is a method of checking each divided dot pattern.

しかしながら、この従来方法においては、各分割ドツト
パターンの任意の分割量に適応させるために、その方法
を実行するチェック回路は複雑になり、従って、高コス
トになるという問題点があった。
However, this conventional method has a problem in that the check circuit for executing the method becomes complicated in order to adapt to the arbitrary division amount of each divided dot pattern, resulting in high cost.

本発明の目的は、各分割ドツトパターンの大きさとチェ
ックするためのドツトパターンの大きさとを無関係に設
定するという構想にもとづき、あらかじめチェックする
場所を決定することにより、ドツトパターンが任意の大
きさに分割されても一定の場所でチェックするようにし
、これにより、そのチェックを実行する回路を簡略化し
て低コスト化し、前述の従来方法における問題点を解決
することにある。
The purpose of the present invention is based on the concept of setting the size of each divided dot pattern and the size of the dot pattern for checking, and by determining the location to be checked in advance, the dot pattern can be set to any size. The purpose is to check at a fixed location even if the system is divided, thereby simplifying the circuit for performing the check and reducing the cost, thereby solving the problems in the conventional method described above.

本発明においては、ドツトパターンによって構成された
図形、文字あるいは記号等のパターンを順次走査し、該
パターンを複数回に分割して出力する画像再生装置にお
いて、前記の分割数とは関係なく前記パターンを複数個
に分解して、該分解されたパターンにドツト数チェック
情報を付加し、該分解されたパターンの末尾に終了情報
を付加することにより、該終了情報の検出時に前記ドツ
ト数チェック情報をもとにして前記の分割されたパター
ンが確実に出力されているかをチェックすることを特徴
とする分割ドツトパターンのチェック方法が提供される
In the present invention, in an image reproducing apparatus that sequentially scans a pattern such as a figure, character, or symbol constituted by a dot pattern, and outputs the pattern by dividing it into a plurality of times, the pattern is By decomposing the pattern into multiple pieces, adding dot number check information to the decomposed pattern, and adding end information to the end of the decomposed pattern, the dot number check information can be used when the end information is detected. A divided dot pattern checking method is provided, which is characterized in that it is checked whether the divided pattern is reliably outputted.

以下、図面により本発明の詳細な説明する。Hereinafter, the present invention will be explained in detail with reference to the drawings.

第1図は本発明の一実施例としての分割ドツトパターン
のチェック方法に用いられる分割ドツトパターンの構成
図である。
FIG. 1 is a diagram showing the structure of a divided dot pattern used in a divided dot pattern checking method according to an embodiment of the present invention.

第1図において、1画面は256X256(65536
)ドツトパターンで示し、128X128(16384
)ドツトパターン単位にドツト数チェック情報であるチ
ェツクビット11,12,13および14と終了情報で
あるエンドピッ)21.22.23および24とを付加
しである。
In Figure 1, one screen is 256x256 (65536
) is shown in a dot pattern, 128X128 (16384
) Check bits 11, 12, 13 and 14 which are dot number check information and end bits 21, 22, 23 and 24 which are end information are added to each dot pattern.

この場合、点線で示すように4つに分解された各ドツト
パターンの初頭にチェックピットを付加し、また末尾に
エンドビットを付加しである。
In this case, a check pit is added to the beginning of each dot pattern divided into four as shown by the dotted lines, and an end bit is added to the end.

このチェックピットは128×128ドツトパターン中
の1″または゛0゛ドツト数を表わしており、エンドビ
ットが検出された場合に、このチェックビット情報にも
とづいて、前記128 X 128ドツトパターン中の
1″または゛′0゛′0゛′および全ドツト数のチェッ
クが行われる。
This check pit represents the number of 1" or "0" dots in the 128 x 128 dot pattern, and when an end bit is detected, based on this check bit information, 1" or '0' dot number in the 128 x 128 dot pattern is detected. '' or ''0'' and the total number of dots are checked.

これにより、一点鎖線で示すように任意に分割されたド
ツトパターンのつながりをチェックすることができる。
This makes it possible to check the connections between arbitrarily divided dot patterns as shown by the dashed lines.

このように、任意の大きさに分割されたドツトパターン
に対して全ドツト数および白黒ドツト数(+41++ま
たは0″のドツト数)のチェックを行う場所を一定の位
置に定めることにより送られてくるドツトパターン情報
を簡単にチェックすることができる。
In this way, the number of total dots and the number of black and white dots (number of +41++ or 0'' dots) are checked for a dot pattern divided into arbitrary sizes by setting a fixed position. Dot pattern information can be easily checked.

なお、チェックピットおよびエンドビットはCRT等に
表示されない。
Note that check pits and end bits are not displayed on a CRT or the like.

次に、このようなチェックを行うための回路について説
明する。
Next, a circuit for performing such a check will be explained.

第2図は第1図の分割ドツトパターンのチェックを行う
チェック装置の一例を示すブロック回路図である。
FIG. 2 is a block circuit diagram showing an example of a checking device for checking the divided dot pattern shown in FIG.

データ■の先頭に付加されたチェックビットはチェック
ビットレジスタ34に計数初期値として設定され、この
場合、このチェックピットは最小単位ピット構成(たと
えば128X128ビツト)における白または黒ビット
(el 、 IIまたは゛O″ビット)の数を示してい
る。
The check bit added to the beginning of the data ■ is set in the check bit register 34 as the initial count value, and in this case, this check pit is a white or black bit (el, II, or O'' bits).

また、ドツト数カウンタ36には、あらかじめ所定の最
小単位ビット構成のビット数(たとえば128X128
)が信号■により設定される。
The dot number counter 36 also has a predetermined number of bits in a predetermined minimum unit bit configuration (for example, 128×128
) is set by signal ■.

データ■は出力タイミング信号■に同期して順次、アン
ドゲート31および出力レジスタ32を介して表示装置
たとえばCRT33に出力される。
Data (2) is sequentially outputted to a display device, such as a CRT 33, via an AND gate 31 and an output register 32 in synchronization with an output timing signal (2).

この場合、チェックビットレジスタ34においては、白
または黒ビットが計数される毎に、カウントダウン指令
信号■によって計数値が1減少され、この計数値が0に
なった場合のみ、出力が0″となる。
In this case, in the check bit register 34, each time a white or black bit is counted, the count value is decreased by 1 by the countdown command signal ■, and only when this count value becomes 0, the output becomes 0''. .

また、ドツト数カウンタ36においては、1ドツト(1
ビツト)が計数される毎に、カウントダウン指令信号■
によって計数値が1減少され、この計数値が(たとえば
128X128)になった場合のみ、出力が0゛′とな
る。
Further, in the dot number counter 36, 1 dot (1
Every time a bit) is counted, a countdown command signal■
The count value is decreased by 1, and the output becomes 0'' only when this count value becomes (for example, 128×128).

このような構成において、データ■のエンドビットがエ
ンドビットデコーダ35によって検出された場合に、す
なわちエンドビットデコーダ35の出力が1″になった
場合に、計数された黒または白ビットの数、および全ド
ツト数が正常であれば、アンドゲート37および38が
クローズになってエラー信号■が発生せず、他方、計数
された黒または白ビツト数、がっ、全ビットの数に誤り
があれば、アンドゲート37および38がオーフンにな
ってエラー信号■が発生する。
In such a configuration, when the end bit of data ■ is detected by the end bit decoder 35, that is, when the output of the end bit decoder 35 becomes 1'', the counted number of black or white bits, and If the total number of dots is normal, AND gates 37 and 38 are closed and the error signal ■ does not occur.On the other hand, if there is an error in the number of black or white bits counted, , AND gates 37 and 38 become open, and an error signal (2) is generated.

このようにして、チェックピットにもとづいて黒または
白ビットの数がチェックされ、また、あらかじめ設定さ
れた全ビット数にもとづいて全ビット数がチェックされ
る。
In this way, the number of black or white bits is checked based on the check pits, and the total number of bits is checked based on the preset total number of bits.

なお、信号■は出力レジスタ32、チェックビットレジ
スタ34およびドツト数カウンタ36を同期させるため
のクロック信号であり、信号■はチェックビットレジス
タ34の初期値を設定させるイニシャルセット信号であ
る。
Note that the signal ■ is a clock signal for synchronizing the output register 32, the check bit register 34, and the dot number counter 36, and the signal ■ is an initial set signal for setting the initial value of the check bit register 34.

また、上述のチェック方法は、情報量を減少させた圧縮
パターンのデータの場合に正常に復元されて出力された
かを検出する手段としても使用される。
Furthermore, the above-described checking method is also used as a means for detecting whether data of a compressed pattern with a reduced amount of information has been normally restored and output.

第3図は第1図の分割ドツトパターンのチェックを行う
チェック装置の他の例を示すものであって、第2図の場
合と異なり、入力されるデータは圧縮データである。
FIG. 3 shows another example of a checking device for checking the divided dot pattern of FIG. 1, and unlike the case of FIG. 2, the input data is compressed data.

圧縮データ■′は復元回路40によって通常のデータ■
に変換される。
The compressed data ■' is converted into normal data ■ by the decompression circuit 40.
is converted to

このデータは第2図のデータ■と同一であり、従って、
以後の動作も第2図の場合と同一であるのでその説明は
省略する。
This data is the same as data ■ in Figure 2, and therefore,
The subsequent operations are also the same as in the case of FIG. 2, so their explanation will be omitted.

このように、データ誤りが発生しやすい圧縮データに対
して、正常にデータが復元されているかがチェックされ
る。
In this way, it is checked whether the compressed data, which is likely to have data errors, is normally restored.

なお、上述の実施例においては、チェックピットが各分
解されたドツトパターンの初頭に付加されているが、エ
ンドビットの前であればあらかじめ定めた他の場所に付
加することもできる。
In the above embodiment, check pits are added at the beginning of each separated dot pattern, but they can also be added at other predetermined locations before the end bits.

また、上述の実施例においては、1画面が256X25
6ドツト、分解されたドツトパターンが128×128
ドツトとしであるが、他の数にし得ることは明きらかで
ある。
In addition, in the above embodiment, one screen is 256×25
6 dots, separated dot pattern is 128 x 128
Although it is a dot, it is obvious that it can be any other number.

本発明によれば、出力される分割ドツトパターンをチェ
ックするために、一定の場所において、黒または白ドツ
トの数および全ドツトの数をチェックすることにより、
出力される分割ドットパタ−ンの大きさに関係なく同一
の回路によりチェックすることができ、該回路は簡略化
されて低コスト化することができ、これにより、前述の
従来方法における問題点の解決に役立つものである。
According to the present invention, in order to check the divided dot pattern to be output, by checking the number of black or white dots and the number of total dots at certain locations,
The same circuit can be used to check regardless of the size of the divided dot pattern that is output, and the circuit can be simplified and reduced in cost, thereby solving the problems of the conventional method described above. It is useful for

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例としての分割ドツトパターン
のチェック方法に用いられる分割ドツトパターンの構成
図、第2図は第1図の分割ドツトパターンのチェックを
行うチェック装置の一例を示すブロック回路図、第3図
は前記チェック装置の他の例を示すブロック回路図であ
る。 (符号の説明)、11,12,13,14: ドツト数
チェック情報(チェックビット)、21゜22 、23
、24 :終了情報(エンドビット)、32:出力レ
ジスタ、33 : CRT、 34:チェックビットレ
ジスタ、35:エンドビットデコーダ、36:ドツト数
カウンタ、40:復元回路。
FIG. 1 is a block diagram showing the configuration of a divided dot pattern used in a divided dot pattern checking method as an embodiment of the present invention, and FIG. 2 is a block diagram showing an example of a checking device for checking the divided dot pattern shown in FIG. Circuit Diagram: FIG. 3 is a block circuit diagram showing another example of the checking device. (Explanation of codes), 11, 12, 13, 14: Dot number check information (check bit), 21° 22, 23
, 24: end information (end bit), 32: output register, 33: CRT, 34: check bit register, 35: end bit decoder, 36: dot number counter, 40: restoration circuit.

Claims (1)

【特許請求の範囲】[Claims] 1 ドツトパターンによって構成された図形、文字ある
いは記号等のパターンを順次走査し、該パターンを複数
回に分割して出力する画像再生装置において、前記の分
割数とは関係なく前記パターンを複数個に分解して、該
分解されたパターン毎にドツト数チェック情報を付加し
、該分解されたパターンの末尾毎に終了情報を付加する
ことにより、該終了情報の検出時に前記ドツト数チェッ
ク情報をもとにして前記の分割されたパターンが確実に
出力されているかをチェックすることを特徴とする分割
ドツトパターンのチェック方法。
1. In an image reproducing device that sequentially scans a pattern such as a figure, character, or symbol composed of a dot pattern, and outputs the pattern by dividing it into multiple parts, the pattern is divided into multiple parts regardless of the number of divisions. By decomposing the pattern, adding dot number check information to each decomposed pattern, and adding end information to each end of the decomposed pattern, the dot number check information can be used when detecting the end information. A method for checking a divided dot pattern, comprising: checking whether the divided pattern is reliably outputted.
JP14223578A 1978-11-20 1978-11-20 How to check the split dot pattern Expired JPS5828584B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14223578A JPS5828584B2 (en) 1978-11-20 1978-11-20 How to check the split dot pattern

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14223578A JPS5828584B2 (en) 1978-11-20 1978-11-20 How to check the split dot pattern

Publications (2)

Publication Number Publication Date
JPS5569843A JPS5569843A (en) 1980-05-26
JPS5828584B2 true JPS5828584B2 (en) 1983-06-16

Family

ID=15310562

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14223578A Expired JPS5828584B2 (en) 1978-11-20 1978-11-20 How to check the split dot pattern

Country Status (1)

Country Link
JP (1) JPS5828584B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4720288B2 (en) * 2005-05-24 2011-07-13 日産自動車株式会社 Rotating electric machine stator

Also Published As

Publication number Publication date
JPS5569843A (en) 1980-05-26

Similar Documents

Publication Publication Date Title
US4079234A (en) Manual key input apparatus
US3599178A (en) Method of storing information on and retrieving information from a magnetic drum
JPH0828053B2 (en) Data recording method
JPS60146367A (en) Image rotation method
JPS5828584B2 (en) How to check the split dot pattern
US3693268A (en) Dual answer mode teaching system
JPS59132500A (en) 2-bit error correcting system
JPS5924424B2 (en) How to check the dot pattern
US3890600A (en) Buffer stores
JP3114177B2 (en) Error correction circuit
JP2957823B2 (en) CD subcode processing circuit
US3757297A (en) Batch total accumulator for card punch
JPS61175974A (en) Data compressing and restoring system
JPS5834471Y2 (en) Cathode ray tube color display device
SU610098A1 (en) Device for preparing data for input to computer
JPS60163141A (en) Simulator
JPH043525A (en) Code error correcting device
JPS59851B2 (en) How to check your home
CA1094224A (en) Memory array
JPS58176680A (en) Character output unit
JPS6052438B2 (en) Cursor control method
JPS5847739B2 (en) Character appearance order analysis device
JPS595902B2 (en) Error checking method when reproducing character data in phototypesetting machine
JPS605474A (en) Ram input circuit for decoder of pcm recording and reproducing device
JPS59185463A (en) Error detecting system