JPS5821856A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPS5821856A
JPS5821856A JP56121134A JP12113481A JPS5821856A JP S5821856 A JPS5821856 A JP S5821856A JP 56121134 A JP56121134 A JP 56121134A JP 12113481 A JP12113481 A JP 12113481A JP S5821856 A JPS5821856 A JP S5821856A
Authority
JP
Japan
Prior art keywords
potential
substrate
substrate potential
circuit
decrease
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56121134A
Other languages
English (en)
Inventor
Takashi Yamanaka
隆 山中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP56121134A priority Critical patent/JPS5821856A/ja
Publication of JPS5821856A publication Critical patent/JPS5821856A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0214Particular design considerations for integrated circuits for internal polarisation, e.g. I2L
    • H01L27/0218Particular design considerations for integrated circuits for internal polarisation, e.g. I2L of field effect structures
    • H01L27/0222Charge pumping, substrate bias generation structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は半導体装置に係り、特に接地電位よりも低い基
板電位発生回路を有する半導体装置に関するものである
従来の例えばNチャンネルの絶縁ゲート型電界効果トラ
ンジスタ(以下MO8O8型トランジスタぶ)を用いた
集積回路装置では半導体基板上に所望の回路を形成し、
望ましい特性を得るためにこの半導体基板の電位を接地
電位にせず、接地電位よりも低い電位にする事が多い。
基板電位を接地電位にせずに、それよりも低い電位にす
る事はこの半導体基板上に形成されたMO8型トランジ
スタのしきい値電圧を上げる事等種々の利点がある。し
かもこの接地電位より低い基板電位を外部から与えず、
この半導体基板上に形成された回路を用いて行う事が成
されている。第1図は、従来から用いられている基板電
位発生回路の回路図であり、発振回路で発生した波形を
容量1で微分する事で接地電位よりも低い電位を得てい
る。しかし上記したようにして作られた基板電位は変動
が大きく、通常使用されている電位Vsub=−r3V
を中央ニシテ、最小Vsub =−2V カラ最大Vs
ub =−5V程度まで変動する事が知られている。こ
の主要な原因は、発振回路で用いられている電源電位の
変動によるものがある。すなわち、電源電位が高くなる
事で発振周波数が増大し出力の絶対値が大きくなるので
基板電位が低くなり最太Vsub=−5V程度まで低く
なる。基板電位が低くなり過ぎる事は、この半導体基板
上に形成された各種回路に悪影響を及ぼす事が考えられ
る。例えば、ダイナミック型うンダムアクセスメそりの
メモリセル回路では、一時的に電荷を保持する事で記憶
素子として槙能するわけであるが、基板電位が低くなり
過ぎるとメモリセル回路の接合と基板との間の電界が増
大して、もれ電流が増大し、記憶保持時間が減少し、所
望の特性を潤さなくなる。またMO8型トランジスタの
しきい値電圧が高くなり過ぎる事で回路上の悪影響も考
えられる。
本発明の目的は上記の欠点を除去し、半導体装置上に形
成された基板電位発生回路によって作られる基板電位を
変動の少ないものにする事にあり特にその電位が低くt
cり過ぎないようにある事にある。
本発明による基板電位発生回路は従来の基板電位発生回
路に電位の低下防止のためのリミッタ回路を付けて基板
電位が所望の値以下に低下しないようにした事を特徴と
する。
以下、図面を用いて本発明の実施例について説明する。
第2図は本発明の実施例による電位の低下防止のための
リミッタ回路である。MO8l−ランジスタ11,12
.13 はエンハンスメント壓のトランジスタであり、
そのしきい値電圧VT=1.OVである。
このエンハンスメントトランジスタ11ではゲートとド
レインが短絡されているため、ドレインとソースの間の
電位差が1.Ov以上になると電流が流れ始める。従っ
て、エンハンスメントトランジスタが3段違らなった本
実施例の回路では基板電位発生回路で作られた基板電位
がVs u b =−3,0V以下になった時に電流が
流れ始め、それ以上の基板電位の低下を防げる働きをす
る。このエンハンスメントトランジスタを何段連ねるか
という事は用いるエン・・ンスメントトランジスタのし
Y直′亀圧と、最低基板電位によって決るものである。
第3図は、本発明の第2の実施例に使用される回路図で
ある。このエンハンスメントトランジスタ21はしきい
値電圧VT=3.OVになるように形成されているため
、上述したように基板電位が、Vsub=−3,0V以
下になると電流が流れ始め、それ以上の基板電位の低下
を防げる。
以上述べたように、本発明を用いれば半導体基板上に形
成された基板電位発生回路により作られた基板電位が所
望の値より低くなる事を防げ、高性能の半導体集積回路
装置を実現することができる。
【図面の簡単な説明】
第1図は従来から用いられている基板電位発生回路の回
路図、第2図および第3図は各々本発明の実施例の半導
体装置に用いられるリミッタ回路の回路図である。 なお、図において、1は容量、2.3.11.12゜1
3.2N?−エンハンスメントトランジスタ、である。 5− h叛1ノ亙 [尼]ヲレ〉ど/ 第 3 図

Claims (1)

    【特許請求の範囲】
  1. 第1の電位と、該第1の電位より低い第2の電位とを用
    いて、該第2の電位より低い第3の電位を発生する基板
    電位発生回路に、前記第3の電位の出力電位があらかじ
    め決められた一定値より低くならないようなリミッタ回
    路が付加されていることを特徴とする半導体装置。
JP56121134A 1981-07-31 1981-07-31 半導体装置 Pending JPS5821856A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56121134A JPS5821856A (ja) 1981-07-31 1981-07-31 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56121134A JPS5821856A (ja) 1981-07-31 1981-07-31 半導体装置

Publications (1)

Publication Number Publication Date
JPS5821856A true JPS5821856A (ja) 1983-02-08

Family

ID=14803709

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56121134A Pending JPS5821856A (ja) 1981-07-31 1981-07-31 半導体装置

Country Status (1)

Country Link
JP (1) JPS5821856A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6216556A (ja) * 1985-07-15 1987-01-24 Toshiba Corp 基板バイアス発生回路
JPS6216557A (ja) * 1985-07-15 1987-01-24 Toshiba Corp 基板バイアス発生回路
EP0786810A1 (en) * 1996-01-26 1997-07-30 Kabushiki Kaisha Toshiba Substrate potential detecting circuit
WO1997045872A1 (en) * 1996-05-28 1997-12-04 Micron Technology, Inc. Method and apparatus for programming anti-fuses using internally generated programming voltage
US5841723A (en) * 1996-05-28 1998-11-24 Micron Technology, Inc. Method and apparatus for programming anti-fuses using an isolated well programming circuit

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5632758A (en) * 1979-08-27 1981-04-02 Fujitsu Ltd Substrate bias generating circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5632758A (en) * 1979-08-27 1981-04-02 Fujitsu Ltd Substrate bias generating circuit

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6216556A (ja) * 1985-07-15 1987-01-24 Toshiba Corp 基板バイアス発生回路
JPS6216557A (ja) * 1985-07-15 1987-01-24 Toshiba Corp 基板バイアス発生回路
EP0786810A1 (en) * 1996-01-26 1997-07-30 Kabushiki Kaisha Toshiba Substrate potential detecting circuit
US5936436A (en) * 1996-01-26 1999-08-10 Kabushiki Kaisha Toshiba Substrate potential detecting circuit
WO1997045872A1 (en) * 1996-05-28 1997-12-04 Micron Technology, Inc. Method and apparatus for programming anti-fuses using internally generated programming voltage
US5841723A (en) * 1996-05-28 1998-11-24 Micron Technology, Inc. Method and apparatus for programming anti-fuses using an isolated well programming circuit
US5896041A (en) * 1996-05-28 1999-04-20 Micron Technology, Inc. Method and apparatus for programming anti-fuses using internally generated programming voltage

Similar Documents

Publication Publication Date Title
US4321661A (en) Apparatus for charging a capacitor
US4446384A (en) MIS Device including a substrate bias generating circuit
US4365172A (en) High current static MOS driver circuit with low DC power dissipation
US4435652A (en) Threshold voltage control network for integrated circuit field-effect trransistors
JPH01165090A (ja) バックバイアス電圧発生回路
US3996482A (en) One shot multivibrator circuit
US4443720A (en) Bootstrap circuit
US4239991A (en) Clock voltage generator for semiconductor memory
US4166225A (en) Read amplifier for integrated-circuit storage device
JP2632112B2 (ja) 電圧発生回路
US4656429A (en) Voltage comparison circuit with ripple component elimination
JPS5821856A (ja) 半導体装置
JP2573574B2 (ja) 出力バッファ回路
JPH1126697A (ja) 半導体装置のバックバイアス発生器及びその発生方法
US4239990A (en) Clock voltage generator for semiconductor memory with reduced power dissipation
JPWO2020217138A5 (ja)
JP3102490B2 (ja) 半導体装置
US4529889A (en) Sense amplifier latch voltage waveform generator circuit
JP3190940B2 (ja) 昇圧回路
JPH0262071A (ja) 半導体装置
JP2832688B2 (ja) メモリ素子用チャージポンプ回路
JPS5950098B2 (ja) ブ−ト・ストラツプ回路
JPS6217896B2 (ja)
KR0183874B1 (ko) 반도체 메모리장치의 내부 전원전압 발생회로
KR900007929B1 (ko) 전압 램프 속도(Ramp Speed) 제어회로