JPS58158564A - 印刷配線板の布線試験方法 - Google Patents

印刷配線板の布線試験方法

Info

Publication number
JPS58158564A
JPS58158564A JP57041069A JP4106982A JPS58158564A JP S58158564 A JPS58158564 A JP S58158564A JP 57041069 A JP57041069 A JP 57041069A JP 4106982 A JP4106982 A JP 4106982A JP S58158564 A JPS58158564 A JP S58158564A
Authority
JP
Japan
Prior art keywords
printed wiring
resistor
printed circuit
common electrode
probe
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57041069A
Other languages
English (en)
Inventor
Yuji Fumino
文野 裕二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP57041069A priority Critical patent/JPS58158564A/ja
Publication of JPS58158564A publication Critical patent/JPS58158564A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は印刷配線板の布線試験方法に関するものである
印刷配線板lおける需要の拡大と多品種少量化、高密度
化に伴ってその布線試験を能率良(低コストで実現する
ことは重要な課題である。
第1図は、従来一般的に行われている布線試験方法を説
明する図で、印刷配線板lに印刷された回路の両端2点
の検査点総数に対応したスプリンググローブ3をグロー
ブ配列板8に配置し、印刷配線板1どスプリングプロー
ブ3がそれぞれの検査点に接触するよ51fCプロ一ブ
配列板8を位置合わせした上で加圧力2を加えて電気的
接続を得て布線試験を行っていた。即ち、各スプリング
グローブ3をすべてスキャナ4に配線し、制御部5で駆
動されたスキャナ4が内蔵したスキャナ素子(図示せず
)により回路の両端に対応したスプリングプローブ30
2点を順次選択し、電圧を印加してその2点間の抵抗値
を抵抗判定部6で測定して、予め制御部5に記憶させた
正常値と比較判定していた。従って、従来の布線試験方
法は、スキャナ4が印刷配線板1のすべての検査点にわ
たってその2点の組み合わせでスプリンググローブ3を
介して選択しているため、検査点総数に対応した数のス
プリングプロー・プ3とスキャナ4に内蔵したスキャナ
素子が必要である。又、印刷配1IIl板1の品種ごと
に、スプリンググローブ3を配置したグローブ配列板8
を準備する必要があり、その変換と接続に多大の時間が
必要となり多品種少量生産の印刷配線板1の布線試験に
は非常KA価なの高密度化は検査鳶配列ピッチの縮小を
もたらしスプリングプローブ3を対応して配置すること
が困難となり、布m試験が不可能な印刷配線板も出てく
る等の欠点があった。
本発明は印刷配線板の布線試験方法において、以上のよ
うな欠点を解決し、汎用性があり、かつ低コストで製造
できる布線試験方法を提供することを目的としたもので
あり、すなわち薄板状で絶縁性弾性体の中に薄板面と垂
直方向に棒状抵抗体がマトリックス状に配列された平面
抵抗体に印刷配線板を加圧し、前記印刷配線板の同一回
路上の少なくとも一点と、平面抵抗体に接触した共通電
極板との間に電圧を印加し7て、各々2点間の測定抵抗
値を測定することにより前記印刷配線板の布線検査を行
うものである。
第2図は本発明による布線試験方法を基本的に説明する
ための図であり、薄板状の絶縁性弾性体に薄板面と垂直
方向に棒状抵抗体14がマトリックス状に配列された平
面抵抗体13は印刷配線板1と共通電極15との間にサ
ンドイッチ状に配列されている。印刷配線板1と共、4
電極板15とは平面抵抗こ 体13す間にはさんで締付金具16により加圧され醗い
る。上、上移動かつX、Y2軸にNC制御(図示せず)
され位置決めするプローブ10は印刷配線板1の回路検
査点となるスルーホール12に接触し抵抗値を測定する
。制御部6はその測定結果を判定すると共にグローブ1
00NC制御を行う。さらに印刷配線板1に形成したス
ルーホール12はランド18、回路11およびランド1
9に接続されている。
第3図、第4図は、第2図に示すスルーホール12にプ
ローブ10と共通電極板J5との間に電圧を印加した時
、回路11の面積により測定抵抗値が変化することを説
明するための図であり、第3図は平面抵抗体13に配列
された棒状抵抗体14を小さな円形で表わした時、ラン
ド18と回路11と回路19は、斜線に示す棒状抵抗体
14のみに接触している状態な衣わしている。
第4図は、第3図の斜線で示す棒状抵抗体14がグロー
ブ10と共通電極板15との間で示す等何回路個数なN
としてI−茗となる。
以下に各図を用いて動作を説明すると、印刷配線板lを
棒状抵抗体14が配列された平面抵抗体13の上部に設
置し、締付金具】6にて加圧する。プローブlOをX、
Y2軸のN CI!1IllI機構(図示せず)で位置
決めして下降させスルーホール12に接続させる。次に
プローブ10と共通電極板15との間に寛棒状抵抗体1
4を通じて電流が流れる。
棒状抵抗体14が回路11に接触している個数Nはお゛ 第3図の斜線で示すとTす、回路11の面積に比例して
おり、かつ第4図に示す通りその個数Nにより合成抵抗
値W=−で示される。そしてこのWを抵抗判定部6で測
定し、予め制御部5に記憶した回路11ごとの期待抵抗
値から許容される誤差をプラスした上限値とマイナスし
た下限値との間で比較判断させ各回路llごとの良否の
判定を行う。すなわち測定した抵抗値J(が制御部5に
記憶した上限値と下限値の幅の中にあれば良品と判断し
、上限値上りも測定抵抗値]7か高い場合は回路11に
断線が発生していることを示しており、反対に下限値よ
りも低い場合には回路11と他の回路(図示せず)正の
間に短絡が発生していることを意味している。この方法
により印刷配廁板1に形成されたすべての回路11につ
いて、各回路11を代表する1ケ所のスルーホール12
に順次グローブ10をNC制御機構により移動させて、
電圧を印〃目することによって印刷配線板1の布線試験
を行うことができる。以上説明した通り、本発明によれ
ば1本のプローブで印刷配線板回路の一検査点に電圧を
印加し、かつ次々と各回路上に移動させて合成抵抗値H
/を測定するのみで、各回路の布線状態すなわち断線又
は他回路との短絡を判定することが出来、従来の布線試
験法に見られた膨大な数量のスプリンググローブと、そ
れに対応するスキャナ菓子を必要としないため布線試験
方法の製造費用は大幅にハ1」減でき、多品棟少量生産
の印刷配線板にも極めて能率良く汎用曲線機として適用
できる。又、たとえソルダーレジストがなされている印
刷配置板においても、第3図VCおいてランド18と回
路1.1 K接続されたランド19はソルダーレジスト
がなされていないので、このランド18 、19の面積
部に電圧が印加され同様の方法にて布線試験ができる等
、本発明は極めて大きな効果をもたらすものである。
【図面の簡単な説明】
第1図は、従来の布線試験方法を説明するための図、第
2図は本発明による布線試験方法を基本的[Sa明する
ための図、第3図、第4図はグローブと共通電極板との
間Kit圧を印加1−た時回路の面積により測定抵抗値
が変化することを説明するための図である。 なお、図においてlは印刷配置板、2は加圧力3はスプ
リンググローブ、4はスキャナ郡、5は制御部、6は抵
抗判定部、8はグローブ配列板、10は上下駆動しかつ
X 、、 Y 2軸のNC1111制御により移動する
電圧14〕加用グローブ、11は印刷配線板に形成され
た回路、12 、17はスルーホール、 13は平面抵
抗体、14は棒状抵抗体、15は共通電極板、 16は
締伺金具、18 、19はランド、Kは測定抵抗値、R
は各棒状抵抗体の抵抗値、Nは回路面積内に接触する棒
状抵抗体14の(fill数である。 第1図

Claims (1)

    【特許請求の範囲】
  1. 薄板状で絶縁性弾性体の中に薄板面と垂直方向に棒状抵
    抗体がマトリックス状に配列された平面抵抗体に印刷配
    線板を加圧し、前記印刷配線板の同一回路上の少なくと
    も一点と、平面抵抗体に接触した共通電極板との間に電
    圧を印加して、各々2点間の測定抵抗値を測定すること
    Kより前記印刷配線板の布線検査を行うことを特徴とす
    る印刷配線板の布線検査方法。
JP57041069A 1982-03-16 1982-03-16 印刷配線板の布線試験方法 Pending JPS58158564A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57041069A JPS58158564A (ja) 1982-03-16 1982-03-16 印刷配線板の布線試験方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57041069A JPS58158564A (ja) 1982-03-16 1982-03-16 印刷配線板の布線試験方法

Publications (1)

Publication Number Publication Date
JPS58158564A true JPS58158564A (ja) 1983-09-20

Family

ID=12598149

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57041069A Pending JPS58158564A (ja) 1982-03-16 1982-03-16 印刷配線板の布線試験方法

Country Status (1)

Country Link
JP (1) JPS58158564A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61180153A (ja) * 1985-02-06 1986-08-12 Kikusui Denshi Kogyo Kk プリント配線基板の試験装置およびその方法
CN105372499A (zh) * 2015-11-25 2016-03-02 亿和精密工业(苏州)有限公司 一种微电阻测量设备及测量方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61180153A (ja) * 1985-02-06 1986-08-12 Kikusui Denshi Kogyo Kk プリント配線基板の試験装置およびその方法
CN105372499A (zh) * 2015-11-25 2016-03-02 亿和精密工业(苏州)有限公司 一种微电阻测量设备及测量方法

Similar Documents

Publication Publication Date Title
JP2006126197A (ja) 汎用テスト治具
JPS58158564A (ja) 印刷配線板の布線試験方法
Albrecht et al. Impact of warpage effects on quality and reliability of solder joints
EP0909117B1 (en) Method of making thick film circuits
JP2000009755A (ja) プリント基板検査用治具基板およびプリント基板検査方法
US4328264A (en) Method for making apparatus for testing traces on a printed circuit board substrate
CA2141650A1 (en) Marking system for printed circuit boards
JPH03296672A (ja) スルーホールを有するプリント配線板の検査方法
JPS63243768A (ja) 導電性パタ−ンに対する電気的接続装置
JPH01297563A (ja) プリント基板のスルーホール抵抗測定方法および装置
JP3276755B2 (ja) 実装部品のリードの半田付け不良検出方法
US5266904A (en) Printed circuit board with through-holes including a test land having two current measuring lands and two resistance measuring lands
DE102009016789B4 (de) Vorrichtung eines prüflingsunabhängigen Testsystems zum elektrischen Funktionstest von ein- oder beidseitig elektrisch kontaktierbaren Prüfpunkten und Verfahren dazu
JP2000162237A (ja) 基板検査装置
JPH022957A (ja) プリント配線試験用プローズ装置
JP3079901U (ja) 導電式回路板測定用治具
WO2019142571A1 (ja) 抵抗測定装置及び基板検査装置
JPH03146883A (ja) ボードテスタ
JP2705288B2 (ja) 回路基板検査方法と検査基板並びに回路基板検査装置
US20020105348A1 (en) Electronically measuring pin-to-pad alignment using resistive pads
GB2215064A (en) Testing printed circuit boards
JPH03252565A (ja) 配線基板検査装置
JPH07104023A (ja) プリント基板検査方法
JPH08240635A (ja) 印刷配線板の検査装置
JPS6122268A (ja) プリント基板検査機