JPS5814432Y2 - Automatic speed conversion device for playback equipment - Google Patents

Automatic speed conversion device for playback equipment

Info

Publication number
JPS5814432Y2
JPS5814432Y2 JP12604077U JP12604077U JPS5814432Y2 JP S5814432 Y2 JPS5814432 Y2 JP S5814432Y2 JP 12604077 U JP12604077 U JP 12604077U JP 12604077 U JP12604077 U JP 12604077U JP S5814432 Y2 JPS5814432 Y2 JP S5814432Y2
Authority
JP
Japan
Prior art keywords
speed
tape
circuit
pulse
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP12604077U
Other languages
Japanese (ja)
Other versions
JPS5451812U (en
Inventor
岡田英彦
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to JP12604077U priority Critical patent/JPS5814432Y2/en
Publication of JPS5451812U publication Critical patent/JPS5451812U/ja
Application granted granted Critical
Publication of JPS5814432Y2 publication Critical patent/JPS5814432Y2/en
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 磁気テープに映像信号を記録し、またdi、より映像信
号を再生する記録再生機で、テープの送り速度を幾通り
かに切り換えるようにしたものが考えられる。
[Detailed Description of the Invention] A recording/reproducing machine that records a video signal on a magnetic tape and reproduces the video signal from a DI device may be designed to switch the tape feeding speed in several ways.

即ち、例えば、テープの送り速度を二連りに切換えるよ
うにしたものでは、記録時、テープの送り速度を定めら
れた第1の速度Vsにするときは、第1図の左側の部分
に示すように、テープ1上には、映像信号の1フイール
ドにつき1本づつのトラックTsが、Psなるピッチで
、その間にいわゆるガートバンドが存在する状態で形成
されて、記録され、テープの送り速度を定められた第2
の速度、例えば第1の速度vsの−の速度VLにすると
きは、その右側の部分に示すように、テープ1上には、
映像信号の1フイールドにつき1本づつのトラックTL
が、PL= PS なるピッチで、ガートバンドが
存在しない状態で形成されて、記録されるようにする。
That is, for example, in a device in which the tape feed speed is switched in two consecutive ways, when the tape feed speed is set to a predetermined first speed Vs during recording, the steps shown on the left side of FIG. On the tape 1, one track Ts is formed and recorded for each field of the video signal at a pitch of Ps, with a so-called guard band between them, and the tape feed speed is controlled. prescribed second
, for example, the first speed vs. the - speed VL, as shown on the right side, on the tape 1,
One track TL for each field of video signal
is formed and recorded with a pitch of PL=PS and without a guard band.

このような記録再生機によれば、テープの送り速度を第
1の速度Vsにするときは、例えば1時間分の記録しか
できないが、その反面、トラックTsの巾を大きくでき
、しかもガートバンドが存在するので37.がよくなり
、一方、テープの送り速度を第2の速度vLにするとき
は、※N は若干悪くなるが、倍の時間分即ち2時間分
の記録ができる。
According to such a recording/reproducing machine, when the tape feeding speed is set to the first speed Vs, for example, only one hour's worth of recording is possible, but on the other hand, the width of the track Ts can be increased, and the gart band is Because it exists, 37. On the other hand, when the tape feed speed is set to the second speed vL, *N becomes slightly worse, but it is possible to record twice as much time, that is, 2 hours.

な釦、第2の速度VLKするとき、図のようにガートバ
ンドがないときは、クロストークが問題となるが、これ
は既に提案されている方法により解決できる。
When using the button and the second speed VLK, crosstalk becomes a problem when there is no guard band as shown in the figure, but this can be solved by the method that has already been proposed.

即ち、通常のように2個の回転磁気ヘッドにより記録、
再生する場合、両ヘッドの空隙の巾方向の走査方向に対
する傾きの角を互いに異ならせれば、映像信号は通常角
度変調例えば周波数変調して記録するものであるから、
いわゆるアジマス損失によりクロストークは大巾に減少
する。
That is, recording is performed using two rotating magnetic heads as usual.
When reproducing, if the angles of inclination of the width direction of the air gap of both heads with respect to the scanning direction are made different from each other, since the video signal is usually recorded by angle modulation, for example frequency modulation,
The so-called azimuth loss greatly reduces crosstalk.

なお、−\ラドは、テープの送り速度の切り換えに伴っ
てそれぞれの速度用の吃のを切り換えるようにしてもよ
く、また両速度に共通のものを用いてもよい。
Note that -\rad may be changed over for each speed as the tape feed speed is changed, or a value common to both speeds may be used.

にのように、記録時に釦けるテープの送り速度を二連り
に切り換えた場合、その再生時には、当然のことながら
、記録時と同じ送り速度にする必要がある。
If the tape feed speed that is pressed at the time of recording is switched to two consecutive times as in Figure 2, it is of course necessary to use the same feed speed during playback as during recording.

即ち、第1の速度vsで記録されたテプないしテープ部
分を再生するときは、テープの送り速度は第1の速度v
sにし、第2の速度vLで記録されたテープないしテー
プ部分を再生するときは、テープの送り速度は第2の速
度vLにしなければならない。
That is, when reproducing a tape or a tape portion recorded at the first speed v, the tape feeding speed is the first speed v.
s and when reproducing a tape or tape portion recorded at a second speed vL, the tape feed speed must be set to the second speed vL.

そしてこの場合、この再生時におけるテープの送り速度
の切り換えは、テープに記録された信号により自動的に
なされることが望ましい。
In this case, it is desirable that the tape feeding speed during playback be automatically switched using a signal recorded on the tape.

上述のように映像信号を磁気テープに記録する場合、第
1図に示すように、同時に、テープ1の一側縁には、例
えば垂直同期信号を分周して得た30Hzの、即ちフレ
ーム周波数の コントロールパルスを記録する。
When recording a video signal on a magnetic tape as described above, as shown in FIG. Record the control pulse.

ところで、図に示すように、テープの送り速度が第1の
速度Vsとされ、従って映像信号のトラックTsのピッ
チがPsとされるときは、コントロールパルスの記録跡
C8のピッチは2Psとされ、一方、テープの送り速度
が第2の速度Vj=7Vsとされ、従って映像信号のト
ラックTLのピッチがPL=−Ps とされるときは、
コントロールパルスの記録跡cLのピッチ2PL=Ps
とされる。
By the way, as shown in the figure, when the tape feeding speed is the first speed Vs, and therefore the pitch of the video signal track Ts is Ps, the pitch of the control pulse recording trace C8 is 2Ps, On the other hand, when the tape feeding speed is set to the second speed Vj = 7Vs, and therefore the pitch of the track TL of the video signal is set to PL = -Ps,
Pitch 2PL of control pulse record trace cL = Ps
It is said that

そして、記録時において、第1の速度Vsで記録された
テープないしテープ部分が、再生時、第1の速度Vsで
再生されるときは、コントロールパルスは周波数が正規
の30Hzとなり即ち周期が正規の33.3m sec
となるが、第2の速度VL=HVsで再生されるときは
、コントロールパルスは周波数が15Hz従って周期が
66.6m8eeとなる。
Then, when the tape or tape portion recorded at the first speed Vs during recording is reproduced at the first speed Vs during playback, the frequency of the control pulse becomes the normal 30Hz, that is, the period becomes the normal period. 33.3m sec
However, when reproduced at the second speed VL=HVs, the control pulse has a frequency of 15 Hz and a period of 66.6 m8ee.

また、記録時において第2の速度vL=一2vsで記録
されたテープないしテープ部分が、再生時、第2の速度
vLで再生されるときは、コントロールパルスは周波数
が正規の30Hzとなり即ち周期が正期の3 :3.:
3m5ecとなるが、第1の速度vsで再生されるとき
は、コントロールパルスは周波数が60 Hz従って周
期が16.6m5ecとなる。
Further, when a tape or a tape portion recorded at the second speed vL=-2vs during recording is played back at the second speed vL during playback, the frequency of the control pulse becomes the normal 30Hz, that is, the period becomes Full term 3:3. :
3 m5 ec, but when reproduced at the first speed vs, the control pulse has a frequency of 60 Hz and a period of 16.6 m5 ec.

従って、再生時、コントロールパルスの周波数ないし周
期を判別することにより、記録時のテープ速度より速い
か、遅いか、等しいかを判別し、速いか、遅いときには
、従って周期が33.3m5ecでないとき即ち、66
.6m5ecあるいは16.6m8eeになるときには
、その判別出力により、テープの送り速度を自動的に切
り換えることによって、常に記録時と同じ速度にするこ
とができ、映像信号を正しい時間関係及び周波数で再生
することができる。
Therefore, during reproduction, by determining the frequency or period of the control pulse, it is determined whether it is faster, slower, or equal to the tape speed during recording. , 66
.. When it becomes 6m5ec or 16.6m8ee, the tape feed speed is automatically switched based on the output of the discrimination, so that the speed can always be the same as when recording, and the video signal can be played back with the correct time relationship and frequency. Can be done.

この考案は、このように幾通りかのテープ速度に切換え
て再生することができる装置において、特に、簡単な構
成により、コントロールパルスを純デジタル的に処理し
て、例えばその周期を判別してその判別出力により自動
的に記録時のテープの送り速度と同じ速度で再生される
ようにした自動速度切換装置を提案しようとするもので
ある。
This invention is particularly useful in a device that can switch and play back tape speeds at several different tape speeds, and has a particularly simple configuration in which control pulses are processed purely digitally to determine, for example, their cycles. This paper attempts to propose an automatic speed switching device that automatically reproduces the tape at the same speed as the tape feeding speed at the time of recording based on the determined output.

以下、この考案による再生装置の自動速度切換装置の一
例を、テープの送り速度が上述のように二連りに切換え
られる場合を例にとって、第2図以下を参照して説明し
よう。
Hereinafter, an example of an automatic speed switching device for a reproducing apparatus according to this invention will be described with reference to FIG.

なお、この例は、コントロールパルスとして、デユーテ
ィファクタが50%の矩形波信号が記録された場合の例
で、再生コントロールパルスは、第2図A1第3図A及
び第4図Aに示すように、正のパルスと負のパルスとが
交互に等間隔で表われるものとなる。
Note that this example is an example in which a rectangular wave signal with a duty factor of 50% is recorded as a control pulse, and the reproduction control pulse is as shown in Fig. 2A, 3A, and 4A. In this case, positive pulses and negative pulses appear alternately at equal intervals.

第5図に釦いて、1は磁気テープ、2及び3は互いに1
80°の角間隔をなす回転磁気ヘッド、4はこれらヘッ
ド2及び3を回転駆動するモータ、5はコントロールパ
ルス用磁気ヘッド、6はキャプスタン、Iはその駆動用
モータ、8はその回転軸に設けられた周波数発電機、9
はピンチローラ、10はベルトである。
In Figure 5, 1 is the magnetic tape, 2 and 3 are each 1
Rotating magnetic heads having an angular interval of 80°, 4 a motor for rotationally driving these heads 2 and 3, 5 a magnetic head for control pulses, 6 a capstan, I a driving motor, 8 a rotating shaft thereof; frequency generator provided, 9
is a pinch roller, and 10 is a belt.

モータ4、従ってヘッド2及び3はフレーム周波数即ち
30Hzで回転させられるもので、再生時にはテープ1
の送り速度が記録時のそれに一致するようにされたとき
トラックTsあるいはTLをヘッド2及び3が正しく走
査するように、その回転位相が制御されるが、そのサー
ボ回路は省略しである。
The motor 4, and therefore the heads 2 and 3, are rotated at a frame frequency of 30Hz, and during playback the tape 1
The rotational phase of the heads 2 and 3 is controlled so that the heads 2 and 3 correctly scan the track Ts or TL when the feed speed is made to match that during recording, but the servo circuit is omitted.

モータIの回転数が30Hzとされるときは、テープ1
の速度は第1の速度■sとされ、15H2とされるとき
は、テープ1の送り速度は第2の速度vLとされる。
When the rotation speed of motor I is 30Hz, tape 1
When the speed is set to 15H2, the feeding speed of the tape 1 is set to the second speed vL.

周波数発電機8の歯数は例えば12とされ従ってテープ
1の送り速度が第1の速度VSのときは、これより得ら
れるほぼ正弦波状の信号の周波数は360 Hzとなり
、テープ1の送り速度が第2の速度vLのときは、18
0Hzとなる。
The number of teeth of the frequency generator 8 is, for example, 12. Therefore, when the feeding speed of the tape 1 is the first speed VS, the frequency of the almost sinusoidal signal obtained from this is 360 Hz, and the feeding speed of the tape 1 is At the second speed vL, 18
It becomes 0Hz.

20はモータIに対する速度制御系で、パルス整形回路
21、単安定マルチバイブレータ22、遅延回路23、
比較用信号形成回路24、サンプリングホールド回路2
5及びサンプリングパルス形成回路26を有している。
20 is a speed control system for the motor I, which includes a pulse shaping circuit 21, a monostable multivibrator 22, a delay circuit 23,
Comparison signal forming circuit 24, sampling hold circuit 2
5 and a sampling pulse forming circuit 26.

遅延回路23は、時定数の異なる2つの単安定マルチバ
イブレータ231及び232とスイッチ回路233及び
234を有して卦り、筐た、比較用信号信号影形成回路
24に対してはスイッチ回路21及び28が設けられて
いる。
The delay circuit 23 includes two monostable multivibrators 231 and 232 with different time constants and switch circuits 233 and 234. 28 are provided.

40は速度検出回路で、同極性化回路41、Tフリップ
フロラプ回路42、クロック発振器43、アンド回路4
4,49,50,51、カウンタ45、RSSフリップ
フロラ回路46,47゜48、オア回路52、単安定マ
ルチバイブレータ53.54,55を有している。
40 is a speed detection circuit, which includes a polarization circuit 41, a T flip-flop circuit 42, a clock oscillator 43, and an AND circuit 4.
4, 49, 50, 51, a counter 45, an RSS flip-flora circuit 46, 47° 48, an OR circuit 52, and monostable multivibrators 53, 54, 55.

60はデコーダ回路で、ナンド回路61,62、RSフ
リップフロップ回路63,64、速度選択用のマニュア
ル押釦スイッチ65及び66を有している。
A decoder circuit 60 includes NAND circuits 61 and 62, RS flip-flop circuits 63 and 64, and manual pushbutton switches 65 and 66 for speed selection.

この装置において、上述のデコーダ回路60の押釦スイ
ッチ65Sを押してオンとすると、Rsフリップフロッ
プ回路64の出力Qsが強制的に「1」となり、一方、
このときRSフリップフロップ回路63の出力Qt、は
「O」となり、遅延回路23のスイッチ回路232Sと
比較用信号形成回路24のスイッチ回路27Sがオンと
なり、スイッチ回路323L及び27Lはオフとなる。
In this device, when the push button switch 65S of the decoder circuit 60 described above is pressed to turn on, the output Qs of the Rs flip-flop circuit 64 is forcibly set to "1", and on the other hand,
At this time, the output Qt of the RS flip-flop circuit 63 becomes "O", the switch circuit 232S of the delay circuit 23 and the switch circuit 27S of the comparison signal forming circuit 24 are turned on, and the switch circuits 323L and 27L are turned off.

なお、フリップフロップ回路63及び64は、その後は
セット端子及びリセット端子に供給されるパルスにより
状態が変わる。
Note that the states of the flip-flop circuits 63 and 64 are changed thereafter by pulses supplied to the set terminal and the reset terminal.

そして、周波数発電機8よりのほぼ正弦波状の信号がパ
ルス整形回路21に供給されて、矩形波状のパルスPA
(第6図A)が得られ、これが単安定マルチバイブレ
ータ22に供給されて一定パルス巾のパルスpB (第
6図B)が形成され、これが遅延回路23に供給される
Then, a substantially sinusoidal signal from the frequency generator 8 is supplied to the pulse shaping circuit 21, and a rectangular wave pulse PA is generated.
(FIG. 6A) is obtained, which is supplied to the monostable multivibrator 22 to form a pulse pB having a constant pulse width (FIG. 6B), which is supplied to the delay circuit 23.

遅延回路23においては、パルスpBO後縁により単安
定マルチバイブレータ231S及び231Lがトリガさ
れるが、スイッチ回路232Sがオンであるので、この
遅延回路23よりは、単安定マルチバイブレータ231
SよりのパルスPBO後縁より一定時間τ1の間「1」
となる信号Pc (第6図C)が得られる。
In the delay circuit 23, the monostable multivibrators 231S and 231L are triggered by the trailing edge of the pulse pBO, but since the switch circuit 232S is on, the monostable multivibrator 231 is triggered by the delay circuit 23.
“1” for a certain time τ1 from the trailing edge of the pulse PBO from S
A signal Pc (FIG. 6C) is obtained.

この信号Pcは比較用信号形成回路24に供給され、ス
イッチ回路27Sが信号Qsによりオンとなっているの
で、コンデンサ29Sにより決まる傾斜の比較用三角波
信号PD(第6図D)がこの比較用信号形成回路24に
て形成される。
This signal Pc is supplied to the comparison signal forming circuit 24, and since the switch circuit 27S is turned on by the signal Qs, the comparison triangular wave signal PD (FIG. 6D) whose slope is determined by the capacitor 29S is the comparison signal. It is formed in the formation circuit 24.

そしてこの信号pDはサンプリングホールド回路25に
供給され、一方、パルスpAがサンプリングパルス形成
回路26に供給されてサンプリングパルスPE、(第6
図E)が形成され、これがサンプリングホールド回路2
5に供給されて、信号PDの傾斜部分がパルスpEによ
りサンプリングされ、サンプリングホールド電圧PF
(第6図F)が得られる。
Then, this signal pD is supplied to the sampling hold circuit 25, while the pulse pA is supplied to the sampling pulse forming circuit 26, and the sampling pulse PE, (sixth
Figure E) is formed, and this is the sampling hold circuit 2.
5, the slope portion of the signal PD is sampled by the pulse pE, and the sampling and hold voltage PF
(FIG. 6F) is obtained.

そしてこの電圧PFが直流アンプ30を介してモータ7
に供給され、上述のτ1なる時間に応じてキャプスタン
6の駆動用モータ7が30Hzで回転するように、従っ
て周波数発電機8よりの信号即ちパルスPAの周波数が
360Hzとなるように制御される。
This voltage PF is then applied to the motor 7 via the DC amplifier 30.
and is controlled so that the drive motor 7 of the capstan 6 rotates at 30 Hz in accordance with the above-mentioned time τ1, so that the frequency of the signal from the frequency generator 8, that is, the pulse PA, is 360 Hz. .

従って、テープ1は、第1の速度vsで送られる状態と
なる。
Therefore, the tape 1 is in a state where it is fed at the first speed vs.

次に、速度選択用押釦スイッチ65Lをオンにすると、
デコーダ回路60のRSフリップフロップ回路63の出
力QLが強制的にrlJとなり、フリップフロップ回路
64の出力Qsは「O」となる。
Next, when the speed selection push button switch 65L is turned on,
The output QL of the RS flip-flop circuit 63 of the decoder circuit 60 is forced to become rlJ, and the output Qs of the flip-flop circuit 64 becomes "O".

従って、速度制御系20においては、その遅延回路23
ではスイッチ回路232Lがオンとなり、単安定マルチ
バイブレータ231Lよりの信号がこの遅延回路23よ
り取り出され、その出力信号pcの「1」の時間隔は、
上述のτ1より大きいτ2とされる。
Therefore, in the speed control system 20, the delay circuit 23
Then, the switch circuit 232L is turned on, and the signal from the monostable multivibrator 231L is taken out from this delay circuit 23, and the time interval of "1" of the output signal pc is as follows.
It is assumed that τ2 is larger than the above-mentioned τ1.

また、比較用信号形成回路24に対してはスイッチ回路
27Lがオンとなり、比較用信号形成回路24にて形成
される比較用三角波信号PDの傾斜はコンデンサ29L
で決まるようになる。
Further, the switch circuit 27L is turned on for the comparison signal formation circuit 24, and the slope of the comparison triangular wave signal PD formed by the comparison signal formation circuit 24 is changed by the capacitor 29L.
It will be determined by

従って、第6図A−Fに対応して第T図A〜Fに示すよ
うに、このときキャプスタン6の駆動用モータTが15
Hzで回転するように、従って周波数発電機8よりの信
号即ちパルスpAの周波数が180 Hzとなるように
制御される。
Therefore, as shown in FIGS. A to F corresponding to FIGS. 6A to F, at this time, the driving motor T of the capstan 6 is 15
It is controlled to rotate at a frequency of 180 Hz, so that the frequency of the signal from the frequency generator 8, that is, the pulse pA, is 180 Hz.

従って、テープ1は第2の速度vLで送られる状態とな
る。
Therefore, the tape 1 is in a state of being fed at the second speed vL.

次に速度検出回路40においては、ヘッド5よりの再生
されたコントロールパルスScが、同極性化回路41に
供給されて、これより負のパルスが反転されて、正のパ
ルスが連続スるパルスscIが得られる。
Next, in the speed detection circuit 40, the regenerated control pulse Sc from the head 5 is supplied to the polarization circuit 41, where the negative pulse is inverted and the positive pulse is continuously pulsed scI. is obtained.

そして、このパルスSCIがTフリップフロラプ回路4
2に供給され、これよりデユーティ−50%の矩形波信
号sGが得られる。
Then, this pulse SCI is transmitted to the T flip-flop circuit 4.
2, from which a rectangular wave signal sG with a duty of -50% is obtained.

この信号SGはアンド回路44に供給されて、これによ
りクロック発振器43よりの、例えばIKHzの、従っ
て、周期が1 m8eeのクロックパルスがゲートされ
て、アンド回路44より所定数のパルスCpが得られ、
これがカウンタ45に供給される。
This signal SG is supplied to the AND circuit 44, which gates the clock pulse from the clock oscillator 43, for example, IKHz, and therefore has a period of 1 m8ee, so that a predetermined number of pulses Cp are obtained from the AND circuit 44. ,
This is supplied to the counter 45.

とのカウンタ45に釦いては、パルスCpが計数されて
これが14個計数されたとき及び18個計数されたとき
「1」となるパルスC14及びC18がこれより得られ
る。
When the counter 45 is pressed, the pulses Cp are counted, and pulses C14 and C18, which become "1" when 14 and 18 pulses Cp are counted, are obtained.

そして、フリップフロップ回路46は、パルスC14よ
りセットされ、パルスC18によりリセットされて、こ
れより第1のゲート信号G1が得られ、またフリップフ
ロップ回路47は、フリップフロップ回路42の出力信
号SGの立ち上がりによりセットされ、パルスC14に
よりリセットされて、これより第2のゲート信号G2が
得られ、さらにフリップフロップ回路48は、パルスC
18によりセットされ、フリップフロップ回路42の出
力信号sGによりリセットされて、これより第3のゲー
ト信号G3が得られる。
The flip-flop circuit 46 is set by the pulse C14 and reset by the pulse C18, from which the first gate signal G1 is obtained. The flip-flop circuit 48 is set by the pulse C14 and reset by the pulse C14 to obtain the second gate signal G2.
18 and reset by the output signal sG of the flip-flop circuit 42, from which the third gate signal G3 is obtained.

そして、第1のゲート信号G1は、アンド回路49の一
方の入力端に、第2のゲート信号G2はアンド回路50
の一方の入力端に、第3のゲート信号G3はアンド回路
51の一方の入力端に、それぞれ供給され、これらアン
ド回路49 、50 。
The first gate signal G1 is applied to one input terminal of the AND circuit 49, and the second gate signal G2 is applied to one input terminal of the AND circuit 50.
The third gate signal G3 is supplied to one input terminal of the AND circuit 51, respectively, and the third gate signal G3 is supplied to one input terminal of the AND circuit 51.

51の他方の入力端には、それぞれ同極性化回路41の
出力パルスSCI が供給される。
The output pulse SCI of the polarization circuit 41 is supplied to the other input terminal of each of the polarization circuits 51 and 51, respectively.

従って、これらアンド回路49,50及び51よりは、
それぞれの一方の入力端に供給されるゲート信号が「1
」となっている期間に、他方の入力端にパルスSCI
が供給されたとき、「1」に立ち上がる出力信号が得ら
れる。
Therefore, from these AND circuits 49, 50 and 51,
The gate signal supplied to one input terminal of each is “1”.
”, pulse SCI is applied to the other input terminal.
is supplied, an output signal that rises to "1" is obtained.

そして、これらアンド回路49゜50及び51の出力に
「月に立ち上がる信号が得られたとき、これがオア回路
52を介してカウンタ45に供給されて、これがリセッ
トされる。
When a rising signal is obtained from the outputs of the AND circuits 49, 50 and 51, this signal is supplied to the counter 45 via the OR circuit 52, and this is reset.

そして、この場合、第1の速度Vsで記録されたテープ
あるいはテープ部分を再生するに際して、スイッチ65
Sをオンとしてテープ速度を第1の速度VSとする場合
、並びに第2の速度vLで記録されたテープあるいはテ
ープ部分を再生するに際して、スイッチ65Lをオンと
して速度を第2の速度vLとする場合には、再生された
コントロールパルスScの周波数は正規の3oHz、従
って周期は第2図に示すように、33.3m5ec と
なる。
In this case, when reproducing the tape or tape portion recorded at the first speed Vs, the switch 65
S is turned on to set the tape speed to the first speed VS, and switch 65L is turned on to set the speed to the second speed vL when reproducing a tape or a tape portion recorded at the second speed vL. In this case, the frequency of the regenerated control pulse Sc is the normal 3oHz, and therefore the period is 33.3m5ec as shown in FIG.

このときは、同極性化回路41の出力パルスSCI の
周期は、同図Bに示すようK 16.6m8eeとなり
、ゲートされるクロックパルスcpO数は、同図Cに示
すように16程度となる。
At this time, the period of the output pulse SCI of the same polarization circuit 41 is K16.6m8ee as shown in FIG. 2B, and the number of gated clock pulses cpO is about 16 as shown in FIG.

従って、このときは、カウンタ45よりは同図Eに示す
ようなパルスC14のみが得られ、第1〜第3のゲート
信号01〜03は同図F−Gに示すようなものとなり、
第1のゲート信号G1が「1」となっている期間に、パ
ルスSC’I がアンド回路49に供給され、これよ
り同図■に示すような「1」に立ち上がるパルスA1が
得られる。
Therefore, at this time, only the pulse C14 shown in the figure E is obtained from the counter 45, and the first to third gate signals 01 to 03 become as shown in the figure FG,
During the period when the first gate signal G1 is "1", the pulse SC'I is supplied to the AND circuit 49, and from this a pulse A1 rising to "1" as shown in (3) in the figure is obtained.

そして、このパルスA1によりカウンタ45がリセット
されるとともに、単安定マルチバイブレータ53がトリ
ガされ、これより同図Jに示すように「1」となる信号
が、従ってテープ速度が記録時の速度と等しいことを示
す信号SJが得られる。
Then, this pulse A1 resets the counter 45 and triggers the monostable multivibrator 53, which causes a signal to become "1" as shown in J in the same figure, so that the tape speed is equal to the recording speed. A signal SJ indicating this is obtained.

そして、このときは、アンド回路50及び51の出力に
はパルスが得られないため、デコーダ回路60の出力Q
t、あるいはQsの状態は変わらず、そのときの状態を
保持し、テープ速度はそのままとなる。
At this time, since no pulse is obtained at the outputs of the AND circuits 50 and 51, the output Q of the decoder circuit 60
The state of t or Qs does not change, the state at that time is maintained, and the tape speed remains unchanged.

次に、第2の速度VLで記録されたテープあるいはテー
プ部分を再生するに際して、スイッチ65Sをオンとし
てテープ速度を第1の速度VSとした場合には、再生コ
ントロールパルスScの周波数は、60 Hz %従っ
て周期は、第3図Aに示すように、16.6 m se
c となる。
Next, when playing back the tape or tape portion recorded at the second speed VL, when the switch 65S is turned on and the tape speed is set to the first speed VS, the frequency of the playback control pulse Sc is 60 Hz. % Therefore, the period is 16.6 m se as shown in Figure 3A.
c.

このときは、同極性化回路41の出力パルスSCI の
周期は、第3図に示すように5−5m5ecとなり、ク
ロックパルスCpの数は、同図Cに示すように8個程度
となる。
At this time, the period of the output pulse SCI of the polarization circuit 41 is 5-5 m5ec as shown in FIG. 3, and the number of clock pulses Cp is about 8 as shown in FIG.

従って、カウンタ45よりは、パルスC14及びC13
はともに得られず、第1〜第3のゲート信号G、−G3
は、第3図E〜Gに示すようなものとなり、第2のゲー
ト信号G2が「1」となっているときに、アンド回路5
0にパルスSCI が供給され、これより同図Hに示す
ようにrlJに立ち上がるパルスA2が得られる。
Therefore, from the counter 45, the pulses C14 and C13
are not obtained, and the first to third gate signals G, -G3
is as shown in FIG. 3 E to G, and when the second gate signal G2 is "1", the AND circuit 5
A pulse SCI is supplied at 0, and from this a pulse A2 rising at rlJ is obtained as shown in H in the figure.

そして、このパルスA2によりカウンタ45がリセット
されるとともに、単安定マルチバイブレータ54がトリ
ガされて、これより第3図工に示すようにrlJとなる
信号が、従って、テープ速度が記録時の速度より速いこ
とを示す信号sHが得られる。
The counter 45 is reset by this pulse A2, and the monostable multivibrator 54 is triggered, which causes a signal to become rlJ as shown in Figure 3. Therefore, the tape speed is faster than the recording speed. A signal sH indicating this is obtained.

このとき、デコーダ回路60のナンド回路61の一方の
入力信号Qsは「1」となっているから、このナンド回
路61に信号sHが供給されて、これよりは第3図Jに
示すように「0」に立ち下がる信号NHが得られ、その
立ち下がりにより、フリップフロップ回路63がセット
され、フリップフロップ回路64がリセットされて、出
力QLが「0」から「1」に、出力Qsが「1」から「
0」になる。
At this time, since one input signal Qs of the NAND circuit 61 of the decoder circuit 60 is "1", the signal sH is supplied to this NAND circuit 61, and from this, as shown in FIG. A signal NH that falls to ``0'' is obtained, and the falling of the signal sets the flip-flop circuit 63 and resets the flip-flop circuit 64, causing the output QL to change from ``0'' to ``1'' and the output Qs to ``1''. "from"
0”.

従って、速度制御系20に釦いて、スイッチ回路232
S及び278はオンからオフに、スイッチ回路232L
及び27Lはオフからオンに、それぞれ切換えられて、
テープ速度が第1の速度VSから第2の速度VLに自動
的に切換えられる。
Therefore, when the speed control system 20 is pressed, the switch circuit 232
S and 278 switch from on to off, switch circuit 232L
and 27L are switched from off to on, respectively,
The tape speed is automatically switched from the first speed VS to the second speed VL.

次に、第1の速度Vsで記録されたテープあるいはテー
プ部分を再生するに際して、スイッチ65Lをオンにし
てテープ速度を第2の速度VLとした場合には、再生コ
ントロールパルスScの周波数は15Hzs 従って周
期は第4図Aに示すように66.6 m sec と
なる。
Next, when playing back the tape or tape portion recorded at the first speed Vs, if the switch 65L is turned on and the tape speed is set to the second speed VL, the frequency of the playback control pulse Sc is 15Hzs. The period is 66.6 msec as shown in FIG. 4A.

このときは、同極性化回路41の出力パルスSCI の
周期は、第4図Bに示すように33.3m5ec と
なり、クロックパルスCpO数は同図Cに示すように3
3個程度となり、カウンタ45よりは、同図り及びEに
示すように、パルスC14及びC18がともに得られる
At this time, the period of the output pulse SCI of the polarization circuit 41 is 33.3 m5ec as shown in FIG. 4B, and the number of clock pulses CpO is 3 as shown in FIG.
The number of pulses is about three, and the counter 45 obtains both pulses C14 and C18, as shown in the figure and E.

従って、第1〜第3のゲート信号01〜G3は、同図G
−Iに示すようなものとなり、第3のゲート信号G3が
「1」となっているときに、アンド回路51にパルスS
CIが供給され、これより同図Jに示すように「1」に
立ち上がるパルスA3が得られる。
Therefore, the first to third gate signals 01 to G3 are
-I, and when the third gate signal G3 is "1", a pulse S is sent to the AND circuit 51.
CI is supplied, and from this a pulse A3 rising to "1" is obtained as shown in J of the same figure.

そして、このパルスA3によりカウンタ45がリセット
されるとともに単安定マルチバイブレータ55がトリガ
されて、これより同図Kに示すように「月となる信号、
従って、テープ速度が記録時の速度より遅いことを信号
sLが得られる。
Then, the counter 45 is reset by this pulse A3, and the monostable multivibrator 55 is triggered, and from this, as shown in FIG.
Therefore, a signal sL is obtained indicating that the tape speed is slower than the recording speed.

このとき、デコーダ回路60のナンド回路62の一方の
入力信号Qt、は「1」となっているから、このナンド
回路62に信号sLが供給されて、これよりは第4図り
に示すようにrOJに立ち下がる信号NLが得られ、そ
の立ち下がりによりフリップフロップ回路64がセット
され、フリップフロップ回路63がリセットされて、出
力QLが「1」からrOJに、出力QsがrOJから「
l」になる。
At this time, since one input signal Qt of the NAND circuit 62 of the decoder circuit 60 is "1", the signal sL is supplied to this NAND circuit 62, and from this, rOJ A signal NL that falls is obtained, and the flip-flop circuit 64 is set by the fall, and the flip-flop circuit 63 is reset, so that the output QL changes from "1" to rOJ, and the output Qs changes from rOJ to "
It becomes "l".

従って、速度制御系20に釦いて、スイッチ回路232
L及び27Lはオンからオフに、スイッチ回路232S
及び27Sはオフからオンに、それぞれ切換えられて、
テープ速度が第2の速度VvLから第1の速度VSに自
動的に切換えられる。
Therefore, when the speed control system 20 is pressed, the switch circuit 232
L and 27L switch from on to off, switch circuit 232S
and 27S are switched from off to on, respectively,
The tape speed is automatically switched from the second speed VvL to the first speed VS.

上述の例は、テープ速度が2通りに切換えられる場合の
例であるが、テープ速度が3通りに切換えられる装置の
場合にも同様にできる。
Although the above example is an example in which the tape speed is switched in two ways, the same can be done in the case of an apparatus in which the tape speed is changed in three ways.

即ち、この場合にも、速度検出回路40は全く同様の構
成として、テープ速度が記録時のそれと比べて、等しい
か、速いか、遅いかを示す信号sJ、sH及びsLを利
用して自動切換をすることができる。
That is, in this case as well, the speed detection circuit 40 has exactly the same configuration, and performs automatic switching using signals sJ, sH, and sL indicating whether the tape speed is equal to, faster than, or slower than that during recording. can do.

第8図は、そのデコーダ回路の一例で、この例の場合も
、デコーダ回路60と同様に、テープ速度が記録時のそ
れより速いことを示す信号sHと、遅いことを示す信号
sLを利用した場合で、ナンド回路67−72と、フリ
ップフロップ回路73〜T5と、インパーダ76.77
を有してかり、フリップフロップ回路73の出力Q1が
「月であるとき、テープ速度は第1の速度とされ、フリ
ップフロップ回路74の出力Q2が「1」であるとき、
テープ速度は、第2の速度とされ、フリップフロップ回
路75の出力Q3が「1」であるとき、テープ速度とさ
れるようになされている。
FIG. 8 shows an example of the decoder circuit. In this example, as well as the decoder circuit 60, a signal sH indicating that the tape speed is faster than that during recording, and a signal sL indicating that the tape speed is slower than that at the time of recording are used. In this case, NAND circuits 67-72, flip-flop circuits 73-T5, and impeders 76.77
When the output Q1 of the flip-flop circuit 73 is "moon", the tape speed is set to the first speed, and when the output Q2 of the flip-flop circuit 74 is "1",
The tape speed is set to a second speed, and is set to the tape speed when the output Q3 of the flip-flop circuit 75 is "1".

この場合には、順次速いか、遅いかが判別されて、最終
的に、記録時のテープ速度と同じ速度に切換えられるも
のである。
In this case, it is sequentially determined whether the tape speed is fast or slow, and finally the tape speed is switched to the same speed as the tape speed during recording.

なか、第8図の例では、テープ速度を切換えるための押
釦スイッチは省略したが、これは、デコーダ回路60の
場合と同様にして設けることはできる。
Although the push button switch for changing the tape speed is omitted in the example shown in FIG. 8, it can be provided in the same manner as in the case of the decoder circuit 60.

なか、テープ速度を切換える押釦スイッチを設けること
なく、例えば、装置に電源を投入したときに、常に始め
はテープ速度がいずれか1の速度になるようにしておい
てもよい。
Alternatively, without providing a push button switch for changing the tape speed, for example, when the apparatus is powered on, the tape speed may always be set to one of the speeds at the beginning.

以上述べたように、この考案装置によれば、再生時、常
に記録時のテープ速度に自動的に切換えられ、記録時の
テープ速度と異なる速度で再生したときに、速度選択用
スイッチを切換える手間が全くない。
As described above, according to this invented device, during playback, the tape speed is always automatically switched to the tape speed at the time of recording, and when playing back at a speed different from the tape speed at the time of recording, there is no need to change the speed selection switch. There is no

さらには、再生装置には、速度選択用スイッチを設ける
必要もなくなる。
Furthermore, there is no need to provide a speed selection switch in the playback device.

また、この考案装置によれば、再生コントロールパルス
を純デジタル的に処理できるので、再生コントロールパ
ルスの周波数を検出し、その周波数を電圧に変換し、そ
の電圧を基準電圧等と比較して速度検出をする場合に比
べて、簡単な構成で、かつ精度の良い自動速度切換装置
を実現できる。
In addition, according to this device, the reproduction control pulse can be processed purely digitally, so the frequency of the reproduction control pulse is detected, the frequency is converted to voltage, and the voltage is compared with a reference voltage etc. to detect the speed. It is possible to realize an automatic speed switching device with a simpler configuration and higher accuracy than in the case of doing the following.

しかも、この考案装置によれば、所定のパルス幅を有す
る第1、第2及び第3のゲート信号を形成して、これら
のどのゲート信号区間に、再生コントロールパルスが表
われるかによって、速度検出をするものであるので、再
生時、装置の精度等の関係で再生コントロールパルスの
周期に若干の再生誤差があっても、その検出にはゲート
信号のパルス幅分だけ余裕度があり、従って、確実で安
定な速度切換ができるものである。
Moreover, according to this invented device, the first, second, and third gate signals having predetermined pulse widths are formed, and speed detection is performed based on which of these gate signal sections the reproduction control pulse appears. Therefore, even if there is a slight reproduction error in the period of the reproduction control pulse during reproduction due to the accuracy of the device, there is a margin of error corresponding to the pulse width of the gate signal in its detection, and therefore, It allows reliable and stable speed switching.

筐た、この考案装置によれば、テープ速度が記録時のそ
れと比べて速いか、遅いかを検出して、その出力により
速度切換をするようにしているので、伺通りの速度切換
にも応用することができる。
According to this devised device, it is possible to detect whether the tape speed is faster or slower than that during recording, and change the speed based on the output, so it can also be used to change the speed as desired. can do.

なお、図の例は再生コントロールパルスの負のパルスを
正のパルスに直して、正のパルスが連続する信号とし、
その正のパルスを検出信号としてゲートするようにした
が、このように負のパルスを反転させずに、コントロー
ル信号用磁気ヘッドよりの正、負、交互に表われるパル
スを用い、正のパルスのみでTフリップフロラグ回路を
トリガし、そして検出信号として、第1〜第3のゲート
信号により負のパルスをゲートするようにすることもで
きる。
In addition, in the example shown in the figure, the negative pulse of the reproduction control pulse is changed to a positive pulse to create a signal with continuous positive pulses.
The positive pulse was gated as a detection signal, but instead of inverting the negative pulse, we used alternately positive and negative pulses from the control signal magnetic head, and only the positive pulse was used. It is also possible to trigger the T flip-flop circuit at , and gate a negative pulse using the first to third gate signals as the detection signal.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、記録テープのトラックパターンの一例の平面
図、第5図はこの考案装置の一例の系統図、第2図、第
3図、第4図、第6図及び第1図は、その説明のための
波形図、第8図はこの考案装置の他の例の要部の系統図
である。 5はコントロール信号再生用ヘッド、20は速度制御系
、40は速度検出回路で、42はTフリップフロラフ回
路、46〜48は第1〜第3のゲート信号形成回路とし
てのRSSフリップフロラ回路、49〜51は第1〜第
3のゲート回路としてのアンド回路、60はデコーダ回
路である。
FIG. 1 is a plan view of an example of a track pattern of a recording tape, FIG. 5 is a system diagram of an example of this invented device, FIGS. 2, 3, 4, 6, and 1 are: FIG. 8 is a waveform diagram for explaining the waveform diagram and a system diagram of the main parts of another example of the device according to the present invention. 5 is a control signal reproducing head, 20 is a speed control system, 40 is a speed detection circuit, 42 is a T flip flow circuit, 46 to 48 are RSS flip flow circuits as first to third gate signal forming circuits; 49 to 51 are AND circuits serving as first to third gate circuits, and 60 is a decoder circuit.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 記録媒体の送り速度が複数連りに切換えられて、映像信
号及び一定周期のコントロール信号が記録された記録媒
体より上記映像信号が再生されるとともに上記コントロ
ール信号がパルスとして再生される再生装置に釦いて、
上記再生コントロールパルスによりノリツブフロップ回
路がトリガされ、これより取り出された矩形波信号によ
り1.クロッ、り発振器よりのクロックパルスがゲート
され、このゲートされたクロックパルスがカウンタによ
りカウントされ、そのカウント情報から一暁己記録媒体
O送り速度が記録時のそれと等しくなるよ5に切換えら
れるようになされた再生装置の自動速度変換装置。
The feed speed of the recording medium is switched in a plurality of times, and the video signal and the control signal of a constant period are reproduced from the recording medium on which the control signal is recorded, and at the same time the control signal is reproduced as a pulse. There,
The Noritsubu flop circuit is triggered by the reproduction control pulse, and the rectangular wave signal extracted from it triggers 1. The clock pulses from the clock oscillator are gated, the gated clock pulses are counted by a counter, and based on the count information, the recording medium O feed speed is switched to 5 so that it becomes equal to that during recording. Automatic speed conversion device for playback equipment made.
JP12604077U 1977-09-19 1977-09-19 Automatic speed conversion device for playback equipment Expired JPS5814432Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12604077U JPS5814432Y2 (en) 1977-09-19 1977-09-19 Automatic speed conversion device for playback equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12604077U JPS5814432Y2 (en) 1977-09-19 1977-09-19 Automatic speed conversion device for playback equipment

Publications (2)

Publication Number Publication Date
JPS5451812U JPS5451812U (en) 1979-04-10
JPS5814432Y2 true JPS5814432Y2 (en) 1983-03-23

Family

ID=29087490

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12604077U Expired JPS5814432Y2 (en) 1977-09-19 1977-09-19 Automatic speed conversion device for playback equipment

Country Status (1)

Country Link
JP (1) JPS5814432Y2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0115005Y2 (en) * 1979-08-30 1989-05-02
JPS5694537A (en) * 1979-12-27 1981-07-31 Sharp Corp Automatic change-over device of playback speed for magnetic recording and reproducing device

Also Published As

Publication number Publication date
JPS5451812U (en) 1979-04-10

Similar Documents

Publication Publication Date Title
US4490755A (en) Recording and reproducing video signals at selectable different tape traveling speeds from plural video head pairs
JPS6247854A (en) Automatic tracking device for magnetic recording and reproducing device
JPH0572668B2 (en)
US4605976A (en) Recording and/or reproducing system for a 4-head type recording and/or reproducing apparatus
JPS5814432Y2 (en) Automatic speed conversion device for playback equipment
JPS6258056B2 (en)
JPH0883415A (en) Signal recording and/or reproducing device, signal recording and/or reproducing method and recording medium
JPS5813454Y2 (en) Automatic speed switching device for playback equipment
JPH0750923B2 (en) Rotating head type regenerator
US4734798A (en) Magnetic recording and reproducing apparatus
JPS5830278Y2 (en) Control signal recording device for magnetic recording and playback devices
JPH0636588B2 (en) Video signal playback device
JPH075558Y2 (en) Video tape recorder for long-term recording
JPS6126148B2 (en)
JPH0741263Y2 (en) Video tape recorder
JPS6318212Y2 (en)
JPS6214900B2 (en)
JPH0572669B2 (en)
JPH0570218B2 (en)
JPH0648594Y2 (en) Rotating drum controller
JPS5916478A (en) Intermittent recorder
JPH0342550B2 (en)
JPS5947368B2 (en) Recording/playback device
JPS63167477A (en) Magnetic recording and reproducing device
JPH0754614B2 (en) Magnetic recording / reproducing device