JPS58114261A - Data transferring device - Google Patents

Data transferring device

Info

Publication number
JPS58114261A
JPS58114261A JP21121381A JP21121381A JPS58114261A JP S58114261 A JPS58114261 A JP S58114261A JP 21121381 A JP21121381 A JP 21121381A JP 21121381 A JP21121381 A JP 21121381A JP S58114261 A JPS58114261 A JP S58114261A
Authority
JP
Japan
Prior art keywords
data
circuit
bit
read
byte
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21121381A
Other languages
Japanese (ja)
Inventor
Norito Aramaki
荒巻 法人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP21121381A priority Critical patent/JPS58114261A/en
Publication of JPS58114261A publication Critical patent/JPS58114261A/en
Pending legal-status Critical Current

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

PURPOSE:To smoothly perform data transfer, by transferring data at a high speed between a data processor which treats data in bit parallel and a memory which treats data in bit serial. CONSTITUTION:When a read-out operation is started, a synchronous byte is sent to a demodulating and serial-parallel converting circuit 27 through a circuit means 11 prior to sending of the read-out instruction, and loaded into the circuit 27 in response to a strobe signal 17 for synchronous byte. Moreover, the direction of a driver and receiver circuits 15 and 16 is switched to the read- out direction by generating a bus direction assigning signal 19 from a data proscessor 10, and, on the other hand, whenever signals are sent to the circuit 27 from a read-out circuit of a magnetic disk and assembled into a byte, the byte is compared with the synchronous byte loaded into the circuit 27.

Description

【発明の詳細な説明】 (1)0発明の技術分野 本発明はデータをビット並列に取扱うデータ処理装置と
データをビット直列に取扱う磁気ディスク等の記憶装置
との間でデータをビット並列に転送するようにしたデー
タ転送装置に関する。
Detailed Description of the Invention (1) 0 Technical Field of the Invention The present invention relates to data transfer in bit parallel between a data processing device that handles data in bit parallel and a storage device such as a magnetic disk that handles data in bit series. The present invention relates to a data transfer device.

(2)、技術の背景 従来、情報処理システムの中で用いられる磁気ディスク
装置はその制御装置を介して中央処理装置へ接続される
。その磁気ディスク装置の記録密度が高められるにつれ
て、制御装置と磁気ディスク装置との間でのデータ転送
速度もその高速化が要望されるに至って(する。
(2) Background of the Technology Conventionally, a magnetic disk device used in an information processing system is connected to a central processing unit via its control device. As the recording density of magnetic disk drives increases, there is a demand for faster data transfer speeds between the control device and the magnetic disk drives.

(3)、従来技術と問題点 しかしながら、従来の制御装置と磁気ディスク装置との
間のデータ処理方式におけるレーク動作、読出し、書込
み等の命令はTAG/BU8  信号により転送し、書
込んだり読出したりするデータ信号はNRZデータ信号
及びクロック信号により直列転送している。例えば、第
1図に示すように、データ処理回路1からのビット並列
のデータは並直列変換回路2でビット直列とされた後、
ドライバ/レシーバ回路3,4を経、そしてクロック同
期回路5.シフトレジスタ/コード変換回路6を経て磁
気ディスク装置の書込み回路へ供給され、また磁気ディ
スク装置の読出し回路からのビット直列のデータは復調
回路7.クロック同期回路8を経、そしてドライバ/レ
シーバ−路4,3を経て直並列変換回路9へ送り込まれ
、そこでビット並列にされてデータ処理回路1へ供給さ
れる。線10は同期信号線である。従って、高密度化さ
れデータ転送速度の高速化が要望されている磁気ディス
ク装置系の要求を従来のデータ転送装置では満し得ない
状況に追い込まれつ−あり、その改善力が要請されてい
る。
(3) Prior art and problems However, in the conventional data processing method between a control device and a magnetic disk device, commands such as rake operation, read, write, etc. are transferred by the TAG/BU8 signal, and write and read instructions are transferred using the TAG/BU8 signal. The data signals are serially transferred using the NRZ data signal and the clock signal. For example, as shown in FIG. 1, bit-parallel data from a data processing circuit 1 is converted into bit-serial data by a parallel-to-serial conversion circuit 2, and then
driver/receiver circuits 3, 4, and a clock synchronization circuit 5. Bit serial data is supplied to the write circuit of the magnetic disk device via the shift register/code conversion circuit 6, and bit serial data from the read circuit of the magnetic disk device is sent to the demodulation circuit 7. The signal is fed through a clock synchronization circuit 8 and then through driver/receiver paths 4 and 3 to a serial/parallel conversion circuit 9, where it is made bit-parallel and supplied to a data processing circuit 1. Line 10 is a synchronization signal line. Therefore, conventional data transfer devices are being forced into a situation where they are unable to meet the demands of magnetic disk drive systems, which require higher density and faster data transfer speeds, and there is a need for improvements.

(4)2発明の目的 本発明は上述したような従来装置の有する欠点に鑑みて
創案されたもので、その目的はデータをビット並列に取
扱うデータ処理装置とデータをビット直列に取扱う磁気
ディスク装置との間でデータを商速度で転送するデータ
転送装置を提供することにある。
(4) 2. Purpose of the Invention The present invention was devised in view of the drawbacks of the conventional devices as described above, and its purpose is to provide a data processing device that handles data bit-parallel and a magnetic disk device that handles data bit-serial. An object of the present invention is to provide a data transfer device that transfers data at a commercial speed.

(5)0発明の構成  − そして、この目的はデータをビット並列に取扱うデータ
処理装置に接続され、データをビット並列に転送する回
路手段を設けると共に該回路手段から、データをビット
直列に取扱う記憶装置の書込み回路へデータをビット直
列に転送するための書込みデータ処理囲路手段と上記記
憶装置の読出し回路から上記回路手段へデータをビット
並列に転送するための読出しデータ処理回路手段とを設
けることによって達成される。
(5) Structure of the invention - This object is to provide a circuit means connected to a data processing device that handles data in bit parallel, and to transfer data in bit parallel, and from the circuit means to a memory that handles data in bit series. Write data processing circuit means for transferring data in bit series to the write circuit of the device and read data processing circuit means for transferring data in bit parallel from the read circuit of the storage device to the circuit means. achieved by

(6)1発明の構成 以下、添付図面を参照しながら本発明の詳細な説明する
(6) First Structure of the Invention The present invention will be described in detail below with reference to the accompanying drawings.

添付図面は本発明の実施例を示す。図において、10は
データをビット並列に取扱うデータ処理装置で、これは
データをビット並列に転送する回路手段11へ接続され
ている。
The accompanying drawings illustrate embodiments of the invention. In the figure, reference numeral 10 denotes a data processing device that handles data in a bit-parallel manner, and is connected to circuit means 11 that transfers data in a bit-parallel manner.

そして、−路手段11へ、該回路手段からデータをビッ
ト直列に取扱う記憶装置(図示せず)、例えば磁気ディ
スク装置の書込み回路へデータをビット直列に転送する
書込みデータ処理回路手段12と、上記記憶装置の読出
し回路から回路手段11ヘデータをビット並列に転送す
る読出しデータ処理回路手段13とが接続されて本発明
装置が構成されている。
The write data processing circuit means 12 transfers the data from the circuit means to the write circuit of a storage device (not shown), such as a magnetic disk device, in bit series to the write circuit means 11, and the above-mentioned The device of the present invention is constructed by connecting read data processing circuit means 13 for bit-parallel transfer of data from the read circuit of the storage device to circuit means 11.

この本発明装置の回路子、段11は双方向性データバス
14と、このデータバスに接続されたドライバ/レシー
バ回路15.16とを構成要素として有し、線17上の
シクロナスバイト用ストローブ信号、線18上の同期信
号、線19上のバス方向指定信号、並びに上述の続出し
データ処理回路手段13からの線20上の同期信号、及
び線21上のバイトクロックに応答するように構成され
ている。
The circuit element of the device according to the invention, stage 11, comprises as its components a bidirectional data bus 14 and a driver/receiver circuit 15, 16 connected to this data bus, with a strobe on line 17 for the cyclic byte. a synchronization signal on line 18, a bus direction designation signal on line 19, and a synchronization signal on line 20 from the above-described continuous data processing circuit means 13, and a byte clock on line 21. has been done.

そして、書込みデータ処理回路手段12はデータバス2
2へ接続されたデータコード変換回路23を構成要素と
して有し、線17上のストローブ信号及び線18上の同
期信号に応答するよう(こ構成されている。データコー
ド変換回路23はシフトレジスタを有し、データバス2
2からのNRZコードを磁気ディスク装置固有のビット
直列コードへ変換して線24を介して磁気ディスク装置
の書込み回路へ供給するものである。
The write data processing circuit means 12 is connected to the data bus 2.
2 and is configured to be responsive to a strobe signal on line 17 and a synchronization signal on line 18. has data bus 2
The NRZ code from 2 is converted into a bit serial code specific to the magnetic disk drive and is supplied via line 24 to the write circuit of the magnetic disk drive.

また、読出しデータ処理回路手段13は人力に磁気ディ
スク装置の読出し回路出力線25を接続し、出力にデー
タバス26を接続している復調兼直並列変換回路27を
構成要素として有し、線17上のストローブ信号に応答
するように構成されている。復調兼直並列変換回路27
は線25上の信号から、NRZコードでデータをビット
並列に回復してデータバス26へ送出すると共に、同期
信号及びバイトクロックを得てこれらを各別に、線20
及び線21上へ送出するものである。
Further, the read data processing circuit means 13 has as a component a demodulation/serial/parallel conversion circuit 27 which connects the read circuit output line 25 of the magnetic disk device to the human power and connects the data bus 26 to the output. is configured to respond to the above strobe signal. Demodulation and serial/parallel conversion circuit 27
recovers the data bit-parallel in NRZ code from the signal on line 25 and sends it to data bus 26, and also obtains a synchronization signal and byte clock and sends them separately to line 20.
and on line 21.

上述の構成を有する本発明装置の動作を説明する。説明
の都合上装置各部のビット並列データは8ビツト(バイ
ト)であるとする。
The operation of the apparatus of the present invention having the above-described configuration will be explained. For convenience of explanation, it is assumed that the bit parallel data of each part of the device is 8 bits (bytes).

データ処理装置10から記憶装置(磁気ディスク装置)
へデータを書込む動作に入ると、データ処理装置10か
ら線19上にデータ書込み方向へのバス方向指示信号を
送出すると共に線17上にシンクロナスバイト用ストロ
ーブ信号を、また線18上に同期信号を送出する。これ
らの信号に応答するドライバ/レジ−/<回路15,1
6並びにデータバス22を経てビット並列に信号(バイ
ト)をデータコード変換同j1′″23へ送る。ビット
並列のバイトのうち、最初に送られるバイトはデータの
起点となるシンクロナスバイトであり、これは線17上
のストローブ信号によりデータコード変換回路23にロ
ードされる。次いで。
From the data processing device 10 to the storage device (magnetic disk device)
When the data processing device 10 starts the operation of writing data, the data processing device 10 sends a bus direction instruction signal in the data writing direction on line 19, and also sends a synchronous byte strobe signal on line 17 and a synchronous byte strobe signal on line 18. Send a signal. Driver/Register/<Circuit 15,1 that responds to these signals
6 and the data bus 22, the signal (byte) is sent in bit parallel to the data code converter j1''' 23. Among the bit parallel bytes, the first byte sent is a synchronous byte that is the starting point of the data. This is loaded into the data code conversion circuit 23 by the strobe signal on line 17. Then.

実際のデータバイト及びチェックバイトが線18上の同
期信号により、次々にデータコード変換回路23にロー
ドされていく。このようにしてロードされるNRZ コ
ード方式の夫々のバイトはデータコード変換回路23に
おいて磁気ディスク装置固有のコード方式になるビット
直列の信号へ変換され、線24を経て磁気ディスク装置
の書込み回路へ供給されて磁気ディスク上に記録される
Actual data bytes and check bytes are loaded one after another into data code conversion circuit 23 by means of a synchronization signal on line 18. Each byte of the NRZ code system loaded in this way is converted by the data code conversion circuit 23 into a bit series signal of the code system specific to the magnetic disk device, and is supplied to the write circuit of the magnetic disk device via the line 24. and recorded on a magnetic disk.

このようにして記録されたデータの読出しを行うべく装
置が続出し動作に入ると、その読出し命令の送出に先立
って、先ずデータの起点を表わすシンクロナスバイトが
u路手段11を介し、データバス26を経て復調兼直並
列変換回路27へ送られ、そして線17を経て送られて
来たシンクロナスバイト用ストローブ信号に応答して回
路27にロードされると共にデータ処理装置10から線
19上にデータ読出し方向へのバス方向指定信号を発生
してドライバ/レシーバ回路15.16の方向をデ2タ
続出し方向に切換える一方、磁気ディスク装置の読出し
回路から回路27へ信号が送られて来てバイトに組立て
られる都度、そのバイトが回路27にロードされたシン
クロナスバイトと比較されていく。
When the device enters a continuous read operation to read data recorded in this manner, a synchronous byte representing the starting point of the data is first transferred to the data bus via the u path means 11 before sending out the read command. 26 to the demodulation/serial/parallel conversion circuit 27, and is loaded into the circuit 27 in response to the synchronous byte strobe signal sent via the line 17, and is also sent from the data processing device 10 onto the line 19. While generating a bus direction designation signal in the data read direction to switch the direction of the driver/receiver circuits 15 and 16 to the data continuous output direction, a signal is sent from the read circuit of the magnetic disk device to the circuit 27. Each time a byte is assembled, that byte is compared with the synchronous byte loaded into circuit 27.

その一致が得られた後、回路27で組立てられ、NRZ
コード方式になるバイトは回路27から線20上に送出
される同期信号によりデータバス26、ドライバ/レシ
ーバ回路16、データバス14、ドライバ/レシーバ回
路15を経てデータ処理装置lOへ転送される。これと
共に、回路27からのバイトクロックは線21を経てデ
ータ処理装置10へ供給され、そこでのタイミングクロ
ックとして使用される。
After the match is obtained, it is assembled in circuit 27 and the NRZ
The bytes to be coded are transferred via the data bus 26, the driver/receiver circuit 16, the data bus 14, the driver/receiver circuit 15 to the data processing device IO by means of a synchronization signal sent from the circuit 27 on the line 20. Along with this, the byte clock from circuit 27 is supplied via line 21 to data processing device 10 and is used as a timing clock therein.

このように、本発明によれば、データ処理装置10と記
憶装置との間でビット並列の転送が行えるから、データ
転送速度を高速化しうる。また、ビット並列転送を行え
ることから、ビット直列転送の場合にその転送速度を高
速化しようとする場合にはデータ処理回路と記憶装置と
の距離を短縮しなければならないという制限を緩和し得
、これにより上記距離の長距離化を可能にする。
As described above, according to the present invention, bit-parallel transfer can be performed between the data processing device 10 and the storage device, so that the data transfer speed can be increased. In addition, since bit parallel transfer can be performed, it is possible to alleviate the restriction that the distance between the data processing circuit and the storage device must be shortened when attempting to increase the transfer speed in the case of bit serial transfer. This makes it possible to extend the above distance.

また、ストローブ信号にエリ、シンクロナスバイトのロ
ード制御を行う構成にしているので、既存の制御装置の
変更を僅かにして本発明を適用でき、同一磁気ディスク
装置を異なるシンクロナスバイトを有する複数の制御装
置への接続も容易になる。
Furthermore, since the strobe signal is configured to control the loading of synchronous bytes, the present invention can be applied with only a few changes to existing control devices, and the same magnetic disk device can be used to load multiple synchronous bytes with different synchronous bytes. Connection to a control device is also facilitated.

(7)0発明の効果 以上の説明から明らかなように、本発明によれば、次の
ような効果が得られる。
(7) Effects of the Invention As is clear from the above explanation, according to the present invention, the following effects can be obtained.

(1)  データをビット並列に取扱うデータ処理装置
とデータをビット直列に取扱う記憶装置との間でデータ
を高速度で転送しつる。
(1) Data is transferred at high speed between a data processing device that handles data bit-parallel and a storage device that handles data bit-serial.

(2)従って、記憶装置の記録密度が高められても、そ
のデータの転送に支障を来たすことはなくなる。
(2) Therefore, even if the recording density of the storage device is increased, there will be no problem in data transfer.

(3)  また、データ処理装置と記憶装置との間の距
離制限を緩和しうる。
(3) Also, distance restrictions between the data processing device and the storage device can be relaxed.

(4)複数のデータ処理装置への接続が容易となる。(4) Connection to multiple data processing devices becomes easy.

(5)既存の装置に大幅な変針なくして本発明を実施し
うる等である。
(5) The present invention can be implemented without major changes to existing equipment.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来のデータ転送装置を示す図、第2図は本発
明の実施例を示す図である。 図中、10はデータ処理装置、11は回路手段、12は
書込みデータ処理回路手段、13は続出しデータ処理回
路手段である。
FIG. 1 is a diagram showing a conventional data transfer device, and FIG. 2 is a diagram showing an embodiment of the present invention. In the figure, 10 is a data processing device, 11 is a circuit means, 12 is a write data processing circuit means, and 13 is a continuous data processing circuit means.

Claims (1)

【特許請求の範囲】[Claims] データをビット並列に取扱うデータ処理装置とデータを
ビット直列に取扱う記憶装置との間でデータを転送する
データ転送装置において、上記データ処理装置に接続さ
れデータをビット並列に転送する回路手段を設けると共
に、該回路手段から上記記憶装置の書込み回路へデータ
をビット直列に転送する書込みデータ地理囲路手段とE
記記憶装置の続出し回路から上記回路手段へデータをビ
ット並列に転送する読出しデータ処理−路手段とを設け
てE記データ処理装置と上記記憶装置との間でデータを
ビット並列に送受するように構成したことを特徴とする
データ転送装置。
In a data transfer device that transfers data between a data processing device that handles data in bit parallel and a storage device that handles data in bit series, a circuit means connected to the data processing device that transfers data in bit parallel is provided; , write data geographic enclosure means for bit-serially transferring data from the circuit means to the write circuit of the storage device;
Read data processing means for transferring data from the output circuit of the storage device to the circuit means in bit parallel is provided so that data is sent and received in bit parallel between the data processing device and the storage device. A data transfer device characterized in that it is configured as follows.
JP21121381A 1981-12-28 1981-12-28 Data transferring device Pending JPS58114261A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21121381A JPS58114261A (en) 1981-12-28 1981-12-28 Data transferring device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21121381A JPS58114261A (en) 1981-12-28 1981-12-28 Data transferring device

Publications (1)

Publication Number Publication Date
JPS58114261A true JPS58114261A (en) 1983-07-07

Family

ID=16602181

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21121381A Pending JPS58114261A (en) 1981-12-28 1981-12-28 Data transferring device

Country Status (1)

Country Link
JP (1) JPS58114261A (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5176035A (en) * 1974-12-17 1976-07-01 Nippon Electric Co DEETASHORI HOSHIKI

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5176035A (en) * 1974-12-17 1976-07-01 Nippon Electric Co DEETASHORI HOSHIKI

Similar Documents

Publication Publication Date Title
JPS6034639U (en) interface device
US6185651B1 (en) SCSI bus extender utilizing tagged queuing in a multi-initiator environment
US3911400A (en) Drive condition detecting circuit for secondary storage facilities in data processing systems
JPS58114261A (en) Data transferring device
JPH05265939A (en) Data transfer equipment
JPH1185413A (en) Recorder
JP2003085017A (en) Data guarantee system
WO2005093592A1 (en) Data interface
JPH069036B2 (en) I / O controller
JPS6044712B2 (en) Data transfer method using bus connection
JP2570986B2 (en) Data transfer control device and method
JPS6284358A (en) Input-output device controlling system
JPS6121725Y2 (en)
KR100546578B1 (en) Apparatus For Converting Digital Audio Data Format
JPS59139425A (en) Data transfer control system
JPS5917091U (en) data transfer system
KR960014177B1 (en) Data communication device for a parallel data processing system
JPS63263553A (en) Remote channel system
JPS5917090U (en) data transfer system
JPS5818764A (en) Magnetic disk device provided with reading out buffer
JPH01100623A (en) Optical disk processor
JPS6016660B2 (en) Memory access method
JPH0642227B2 (en) Data transfer device
JPS60169962A (en) Memory access control system
JPH05158620A (en) Device and method for magnetic disk data transfer