JPH11191740A - Signal adjusting device - Google Patents

Signal adjusting device

Info

Publication number
JPH11191740A
JPH11191740A JP35678897A JP35678897A JPH11191740A JP H11191740 A JPH11191740 A JP H11191740A JP 35678897 A JP35678897 A JP 35678897A JP 35678897 A JP35678897 A JP 35678897A JP H11191740 A JPH11191740 A JP H11191740A
Authority
JP
Japan
Prior art keywords
signal
output terminal
phase
reactance
amplitude
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP35678897A
Other languages
Japanese (ja)
Inventor
Yasunori Nakada
康則 中田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kokusai Electric Corp
Original Assignee
Kokusai Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kokusai Electric Corp filed Critical Kokusai Electric Corp
Priority to JP35678897A priority Critical patent/JPH11191740A/en
Publication of JPH11191740A publication Critical patent/JPH11191740A/en
Pending legal-status Critical Current

Links

Landscapes

  • Attenuators (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Transmitters (AREA)

Abstract

PROBLEM TO BE SOLVED: To control the amplitude and phase of a signal by providing two serial or parallel circuits of reactance elements and impedance elements having non-zero real parts. SOLUTION: A high frequency signal inputted to a signal input terminal 11 arrives at a main output terminal 102 and a coupling output terminal 103 from an input terminal 101 of a 3 dB coupler 1. Since impedance elements 122 and 121 have real parts, the absolute values of 4 signal reflection coefficient as seen from the terminals 102 and 103 are smaller than '1', reactance elements 111 and 112 or the like form imaginary parts in the signal reflection coefficients, and a phase change occurs in the high frequency signal to be reflected. Therefore, the high frequency signal of changed amplitude and phase is outputted from a signal output terminal 12 through an isolation terminal 104 of the 3 dB coupler 1. By controlling the element values of these impedance elements 122 and 121 and reactance elements 111 and 112 from the outside, both the real part and imaginary part of the reflection coefficient are controlled and both the amplitude and phase of the signal can be changed.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、伝送線路を伝わる
信号、特に高周波信号の振幅と位相を変化させる高周波
回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a high-frequency circuit for changing the amplitude and phase of a signal transmitted through a transmission line, in particular, a high-frequency signal.

【0002】[0002]

【従来の技術】有線・無線通信などの電子機器において
は、受信増幅器が、微弱信号を高いS/N比で増幅するこ
とが求められるのに対し、送信増幅部は大きな送信電力
を少ない歪で増幅することが求められる。このため、送
信増幅部においては、許容電流値の大きなデバイス(回
路ブロック)を用いたり、複数のデバイスを並列に接続
したりしてこの目的を達成する。後者の場合、一つの信
号を複数の線路に分割して各デバイス(回路ブロック)
で個別に増幅し、最終的に複数のデバイスから伝達され
る複数の信号成分を一つに合成する必要がある。この
時、分割した複数の信号成分がすべて同等なものとみな
せないと、合成するときに、各信号間に不必要な干渉が
生じ、伝達特性が劣化する。そのため各信号成分の振幅
と位相を制御することができる信号調整機構が必要とな
る。
2. Description of the Related Art In electronic devices such as wired and wireless communication, a receiving amplifier is required to amplify a weak signal with a high S / N ratio, while a transmitting amplifier reduces a large transmission power with a small distortion. Amplification is required. For this reason, the transmission amplifier uses a device (circuit block) having a large allowable current value or connects a plurality of devices in parallel to achieve this object. In the latter case, one signal is divided into multiple lines and each device (circuit block)
It is necessary to individually amplify and finally combine a plurality of signal components transmitted from a plurality of devices into one. At this time, if the plurality of divided signal components cannot be regarded as equivalent, unnecessary interference occurs between the signals when the signals are combined, and the transfer characteristics deteriorate. Therefore, a signal adjustment mechanism that can control the amplitude and phase of each signal component is required.

【0003】図2は、従来の信号調整機構の機能ブロッ
クを表わした図で、信号入力端子211から入力された
高周波信号は、位相調整器251で所望の位相変化分が
与えられ、振幅調整器252によって所望の減衰を受
け、信号出力端子212から出力される。上記の位相調
整器251としては、従来から図3に示すものが知られ
ている。図3の位相調整器は、3dBカプラ1の主出力端
子102と結合出力端子103に同容量のリアクタンス
素子112と111を接続して構成されている。信号入
力端子11に入った高周波信号は、3dBカプラ1の入力
端子101から主出力端子102と結合出力端子103
に到達する。この高周波信号は、主出力端子102と結
合出力端子103に接続されているリアクタンス素子1
11と112により、ある値の位相変化分が加えられて
反射される。この時、リアクタンス素子111と112
が純虚数のインピーダンス値を持つ場合、反射は振幅的
には全反射となり、位相だけが変化する。位相のみが変
化した高周波信号は、3dBカプラ1のアイソレーション
端子104を経由して信号出力端子12から出力され
る。位相の変化分はリアクタンス素子111と112の
素子値に依存するので、このリアクタンス素子111と
112の素子値を外部から機械的、もしくは電気的に制
御することにより、位相変化分を制御することができ
る。
FIG. 2 is a diagram showing functional blocks of a conventional signal adjusting mechanism. A high-frequency signal input from a signal input terminal 211 is given a desired phase change by a phase adjuster 251 and an amplitude adjuster is provided. 252 receives the desired attenuation and is output from the signal output terminal 212. As the above-described phase adjuster 251, the one shown in FIG. 3 is conventionally known. The phase adjuster of FIG. 3 is configured by connecting reactance elements 112 and 111 having the same capacity to the main output terminal 102 and the coupling output terminal 103 of the 3 dB coupler 1. The high-frequency signal input to the signal input terminal 11 is transmitted from the input terminal 101 of the 3 dB coupler 1 to the main output terminal 102 and the combined output terminal 103.
To reach. This high-frequency signal is supplied to the reactance element 1 connected to the main output terminal 102 and the coupling output terminal 103.
Due to 11 and 112, a certain amount of phase change is added and reflected. At this time, the reactance elements 111 and 112
Has a pure imaginary impedance value, the reflection is total reflection in terms of amplitude, and only the phase changes. The high-frequency signal of which only the phase has changed is output from the signal output terminal 12 via the isolation terminal 104 of the 3 dB coupler 1. Since the phase change depends on the element values of reactance elements 111 and 112, the phase change can be controlled by externally mechanically or electrically controlling the element values of reactance elements 111 and 112. it can.

【0004】振幅調整器252としては、従来から図4
に示す固定的なものが知られている。図4(a)は、抵
抗310、321、322でπ型の減衰器を構成し、図
4(b)は、抵抗360、371、372でT型の減衰
器を構成している。π型、T型とも、それぞれの抵抗の
値を変えることにより、所望の振幅の減衰量を得ること
ができる。さらに、抵抗310、321、322、36
0、371、372をPINダイオードのような非線形
素子に置き換えた場合、各素子の微分抵抗の値により高
周波に対する減衰量が定まる。従って、PINダイオー
ドの動作バイアスを外部から機械的、もしくは電気的に
制御することにより、微分抵抗が変化し、振幅の減衰量
を制御することができる。このように、図2に示した従
来の信号調整器は、図3の位相調整器と図4の振幅調整
器を直列に接続することで構成し、これを複数の個別の
増幅部に挿入することにより、個別の増幅部の出力レベ
ルの位相、振幅を調整していた。
[0004] As the amplitude adjuster 252, conventionally, FIG.
The following are known. FIG. 4A shows a π-type attenuator composed of the resistors 310, 321 and 322, and FIG. 4B shows a T-type attenuator composed of the resistors 360, 371 and 372. In both the π-type and the T-type, a desired amount of attenuation can be obtained by changing the value of each resistor. Further, the resistors 310, 321, 322, 36
When 0, 371, and 372 are replaced with non-linear elements such as PIN diodes, the amount of attenuation at high frequencies is determined by the value of the differential resistance of each element. Therefore, by externally mechanically or electrically controlling the operating bias of the PIN diode, the differential resistance changes, and the amount of amplitude attenuation can be controlled. As described above, the conventional signal adjuster shown in FIG. 2 is configured by connecting the phase adjuster of FIG. 3 and the amplitude adjuster of FIG. 4 in series, and this is inserted into a plurality of individual amplifying units. This adjusts the phase and amplitude of the output level of each individual amplifier.

【0005】[0005]

【発明が解決しようとする課題】以上説明したように、
従来の信号調整器は、位相調整器251と振幅調整器2
52を個別に組み、図2のように直列に接続することを
前提としていた。しかしながら、位相調整器251にお
いては、位相調整器251を構成する3dBカプラが内部
損失を持ち、さらには主出力端子102や結合出力端子
103に接続するリアクタンス素子112、111が実
際には純虚数の素子値を持っておらず、実部、すなわち
抵抗分を含んでいるため、位相変化だけでなく、振幅の
減衰も受け、これが挿入損失の要因の一つとなってい
た。一方、振幅調整器252も、図4(a)、(b)に示
す各3組の抵抗素子を高周波的な微分抵抗として実現し
ているが、微分抵抗として実現可能な抵抗値の範囲は限
られており、従ってその微分抵抗値のとりうる範囲に対
応して最小限の減衰量、即ち挿入損失が避けられない。
また、上記の微分抵抗は、外部からのバイアス条件によ
ってその値を可変させるが、バイアス条件によって3個
組の微分抵抗からなるπ型・T型回路の入出力インピー
ダンス値が変動すると、線路インピーダンスとの不整合
によってリターンロスが生じることもある。これらの損
失は微分抵抗の抵抗値を制御するバイアス条件により大
きく変わるので、振幅減衰器として、所定の性能を満た
しながら機能するバイアスの範囲、もしくはそれに対応
する減衰量の範囲に制限を受けるという欠点があった。
As described above,
A conventional signal adjuster includes a phase adjuster 251 and an amplitude adjuster 2.
52 were presumed to be individually assembled and connected in series as shown in FIG. However, in the phase adjuster 251, the 3 dB coupler forming the phase adjuster 251 has an internal loss, and the reactance elements 112 and 111 connected to the main output terminal 102 and the coupling output terminal 103 are actually pure imaginary numbers. Since it has no element value and includes a real part, that is, a resistance component, not only a phase change but also an attenuation of amplitude is received, and this is one of the factors of insertion loss. On the other hand, the amplitude adjuster 252 also realizes each of the three sets of resistance elements shown in FIGS. 4A and 4B as a high-frequency differential resistance, but the range of resistance values that can be realized as the differential resistance is limited. Therefore, a minimum amount of attenuation, that is, an insertion loss, cannot be avoided in accordance with the range of the differential resistance value.
The value of the above-mentioned differential resistance varies depending on an external bias condition. However, when the input / output impedance value of a π-type / T-type circuit composed of a set of three differential resistors fluctuates due to the bias condition, the line impedance and the differential impedance change. May cause a return loss. Since these losses vary greatly depending on the bias conditions that control the resistance of the differential resistor, the disadvantage is that the amplitude attenuator is limited to the range of the bias that functions while satisfying the required performance, or the range of the corresponding attenuation. was there.

【0006】また、位相調整器と振幅調整器の双方にお
ける挿入損失が大きくなると、これらの回路を個別の増
幅部に挿入して動作させるときに、挿入損失分だけ余計
に増幅率を上げる必要が生じる。これはデバイス(回路
ブロック)の動作点をより大電力側に移動することを意
味し、消費電力の増大や歪の増加に通じることになる。
また、リターンロスの増大は、信号伝達の一方向性を保
証するためにアイソレータなどの高価・大型な素子の追
加が必要になるなどの欠点があった。
When the insertion loss in both the phase adjuster and the amplitude adjuster becomes large, when these circuits are inserted into individual amplifiers and operated, it is necessary to further increase the amplification factor by the insertion loss. Occurs. This means that the operating point of the device (circuit block) is moved to a higher power side, which leads to an increase in power consumption and an increase in distortion.
In addition, an increase in return loss has a disadvantage that an expensive and large-sized element such as an isolator needs to be added in order to guarantee unidirectional signal transmission.

【0007】本発明の目的は、以上の欠点をなくすため
に、位相調整器と振幅調整器を一体化して構成し、挿入
損失と、リターンロスを低減させた信号調整器を提供す
るにある。
[0007] An object of the present invention is to provide a signal conditioner in which a phase adjuster and an amplitude adjuster are integrated to reduce the insertion loss and the return loss in order to eliminate the above drawbacks.

【0008】[0008]

【課題を解決するための手段】上記の目的を達成するた
めに、本発明は、入力信号の位相および振幅を制御する
ための信号調整器であって、入力端子と主出力端子と結
合出力端子とアイソレーション端子とを備えた3dBカプ
ラと、前記主出力端子と接地との間に挿入されたところ
の、第一のリアクタンス素子と非零の実部を有する第一
のインピーダンス素子との直列または並列回路と、前記
結合出力端子と接地との間に挿入されたところの、第二
のリアクタンス素子と非零の実部を有する第二のインピ
ーダンス素子との直列または並列回路と、を備えたこと
を特徴とする信号調整器を提供する。
To achieve the above object, the present invention is a signal conditioner for controlling the phase and amplitude of an input signal, comprising an input terminal, a main output terminal and a combined output terminal. A 3 dB coupler having a first reactance element and a first impedance element having a non-zero real part, which is inserted between the main output terminal and the ground. A parallel circuit, and a series or parallel circuit of a second reactance element and a second impedance element having a non-zero real part, which are inserted between the coupled output terminal and ground. A signal conditioner characterized by the following.

【0009】また、本発明は、前記第一及び第二のリア
クタンス素子が、そのリアクタンス値が可変制御可能な
リアクタンス素子であり、前記第一及び第二のインピー
ダンス素子が、その高周波抵抗値が可変制御可能なイン
ピーダンス素子であることを特徴とする信号調整器を提
供する。
In the present invention, the first and second reactance elements are reactance elements whose reactance values can be variably controlled, and the first and second impedance elements have variable high-frequency resistance values. A signal conditioner characterized by being a controllable impedance element.

【0010】[0010]

【発明の実施の形態】以下、本発明の実施の形態を詳細
に説明する。図1は本発明になる信号調整器の構成例を
示す図である。同図において、3dBカプラ1の主出力端
子102と接地の間には、非零の実部を有するインピー
ダンス素子122とリアクタンス素子112が並列に接
続され、結合出力端子103と接地の間には、非零の実
部を有するインピーダンス素子121とリアクタンス素
子111が並列に接続されている。信号入力端子11に
入った高周波信号は、3dBカプラ1の入力端子101か
ら主出力端子102と結合出力端子103に到達する
が、インピーダンス素子122と121には実部がある
ため、主出力端子102と結合出力端子103から見た
信号反射係数の絶対値は1より小さくなり、反射される
高周波信号に減衰を生じる。またリアクタンス素子11
1や112は信号反射係数に虚部を形成し、反射される
高周波信号に位相変化を生じさせる。このため、振幅と
位相が変化した高周波信号が、3dBカプラ1のアイソレ
ーション端子104を経由して信号出力端子12から出
力される。これらのインピーダンス素子122、121
とリアクタンス素子111、112の素子値を外部から
機械的、もしくは電気的に制御することにより、上記の
反射係数の実部と虚部をともに制御することができ、信
号の振幅と位相の双方に変化を与えることができる。な
お、図1の構成は、インピーダンス素子122とリアク
タンス素子112が並列に接続され、インピーダンス素
子121とリアクタンス素子111も並列に接続されて
いるが、インピーダンス素子122とリアクタンス素子
112、インピーダンス素子121とリアクタンス素子
111を各直列に接続することも可能である。
Embodiments of the present invention will be described below in detail. FIG. 1 is a diagram showing a configuration example of a signal conditioner according to the present invention. In the figure, an impedance element 122 having a non-zero real part and a reactance element 112 are connected in parallel between the main output terminal 102 of the 3 dB coupler 1 and ground, and between the coupling output terminal 103 and ground. An impedance element 121 having a non-zero real part and a reactance element 111 are connected in parallel. The high-frequency signal that has entered the signal input terminal 11 reaches the main output terminal 102 and the coupling output terminal 103 from the input terminal 101 of the 3 dB coupler 1, but since the impedance elements 122 and 121 have real parts, the main output terminal 102 And the absolute value of the signal reflection coefficient viewed from the coupling output terminal 103 becomes smaller than 1, and the reflected high-frequency signal is attenuated. Also, the reactance element 11
Numerals 1 and 112 form an imaginary part in the signal reflection coefficient and cause a phase change in the reflected high-frequency signal. Therefore, the high-frequency signal whose amplitude and phase have changed is output from the signal output terminal 12 via the isolation terminal 104 of the 3 dB coupler 1. These impedance elements 122, 121
By controlling the element values of the reactance elements 111 and 112 mechanically or electrically from the outside, both the real part and the imaginary part of the reflection coefficient can be controlled, and both the amplitude and the phase of the signal can be controlled. You can make a change. In the configuration of FIG. 1, the impedance element 122 and the reactance element 112 are connected in parallel, and the impedance element 121 and the reactance element 111 are also connected in parallel. However, the impedance element 122 and the reactance element 112, and the impedance element 121 and the reactance element The elements 111 can be connected in series.

【0011】図5は、外部からインピーダンス素子12
2、121とリアクタンス素子111、112の素子値
を制御するためのバイアス方法の一例を示した図であ
る。簡単のために、図1の入力端子11と結合出力端子
103付近についてのみ記載する。本発明に関する電子
回路は対称構造をとるため、残りの部分も同一の構造と
なる。図5で結合出力端子103と接地の間には可変容
量ダイオード511が接続されている。また可変容量ダ
イオード511と並列に、直流阻止用キャパシタ520
とPINダイオード521の直列回路が接続されてい
る。可変容量ダイオード511には、第一の外部制御電
圧601が加えられ、PINダイオード521には、第
二の外部制御電圧602がバイアス調整用抵抗522を
通して加えられている。第一の外部制御電圧601によ
り、可変容量ダイオード511の動作点を決定し、高周
波においては、その動作点におけるキャパシタンスとし
て機能する。第二の外部制御電圧602は、PINダイ
オード521の動作点を決定し、高周波においては、そ
の動作点の微分抵抗として作用する。直流阻止用キャパ
シタ520は、第一、第二の外部制御電圧601、60
2を独立に印加するために挿入されたものであり、高周
波においては短絡状態とみなすことができる。このよう
にして、直流状態において動作バイアスを決定し、高周
波的には、可変容量ダイオード511がリアクタンス素
子111に対応し、PINダイオード521がインピー
ダンス素子121に対応し、図1の回路形式を実現す
る。
FIG. 5 shows the impedance element 12 from the outside.
FIG. 4 is a diagram illustrating an example of a bias method for controlling the element values of 2, 121 and the reactance elements 111 and 112. For simplicity, only the vicinity of the input terminal 11 and the coupling output terminal 103 in FIG. 1 will be described. Since the electronic circuit according to the present invention has a symmetric structure, the remaining portions have the same structure. In FIG. 5, a variable capacitance diode 511 is connected between the coupling output terminal 103 and the ground. A DC blocking capacitor 520 is connected in parallel with the variable capacitance diode 511.
And a series circuit of a PIN diode 521 are connected. A first external control voltage 601 is applied to the variable capacitance diode 511, and a second external control voltage 602 is applied to the PIN diode 521 through a bias adjustment resistor 522. The operating point of the variable capacitance diode 511 is determined by the first external control voltage 601, and functions as a capacitance at the operating point at a high frequency. The second external control voltage 602 determines the operating point of the PIN diode 521 and, at high frequencies, acts as a differential resistance at that operating point. The DC blocking capacitor 520 includes first and second external control voltages 601, 60
2 is inserted in order to apply 2 independently, and can be regarded as a short-circuit state at a high frequency. In this way, the operating bias is determined in the DC state, and in terms of high frequency, the variable capacitance diode 511 corresponds to the reactance element 111 and the PIN diode 521 corresponds to the impedance element 121, realizing the circuit form of FIG. .

【0012】図5では電気的に動作バイアス条件を決定
し、可変容量ダイオード511で構成したリアクタンス
素子111と、PINダイオード521で構成したイン
ピーダンス素子121を変化させているが、リアクタン
ス素子111をトリマコンデンサで構成し、インピーダ
ンス素子121を可変抵抗器で構成するなど、工具を使
用し機械的にその値を調整する素子で、一部または全部
を構成してもよい。
In FIG. 5, the operating bias condition is determined electrically, and the reactance element 111 constituted by the variable capacitance diode 511 and the impedance element 121 constituted by the PIN diode 521 are changed. And some or all of the elements may be mechanically adjusted using a tool, such as a variable resistor for the impedance element 121.

【0013】以上説明したように、本発明は、従来、独
立に構成していた位相調整器と振幅調整器を一体化して
構成することにより、挿入損失が低減できる。また、振
幅の減衰を3dBカプラを介して機能させるので、インピ
ーダンス不整合によるリターンロスを低減させることも
可能となる。
As described above, according to the present invention, the insertion loss can be reduced by integrally forming the phase adjuster and the amplitude adjuster, which are conventionally configured independently. Further, since the attenuation of the amplitude is made to function via the 3 dB coupler, it is possible to reduce the return loss due to the impedance mismatch.

【0014】[0014]

【発明の効果】本発明により、高周波などの信号の位相
および振幅を調整する場合に、以下の効果がある。 (1)挿入損失が少なくできるので、増幅器の余分な増
幅率に対応した大電力動作が必要なくなり、消費電力の
増大や歪の増加を回避できる。 (2)リターンロスが少なくなるので、信号伝達の一方
向性を保証するためのアイソレータなど高価・大型の素
子の追加を回避することができる。
According to the present invention, the following effects are obtained when adjusting the phase and amplitude of a signal such as a high frequency signal. (1) Since insertion loss can be reduced, high power operation corresponding to an extra amplification factor of the amplifier is not required, and an increase in power consumption and an increase in distortion can be avoided. (2) Since the return loss is reduced, it is possible to avoid adding an expensive and large-sized element such as an isolator for guaranteeing unidirectional signal transmission.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施の形態を示す図である。FIG. 1 is a diagram showing an embodiment of the present invention.

【図2】従来の信号調整器の機能ブロック図である。FIG. 2 is a functional block diagram of a conventional signal conditioner.

【図3】従来の位相調整器の概要を表わす図である。FIG. 3 is a diagram illustrating an outline of a conventional phase adjuster.

【図4】従来の振幅調整器の概要を表わす図である。FIG. 4 is a diagram showing an outline of a conventional amplitude adjuster.

【図5】外部バイアス方法の一例を示す図である。FIG. 5 is a diagram illustrating an example of an external bias method.

【符号の説明】 1 3dBカプラ 11 信号入力端子 12 信号出力端子 101 3dBカプラの入力端子 102 3dBカプラの主出力端子 103 3dBカプラの結合出力端子 104 3dBカプラのアイソレーション端子 111 第一のリアクタンス素子 112 第二のリアクタンス素子 121 第一のインピーダンス素子 122 第二のインピーダンス素子 211 信号入力端子 212 信号出力端子 251 位相調整器 252 振幅調整器 310、321、322、360、371、372 固
定、もしくは可変の抵抗 511 可変容量ダイオード 520 直流阻止用キャパシタ 521 PINダイオード 522 バイアス調整用抵抗 601 第一の外部制御電圧 602 第二の外部制御電圧
[Description of Signs] 1 3dB coupler 11 signal input terminal 12 signal output terminal 101 3dB coupler input terminal 102 3dB coupler main output terminal 103 3dB coupler coupling output terminal 104 3dB coupler isolation terminal 111 First reactance element 112 Second reactance element 121 First impedance element 122 Second impedance element 211 Signal input terminal 212 Signal output terminal 251 Phase adjuster 252 Amplitude adjuster 310, 321, 322, 360, 371, 372 Fixed or variable resistance 511 Variable capacitance diode 520 DC blocking capacitor 521 PIN diode 522 Bias adjustment resistor 601 First external control voltage 602 Second external control voltage

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 入力信号の位相および振幅を制御するた
めの信号調整器であって、 入力端子と主出力端子と結合出力端子とアイソレーショ
ン端子とを備えた3dBカプラと、 前記主出力端子と接地との間に挿入されたところの、第
一のリアクタンス素子と非零の実部を有する第一のイン
ピーダンス素子との直列または並列回路と、 前記結合出力端子と接地との間に挿入されたところの、
第二のリアクタンス素子と非零の実部を有する第二のイ
ンピーダンス素子との直列または並列回路と、 を備えたことを特徴とする信号調整器。
1. A signal conditioner for controlling the phase and amplitude of an input signal, comprising: a 3 dB coupler having an input terminal, a main output terminal, a coupling output terminal, and an isolation terminal; A series or parallel circuit of the first reactance element and the first impedance element having a non-zero real part, which is inserted between the ground and the ground, and inserted between the coupled output terminal and the ground. However,
A series or parallel circuit of a second reactance element and a second impedance element having a non-zero real part.
【請求項2】 前記第一及び第二のリアクタンス素子
が、そのリアクタンス値が可変制御可能なリアクタンス
素子であり、前記第一及び第二のインピーダンス素子
が、その高周波抵抗値が可変制御可能なインピーダンス
素子であることを特徴とする請求項1に記載の信号調整
器。
2. The first and second reactance elements are reactance elements whose reactance values are variably controllable, and the first and second impedance elements are impedance elements whose rf resistance values are variably controllable. The signal conditioner according to claim 1, wherein the signal conditioner is an element.
JP35678897A 1997-12-25 1997-12-25 Signal adjusting device Pending JPH11191740A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP35678897A JPH11191740A (en) 1997-12-25 1997-12-25 Signal adjusting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP35678897A JPH11191740A (en) 1997-12-25 1997-12-25 Signal adjusting device

Publications (1)

Publication Number Publication Date
JPH11191740A true JPH11191740A (en) 1999-07-13

Family

ID=18450776

Family Applications (1)

Application Number Title Priority Date Filing Date
JP35678897A Pending JPH11191740A (en) 1997-12-25 1997-12-25 Signal adjusting device

Country Status (1)

Country Link
JP (1) JPH11191740A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2544369A1 (en) * 2011-07-04 2013-01-09 Alcatel Lucent Attenuator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2544369A1 (en) * 2011-07-04 2013-01-09 Alcatel Lucent Attenuator

Similar Documents

Publication Publication Date Title
US6737933B2 (en) Circuit topology for attenuator and switch circuits
US7009455B2 (en) Tunable power amplifier matching circuit
EP1609239B1 (en) High efficiency amplifier and method of designing same
CA2376410C (en) Cascode distributed amplifier
US5109204A (en) High power RF precision attenuator
KR100396607B1 (en) Circuit for Compensating Passband Flatness
WO1999059243A1 (en) Semiconductor circuit
US5862464A (en) Pin diode variable attenuator
JPH05206744A (en) Balanced reflection-type nonlinear processor using fet
EP0844732B1 (en) Linearizer bridge circuit
EP1384281A2 (en) Antenna interface unit
US5999047A (en) Linearizer for use with RF power amplifiers
KR100394328B1 (en) Reflection type low phase shift attenuator
JPH11191740A (en) Signal adjusting device
KR100225472B1 (en) Small variable attenuator for vhf and uhf
KR100972756B1 (en) Broad-band variable attenuator using metamaterial
JP2000124759A (en) Variable attenuator and mobile communication device
Jin et al. Design of a Low-Loss 5-bit Attenuator in 0.15 μm GaAs Process
JPH09232815A (en) Variable attenuator for high frequency
KR20020060145A (en) Communication System for Having Passband Flatness Compensation
EP0135624A1 (en) High power amplifier arrangement
WO2002084788A1 (en) Tunable antenna matching circuit
WO2002084868A1 (en) Tunable impedance matching circuit
JPH077356A (en) Electronic circuit device and integrated circuit
WO2002084783A1 (en) Tunable isolator