JPH089403A - Color image display device - Google Patents

Color image display device

Info

Publication number
JPH089403A
JPH089403A JP6137305A JP13730594A JPH089403A JP H089403 A JPH089403 A JP H089403A JP 6137305 A JP6137305 A JP 6137305A JP 13730594 A JP13730594 A JP 13730594A JP H089403 A JPH089403 A JP H089403A
Authority
JP
Japan
Prior art keywords
signal
color
image display
display device
color image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6137305A
Other languages
Japanese (ja)
Inventor
Akira Kanai
章 金井
Akifumi Kodama
昌文 児玉
Masaki Yamakawa
正樹 山川
Junya Takahashi
純也 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP6137305A priority Critical patent/JPH089403A/en
Publication of JPH089403A publication Critical patent/JPH089403A/en
Pending legal-status Critical Current

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To provide a low-cost color image display device for which the storage capacity of a device is reduced without lowering resolution. CONSTITUTION:A composite video signal V is converted into surface sequential RGB signals M by a surface sequential signals generator 21. The surface sequential RGB signals M are transmitted to a monochromatic image display device 4 and displayed in black and white. This display is colored by a coloring device 5 synchronously with the displayed signals. A color image can be provided by synthesizing these colored display images just as simultaneously displayed in human sight. This surface sequential signals generator 21 is composed of a storage device for storing the video signal and converting it to a composite video signal at three times as fast as the original speed while using a composite video signal converter, Y/C separator for separating the three-fold composite video signal to a luminance signal (Y) and a carrier chrominance signal (C), color demodulator for converting the luminance signal and the carrier chrominance signal and outputting chrominance signals in three colors of red, green and blue, and switching device for outputting the surface sequential RGB signals by successively switching the chrominance signals in three colors. The storage device is composed of an A/D converter, memory and D/A converter but since only the composite video signal is stored, it is enough to provide only one pair although three pairs are conventionally required.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、単色の画像表示装置
と着色装置で面順次信号を用いてカラー画像を表示する
カラー画像表示装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a color image display device for displaying a color image using a frame sequential signal in a monochrome image display device and a coloring device.

【0002】[0002]

【従来の技術】[Prior art]

従来例1 図69は、従来例1の赤(R)、緑(G)、青(B)の
原色信号を入力するカラー画像表示装置の概略的な構成
図である。図において、67は面順次信号発生器、24
は面順次信号発生器を制御する制御回路5の基準クロッ
クを発生する基準クロック発生回路、4は面順次信号発
生器67の出力を表示する単色の画像表示装置、5は単
色の画像表示装置4を着色する着色装置である。図70
は、従来例1の面順次信号発生器67の構成図である。
図において、6は入力されたR、G、Bのそれぞれの信
号をディジタルデータに変換するA/D変換器、7はA
/D変換器6のデータを記憶するメモリ、8はメモリ7
の読み出したデータをアナログ信号に変換するD/A変
換器、9は複数のA/D変換器6とメモリ7とD/A変
換器8で構成された記憶装置10の複数の出力を切り換
える切換装置である。このメモリ7には、書き込みと読
み出しが同時に行なうことのできるデュアルポートメモ
リが使用されている。
Conventional Example 1 FIG. 69 is a schematic configuration diagram of a color image display device for inputting red (R), green (G), and blue (B) primary color signals of Conventional Example 1. In the figure, 67 is a field sequential signal generator, 24
Is a reference clock generation circuit for generating the reference clock of the control circuit 5 for controlling the field sequential signal generator, 4 is a monochromatic image display device for displaying the output of the field sequential signal generator 67, and 5 is a monochromatic image display device 4. It is a coloring device for coloring. FIG. 70
FIG. 6 is a configuration diagram of a frame sequential signal generator 67 of Conventional Example 1.
In the figure, 6 is an A / D converter for converting each input R, G, B signal into digital data, and 7 is an A / D converter.
A memory for storing the data of the / D converter 6, 8 is a memory 7
A D / A converter for converting the read data of the above into an analog signal, and 9 is a switch for switching a plurality of outputs of a storage device 10 composed of a plurality of A / D converters 6, a memory 7 and a D / A converter 8. It is a device. As the memory 7, a dual port memory capable of writing and reading at the same time is used.

【0003】図71は、従来例1の面順次信号発生器6
7の制御信号のタイミングについての説明図である。図
において、(1)は垂直同期期間に関係する信号のタイ
ミングであり、垂直同期信号VDに対しての複数の書き
込み制御信号W、読み出し制御信号R、RGB選択信号
Sのタイミングを示す。(2)は水平同期期間に関係す
る信号のタイミングであり、水平同期信号HDと基準ク
ロックCKのタイミングを示す。水平同期信号の期間に
基準クロックが909クロック入力される。(3)は基
準クロックに関係する信号を示し、基準クロックCKに
対するA/DクロックADC、D/AクロックDACの
タイミングを示す。基準クロックCKとDACKは、同
じ周波数のクロックであり、ADCKは、DACKの1
/3の周波数であることがわかる。図72は、従来例1
の記憶装置10内の各データについての説明図である。
図において、(1)はA/D変換器6の出力データを、
(2)はメモリ7の出力データを、(3)はRGB選択
信号Sによって切り換えられた切換器9の出力データ
を、(4)書き込みアドレスと読み出しアドレスを表わ
したものである。この図に示すように書き込みを読み出
しが追い越す、画像の追い越し現象が発生することがわ
かる。
FIG. 71 is a frame sequential signal generator 6 of the first conventional example.
It is explanatory drawing about the timing of the control signal of FIG. In the figure, (1) is the timing of signals related to the vertical synchronization period, and shows the timing of a plurality of write control signals W, read control signals R, and RGB selection signals S with respect to the vertical synchronization signal VD. (2) is the timing of signals related to the horizontal synchronization period, and shows the timing of the horizontal synchronization signal HD and the reference clock CK. A reference clock of 909 clocks is input during the period of the horizontal synchronizing signal. (3) shows a signal related to the reference clock, and shows timings of the A / D clock ADC and the D / A clock DAC with respect to the reference clock CK. The reference clock CK and DACK are clocks of the same frequency, and ADCK is 1 of DACK.
It can be seen that the frequency is / 3. FIG. 72 shows Conventional Example 1
3 is an explanatory diagram of each data in the storage device 10. FIG.
In the figure, (1) shows the output data of the A / D converter 6,
(2) shows the output data of the memory 7, (3) shows the output data of the switch 9 switched by the RGB selection signal S, and (4) shows the write address and the read address. As shown in this figure, it can be seen that an image overtaking phenomenon occurs in which the reading overtakes the writing.

【0004】図73は、従来例1の追い越し現象が発生
した時に画面にどのように表示されるかについての説明
図である。図において、(1)テレビ映像を表示した画
面例、(2)は従来例1での面順次RGB信号を表示し
た画面例を表わす。図より、通常のテレビ映像が1フィ
ールドめを表示する間にR、G、Bの1フィールド分の
画面を順次表示することがわかる。この時、Gの画面で
は0フィールドと1フィールドの映像が画面の中央で切
り換えられたように表示される(以下この現象を追い越
しとする)。これが追い越しの発生した画面である。
FIG. 73 is an explanatory diagram of how the screen is displayed when the overtaking phenomenon of the conventional example 1 occurs. In the figure, (1) shows an example of a screen displaying a television image, and (2) shows an example of a screen displaying a frame sequential RGB signal in Conventional Example 1. From the figure, it can be seen that the screen for one field of R, G, and B is sequentially displayed while the normal television image displays the first field. At this time, on the G screen, the 0-field and 1-field images are displayed as if they were switched at the center of the screen (this phenomenon will be overtaken below). This is the screen where overtaking has occurred.

【0005】図74は、従来例1の基準クロック発生回
路24の構成図である。図において、70は位相比較器
68の位相比較出力電圧PCより電圧に応じて発振する
電圧制御発振器(以下VCO)、69の基準クロックC
Kを909分周し出力する周波数変換回路である。この
とき68はこの周波数変換回路の出力PLLHと水平同
期信号HDとの位相を比較しその位相差を電圧に変換し
て出力する。基準クロック発生回路24は、電圧制御発
振器69と周波数変換回路70と位相比較器68によっ
て構成され、PLL動作を行ない、水平同期信号HDに
同期した基準クロックCKを発生する。図75は、従来
例1のメモリ7の映像の書き込み、読み出しについての
説明図である。図において、水平、垂直同期期間の映像
信号の書き込まれる前アナログ信号と読み出された後、
D/A変換した後のアナログ信号波形を表わす。ここで
はRだけを例としてあげる。R、G、Bともに同じ動作
となる。図76は、従来例1のメモリ容量についての説
明図である。図において、水平方向の書き込み画素(ド
ット)を303とするときの1画面を記憶するのに必要
なメモリ容量を計算によって説明する。図76より明ら
かなように、1,908,900ビットのメモリ容量が
必要となる。
FIG. 74 is a block diagram of the reference clock generation circuit 24 of the first conventional example. In the figure, 70 is a voltage controlled oscillator (hereinafter referred to as VCO) that oscillates in accordance with a voltage from a phase comparison output voltage PC of a phase comparator 68, and a reference clock C of 69.
It is a frequency conversion circuit that divides K by 909 and outputs it. At this time, 68 compares the phase of the output PLLH of this frequency conversion circuit and the horizontal synchronizing signal HD, converts the phase difference into a voltage, and outputs it. The reference clock generation circuit 24 is composed of a voltage controlled oscillator 69, a frequency conversion circuit 70, and a phase comparator 68, performs a PLL operation, and generates a reference clock CK synchronized with the horizontal synchronization signal HD. FIG. 75 is an explanatory diagram of writing and reading of an image in the memory 7 of Conventional Example 1. In the figure, after being read with the analog signal before the video signal is written in the horizontal and vertical synchronization periods,
It shows an analog signal waveform after D / A conversion. Here, only R is taken as an example. The same operation is performed for R, G, and B. FIG. 76 is an explanatory diagram of the memory capacity of Conventional Example 1. In the figure, the memory capacity required to store one screen when the number of writing pixels (dots) in the horizontal direction is 303 will be described by calculation. As is clear from FIG. 76, a memory capacity of 1,908,900 bits is required.

【0006】図77は、従来例1のメモリ7の書込方式
を図で表わしたものである。図において、メモリは垂直
同期信号VDに同期した制御信号で書き込みをリセット
する。水平同期信号には関係なく入力されたクロック数
で書き込み、読み出しを行なう。図78は、従来例1の
白黒陰極線管(以下CRT)による単色の画像表示装置
4の構成図である。図において、面順次RGB信号Mを
表示する単色の画像表示装置は、偏向制御回路72とC
RT71から構成される。制御回路からの水平制御信号
HS、垂直制御信号VSより、偏向制御回路は、水平偏
向パルスHP、垂直偏向パルスVPによってCRTの偏
向を行なう。図79は、従来例1の色フィルタによる着
色装置5の構成図である。図において、49は着色制御
信号CSよりモータを制御するモータ制御信号MSを出
力するモータ制御回路、48はモータ制御信号MSによ
って複数の原色信号に対応するフィルタで構成された色
フィルタ47を単色の画像表示装置の表示面の前面で、
面順次RGB信号に同期して同色のフィルタを同期して
回転させるモータである。
FIG. 77 is a diagram showing the writing method of the memory 7 of the first conventional example. In the figure, the memory resets writing by a control signal synchronized with the vertical synchronizing signal VD. Writing and reading are performed at the input clock number regardless of the horizontal synchronizing signal. FIG. 78 is a block diagram of a monochrome image display device 4 using a black and white cathode ray tube (hereinafter referred to as CRT) of Conventional Example 1. In the figure, a monochrome image display device for displaying a frame sequential RGB signal M includes a deflection control circuit 72 and a deflection control circuit 72.
It consists of RT71. Based on the horizontal control signal HS and the vertical control signal VS from the control circuit, the deflection control circuit deflects the CRT by the horizontal deflection pulse HP and the vertical deflection pulse VP. FIG. 79 is a configuration diagram of the coloring device 5 using the color filter of the first conventional example. In the figure, 49 is a motor control circuit that outputs a motor control signal MS that controls a motor based on a coloring control signal CS, and 48 is a monochromatic color filter 47 that is composed of filters corresponding to a plurality of primary color signals according to the motor control signal MS. In front of the display surface of the image display device,
This is a motor that rotates the filters of the same color in synchronization with the frame sequential RGB signals.

【0007】次に、上記構成の従来例1の動作を説明す
る。各R、G、Bの信号は、面順次信号発生器に入力さ
れ、制御回路より送られる制御信号より記憶装置に記憶
される。記憶装置の内部では、それぞれの信号が異なっ
たA/D変換器でA/DクロックADCに同期してディ
ジタルデータに変換される。変換されたディジタルデー
タをメモリにADCで書き込み記憶する。記憶したデー
タを、書き込み時の3倍の速度のD/AクロックDAC
で読み出す。D/A変換器は各メモリ出力のディジタル
データをDACでアナログ信号に変換する。図72のよ
うにA/D変換器、メモリの出力データは、各フィール
ドを記憶する。このときメモリ7Gでは、書き込みと読
み出しを同時に行なうので、書き込みと読み出しのアド
レスの間に追い越しが生じる。3倍の速度で読み出すと
き、メモリGではちょうど真ん中のあたりで追い越しが
おこることになる。図72に示すように、1フィールド
(1/60秒)ごとに高速で移動するような画像で追い
越しがおこる。
Next, the operation of the conventional example 1 having the above configuration will be described. The R, G, and B signals are input to the frame sequential signal generator and stored in the storage device according to the control signal sent from the control circuit. Inside the storage device, respective signals are converted into digital data by different A / D converters in synchronization with the A / D clock ADC. The converted digital data is written and stored in the memory by the ADC. D / A clock DAC with three times the speed of stored data
Read with. The D / A converter converts the digital data output from each memory into an analog signal by the DAC. As shown in FIG. 72, the output data of the A / D converter and the memory store each field. At this time, in the memory 7G, writing and reading are performed at the same time, so that passing occurs between the writing and reading addresses. When reading at a triple speed, the memory G overtakes just in the middle. As shown in FIG. 72, overtaking occurs in an image that moves at high speed every one field (1/60 seconds).

【0008】このように追い越しがおこると、画像が正
しく表示されない状態になる。実際には、緑の信号のみ
でおこり、視感上は画面の真ん中に線が入ったように見
えてしまう問題がある。各制御信号を出力する制御回路
は、基準クロック発生回路の出力する基準クロックCK
によりつくられる。図73のように基準クロック発生回
路は、水平同期信号HDに同期したクロックを出力す
る。このクロックは、水平同期期間に一定数のクロック
が出力されるように制御されるので、水平同期信号が乱
れるビデオの再生信号などジッタを含んだ画像でも変化
がない。映像信号中の垂直同期信号、水平同期信号は、
図74に示すように、同時にメモリに書き込まれ読み出
される。この記憶装置の構成ではA/D変換器、メモ
リ、D/A変換器が各3組が必要となる。特に、A/D
変換器とメモリは高価であるので、このカラー画像表示
装置の中での記憶装置が、コストにしめる割合は大き
い。図75のように従来例1のメモリ容量は、約1.9
Mビット必要となる。このときメモリには、図76のよ
うに連続で書き込まれ、読み出される。基準クロック
が、前記のとおり水平同期期間のクロック数が一定値に
なるように制御されているので、連続でメモリに書き込
み、連続で読み出しても同期がずれることなく読み出す
ことができる。記憶装置10の各出力は、入力時の各
R、G、Bの信号が3倍の速度となって出力される。
When overtaking occurs in this way, the image is not displayed correctly. Actually, there is a problem that it occurs only with a green signal, and a line appears visually in the center of the screen. The control circuit that outputs each control signal uses the reference clock CK output from the reference clock generation circuit.
Made by. As shown in FIG. 73, the reference clock generation circuit outputs a clock synchronized with the horizontal synchronization signal HD. Since this clock is controlled so that a fixed number of clocks are output during the horizontal synchronization period, there is no change even in an image containing jitter such as a video reproduction signal in which the horizontal synchronization signal is disturbed. The vertical sync signal and horizontal sync signal in the video signal are
As shown in FIG. 74, the data is simultaneously written and read in the memory. In the configuration of this storage device, three sets of A / D converters, memories, and D / A converters are required. Especially A / D
Since the converter and the memory are expensive, the cost of the storage device in the color image display device is large. As shown in FIG. 75, the memory capacity of the conventional example 1 is about 1.9.
M bits are required. At this time, the memory is continuously written and read as shown in FIG. Since the reference clock is controlled so that the number of clocks in the horizontal synchronization period becomes a constant value as described above, even if data is continuously written in the memory and continuously read, it is possible to read the data without losing synchronization. As for each output of the storage device 10, each R, G, B signal at the time of input is output at a speed three times higher.

【0009】この信号を切換装置でもとのR、G、Bの
信号の垂直同期信号の1/3の期間毎に順番に切り換
る。この動作は、制御回路からの複数の制御信号Sによ
って制御されている。切換器の出力は面順次RGB信号
Mとなって単色の画像表示装置に送られる。図77のよ
うに単色の画像表示装置は、CRTと偏向制御回路によ
って構成され、垂直および水平の偏向は、通常のTVの
3倍の速度で偏向パルスに対応できるものを使用する。
CRTでは、通常の表示速度の3倍の速度で表示するよ
うに偏向制御回路72で制御される。図78のように、
CRTの表示面の前面に対向するように色フィルタを回
転させる。色フィルタは、面順次RGB信号の原色信号
に合せて同色のフィルタが前面にくるようにモータ制御
回路によってモータの回転が制御される。表示面で白黒
に光った映像が色フィルタで着色され通常の3倍の速度
で表示される。各赤、緑、青の信号の1フィールド分
が、1フィールドの間に表示される。この色フィルタを
通した画面を人間が見ると目の中で3色が合成され、カ
ラー映像となる。このように従来例1は構成されている
ので追い越しが発生する問題と、高価な記憶装置が大量
に必要となるので高価になる問題がある。
This signal is sequentially switched by the switching device at intervals of 1/3 of the vertical synchronizing signal of the original R, G and B signals. This operation is controlled by a plurality of control signals S from the control circuit. The output of the switching device becomes a frame sequential RGB signal M and is sent to the monochromatic image display device. As shown in FIG. 77, the monochromatic image display device is composed of a CRT and a deflection control circuit, and vertical and horizontal deflections are those capable of dealing with deflection pulses at a speed three times that of a normal TV.
In the CRT, the deflection control circuit 72 controls so as to display at a speed three times as high as the normal display speed. As shown in FIG. 78,
The color filter is rotated so as to face the front surface of the display surface of the CRT. In the color filter, the rotation of the motor is controlled by the motor control circuit so that the filters of the same color come to the front in accordance with the primary color signals of the frame sequential RGB signals. An image shining in black and white on the display surface is colored by a color filter and displayed at a speed three times faster than usual. One field of each red, green and blue signal is displayed during one field. When a person looks at the screen that has passed through this color filter, the three colors are combined in the eye to form a color image. As described above, the conventional example 1 is configured so that there is a problem that overtaking occurs and a problem that the cost increases because a large amount of expensive storage devices are required.

【0010】従来例2 以下、各図において従来例1の各図で説明したものと同
一の機能または同一の部分には同一の符号を付して、そ
の詳しい説明を省略する。図80は、従来例2の赤
(R)、緑(G)、青(B)の原色信号を入力し追い越
しの発生しないよう構成したカラー画像表示装置の概略
的な構成図である。図において、73は追い越しの発生
しない面順次信号発生器、24は面順次信号発生器を制
御する制御回路3の基準クロックを発生する基準クロッ
ク発生回路、4は面順次信号発生器73の出力を表示す
る単色の画像表示装置、5は単色の画像表示装置4を着
色する着色装置である。
Conventional Example 2 Hereinafter, in each of the drawings, the same functions or the same parts as those described in the respective drawings of the conventional example 1 are designated by the same reference numerals, and detailed description thereof will be omitted. FIG. 80 is a schematic configuration diagram of a color image display device of the second conventional example, which is configured to input the primary color signals of red (R), green (G), and blue (B) so that overtaking does not occur. In the figure, 73 is a frame sequential signal generator that does not cause overtaking, 24 is a reference clock generation circuit that generates a reference clock of the control circuit 3 that controls the frame sequential signal generator, and 4 is an output of the frame sequential signal generator 73. A monochromatic image display device 5 for displaying is a coloring device for coloring the monochromatic image display device 4.

【0011】図81は、従来例2の面順次信号発生器7
3の構成図1である。図において、6は入力されたR、
G、Bのそれぞれの信号をディジタルデータに変換する
A/D変換器、7はA/D変換器6のデータを記憶する
メモリ、8はメモリ7の読み出したデータをアナログ信
号に変換するD/A変換器、9は複数のA/D変換器6
とメモリ7とD/A変換器8で構成された記憶装置74
の複数の出力を切り換える切換装置である。27は、メ
モリ7Gと7G’のディジタル出力をW’により切換え
る切換装置である。図の中で,で示された部分は、追い
越しを発生させない為に従来例1よりあらたに追加され
た部分を示す。図82は、従来例2の面順次信号発生器
73の構成図1における制御信号のタイミングについて
の説明図である。図において、(1)は垂直同期期間の
書き込み及び読み出しの制御信号のタイミングを、
(2)は水平同期期間の書き込み及び読み出しの制御信
号のタイミングを、(3)は基準クロックおよびA/
D,D/Aのクロックのタイミングを示す。(1)のと
き複数の書き込み制御信号WよりWE及びWE’を、複
数の読み出し制御信号よりREとRE’とRE’’を、
複数のRGB選択信号よりSRとSGとSBなど制御信
号の一部のタイミングを示す。
FIG. 81 shows a frame sequential signal generator 7 of the second conventional example.
3 is a configuration diagram 1 of FIG. In the figure, 6 is the input R,
An A / D converter for converting each of the G and B signals into digital data, a memory 7 for storing the data of the A / D converter 6, and a D / for converting the data read from the memory 7 into an analog signal. A converter, 9 is a plurality of A / D converters 6
And a memory device 74 composed of a memory 7 and a D / A converter 8
Is a switching device for switching a plurality of outputs of. A switching device 27 switches the digital outputs of the memories 7G and 7G 'by W'. In the figure, the portion indicated by is a portion newly added from the conventional example 1 in order to prevent overtaking. FIG. 82 is an explanatory diagram of the timing of control signals in FIG. 1 of the configuration of the frame sequential signal generator 73 of the second conventional example. In the figure, (1) shows the timing of the write and read control signals in the vertical synchronization period,
(2) shows the timing of control signals for writing and reading during the horizontal synchronization period, and (3) shows the reference clock and A /
The timings of the D and D / A clocks are shown. In the case of (1), WE and WE ′ are obtained from a plurality of write control signals W, RE, RE ′ and RE ″ are obtained from a plurality of read control signals,
The timings of a part of control signals such as SR, SG, and SB are shown from a plurality of RGB selection signals.

【0012】図83は、従来例2の記憶装置74内の各
データについての説明図である。図において、(1)は
A/D変換器6の出力データを、(2)はメモリ7およ
び追い越し用メモリ7’の出力データを、(3)は複数
の書き込み制御信号Wの1つの信号であるWEを、
(4)はRGB選択信号Sによって切り換えられた切換
器9の出力データを示す。これにより出力データに追い
越しが発生しないことがわかる。図84は、従来例2の
画面についての説明図である。図において、(1)テレ
ビ映像の表示例、(2)は従来例2での面順次RGB信
号の表示例を表わす。この時、Gの画面では0フィール
ド時の画像が表示される。従来例1の画面例と比較して
追い越しが発生していないことがわかる。
FIG. 83 is an explanatory diagram of each data in the storage device 74 of the second conventional example. In the figure, (1) is the output data of the A / D converter 6, (2) is the output data of the memory 7 and the overtaking memory 7 ′, and (3) is one signal of the plurality of write control signals W. A certain WE
(4) shows the output data of the switch 9 switched by the RGB selection signal S. As a result, it can be seen that the output data does not pass. FIG. 84 is an explanatory diagram of a screen of Conventional Example 2. In the figure, (1) shows a display example of a television image, and (2) shows a display example of a frame sequential RGB signal in Conventional Example 2. At this time, the image of 0 field is displayed on the G screen. It can be seen that overtaking has not occurred compared to the screen example of Conventional Example 1.

【0013】図85は、従来例2の面順次信号発生器7
3の構成図2である。図において、6は入力されたR、
G、Bのそれぞれの信号をディジタルデータに変換する
A/D変換器、7はA/D変換器6のデータを記憶する
メモリ、8はメモリ7の読み出したデータをアナログ信
号に変換するD/A変換器、9は複数のA/D変換器6
とメモリ7とD/A変換器8で構成された記憶装置75
の複数の出力を切り換える切換装置である。構成図1と
異なり切換装置9によりD/A変換器8Gと8G’の出
力をRGB選択信号S’により切換える。
FIG. 85 is a frame sequential signal generator 7 of the second conventional example.
3 is a configuration diagram 2 of FIG. In the figure, 6 is the input R,
An A / D converter for converting each of the G and B signals into digital data, a memory 7 for storing the data of the A / D converter 6, and a D / for converting the data read from the memory 7 into an analog signal. A converter, 9 is a plurality of A / D converters 6
A storage device 75 composed of a memory 7, a memory 7 and a D / A converter 8
Is a switching device for switching a plurality of outputs of. Unlike the configuration shown in FIG. 1, the switching device 9 switches the outputs of the D / A converters 8G and 8G 'by the RGB selection signal S'.

【0014】図86は、従来例2の面順次信号発生器7
3の構成図2における制御信号のタイミングについての
説明図である。図において、(1)は垂直同期期間に関
係する信号のタイミングであり、垂直同期信号VDに対
しての複数の書き込み制御信号W、読み出し制御信号
R、追い越し用RGB選択信号S’、追い越し用書き込
み制御信号W’、追い越し用読み出し制御信号R’のタ
イミングを示す。図87は、従来例2のメモリ容量につ
いての説明図である。図において、水平方向の書き込み
画素(ドット)を303とするときの1画面を記憶する
のに必要なメモリ容量を計算によって説明する。追い越
し用のメモリが増えた分、全体の容量が増えている。図
87から明らかなように、追い越しを考えると、 636,300ビット×(3色+1フィールド)=2,
545,200ビット のメモリ容量が必要である。
FIG. 86 is a frame sequential signal generator 7 of the second conventional example.
3 is an explanatory diagram of timing of control signals in FIG. 2. FIG. In the figure, (1) is the timing of signals related to the vertical synchronization period, and is a plurality of write control signals W, read control signals R, overtaking RGB selection signals S ′, and overtaking writing for the vertical synchronization signal VD. The timings of the control signal W ′ and the overtaking read control signal R ′ are shown. FIG. 87 is an explanatory diagram of the memory capacity of Conventional Example 2. In the figure, the memory capacity required to store one screen when the number of writing pixels (dots) in the horizontal direction is 303 will be described by calculation. As the memory for overtaking increases, the total capacity increases. As is clear from FIG. 87, when considering passing, 636,300 bits × (3 colors + 1 field) = 2
A memory capacity of 545,200 bits is required.

【0015】次に、上記構成の従来例2の動作について
説明する。従来例2は、従来例1で発生する追い越しに
対応したもので従来例2では追い越しは、発生しない。
図80のように従来例2は、従来例1と同様の構成で、
面順次信号発生器と制御回路からの出力が異なる。図8
1の面順次信号発生器の構成図1ように追い越しの発生
するG信号の記憶用にメモリ7Gにメモリ7G’を追加
し、7Gと7G’で交互に書き込みと読み出しを行な
う。この制御は、複数の書き込み制御信号Wおよび
W’、複数の読み出し信号RおよびR’で制御される。
メモリ7Gと7G’は切換装置27GでD/A変換器8
Gの入力の信号を切り換える。これにより書き込みと読
み出しの速度の割合が3倍であるときG信号の追い越し
は発生しない。追い越しのないGの信号を垂直同期信号
VDから2番目に切換装置9で切り換えることで、追い
越しのない面順次RGB信号を得ることが出来る。基準
クロック発生回路2、単色の画像表示装置4、着色装置
5は従来例1と同様に動作する。これにより追い越しの
無いカラー画像を得ることが出来る、カラー画像表示装
置を構成できる。
Next, the operation of the conventional example 2 having the above configuration will be described. Conventional example 2 corresponds to the overtaking that occurs in conventional example 1, and overtaking does not occur in conventional example 2.
As shown in FIG. 80, the conventional example 2 has the same configuration as the conventional example 1,
The outputs from the frame sequential signal generator and the control circuit are different. Figure 8
1. Structure of Frame Sequential Signal Generator of No. 1 As shown in FIG. 1, a memory 7G 'is added to the memory 7G for storing the G signal generated by overtaking, and writing and reading are alternately performed by 7G and 7G'. This control is controlled by a plurality of write control signals W and W'and a plurality of read signals R and R '.
The memories 7G and 7G 'are a switching device 27G and a D / A converter 8
The G input signal is switched. As a result, when the ratio of the writing and reading speeds is three times, the overtaking of the G signal does not occur. By switching the G signal without overtaking from the vertical synchronizing signal VD second by the switching device 9, a frame sequential RGB signal without overtaking can be obtained. The reference clock generation circuit 2, the monochromatic image display device 4, and the coloring device 5 operate in the same manner as in the conventional example 1. This makes it possible to configure a color image display device capable of obtaining a color image without overtaking.

【0016】面順次信号発生器のメモリはG信号のみに
メモリを新しく追加したが、他のメモリにも追加するこ
とで、書き込みと読み出しの割合が変わっても対応でき
る。しかし3倍の速度で行なう時は、1つの信号に対策
すればよく効率的であるのでよく利用されている。また
この従来例ではGのみで追い越しに対応しているがRま
たはBの信号でも同様に可能である。3倍以外の速度の
時でも、RおよびBにメモリを追加することで追い越し
を防ぐことができる。図82は、従来例2の面順次信号
発生器の構成例1の制御信号を説明したものである
(1)は垂直同期信号の期間に変化する信号を表わす。
複数の書き込み制御信号のひとつであるWEとWE’
は、垂直同期信号に同期して交互に書き込みをメモリに
行なわせる信号である。複数の読み出し信号であるRE
はR、Bの信号を常時読み出す制御信号であり、RE’
とRE’’は垂直同期信号に同期してG信号用は交互に
読み出す制御信号である。複数のRGB選択信号Sは従
来例1と同様に垂直同期信号に同期してR、G、Bの信
号を切り換えるように動作する。(2)および(3)
は、従来例1と同様に動作する。
Although the memory of the frame sequential signal generator is newly added only for the G signal, it can be dealt with by adding it to other memories even if the ratio of writing and reading is changed. However, when it is performed at three times the speed, it is often used because it is efficient to deal with one signal. Also, in this conventional example, only G is used for overtaking, but R or B signals can be similarly applied. Even at speeds other than triple, adding memory to R and B can prevent overtaking. FIG. 82 illustrates a control signal of the configuration example 1 of the frame sequential signal generator of the second conventional example, and (1) represents a signal that changes during the period of the vertical synchronizing signal.
WE and WE ', which are one of a plurality of write control signals
Is a signal that causes the memory to alternately write in synchronization with the vertical synchronization signal. RE that is a plurality of read signals
Is a control signal for constantly reading the R and B signals, and RE '
And RE '' are control signals that are read alternately for the G signal in synchronization with the vertical synchronizing signal. The plurality of RGB selection signals S operate to switch the R, G, and B signals in synchronization with the vertical synchronizing signal as in the case of the conventional example 1. (2) and (3)
Operates similarly to Conventional Example 1.

【0017】図83は、従来例2の面順次信号発生器内
でのデータの変化を表わしたもので、(1)はA/D変
換器より出力されるデータで、たとえばR信号なら、R
0、R1、R2…と1フィールド毎にデータが変化す
る。(2)はこの時のメモリの出力を表わしており書き
込まれた0、1、2のフィールドを読み出している。
R、Bは従来例1と同様である。G信号は、書き込みを
1フィールド毎に行なっていないので、追い越しの発生
しないフィールドがある。図に示すように1フィールド
めを書き込んでいる時は、R、G、Bの順番で読み出せ
ばよく、2フィールドめを書き込んでいる時はR、
G’、Bを読み出すようにすればよい。(3)の書き込
み信号制御信号WEで0フィールドは、G用のメモリに
書き込み、1フィールドはG’用のメモリに書き込まれ
る。このあと交互に書き込み読み出す。(4)の切換装
置の出力に示すようにR0、G0、B1、R1、G1、
B2…と元の1フィールドの1/3の期間で切り換る。
このデータが示すように従来例2では、追い越しが発生
しない。
FIG. 83 shows a change in data in the field sequential signal generator of Conventional Example 2. (1) is the data output from the A / D converter.
Data changes for each field such as 0, R1, R2, .... (2) represents the output of the memory at this time, and the written fields 0, 1, and 2 are read out.
R and B are the same as in Conventional Example 1. Since the G signal is not written for each field, there is a field in which overtaking does not occur. As shown in the figure, when writing the first field, it is sufficient to read in the order of R, G, and B, and when writing the second field, R,
It suffices to read G ′ and B. With the write signal control signal WE of (3), 0 field is written in the G memory and 1 field is written in the G ′ memory. After this, writing and reading are performed alternately. As shown in the output of the switching device of (4), R0, G0, B1, R1, G1,
B2 ... Is switched in a period of 1/3 of one original field.
As shown in this data, in Conventional Example 2, overtaking does not occur.

【0018】実際には、図84に示すようになる。
(1)は動きの早いテレビ映像を表示したもので人間が
左側より右側に移動している姿を示す。従来例2のカラ
ー画像表示装置で(1)の3フィールドで左側から右側
へ移動する映像を従来例1と同様に(2)に示す。従来
例1と異なり同一フィールドが3回、追い越し無しに連
続して表示される事がわかる。図85は従来例2の面順
次信号発生器の構成を図81の構成図1の他の構成で表
わした構成例2である。構成例2は、構成例1ではD/
A変換器の前GおよびG’のディジタル信号を切り換え
たが、切り換えずにD/A変換器をもう1つ設け、アナ
ログ信号を切換装置によって切り換える構成となってい
る。図86は構成例2の制御信号を示したもので構成例
1とはRGB選択信号に切換装置を切り換える出力があ
る(SG、SG’)。
Actually, it becomes as shown in FIG.
(1) shows a fast-moving TV image and shows a human being moving from the left side to the right side. An image moving from the left side to the right side in the three fields of (1) in the color image display device of Conventional Example 2 is shown in (2) as in Conventional Example 1. It can be seen that unlike the conventional example 1, the same field is continuously displayed three times without overtaking. FIG. 85 is a configuration example 2 in which the configuration of the frame sequential signal generator of the conventional example 2 is represented by another configuration of the configuration diagram 1 of FIG. Configuration example 2 is D /
Although the digital signals before G and G ′ of the A converter are switched, another D / A converter is provided without switching and the analog signal is switched by the switching device. FIG. 86 shows the control signals of the configuration example 2. The configuration example 1 has outputs for switching the switching device to the RGB selection signals (SG, SG ').

【0019】図87より従来例2メモリの容量は次のよ
うになる。水平は303ドット、垂直は262.5ライ
ンで従来例1と1画面分のメモリ容量は同じである。従
来例2は追い越し分も含めると4画面分(R、G、B、
G’)必要であるので従来例1と較べると、1画面分メ
モリを多く必要とする。このように従来例2は、従来例
1の問題点である追い越しを解決したカラー画像表示装
置を構成できる。しかし、メモリの総容量が増えるので
コストが上昇する問題が残る。
From FIG. 87, the capacity of the conventional example 2 memory is as follows. The horizontal size is 303 dots and the vertical size is 262.5 lines, and the memory capacity for one screen is the same as the conventional example 1. In the conventional example 2, including the passing amount, four screens (R, G, B,
G ') is required, so that a larger amount of memory for one screen is required as compared with Conventional Example 1. As described above, the conventional example 2 can configure a color image display device that solves the problem of the conventional example 1, which is overtaking. However, since the total capacity of the memory increases, there remains a problem that the cost increases.

【0020】[0020]

【発明が解決しようとする課題】従来のカラー画像表示
装置は、以上のように構成されているので、赤、緑、青
の3色の原色信号を記憶しなければならず、記憶装置に
高価なA/D変換器やメモリを多く必要とするため、高
価なシステムとなる問題点があった。また、着色装置が
CRTと色フィルタで構成されているので、明るさが足
りなかったり、システム全体での体積が大きくなる問題
点があった。
Since the conventional color image display device is constructed as described above, it is necessary to store the primary color signals of three colors of red, green and blue, which is expensive in the storage device. Since many A / D converters and memories are required, there is a problem that the system becomes expensive. Further, since the coloring device is composed of a CRT and a color filter, there are problems that brightness is insufficient and the volume of the entire system becomes large.

【0021】この発明は、上記のような問題点を解消す
るためになされたもので、記憶装置に直接に原色信号を
記憶せず、記憶する方法や信号の形式を変えることで、
解像度を低下させないでA/D変換器やメモリ容量を減
らすことができるので、安価なシステムを得ることがで
き、また光伝導型ライトバルブやカラー液晶シャッター
を使用することで、明るい画像と小型化を可能としたカ
ラー画像表示装置を得る事を目的とする。
The present invention has been made to solve the above-mentioned problems, and does not store the primary color signal directly in the storage device, but changes the storing method or the signal format.
Since the A / D converter and memory capacity can be reduced without lowering the resolution, an inexpensive system can be obtained, and by using a photoconductive light valve or color liquid crystal shutter, bright images and downsizing can be achieved. It is an object of the present invention to obtain a color image display device capable of

【0022】[0022]

【課題を解決するための手段】この発明に係わるカラー
画像表示装置においては、1つのカラー映像信号からな
る原色以外の複数の映像信号を入力する入力手段と、入
力された複数の映像信号を記憶しn倍の速度で読み出す
記憶手段と、記憶手段から読み出された出力より複数の
単色の原色信号に変換する変換手段と、複数の単色の原
色信号を面順次で切り換える切換手段と、記憶手段と変
換手段と切換手段とからなる面順次信号発生手段と、垂
直走査および水平走査を通常の速度のn倍で行なう単色
の画像表示手段と、単色の画像表示手段の表示面に対向
するように配置された着色手段と、面順次信号発生手段
と単色の画像表示手段と着色手段と制御する制御手段
と、制御手段の基準クロックを発生する基準クロック発
生手段とを備え、制御手段は、単色の画像表示手段の表
示に合わせて着色手段が同期して同色に着色するように
動作するように構成したものである。
In a color image display device according to the present invention, input means for inputting a plurality of video signals other than primary colors consisting of one color video signal, and a plurality of input video signals are stored. Storage means for reading at a speed n times higher, a conversion means for converting the output read from the storage means into a plurality of primary color signals of a single color, a switching means for switching a plurality of primary color signals of the single color in a frame sequential manner, and a storage means. And a conversion means and a switching means, a frame sequential signal generating means, a monochrome image display means for performing vertical scanning and horizontal scanning at n times the normal speed, and a display surface of the monochrome image display means. Control means for controlling the arranged coloring means, frame sequential signal generating means, monochromatic image display means, coloring means, and reference clock generating means for generating a reference clock of the controlling means are provided. Means is configured to operate such that colored the same color in synchronism with coloring means to conform to the monochrome image display means.

【0023】また、入力手段には輝度信号と搬送色信号
が入力され、記憶手段は輝度信号と搬送色信号を記憶し
n倍の速度読み出し、変換手段は色復調器で構成された
ものである。
Further, the luminance signal and the carrier color signal are inputted to the input means, the memory means stores the luminance signal and the carrier color signal and reads them at a speed n times higher, and the converting means is composed of a color demodulator. .

【0024】また、入力手段には輝度信号と複数の色差
信号が入力され、記憶手段は輝度信号と複数の色差信号
を記憶しn倍の速度読み出し、変換手段はマトリックス
回路で構成されたものである。
A luminance signal and a plurality of color difference signals are input to the input means, a storage means stores the luminance signal and a plurality of color difference signals and reads out at n times speed, and the conversion means is composed of a matrix circuit. is there.

【0025】また、入力手段には複合映像信号が入力さ
れ、記憶手段は複合映像信号を記憶しn倍の速度読み出
し、変換手段は読み出された記憶手段の出力を輝度信号
と搬送色信号に分離するY/C分離回路とこのY/C分
離回路の出力信号が入力される色復調回路とで構成され
たものである。
Further, the composite video signal is inputted to the input means, the storage means stores the composite video signal and reads it at a speed of n times, and the conversion means outputs the read output of the storage means to a luminance signal and a carrier color signal. It is composed of a Y / C separation circuit for separation and a color demodulation circuit to which an output signal of the Y / C separation circuit is input.

【0026】また、記憶手段は、入力手段に入力された
同一のカラー映像からなる複数の映像信号を所定の割合
で記憶しn倍の速度で読み出すように構成したものであ
る。さらにまた、入力手段には赤(R)、緑(G)、青
(B)の3原色が入力され、記憶手段は赤(R):緑
(G):青(B)の割合を1:2:1の割合で記憶する
よう構成したものである。
Further, the storage means is configured so as to store a plurality of video signals of the same color video input to the input means at a predetermined ratio and read out at a speed of n times. Furthermore, the three primary colors of red (R), green (G), and blue (B) are input to the input means, and the storage means stores the ratio of red (R): green (G): blue (B) at 1 :. It is configured to store at a ratio of 2: 1.

【0027】また、記憶手段は、入力手段に入力された
同一のカラー映像からなる複数の映像信号を記憶する際
に、垂直同期信号および水平同期信号のいずれか一方あ
るいはいずれをも記憶しないように構成したものであ
る。また、記憶手段によって書き込みと読み出しを同時
に行なうことにより発生する画像の追い越し現象を発生
させないように、記憶手段に記憶される各信号に対して
追い越し用メモリを設けたものである。
Further, the storage means, when storing a plurality of video signals of the same color video input to the input means, does not store either one or both of the vertical synchronizing signal and the horizontal synchronizing signal. It is composed. Further, an overtaking memory is provided for each signal stored in the storage means so as not to cause an image overtaking phenomenon that occurs when writing and reading are simultaneously performed by the storage means.

【0028】また、記憶手段は、記憶される輝度信号に
対して書き込みと読み出しを同時に行なうことにより発
生する画像の追い越し現象を発生させないように追い越
し用メモリを設けたものである。また、面順次信号発生
手段の出力信号は、赤(R)、緑(G)、青(B)の3
原色信号となるように構成したものである。
Further, the storage means is provided with an overtaking memory so as not to cause an image overtaking phenomenon that occurs when writing and reading are performed simultaneously for the stored luminance signal. In addition, the output signals of the frame sequential signal generating means are red (R), green (G), and blue (B).
It is configured to be a primary color signal.

【0029】また、n倍の速度を3倍としたものであ
る。また、面順次信号発生手段は、所定の期間に集中し
て出力するように構成したものである。また、基準クロ
ック発生手段は、色副搬送波周波数の逓倍のクロック信
号を発生するように構成したものである。さらにまた、
基準クロック発生手段は、色副搬送波周波数の逓倍の4
または8または12逓倍のクロック信号を発生するよう
に構成したものである。さらにまた、変換手段における
信号処理は、デジタル信号で処理されるように構成した
ものである。
Further, the n-fold speed is tripled. Further, the frame sequential signal generating means is configured to concentrate and output for a predetermined period. Further, the reference clock generating means is configured to generate a clock signal which is a multiplication of the color subcarrier frequency. Furthermore,
The reference clock generating means is 4 times the multiplication of the color subcarrier frequency.
Alternatively, the clock signal is multiplied by 8 or 12. Furthermore, the signal processing in the conversion means is configured to be processed by a digital signal.

【0030】また、記憶手段は、記憶する信号の間のク
ロック数が一定数でなくとも水平同期信号より一定数の
アドレスごとにメモリに記憶させるように構成したもの
である。また、記憶手段は、記憶する信号を水平同期信
号より一定の位相でサンプリングしてメモリに記憶させ
るように構成したものである。また、入力手段に入力さ
れる輝度信号と複数の色差信号において、複数の色差信
号はR−Y信号とB−Y信号の2つの信号であるように
構成したものである。さらにまた、記憶手段は、入力さ
れた輝度信号と2つの色差信号R−Y信号とB−Y信号
に対して、輝度信号:R−Y信号:B−Y信号を4:
1:1の割合でメモリに記憶させるように構成したもの
である。
Further, the storage means is configured to store in the memory every fixed number of addresses from the horizontal synchronizing signal even if the number of clocks between the stored signals is not constant. Further, the storage means is configured to sample the stored signal from the horizontal synchronization signal at a constant phase and store the sampled signal in the memory. Further, in the luminance signal and the plurality of color difference signals input to the input means, the plurality of color difference signals are two signals of the R-Y signal and the BY signal. Furthermore, the storage means sets the luminance signal: RY signal: BY signal to 4: with respect to the inputted luminance signal and two color difference signals RY signal and BY signal.
The memory is configured to be stored at a ratio of 1: 1.

【0031】また、着色手段は、カラー液晶シャッター
を用いて構成したものである。また、着色手段前面に電
磁波除去用フィルタを設けたものである。また、切換手
段において、面順次信号に水平同期信号および垂直同期
信号を付加するように構成したものである。さらにま
た、切換手段において、水平同期信号および垂直同期信
号の幅をもとの同期信号の1/nよりも大きく付加する
ように構成したものである。
Further, the coloring means is constituted by using a color liquid crystal shutter. Further, an electromagnetic wave removing filter is provided on the front surface of the coloring means. Further, the switching means is configured to add the horizontal synchronizing signal and the vertical synchronizing signal to the frame sequential signal. Furthermore, in the switching means, the width of the horizontal synchronizing signal and the vertical synchronizing signal is added to be larger than 1 / n of the original synchronizing signal.

【0032】また、単色の画像表示手段が垂直走査およ
び水平走査を通常のn倍で行なうために必要な偏向パル
スを制御手段内部で発生させるように構成したものであ
る。さらにまた、単色の画像表示手段が垂直走査および
水平走査を通常のn倍で行なうために必要な偏向パルス
を制御手段内部に設けた読み出し専用メモリより出力さ
せるように構成したものである。
Further, the monochromatic image display means is constructed so as to generate the deflection pulse necessary for performing the vertical scanning and the horizontal scanning at the normal n times, inside the control means. Furthermore, the monochromatic image display means is configured to output a deflection pulse necessary for performing vertical scanning and horizontal scanning at a normal n times, from a read-only memory provided inside the control means.

【0033】また、単色の画像表示手段を有しn倍の速
度で走査するカラー画像表示装置において、単色の画像
表示手段と、単色の画像表示手段と対向するように前面
に設けられた第1の着色手段と、第1の着色手段からの
光を受ける光伝導型液晶ライトバルブを用いた空間光増
幅手段と、光源と、この光源と対向するように前面に設
けられた第2の着色手段と、偏光ビームスプリッタとを
備え、偏光ビームスプリッタを第1の着色手段と第2の
着色手段との間に配置し、光源からの光を略90度の角
度で反射し光伝導型ライトバルブの読み出し面に投写さ
せ、光伝導型液晶ライトバルブの読み出し面からの反射
光をそのまま通過するように構成したものである。
Further, in the color image display device having the monochromatic image display means and scanning at the speed of n times, the monochromatic image display means and the first front surface provided so as to face the monochromatic image display means. Coloring means, a spatial light amplifying means using a photoconductive liquid crystal light valve for receiving light from the first coloring means, a light source, and a second coloring means provided on the front surface so as to face the light source. And a polarization beam splitter, and the polarization beam splitter is arranged between the first coloring means and the second coloring means, and reflects the light from the light source at an angle of about 90 degrees, The light is projected on the reading surface, and the reflected light from the reading surface of the photoconductive liquid crystal light valve passes through as it is.

【0034】また、記憶手段は、入力される複数の映像
信号を切り換え処理することにより1つのA/D変換器
を共用して用いる構成としたものである。さらにまた、
単色の画像表示手段は、光源とn倍の速度で表示できる
白黒液晶パネルとで構成したものである。
Further, the storage means is configured to use one A / D converter in common by switching a plurality of input video signals. Furthermore,
The monochromatic image display means is composed of a light source and a black and white liquid crystal panel capable of displaying at a speed of n times.

【0035】[0035]

【作用】上記のように構成されたカラー画像表示装置に
おいては、信号の形式にこだわらない複数の映像信号が
入力される面順次信号発生手段を用いたカラー画像表示
装置の実現を可能とする。また、入力手段には輝度信号
と搬送色信号が入力され、記憶手段は輝度信号と搬送色
信号を記憶しn倍の速度読み出し、変換手段は色復調器
で構成したので、記憶手段は輝度信号と搬送色信号を記
憶すればよく、記憶手段が必要とするメモリ容量を少な
くする。また、入力手段には輝度信号と複数の色差信号
が入力され、記憶手段は輝度信号と複数の色差信号を記
憶しn倍の速度読み出し、変換手段はマトリックス回路
で構成したので、記憶手段が必要とするメモリ容量を少
なくする。
In the color image display device configured as described above, it is possible to realize the color image display device using the field sequential signal generating means to which a plurality of video signals regardless of the signal format are input. Further, since the luminance signal and the carrier color signal are input to the input means, the memory means stores the luminance signal and the carrier color signal, the speed is read out n times, and the converting means is composed of the color demodulator. It is sufficient to store the carrier color signal and the memory capacity required by the storage means. Further, since the luminance signal and the plurality of color difference signals are input to the input means, the storage means stores the luminance signal and the plurality of color difference signals and reads out at n times speed, and the conversion means is composed of a matrix circuit, the storage means is required. And reduce the memory capacity.

【0036】また、入力手段には複合映像信号が入力さ
れ、記憶手段は複合映像信号を記憶しn倍の速度読み出
し、変換手段は読み出された記憶手段の出力を輝度信号
と搬送色信号に分離するY/C分離回路とこのY/C分
離回路の出力信号が入力される色復調回路とで構成した
ので、記憶手段が必要とするメモリ容量を少なくする。
また、記憶手段は、入力手段に入力された同一のカラー
映像からなる複数の映像信号を所定の割合で記憶しn倍
の速度で読み出すように構成したので、画像に影響の少
ない映像信号のメモリ量を減らすことを可能とし、解像
度をあまり劣化させることなく記憶手段が必要とするメ
モリ容量を少なくする。
Further, the composite video signal is input to the input means, the storage means stores the composite video signal and reads it at a speed of n times, and the conversion means converts the read output of the storage means into a luminance signal and a carrier color signal. Since the Y / C separation circuit for separation and the color demodulation circuit to which the output signal of the Y / C separation circuit is input are used, the memory capacity required by the storage means is reduced.
Further, the storage means is configured to store a plurality of video signals of the same color video input to the input means at a predetermined ratio and read out at a speed of n times. The amount of memory can be reduced, and the memory capacity required by the storage means is reduced without significantly deteriorating the resolution.

【0037】さらにまた、入力されるR、G、Bの3原
色の割合を1:2:1で記憶するよう構成したので、解
像度をあまり劣化させることなく記憶手段が必要とする
メモリ容量を少なくする。また、記憶手段は、同期信号
をメモリに記憶しないので、解像度を劣化させることな
く記憶手段が必要とするメモリ容量を少なくする。ま
た、記憶手段によって書き込みと読み出しと同時に行な
うことにより発生する画像の追い越し現象を発生させな
いように、記憶手段に記憶される各信号に対して追い越
し用メモリを設けたので、追い越しによる画像の劣化を
防止する。
Furthermore, since the ratio of the input three primary colors of R, G, and B is stored at 1: 2: 1, the memory capacity required by the storage means can be reduced without deteriorating the resolution so much. To do. Further, since the storage means does not store the synchronization signal in the memory, the memory capacity required by the storage means is reduced without degrading the resolution. In addition, since an overtaking memory is provided for each signal stored in the storage means so as not to cause an overtaking phenomenon of an image that occurs when writing and reading are simultaneously performed by the storage means, deterioration of the image due to overtaking is prevented. To prevent.

【0038】また、輝度信号に対してのみ追い越し用メ
モリを設け、輝度信号による追い越しをなくしたので、
追い越しによる画像の劣化を軽減し、かつ記憶手段のメ
モリ容量をさほど増加させない。また、面順次信号発生
手段の出力信号をR、G、Bの3原色信号に限定したの
で、汎用的な投写型ビデオプロジェクタへの適用を容易
にする。また、書き込みと読み出しの速度の割合を3倍
としたので、メモリ読み出し速度が実用上の限界内で、
かつ、フリッカの発生しない実用的に装置を実現する。
Since an overtaking memory is provided only for the luminance signal and the overtaking by the luminance signal is eliminated,
The deterioration of the image due to overtaking is reduced, and the memory capacity of the storage means is not increased so much. Further, since the output signals of the field sequential signal generating means are limited to the three primary color signals of R, G and B, the application to a general-purpose projection type video projector is facilitated. Moreover, since the ratio of the write and read speeds is tripled, the memory read speed is within the practical limit.
In addition, the device is practically realized without flicker.

【0039】また、面順次信号発生手段は水平および垂
直の所定の期間に集中して出力するように構成したの
で、ビデオの再生画像のような非標準信号が入力されて
も、画像が乱れない。また、基準クロック発生手段は色
副搬送波に同期した色副搬送波周波数の逓倍のクロック
信号を発生するように構成したので、搬送色信号を正確
に復調する。さらにまた、基準クロック発生手段は色副
搬送波周波数の逓倍の4または8または12逓倍のクロ
ック信号を発生するように構成したので、搬送色信号を
正確に復調でき、かつ、実用的なクロック信号を有した
装置を実現する。
Further, since the field sequential signal generating means is arranged to concentrate and output during a predetermined horizontal and vertical period, even if a non-standard signal such as a reproduced image of a video is inputted, the image is not disturbed. . Further, since the reference clock generating means is configured to generate a clock signal which is a multiplication of the color subcarrier frequency synchronized with the color subcarrier, the carrier color signal is accurately demodulated. Furthermore, since the reference clock generating means is configured to generate a clock signal of 4 or 8 or 12 times the color subcarrier frequency, it is possible to accurately demodulate the carrier color signal and generate a practical clock signal. Realize the device that has.

【0040】さらにまた、原色信号に変換する変換手段
の信号処理をデジタル信号で処理されるように構成した
ので、変換手段は安価な構成で実現でき、かつ、性能を
劣化させない。また、記憶手段は記憶する信号の間のク
ロック数が一定数でなくとも水平同期信号より一定数の
アドレスごとにメモリに記憶させるように構成したの
で、水平同期期間のクロック数が変化しても、画像の乱
れを発生させない。また、記憶手段は記憶する信号を水
平同期信号より一定の位相でサンプリングしてメモリに
記憶させるように構成したので、各原色信号の位相ずれ
や、直線が歪んで表示されない。
Furthermore, since the signal processing of the converting means for converting into the primary color signal is configured to be processed by the digital signal, the converting means can be realized with an inexpensive structure and the performance is not deteriorated. Further, since the storage means is configured to store in the memory every fixed number of addresses from the horizontal synchronization signal even if the number of clocks between the signals to be stored is not constant, even if the number of clocks in the horizontal synchronization period changes. , Does not cause image distortion. Further, since the storage means is configured to sample the stored signal from the horizontal synchronizing signal at a constant phase and store it in the memory, the phase shift of each primary color signal and the straight line are not distorted and displayed.

【0041】また、入力手段に入力される輝度信号と複
数の色差信号において、複数の色差信号はR−Y信号と
B−Y信号の2つの信号であるように構成したので、少
ない信号から3原色信号を正確、かつ、容易に生成でき
る。さらにまた、記憶手段、入力された輝度信号と2つ
の色差信号R−Y信号とB−Y信号に対して、輝度信
号:R−Y信号:B−Y信号を4:1:1の割合でメモ
リに記憶させるように構成したので、記憶手段が必要と
するメモリ容量を少なくする。また、着色手段はカラー
液晶シャッターを用いて構成したので、モータや大きな
色フィルタを用いることなく、小型化され、かつ安価な
装置を実現する。
Further, in the luminance signal and the plurality of color difference signals input to the input means, since the plurality of color difference signals are two signals of the R-Y signal and the BY signal, the three signals are selected from the smallest signal. The primary color signal can be generated accurately and easily. Furthermore, the storage means, the input luminance signal and the two color difference signals RY signal and BY signal, the luminance signal: RY signal: BY signal at a ratio of 4: 1: 1. Since it is configured to be stored in the memory, the memory capacity required by the storage means is reduced. Further, since the coloring means is configured by using the color liquid crystal shutter, a compact and inexpensive device can be realized without using a motor or a large color filter.

【0042】また、着色手段前面に電磁波除去用フィル
タを設けたので、CRTからの電磁波を軽減する。ま
た、切換手段において、面順次信号に水平同期信号およ
び垂直同期信号を付加するように構成したので、偏向用
の制御信号を送る必要がない。さらにまた、切換手段に
おいて、水平同期信号および垂直同期信号の幅をもとの
同期信号の1/nよりも大きく付加するように構成した
ので、同期分離能力が向上する。また、単色の画像表示
手段が垂直走査および水平走査を通常のn倍で行なうた
めに必要な偏向パルスを制御手段内部で発生させるよう
に構成したので、特殊な偏向にも対応可能となる。
Further, since the electromagnetic wave removing filter is provided on the front surface of the coloring means, the electromagnetic wave from the CRT is reduced. Further, since the switching means is configured to add the horizontal synchronizing signal and the vertical synchronizing signal to the frame sequential signal, it is not necessary to send the control signal for deflection. Furthermore, since the switching means is configured to add the width of the horizontal synchronizing signal and the vertical synchronizing signal larger than 1 / n of the original synchronizing signal, the sync separation capability is improved. Further, since the monochromatic image display means is configured to generate the deflection pulse necessary for performing the vertical scanning and the horizontal scanning by the normal n times, the control means can generate special deflection pulses.

【0043】さらにまた、単色の画像表示手段が垂直走
査および水平走査を通常のn倍で行なうために必要な偏
向パルスを制御手段内部に設けた読み出し専用メモリよ
り出力させるように構成したので、CRTが特殊な偏向
であっても対応可能となる。また、単色の画像表示手段
を有しn倍の速度で走査するカラー画像表示装置におい
て、偏光ビームスプリッタを単色の画像表示手段の前面
に設けられた第1の着色手段と光源の前面に設けられた
第2の着色手段との間に配置し、光源からの光を略90
度の角度で反射し光伝導型ライトバルブの読み出し面に
投写させ、光伝導型液晶ライトバルブの読み出し面から
の反射光をそのまま通過するように構成したので、書き
込み光より投写光を明るくし、明るい画像を有した装置
の実現を可能とする。
Furthermore, since the monochrome image display means is constructed so that the deflection pulse necessary for performing vertical scanning and horizontal scanning at the normal n times is output from the read-only memory provided inside the control means, the CRT is used. Even if it is a special deflection, it can be dealt with. Further, in a color image display device having a monochromatic image display means for scanning at a speed of n times, a polarization beam splitter is provided in front of a first coloring means provided on the front surface of the monochromatic image display means and a front surface of a light source. It is arranged between the second coloring means and the light from the light source to approximately 90 degrees.
Since the light reflected from the reading surface of the photoconductive liquid crystal light valve is reflected as it is reflected at an angle of 3 degrees and the reflected light from the reading surface of the photoconductive liquid crystal light valve passes through as it is, the projection light is made brighter than the writing light. This makes it possible to realize a device having a bright image.

【0044】また、記憶手段は入力される複数の映像信
号を切り換え処理することにより1つのA/D変換器を
共用して用いる構成としたので、安価な構成の装置を実
現する。さらにまた、単色の画像表示手段は、光源とn
倍の速度で表示できる白黒液晶パネルとで構成したの
で、装置の小型化を図り、かつ、光源の明るさを上げる
ことにより投写型のカラー画像表示装置にも適用可能と
する。
Further, since the storage means is configured to use one A / D converter in common by switching a plurality of input video signals, an inexpensive device can be realized. Furthermore, the monochrome image display means includes a light source and n
Since it is composed of a black and white liquid crystal panel capable of displaying at double speed, it can be applied to a projection type color image display device by downsizing the device and increasing the brightness of the light source.

【0045】[0045]

【実施例】以下に説明する各実施例の各図において、従
来例と同一の機能を有する部分または同一の部分には同
一の符号を付し、また、補助符号についても従来例と同
一の補助符号を使用し、その詳細な説明を省略する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS In each of the drawings of the embodiments described below, parts having the same functions as those of the conventional example or the same parts are designated by the same reference numerals, and the auxiliary reference numerals are the same as those of the conventional example. The reference numerals are used and the detailed description thereof is omitted.

【0046】実施例1.以下、この発明の実施例を図面
にしたがって説明する。図1は、この発明の実施例1に
よる原色信号以外の映像信号を記憶する面順次信号を用
いたカラー画像表示装置の概略的な構成図である。図に
おいて複数の映像信号AlからAmは、1つのカラー映
像信号からなる原色信号以外のm個の映像信号である。
図1より、実施例1のカラー画像表示装置は、面順次信
号発生器1、基準クロック発生回路2、制御回路3、単
色の画像表示装置4、着色装置5で構成されている。図
2は、実施例1の面順次信号発生器1の構成図である。
A1からAmの映像信号を記憶装置10で記憶し、n倍
の速度で出力される。このm個の出力信号は、色変換器
11より複数の原色信号に変換される。この原色信号を
切換装置9で切り換えて出力する。この切り換えらえた
信号が、面順次信号Mとなって出力される。面順次信号
発生器1は、複数の映像信号を入力し面順次信号Mを出
力する。面順次信号発生器1は、記憶装置10、色変換
器11、切換器9で構成されている。
Example 1. Embodiments of the present invention will be described below with reference to the drawings. 1 is a schematic configuration diagram of a color image display device using a frame sequential signal for storing a video signal other than a primary color signal according to a first embodiment of the present invention. In the figure, a plurality of video signals Al to Am are m video signals other than the primary color signal composed of one color video signal.
As shown in FIG. 1, the color image display device according to the first embodiment includes a frame sequential signal generator 1, a reference clock generation circuit 2, a control circuit 3, a monochromatic image display device 4, and a coloring device 5. FIG. 2 is a configuration diagram of the frame sequential signal generator 1 according to the first embodiment.
The video signals of A1 to Am are stored in the storage device 10 and output at n times speed. The m output signals are converted into a plurality of primary color signals by the color converter 11. This primary color signal is switched by the switching device 9 and output. This switched signal is output as a frame sequential signal M. The frame sequential signal generator 1 inputs a plurality of video signals and outputs a frame sequential signal M. The frame sequential signal generator 1 is composed of a storage device 10, a color converter 11, and a switch 9.

【0047】図1より、1つのカラー映像信号からなる
原色信号以外の複数の映像信号A1からAmは、面順次
信号発生器1の内部で、前記映像信号のA1からAmを
複数の原色信号からなる面順次信号Mに変換される。こ
の面順次信号は従来例と同様に入力時の数倍の速度で出
力される。そして、単色の画像表示装置に入力され着色
装置で着色することで従来例と同様にカラー画像を得る
ことが出来る。制御回路3は従来例と同様に基準クロッ
クCKと水平同期信号HD、垂直同期信号VDを基準に
面順次信号発生器1と単色の画像表示装置4と着色装置
5を制御する。単色の画像表示装置4は従来例と同様に
CRTなどで構成されている。着色装置5は、従来例と
同様に例えば赤、緑、青の3色の色フィルタとモーター
で構成されている。基準クロック発生回路2は映像信号
Aに合せて変るが、ここでは実施例2以降の発明で使用
される基準クロック発生回路である、バースト信号によ
る基準クロック発生回路を例としてあげる。記憶する信
号によっては、水平同期信号に同期した従来例の基準ク
ロック発生回路でもかまわない。
From FIG. 1, a plurality of video signals A1 to Am other than the primary color signals consisting of one color video signal are generated in the field sequential signal generator 1 by converting the video signals A1 to Am from the plurality of primary color signals. Is converted into a frame sequential signal M. This frame sequential signal is output at a speed several times that at the time of input as in the conventional example. Then, a color image can be obtained in the same manner as in the conventional example by inputting the image into a monochromatic image display device and coloring it with a coloring device. The control circuit 3 controls the frame sequential signal generator 1, the monochromatic image display device 4, and the coloring device 5 based on the reference clock CK, the horizontal synchronizing signal HD, and the vertical synchronizing signal VD as in the conventional example. The monochromatic image display device 4 is composed of a CRT or the like as in the conventional example. The coloring device 5 is composed of, for example, three color filters of red, green, and blue and a motor as in the conventional example. Although the reference clock generation circuit 2 changes according to the video signal A, the reference clock generation circuit using a burst signal, which is the reference clock generation circuit used in the second and subsequent embodiments of the invention, will be described as an example. Depending on the signal to be stored, the conventional reference clock generating circuit synchronized with the horizontal synchronizing signal may be used.

【0048】次に図2により、面順次信号発生器1の内
部動作を説明する。複数の映像信号A1からAmは、対
応したm個のA/D変換器6とメモリ7とD/A変換器
8で構成された記憶装置10で従来例と同様に数倍の速
度に変換され出力される。数倍の速度で変換された各映
像信号Aは、色変換器11によって複数の原色信号が出
力される。複数の原色信号は、例えば3原色信号であ
る、赤、緑、青のような信号であり、切換装置9で読み
出し信号の1フィールドごと、面順次で切り換える。こ
うして面順次RGB信号Mを出力する。このように構成
されているので、入力を3原色信号にこだわらない、面
順次信号を用いたカラー画像表示装置の構成が可能であ
る。また実施例1は、以後の各実施例の概念例となる。
従って、具体的なメモリ容量や映像信号の形式等は記載
しない。
Next, the internal operation of the frame sequential signal generator 1 will be described with reference to FIG. The plurality of video signals A1 to Am are converted to a speed several times higher than in the conventional example by the storage device 10 including the corresponding m A / D converters 6, the memory 7, and the D / A converter 8. Is output. A plurality of primary color signals are output from the color converter 11 to each video signal A converted at a speed of several times. The plurality of primary color signals are signals such as red, green, and blue, which are three primary color signals, and are switched by the switching device 9 for each field of the read signal in a frame sequential manner. Thus, the frame sequential RGB signal M is output. With such a configuration, it is possible to configure a color image display device using a frame sequential signal, which does not stick to the inputs of the three primary color signals. The first embodiment is a conceptual example of each of the subsequent embodiments.
Therefore, the specific memory capacity and the format of the video signal are not described.

【0049】実施例2.以下、この発明の実施例を図面
にしたがって説明する。図3は、この発明の実施例2に
よる輝度信号と搬送色信号を記憶する面順次信号を用い
たカラー画像表示装置の概略的な構成図である。図にお
いて輝度信号と搬送色信号は1つの映像信号からなる映
像信号である。図3より、実施例2のカラー画像表示装
置は、面順次信号発生器12、基準クロック発生回路
2、制御回路3、単色の画像表示装置4、着色装置5で
構成されている。図4は、実施例2の面順次信号発生器
12の構成図である。輝度信号と搬送色信号の映像信号
を記憶装置10で記憶し、n倍の速度で出力される。こ
の出力信号は、色復調器13より複数の原色信号に変換
される。この原色信号を切換装置9で切り換えて出力す
る。この切り換えられた信号が、面順次信号Mとなって
出力される。このように面順次信号発生器12は、輝度
信号Yと搬送色信号Cを入力し、面順次信号Mを出力す
る。このように面順次信号発生器12は、記憶装置1
0、色復調器13、切換装置9で構成されている。
Example 2. Embodiments of the present invention will be described below with reference to the drawings. FIG. 3 is a schematic configuration diagram of a color image display device using a frame sequential signal for storing a luminance signal and a carrier color signal according to the second embodiment of the present invention. In the figure, the luminance signal and the carrier color signal are video signals made up of one video signal. As shown in FIG. 3, the color image display device according to the second embodiment includes a frame sequential signal generator 12, a reference clock generation circuit 2, a control circuit 3, a monochromatic image display device 4, and a coloring device 5. FIG. 4 is a configuration diagram of the frame sequential signal generator 12 of the second embodiment. The video signals of the luminance signal and the carrier color signal are stored in the storage device 10 and output at a speed of n times. This output signal is converted by the color demodulator 13 into a plurality of primary color signals. This primary color signal is switched by the switching device 9 and output. This switched signal is output as the frame sequential signal M. As described above, the frame sequential signal generator 12 inputs the luminance signal Y and the carrier color signal C and outputs the frame sequential signal M. As described above, the frame sequential signal generator 12 is used in the storage device 1.
0, a color demodulator 13, and a switching device 9.

【0050】記憶装置10は、図4よりA/D変換器
6、メモリ7、D/A変換器8で構成されている。色復
調器13は、記憶装置10の出力であるn倍の速度の輝
度信号Yと搬送色信号Cを、例えば赤3R、緑3G、青
3B、などの信号に変換して出力する。色復調器13の
出力はシアン、マゼンダ、イエロー等の出力でも可能で
ある。切換装置9は、色復調器13で出力された信号を
切換える切換装置である。実施例2では、記憶装置10
は記憶時のn倍の速度で映像信号を出力しているので色
復調器13の出力もn倍となる。切換装置は垂直同期信
号のI/Nの期間で原色信号を切り換え、3倍の面順次
信号Mとなり出力される。単色の画像表示装置4は従来
例と同様にCRTなどで構成されている。着色装置5
は、従来例と同様に例えば赤、緑、青の3色の色フィル
タとモーターで構成されている。これは色復調器13で
出力された原色信号と同じ色フィルタである必要があ
る。制御回路3は、従来例と同様にゲートアレイやスタ
ンダードセルと言われるもので構成されており、面順次
信号発生器12と単色の画像表示装置4及び着色装置5
の制御を行なう。基準クロック発生回路2は、制御回路
3の制御信号の基準クロックを発生する回路である。
The storage device 10 is composed of an A / D converter 6, a memory 7, and a D / A converter 8 as shown in FIG. The color demodulator 13 converts the luminance signal Y and the carrier color signal C, which are the output of the storage device 10 and has a speed of n times, into signals such as red 3R, green 3G, and blue 3B, and outputs the signals. The output of the color demodulator 13 may be cyan, magenta, yellow, or the like. The switching device 9 is a switching device that switches the signal output from the color demodulator 13. In the second embodiment, the storage device 10
Since the video signal is output at a speed n times faster than that at the time of storage, the output of the color demodulator 13 also becomes n times faster. The switching device switches the primary color signal during the I / N period of the vertical synchronizing signal and outputs the tripled frame sequential signal M. The monochromatic image display device 4 is composed of a CRT or the like as in the conventional example. Coloring device 5
Is composed of, for example, three color filters of red, green and blue and a motor as in the conventional example. This needs to be the same color filter as the primary color signal output from the color demodulator 13. The control circuit 3 is composed of what is called a gate array or a standard cell as in the conventional example, and includes a field sequential signal generator 12, a monochromatic image display device 4, and a coloring device 5.
Control. The reference clock generation circuit 2 is a circuit that generates a reference clock of the control signal of the control circuit 3.

【0051】図5は、面順次信号発生器内の制御信号を
表わしたもので、従来例とほぼ同じである。(2)の基
準クロックは、バースト信号を基準にした色副搬送波周
波数の4倍を例にして表わしている。水平同期期間に9
10のクロックが入力される。図6は、メモリの書き込
み、読み出しのデータを表わしたものである。(1)は
A/D変換器の出力であり、輝度信号Yと搬送色信号C
がディジタルデータに変換されメモリに入力される。
(2)は、この信号を従来例と同様に3倍の速度で読み
出したものである。このとき、輝度信号Y、搬送色信号
Cの両方に追い越しが発生する。このあと、D/A変換
器され、復調されたアナログ信号は、切換装置できりか
えられる。(3)はこの切換装置の出力であり、例とし
てR、G、Bが順番に出力される。この時、Gに追い越
しが発生する。
FIG. 5 shows a control signal in the field sequential signal generator, which is almost the same as the conventional example. The reference clock of (2) is represented by an example of four times the color subcarrier frequency based on the burst signal. 9 during horizontal sync
10 clocks are input. FIG. 6 shows data written and read in the memory. (1) is the output of the A / D converter, which is the luminance signal Y and the carrier color signal C
Is converted into digital data and input to the memory.
In (2), this signal is read out at a triple speed as in the conventional example. At this time, overtaking occurs in both the luminance signal Y and the carrier color signal C. Thereafter, the analog signal which has been D / A-converted and demodulated is switched by the switching device. (3) is an output of this switching device, and as an example, R, G, and B are sequentially output. At this time, overtaking occurs in G.

【0052】図7は、基準クロック発生回路の構成図で
ある。基準クロック発生回路2は、位相比較器14、電
圧制御発振器15、周波数変換回路16で構成される。
この回路は、従来例と異なり、搬送色信号に含まれるバ
ースト信号より、色副搬送周波数の逓倍のクロックを出
力する。色副搬送波周波数は、約3.58MHzであ
る。搬送色信号は、周波数は色副搬送波周波数と同じで
あり、バースト信号を基準に位相のずれによって色を表
わし、振幅によって色の濃さを表わす信号である。入力
されたバースト信号CBは、基準クロック発生回路2の
内部で周波数をバースト信号と同じ周波数にしたクロッ
クCLKと位相比較器14で比較される。位相比較器1
4は、バースト信号CBとクロックCLKの位相差を電
圧に変換して電圧制御発振器15に位相差電圧PCを出
力する。電圧制御発振器15は、PCに応じて、バース
ト信号の周波数のn倍の周波数のクロックNCLKを出
力する。
FIG. 7 is a block diagram of the reference clock generation circuit. The reference clock generation circuit 2 includes a phase comparator 14, a voltage controlled oscillator 15, and a frequency conversion circuit 16.
Unlike the conventional example, this circuit outputs a clock that is a multiple of the color sub-carrier frequency from the burst signal included in the carrier color signal. The color subcarrier frequency is about 3.58 MHz. The carrier color signal is a signal whose frequency is the same as the color subcarrier frequency, which represents a color by a phase shift based on the burst signal, and which represents an intensity of color by an amplitude. The input burst signal CB is compared in the reference clock generation circuit 2 with the clock CLK whose frequency is the same as that of the burst signal in the phase comparator 14. Phase comparator 1
Reference numeral 4 converts the phase difference between the burst signal CB and the clock CLK into a voltage and outputs the phase difference voltage PC to the voltage controlled oscillator 15. The voltage controlled oscillator 15 outputs a clock NCLK having a frequency n times the frequency of the burst signal in accordance with the PC.

【0053】このクロックは、基準クロックCKとして
制御回路3に出力される。基準クロックCKは、周波数
変換回路16で1/Nの周波数に変換され、比較用クロ
ックCLKを位相比較器に出力する。基準クロック発生
回路は、バースト信号によるPLL回路が構成されてい
る。今回の発明の実施例2では、搬送色信号の復調をn
倍の速度で行なう必要がある。このために搬送色信号に
同期した、n倍以上のクロックが必要になりこの基準ク
ロック発生回路の構成となった。図8は、この発明の実
施例2の輝度信号Yと搬送色信号Cがどの様に書き込ま
れているかを説明した図である。この説明は、書き込み
と読み出しとの割合が3のときを例に表わしている(N
=3)。書き込みと読み出しは、従来例と同じであるこ
とがわかる。図9は、この発明の実施例2のメモリ容量
を従来例1と同様な方法で計算したものである。図のよ
うに、輝度信号Yと搬送色信号Cを記憶すればよいの
で、従来例1の2/3のメモリ容量ですむことがわか
る。すなわち、従来例では1,908,900ビット必
要であったのが、図9から明らかなように、1,27
2,600ビットですむことになる。
This clock is output to the control circuit 3 as the reference clock CK. The reference clock CK is converted into a frequency of 1 / N by the frequency conversion circuit 16, and the comparison clock CLK is output to the phase comparator. The reference clock generating circuit is a PLL circuit based on a burst signal. In the second embodiment of the present invention, the carrier color signal is demodulated by n.
It needs to be done at twice the speed. For this reason, n or more clocks synchronized with the carrier color signal are required, and this reference clock generating circuit is configured. FIG. 8 is a diagram for explaining how the luminance signal Y and the carrier color signal C according to the second embodiment of the present invention are written. This description shows the case where the ratio of writing and reading is 3 as an example (N
= 3). It can be seen that writing and reading are the same as in the conventional example. FIG. 9 shows the memory capacity of the second embodiment of the present invention calculated by the same method as in the first conventional example. As shown in the figure, since it is sufficient to store the luminance signal Y and the carrier color signal C, it is understood that the memory capacity of 2/3 of the conventional example 1 is sufficient. That is, 1,908,900 bits are required in the conventional example, but as is clear from FIG.
2,600 bits will be enough.

【0054】このように実施例2では、輝度信号と搬送
色信号を入力することによりカラー画像を得る、カラー
画像表示装置を構成することができる。そのうえ、メモ
リ容量が従来例1の2/3ですむ効果がある。実施例2
の構成では、色復調器および切換装置などが増えるが、
メモリ1フィールド分のコストより十分に安く構成でき
る。従って、実施例2では従来例1より安価にシステム
を構成することが可能である。また、AVシステムなど
では、S端子(YとCが1組になった入力または出力端
子)が、現在は主流になりつつあり、R、G、Bの入力
より、信号が得やすい利点もある。
As described above, in the second embodiment, it is possible to construct a color image display device which obtains a color image by inputting the luminance signal and the carrier color signal. In addition, the memory capacity can be reduced to 2/3 of the conventional example 1. Example 2
In this configuration, the number of color demodulators and switching devices will increase, but
It can be constructed sufficiently cheaper than the cost of one field of memory. Therefore, in the second embodiment, the system can be constructed at a lower cost than in the first conventional example. Further, in an AV system or the like, the S terminal (input or output terminal in which Y and C are a set) is becoming the mainstream at present, and there is also an advantage that a signal can be obtained more easily than R, G, and B inputs. .

【0055】実施例3.以下、この発明の実施例を図面
にしたがって説明する。図10は、この発明の実施例3
による輝度信号と複数の色差信号を記憶する面順次信号
を用いたカラー画像表示装置の概略的な構成図である。
図において輝度信号と複数の色差信号は1つのカラー映
像からなる映像信号である。図11より、実施例3のカ
ラー画像表示装置は、面順次信号発生器17、基準クロ
ック発生回路2、制御回路3、単色の画像表示装置4、
着色装置5で構成されている。このような構成の実施例
3は、輝度信号と複数の色差信号を面順次信号に変換し
従来例と同様に着色することでカラー映像を表示するこ
とができる。複数の色差信号には、通常R−Y、G−
Y、B−Yの3原色信号と輝度信号の差分の出力が用い
られる。しかし、ここでは輝度信号との差分によって求
められる信号をすべて色差信号とし、特に信号を限定し
ない。
Example 3. Embodiments of the present invention will be described below with reference to the drawings. FIG. 10 shows the third embodiment of the present invention.
6 is a schematic configuration diagram of a color image display device using a luminance signal and a frame sequential signal that stores a plurality of color difference signals. FIG.
In the figure, the luminance signal and the plurality of color difference signals are video signals formed of one color video. As shown in FIG. 11, the color image display device according to the third embodiment includes a frame sequential signal generator 17, a reference clock generation circuit 2, a control circuit 3, and a monochrome image display device 4.
It is composed of a coloring device 5. In the third embodiment having such a configuration, a color image can be displayed by converting the luminance signal and the plurality of color difference signals into a frame sequential signal and coloring the same as in the conventional example. The plurality of color difference signals are usually RY, G-
The output of the difference between the three primary color signals of Y and BY and the luminance signal is used. However, here, all signals obtained by the difference from the luminance signal are color difference signals, and the signals are not particularly limited.

【0056】図11は、実施例3の面順次信号発生器1
7の構成図である。輝度信号と複数の色差信号を記憶装
置10で記憶し、n倍の速度で出力される。この出力信
号は、マトリックス回路19により複数の原色信号に変
換される。この原色信号を切換装置9で切り換えて出力
する。この切り換えられた信号が、面順次信号Mとなっ
て出力される。このように面順次信号発生器17は、輝
度信号Yと色差信号Xを入力し、面順次信号Mを出力す
る。面順次信号発生器17は、記憶装置20、マトリッ
クス回路19、切換装置9で構成されている。
FIG. 11 shows a frame sequential signal generator 1 of the third embodiment.
It is a block diagram of FIG. The luminance signal and the plurality of color difference signals are stored in the storage device 10 and output at n times the speed. This output signal is converted into a plurality of primary color signals by the matrix circuit 19. This primary color signal is switched by the switching device 9 and output. This switched signal is output as the frame sequential signal M. As described above, the frame sequential signal generator 17 inputs the luminance signal Y and the color difference signal X and outputs the frame sequential signal M. The frame sequential signal generator 17 includes a storage device 20, a matrix circuit 19, and a switching device 9.

【0057】記憶装置20は、図11よりA/D変換器
6、メモリ7、D/A変換器8、分周器18、切換装置
9で構成されている。面順次信号に必要な、複数の原色
信号を取り出すためには、輝度信号と最低2つの色差信
号とが必要である。また色差信号は、通常のテレビ映像
では、搬送波色信号に較べて周波数が低く水平解像度は
あまり高くない。したがって2つの色差信号を、水平方
向に1/2ずつ時分割して、1フィールド分のメモリに
記憶しても解像度に影響しない。今回の発明である実施
例2では、色差信号を1/2にして記憶するため、分周
器18X1でADCKを1/2にし、2つの色差信号を
切換装置で切り換える。この2つの色差信号を切り換え
た出力を、A/D変換器に入力し、A/D変換器の出力
をメモリに記憶する。このメモリの出力を2つのD/A
変換器に入力する。この各D/A変換器では位相の異な
ったDACKの1/2のクロックを入力し、2つを別々
に出力する。このクロックは、分周器18X2からDA
CKを分周して出力される。このあとマトリクッス回路
19は、記憶装置20の出力であるn倍の速度の輝度信
号Yと複数の色差信号Xを例えば赤3R、緑3G、青3
B、などの信号に復調して出力するものである。マトリ
ックス回路19の出力はシアン、マゼンダ、イエロー等
の出力でもかまわない。
The storage device 20 is composed of an A / D converter 6, a memory 7, a D / A converter 8, a frequency divider 18, and a switching device 9, as shown in FIG. A luminance signal and at least two color difference signals are required to extract a plurality of primary color signals required for the frame sequential signal. Further, the color difference signal has a lower frequency and a lower horizontal resolution than a carrier color signal in a normal television image. Therefore, even if the two color difference signals are time-divided in the horizontal direction by ½ and stored in the memory for one field, the resolution is not affected. In the second embodiment of the present invention, since the color difference signal is halved and stored, ADCK is halved by the frequency divider 18X1 and two color difference signals are switched by the switching device. The output obtained by switching the two color difference signals is input to the A / D converter, and the output of the A / D converter is stored in the memory. The output of this memory is 2 D / A
Input to the converter. In each D / A converter, 1/2 clocks of DACK having different phases are input and the two are output separately. This clock is from the frequency divider 18X2 to DA
It is output by dividing CK. After that, the matrix circuit 19 outputs the luminance signal Y at the n-fold speed and the plurality of color difference signals X, which are the outputs of the storage device 20, for example, red 3R, green 3G, and blue 3R.
B, etc. signals are demodulated and output. The output of the matrix circuit 19 may be cyan, magenta, yellow, or the like.

【0058】切換装置9は、マトリックス回路19で出
力された信号を切換える切換装置である。実施例2で
は、記憶装置10は記憶時のn倍の速度で映像信号を出
力しているのでマトリックス回路19の出力もn倍とな
る。切換装置は垂直同期信号の1/Nの期間で原色信号
を切換える事で3倍の面順次信号Mを出力する。単色の
画像表示装置4は従来例と同様にCRTなどで構成され
ている。着色装置5は、従来例と同様に例えば赤、緑、
青の3色の色フィルタとモーターで構成されている。こ
れはマトリックス回路19で出力された原色信号と同じ
色フィルタである必要がある。制御回路3は、従来例と
同様にゲートアレイやスタンダードセルと言われるもの
で構成されており、面順次信号発生器12と単色の画像
表示装置4及び着色装置5の制御を行なう。基準クロッ
ク発生回路2は、制御回路3の制御信号の基準クロック
を発生する回路である。基準クロック発生回路は、実施
例2と同様のバースト信号によるPLL回路で構成され
ている。今回の発明の実施例3では、複数の色差信号の
マトリックスをn倍の速度で行なう必要がある。このた
めに搬送色信号に同期した、n倍以上のクロックが必要
になりこの基準クロック発生回路の構成となった。
The switching device 9 is a switching device for switching the signal output from the matrix circuit 19. In the second embodiment, since the storage device 10 outputs the video signal at a speed n times as high as that at the time of storage, the output of the matrix circuit 19 also becomes n times higher. The switching device outputs the tripled frame sequential signal M by switching the primary color signals in the period of 1 / N of the vertical synchronizing signal. The monochromatic image display device 4 is composed of a CRT or the like as in the conventional example. The coloring device 5 is, for example, red, green,
It is composed of three color filters of blue and a motor. This needs to be the same color filter as the primary color signal output from the matrix circuit 19. The control circuit 3 is composed of what is called a gate array or a standard cell as in the conventional example, and controls the frame sequential signal generator 12, the monochromatic image display device 4 and the coloring device 5. The reference clock generation circuit 2 is a circuit that generates a reference clock of the control signal of the control circuit 3. The reference clock generation circuit is composed of a PLL circuit using a burst signal similar to that in the second embodiment. In the third embodiment of the present invention, it is necessary to perform the matrix of a plurality of color difference signals at the speed of n times. For this reason, n or more clocks synchronized with the carrier color signal are required, and this reference clock generating circuit is configured.

【0059】図12は、メモリの書き込み、読み出しの
データを表わしたものである。(1)はA/D変換器の
出力であり、輝度信号Yと複数の色差信号Xがディジタ
ルデータに変換されメモリに入力される。(2)は、こ
の信号を従来例と同様に3倍の速度で読み出したもので
ある。このとき、輝度信号Y、色差信号Xの両方に追い
越しが発生する。このあと、D/A変換器され、マトリ
ックス回路で変換されたアナログ信号は、切換装置でき
りかえられる。(3)はこの切換装置の出力であり、例
としてR、G、Bが順番に出力される。この時も追い越
しが発生する。図13は、この発明の実施例2と同様に
この輝度信号Yと複数の色差信号Xがどの様に書き込ま
れているかを説明した図である。この説明は、書き込み
と読み出しとの割合が3のときの例に表わしている(N
=3)。書き込みと読み出しは、従来例と同じであるこ
とがわかる。図14は、この発明の実施例3のメモリ容
量を従来例1と同様な方法で計算したものである。図の
ように、輝度信号Yと2つ色差信号Xを水平方向に1/
2ずつ記憶したときを例にあげて説明する。この図によ
ると、輝度信号Yと2つの色差信号Xで2フィールド分
のメモリ容量で可能である。そして、実施例2の場合と
同様に従来例1の2/3の1,272,600ビットの
メモリ容量ですむことがわかる。
FIG. 12 shows data for writing and reading in the memory. (1) is the output of the A / D converter, and the luminance signal Y and the plurality of color difference signals X are converted into digital data and input to the memory. In (2), this signal is read out at a triple speed as in the conventional example. At this time, overtaking occurs in both the luminance signal Y and the color difference signal X. Thereafter, the analog signal which has been D / A-converted and converted by the matrix circuit is switched by the switching device. (3) is an output of this switching device, and as an example, R, G, and B are sequentially output. At this time, overtaking also occurs. FIG. 13 is a diagram for explaining how the luminance signal Y and the plurality of color difference signals X are written as in the second embodiment of the present invention. This explanation is shown in the example when the ratio of writing and reading is 3 (N
= 3). It can be seen that writing and reading are the same as in the conventional example. FIG. 14 shows the memory capacity of the third embodiment of the present invention calculated by the same method as in the first conventional example. As shown in the figure, the luminance signal Y and the two color difference signals X are
An example will be described in which two memories are stored. According to this figure, the luminance signal Y and the two color difference signals X can be used with a memory capacity of two fields. Then, as in the case of the second embodiment, it can be seen that the memory capacity of 1,272,600 bits which is 2/3 of the conventional example 1 is sufficient.

【0060】このように実施例3では、輝度信号と複数
の色差信号を入力することにより、カラー画像を表示す
る、カラー画像表示装置を構成することができる。その
うえ、メモリ容量が従来例1に比べての2/3ですむ利
点がある。また実施例3の構成では、分周器、切換装
置、マトリックス回路などが増えるが、メモリ1フィー
ルド分のコストより安く構成することができる。したが
って実施例3では、従来例1より安価にシステムを構成
することが可能である。
As described above, in the third embodiment, a color image display device for displaying a color image can be constructed by inputting a luminance signal and a plurality of color difference signals. In addition, there is an advantage that the memory capacity is 2/3 that of the conventional example 1. Further, in the configuration of the third embodiment, although the frequency divider, the switching device, the matrix circuit, etc. are increased, the cost can be made lower than the cost for one field of the memory. Therefore, in the third embodiment, the system can be constructed at a lower cost than in the first conventional example.

【0061】実施例4.以下、この発明の実施例を図面
にしたがって説明する。図15は、この発明の実施例4
による複合映像信号を記憶する面順次信号を用いたカラ
ー画像表示装置の概略的な構成図である。図において複
合映像信号は、輝度信号Yと搬送色信号Cを合成した信
号である。図11より、実施例4のカラー画像表示装置
は、面順次信号発生器21、基準クロック発生回路2、
制御回路3、単色の画像表示装置4、着色装置5で構成
されている。このような構成の実施例4は、複合映像信
号を面順次信号に変換し、従来例1と同様に表示し着色
することで、カラー画像を得る。図16は、実施例4の
面順次信号発生器21の構成図である。複合映像信号を
記憶装置10記憶し、n倍の速度で出力される。この出
力信号は、Y/C分離器22により、輝度信号Yと搬送
色信号Cの2つの信号に分離される。この2つの信号
は、色復調器13で複数の原色信号に復調される。この
原色信号を切換装置9で切り換えて出力する。この切り
換えられた信号が、面順次信号Mとなって出力される。
このように面順次信号発生器21は、複合映像信号Vを
入力し、面順次信号Mを出力する。面順次信号発生器2
1は、記憶装置10、Y/C分離器22、色復調回路1
3、切換装置9で構成されている。
Example 4. Embodiments of the present invention will be described below with reference to the drawings. FIG. 15 shows a fourth embodiment of the present invention.
6 is a schematic configuration diagram of a color image display device using a frame sequential signal for storing a composite video signal according to FIG. In the figure, the composite video signal is a signal in which the luminance signal Y and the carrier color signal C are combined. As shown in FIG. 11, the color image display device according to the fourth embodiment includes a frame sequential signal generator 21, a reference clock generation circuit 2,
It is composed of a control circuit 3, a monochromatic image display device 4, and a coloring device 5. In the fourth embodiment having such a configuration, a color image is obtained by converting the composite video signal into a frame sequential signal and displaying and coloring the same as in the first conventional example. FIG. 16 is a configuration diagram of the frame sequential signal generator 21 of the fourth embodiment. The composite video signal is stored in the storage device 10 and is output at n times speed. This output signal is separated by a Y / C separator 22 into two signals, a luminance signal Y and a carrier color signal C. The two signals are demodulated by the color demodulator 13 into a plurality of primary color signals. This primary color signal is switched by the switching device 9 and output. This switched signal is output as the frame sequential signal M.
As described above, the frame sequential signal generator 21 inputs the composite video signal V and outputs the frame sequential signal M. Frame sequential signal generator 2
1 is a storage device 10, a Y / C separator 22, and a color demodulation circuit 1
3 and a switching device 9.

【0062】記憶装置10は、図16よりA/D変換器
6、メモリ7、D/A変換器8、切換装置9で構成され
ている。複合映像信号Vは、記憶装置10で記憶され
る。このあとY/C分離器22は、記憶装置10の出力
であるn倍の速度の複合映像信号を輝度信号と搬送色信
号に分離する。この分離されたn倍の速度の輝度信号Y
と搬送色信号Cを、復調器で例えば赤3R、緑3G、青
3B、などの信号に復調して出力する。色復調器13の
出力はシアン、マゼンダ、イエロー等の出力でもかまわ
ない。切換装置9は、色復調器13で出力された信号を
切換える切換装置である。実施例4では、記憶装置10
は記憶時のn倍の速度で複合映像信号を出力しているの
で、Y/C分離器、色復調器の出力もn倍となる。切換
装置は垂直同期信号の1/Nの期間で原色信号を切換え
る事で3倍の面順次信号Mを出力する。単色の画像表示
装置4は従来例と同様にCRTなどで構成されている。
着色装置5は、従来例と同様に例えば赤、緑、青の3色
の色フィルタとモーターで構成されている。これは色復
調器13で出力された原色信号と同じ色フィルタである
必要がある。制御回路3は、従来例と同様にゲートアレ
イやスタンダードセルと言われるもので構成されてお
り、面順次信号発生器21と単色の画像表示装置4及び
着色装置5の制御を行なう。
The storage device 10 is composed of an A / D converter 6, a memory 7, a D / A converter 8 and a switching device 9 as shown in FIG. The composite video signal V is stored in the storage device 10. After that, the Y / C separator 22 separates the composite video signal output from the storage device 10 at the n-times speed into a luminance signal and a carrier color signal. This separated luminance signal Y of n times speed
Then, the carrier color signal C is demodulated by a demodulator into signals of red 3R, green 3G, blue 3B, etc. and output. The output of the color demodulator 13 may be cyan, magenta, yellow, or the like. The switching device 9 is a switching device that switches the signal output from the color demodulator 13. In the fourth embodiment, the storage device 10
Outputs the composite video signal at a speed n times as high as that at the time of storage, the output of the Y / C separator and the color demodulator also becomes n times. The switching device outputs the tripled frame sequential signal M by switching the primary color signals in the period of 1 / N of the vertical synchronizing signal. The monochromatic image display device 4 is composed of a CRT or the like as in the conventional example.
The coloring device 5 is composed of, for example, three color filters of red, green, and blue and a motor as in the conventional example. This needs to be the same color filter as the primary color signal output from the color demodulator 13. The control circuit 3 is composed of what is called a gate array or a standard cell as in the conventional example, and controls the frame sequential signal generator 21, the monochromatic image display device 4 and the coloring device 5.

【0063】基準クロック発生回路2は、制御回路3の
制御信号の基準クロックを発生する回路である。基準ク
ロック発生回路は、実施例2と同様に、バースト信号に
よるPLL回路で構成されている。今回の発明の実施例
4では、複合映像信号のY/C分離と搬送色信号の復調
をn倍の速度で行なう必要がある。このために搬送色信
号に同期した、n倍以上のクロックが必要になりこの基
準クロック発生回路の構成となった。図17は、メモリ
の書き込み、読み出しのデータを表わしたものである。
(1)はA/D変換器の出力であり、複合映像信号Vが
ディジタルデータに変換されメモリに入力される。
(2)は、この信号を従来例と同様に例として3倍の速
度で読み出したものである。このとき、複合色信号に追
い越しが発生する。このあと、D/A変換器され、Y/
C分離器、色復調器で復調されたアナログ信号は、切換
装置で切り換えられる。(3)はこの切換装置の出力で
あり、例としてR、G、Bが順番に出力される。この時
も追い越しが発生する。
The reference clock generation circuit 2 is a circuit for generating a reference clock of the control signal of the control circuit 3. The reference clock generation circuit is configured by a PLL circuit using a burst signal as in the second embodiment. In the fourth embodiment of the present invention, it is necessary to perform the Y / C separation of the composite video signal and the demodulation of the carrier color signal at a speed of n times. For this reason, n or more clocks synchronized with the carrier color signal are required, and this reference clock generating circuit is configured. FIG. 17 shows data written and read in the memory.
(1) is the output of the A / D converter, and the composite video signal V is converted into digital data and input to the memory.
In (2), this signal is read out at a speed three times as an example as in the conventional example. At this time, overtaking occurs in the composite color signal. After this, D / A converter, Y /
The analog signal demodulated by the C separator and the color demodulator is switched by the switching device. (3) is an output of this switching device, and as an example, R, G, and B are sequentially output. At this time, overtaking also occurs.

【0064】図18は、この発明の実施例2と同様に複
合映像信号Vがどの様に書き込まれているかを説明した
概念図である。この説明は、書き込みと読み出しとの割
合が3のときの例に表わしている(N=3)。書き込み
と読み出しは、従来例と同じである。メモリは、複合映
像信号Vの1つだけでよいのがわかる。図19は、この
発明の実施例3のメモリ容量を従来例1と同様な方法で
計算したものである。図のように、複合映像信号を記憶
したときの例にあげて説明する。この図によると、複合
映像信号Vは1フィールド分のメモリ容量で可能であ
る。そして、従来例1の1/3の636,300ビット
のメモリ容量ですむことがわかる。
FIG. 18 is a conceptual diagram illustrating how the composite video signal V is written as in the second embodiment of the present invention. This explanation is shown in the example when the ratio of writing and reading is 3 (N = 3). Writing and reading are the same as in the conventional example. It will be appreciated that only one of the composite video signals V need be memory. FIG. 19 shows the memory capacity of the third embodiment of the present invention calculated by the same method as in the first conventional example. An example of storing the composite video signal as shown in the figure will be described. According to this figure, the composite video signal V is possible with a memory capacity for one field. It can be seen that the memory capacity of 636,300 bits, which is 1/3 of that of the conventional example 1, is sufficient.

【0065】このように実施例3では、複合映像信号を
入力することでカラー画像を表示できるカラー画像表示
装置を構成できる。そのうえ、メモリ容量が従来例1に
比べて1/3ですむ利点がある。また実施例4の構成で
は、Y/C分離器、色復調器などが増えるが、メモリ1
フィールド分のコストより安く構成することができる。
したがって実施例4では、従来例1、実施例2、実施例
3より安価にシステムを構成することが可能である。
As described above, in the third embodiment, a color image display device capable of displaying a color image can be constructed by inputting the composite video signal. In addition, there is an advantage that the memory capacity is 1/3 as compared with the conventional example 1. In the configuration of the fourth embodiment, the number of Y / C separators, color demodulators, etc. is increased, but the memory 1
It can be constructed at a lower cost than the cost for the field.
Therefore, in the fourth embodiment, it is possible to configure the system at a lower cost than in the conventional example 1, the second example, and the third example.

【0066】実施例5.以下、この発明の実施例を図面
にしたがって説明する。図20は、この発明の実施例5
による映像信号を任意の割合で記憶する面順次信号を用
いたカラー画像表示装置の概略的な構成図である。図2
0より、実施例5のカラー画像表示装置は、面順次信号
発生器23、基準クロック発生回路24、制御回路3、
単色の画像表示装置4、着色装置5で構成されている。
この図では、従来の3原色信号による構成図を例とした
が、実施例1から4までの映像信号を記憶する場合で
も、同様に可能である。このような構成の実施例5で
は、例えばRGBの3原色信号を任意の割合で記憶し、
面順次信号に変換し、従来例と同様に表示し着色するこ
とで、カラー画像を表示することができる。
Example 5. Embodiments of the present invention will be described below with reference to the drawings. 20 shows a fifth embodiment of the present invention.
FIG. 6 is a schematic configuration diagram of a color image display device using a frame-sequential signal that stores the video signal according to FIG. Figure 2
From 0, the color image display apparatus according to the fifth embodiment has a field sequential signal generator 23, a reference clock generation circuit 24, a control circuit 3,
It is composed of a monochromatic image display device 4 and a coloring device 5.
In this drawing, the configuration diagram of the conventional three primary color signals is taken as an example, but the same can be applied to the case of storing the video signals of the first to fourth embodiments. In the fifth embodiment having such a configuration, for example, RGB three primary color signals are stored at an arbitrary ratio,
A color image can be displayed by converting into a frame-sequential signal and displaying and coloring as in the conventional example.

【0067】図21は、実施例5の面順次信号発生器2
3の構成図である。3原色信号を記憶装置10で記憶
し、n倍の速度で出力する。この出力信号は、各色信号
ごとの分周器18により、A/D変換器の書き込みクロ
ックを変えて、メモリに記憶する割合を変える。読み出
しでは、書き込み時と同じ割合で分周器よりそのn倍の
信号を出力しD/A変換する。このD/A変換器の出力
を切換装置9で切り換えて出力する。この切り換えられ
た信号が、面順次RGB信号Mとなって出力される。こ
のように面順次信号発生器23は、原色信号R、G、B
を入力し、面順次RGB信号Mを出力する。面順次信号
発生器23は、記憶装置10、分周器18、切換装置9
で構成されている。このように実施例5では、映像信号
を任意の割合で記憶しカラー画像表示をすることができ
る。任意の割合で記憶すれば、画像に影響の少ない信号
の記憶量を減らしてメモリを減らすことが可能となる。
例えば、RGBの3原色信号では、Bの信号の記憶量を
減らすことで解像度をあまり低下させずにメモリの削減
ができるしたがって実施例5では、従来例よりもメモリ
容量を少なく記憶することで、安価なカラー画像表示装
置を構成することができる効果がある。
FIG. 21 shows the frame sequential signal generator 2 of the fifth embodiment.
It is a block diagram of 3. The three primary color signals are stored in the storage device 10 and output at a speed of n times. This output signal changes the write clock of the A / D converter by the frequency divider 18 for each color signal, and changes the ratio stored in the memory. In reading, a signal that is n times that of the frequency divider is output at the same rate as in writing, and D / A conversion is performed. The output of this D / A converter is switched by the switching device 9 and output. This switched signal is output as a frame sequential RGB signal M. As described above, the frame sequential signal generator 23 is configured to generate the primary color signals R, G, and B.
, And outputs a frame sequential RGB signal M. The frame sequential signal generator 23 includes a storage device 10, a frequency divider 18, and a switching device 9.
It is composed of As described above, in the fifth embodiment, the video signal can be stored at an arbitrary ratio and a color image can be displayed. By storing at an arbitrary ratio, it is possible to reduce the memory by reducing the storage amount of signals that have a small effect on the image.
For example, in the case of RGB three primary color signals, it is possible to reduce the memory without significantly lowering the resolution by reducing the storage amount of the B signal. There is an effect that an inexpensive color image display device can be constructed.

【0068】実施例6.以下、この発明の実施例を図面
にしたがって説明する。図22は、この発明の実施例6
による3原色信号R:G:Bを1:2:1で記憶する、
面順次信号を用いたカラー画像表示装置の面順次信号発
生器の構成図である。この発明の実施例6は実施例5の
具体的な応用を示したものである。実施例6のカラー画
像表示装置は、実施例5と同じであり、図20に示すよ
うに面順次信号発生器23、基準クロック発生回路2
4、制御回路3、単色の画像表示装置4、着色装置5で
構成されている。図22より面順次信号発生器は、記憶
装置10、切換装置9、分周器18で構成されている。
また記憶装置10は、A/D変換器6、メモリ7、D/
A変換器8で構成されている。分周器18は、RとBの
信号を記憶する割合をGの信号に較べて1/2になるよ
うに書き込みクロックADCKを分周して記憶する。読
み出しも、分周器18によって読み出しクロックを分周
して読み出す。これによりR:G:Bの信号の割合は
1:2:1となる。
Example 6. Embodiments of the present invention will be described below with reference to the drawings. 22 shows a sixth embodiment of the present invention.
The three primary color signals R: G: B by 1: 2: 1 are stored.
It is a block diagram of the field sequential signal generator of the color image display apparatus using a field sequential signal. The sixth embodiment of the present invention shows a specific application of the fifth embodiment. The color image display device of the sixth embodiment is the same as that of the fifth embodiment, and as shown in FIG. 20, a frame sequential signal generator 23 and a reference clock generation circuit 2 are provided.
4, a control circuit 3, a monochrome image display device 4, and a coloring device 5. As shown in FIG. 22, the frame sequential signal generator includes a storage device 10, a switching device 9, and a frequency divider 18.
The storage device 10 includes an A / D converter 6, a memory 7, and a D / D converter.
It is composed of an A converter 8. The frequency divider 18 divides and stores the write clock ADCK so that the ratio of storing the R and B signals is ½ of that of the G signal. In the read operation, the read clock is also divided by the frequency divider 18 and read. As a result, the ratio of R: G: B signals becomes 1: 2: 1.

【0069】このようにGだけを多く記憶するのは、輝
度信号に含まれる各R、G、Bの割合を考慮しながら画
像の劣化を防ぎながらメモリを削減させる為である。映
像信号の水平解像度は、輝度信号の水平解像度によって
決まる。つまり輝度信号が解像度があれば色の信号によ
らず解像度のある映像として表示される。R、G、B信
号と輝度信号Yとの関係をNTSC画像信号を例に示
す。 Y=0.3R+0.59G+0.11B となる。このようにRとBの信号に較べ、Gの信号は割
合が輝度信号に締める割合が高いことがわかる。このと
きGの水平サンプリング数を減らすと解像度のないカラ
ー画像となってしまう。水平解像度の劣化を少なくしメ
モリ容量を減らすためには、RとBの信号を減らせば良
いことがわかる。実施例6は、このような考えからR信
号がG信号の約1/2の割合であるのでR、BをGの1
/2で記憶する。図23は、実施例6のメモリ容量を説
明した説明図である。この図より、実施例6は、G信号
に1フィールド分、RとB信号で1フィールド分の合計
2フィールド分のメモリで実現できる。従来例1の2/
3のメモリ容量で可能である。
The reason why a large amount of G is stored is to reduce the memory while preventing the deterioration of the image while considering the ratio of R, G and B contained in the luminance signal. The horizontal resolution of the video signal is determined by the horizontal resolution of the luminance signal. That is, if the luminance signal has resolution, it is displayed as an image with resolution regardless of the color signal. The relationship between the R, G, B signals and the luminance signal Y is shown by taking an NTSC image signal as an example. Y = 0.3R + 0.59G + 0.11B. Thus, it can be seen that the ratio of the G signal is higher than that of the R and B signals, which is the ratio of the luminance signal. At this time, if the number of horizontal G samplings is reduced, a color image with no resolution results. It is understood that the R and B signals should be reduced in order to reduce the deterioration of the horizontal resolution and the memory capacity. In the sixth embodiment, since the R signal is about 1/2 of the G signal from such an idea, R and B are set to 1 of G.
It is memorized with / 2. FIG. 23 is an explanatory diagram illustrating the memory capacity of the sixth embodiment. From this figure, the sixth embodiment can be realized by a memory for two fields, that is, one field for the G signal and one field for the R and B signals. 2 of Conventional Example 1
A memory capacity of 3 is possible.

【0070】このように実施例6は、R、G、Bの3原
色信号をR:G:Bを1:2:1の割合で記憶し、カラ
ー画像を得ることができる、カラー画像表示装置が構成
できる。そのうえ、RとBのメモリを少なくでき、全体
のメモリの容量を抑えることが出来る。また、メモリ容
量を抑えても解像度が大きく劣化せず、かつ安価にカラ
ー画像表示装置を構成することが可能である。R:G:
Bを1:2:1の割合で記憶することは実用的な値であ
り今後、R、G、Bを用いた面順次方式のカラー画像表
示装置では、この値が使用されると考えられる。
As described above, in the sixth embodiment, the color image display device is capable of storing the three primary color signals of R, G and B at a ratio of R: G: B of 1: 2: 1 to obtain a color image. Can be configured. In addition, the R and B memories can be reduced, and the total memory capacity can be suppressed. Further, even if the memory capacity is suppressed, the resolution does not significantly deteriorate, and the color image display device can be constructed at low cost. R: G:
Storing B at a ratio of 1: 2: 1 is a practical value, and it is considered that this value will be used in future in a frame sequential color image display device using R, G, and B.

【0071】実施例7.以下、この発明の実施例を図面
にしたがって説明する。図24は、この発明の実施例7
による同期信号をメモリに記憶せずに映像信号のみを記
憶する、面順次信号を用いたカラー画像表示装置のメモ
リの映像の書き込み、読み出しを説明した説明図であ
る。この図では、従来の3原色信号による構成図を例と
したが、実施例1から6までの映像信号を記憶する場合
でも、同様に可能である。実施例7のカラー画像表示装
置の構成は、従来例1と同じである。またこの実施例7
は、図のように各メモリには水平同期信号および垂直同
期信号を記憶しない例を示している。この例では、同期
信号を記憶しない水平では47ドット、垂直では18ラ
インを記憶しないですむ。この水平同期信号および垂直
同期信号では、映像信号に依存せず一定である。また面
順次信号を用いたカラー画像表示装置では、メモリに記
憶された同期信号は使用してない。図25では、実施例
7のメモリ容量を説明する。従来例と異なり水平は25
6ドット、垂直は244.5ラインを記憶する。分解能
は8bitで同じである。このとき従来例1では、約
1.9Mbitのメモリが必要であるのに、実施例7で
は、約1.5Mbitでよく約0.4Mbitメモリを
削減できる。
Example 7. Embodiments of the present invention will be described below with reference to the drawings. FIG. 24 shows a seventh embodiment of the present invention.
FIG. 6 is an explanatory diagram for explaining writing and reading of an image in a memory of a color image display device using a frame sequential signal in which only a video signal is stored without storing a synchronization signal in the memory. In this drawing, the configuration diagram of the conventional three primary color signals is taken as an example, but the same is also possible when storing the video signals of the first to sixth embodiments. The configuration of the color image display device of the seventh embodiment is the same as that of the first conventional example. In addition, this Example 7
Shows an example in which the horizontal synchronizing signal and the vertical synchronizing signal are not stored in each memory as shown in the figure. In this example, 47 dots are not required to be stored in the horizontal direction and 18 lines are not required to be stored in the vertical direction without storing the synchronization signal. The horizontal synchronizing signal and the vertical synchronizing signal are constant independently of the video signal. Further, the color image display device using the frame sequential signal does not use the synchronization signal stored in the memory. In FIG. 25, the memory capacity of the seventh embodiment will be described. Unlike the conventional example, the horizontal is 25
It stores 6 dots and 244.5 lines vertically. The resolution is the same at 8 bits. At this time, in the conventional example 1, a memory of about 1.9 Mbit is required, but in the seventh embodiment, about 1.5 Mbit is sufficient, and about 0.4 Mbit memory can be reduced.

【0072】このように実施例7では、同期信号を記憶
装置内のメモリに記憶しないので、メモリ容量が削減で
きる。また、画像データはそのままなので、解像度等の
画像の劣化はおこさない。したがって今回の発明の実施
例7では、解像度の劣化なしに、安価にカラー画像表示
装置を構成することができる。
As described above, in the seventh embodiment, since the synchronization signal is not stored in the memory in the storage device, the memory capacity can be reduced. Further, since the image data remains as it is, deterioration of the image such as resolution does not occur. Therefore, in the seventh embodiment of the present invention, the color image display device can be inexpensively configured without deterioration of resolution.

【0073】実施例8.以下、この発明の実施例を図面
にしたがって説明する。図26は、この発明の実施例8
による追い越しに対応した輝度信号と搬送色信号を記憶
する面順次信号を用いたカラー画像表示装置の概念的な
構成図である。図27および28は、この発明の実施例
8の追い越しに対応した輝度信号と搬送色信号を記憶す
る面順次信号発生器の構成例である。図29はこの発明
の実施例8の追い越しに対応した輝度信号と搬送色信号
を記憶するカラー画像表示装置のメモリの書き込みと読
み出しのデータを示した説明図である。図30は実施例
8の追い越し対応時の輝度信号と搬送色信号を記憶する
カラー画像表示装置のメモリ容量の計算を表わした説明
図である。図31は、この発明の実施例8による追い越
しに対応した複合映像信号を記憶する面順次信号を用い
たカラー画像表示装置の概念的な構成図である。図32
および33は、この発明の実施例8の追い越しに対応し
た複合映像信号を記憶する面順次信号発生器の構成例で
ある。図34はこの発明の実施例8の追い越しに対応し
た複合映像信号を記憶するカラー画像表示装置のメモリ
の書き込みと読み出しのデータを示した説明図である。
図35は実施例8の追い越し対応時の複合映像信号を記
憶するカラー画像表示装置のメモリ容量の計算を表わし
た説明図である。
Example 8. Embodiments of the present invention will be described below with reference to the drawings. FIG. 26 shows an eighth embodiment of the present invention.
FIG. 6 is a conceptual configuration diagram of a color image display device using a frame sequential signal that stores a luminance signal and a carrier color signal corresponding to the overtaking by. 27 and 28 are configuration examples of a frame sequential signal generator that stores a luminance signal and a carrier color signal corresponding to the overtaking according to the eighth embodiment of the present invention. FIG. 29 is an explanatory diagram showing writing and reading data of the memory of the color image display device which stores the luminance signal and the carrier color signal corresponding to the overtaking according to the eighth embodiment of the present invention. FIG. 30 is an explanatory diagram showing the calculation of the memory capacity of the color image display device which stores the luminance signal and the carrier color signal in the case of overtaking according to the eighth embodiment. FIG. 31 is a conceptual configuration diagram of a color image display device using a frame sequential signal for storing a composite video signal corresponding to overtaking according to the eighth embodiment of the present invention. FIG.
And 33 are configuration examples of a frame sequential signal generator which stores a composite video signal corresponding to the passing of the eighth embodiment of the present invention. FIG. 34 is an explanatory diagram showing data written to and read from the memory of the color image display device which stores the composite video signal corresponding to the overtaking according to the eighth embodiment of the present invention.
FIG. 35 is an explanatory diagram showing the calculation of the memory capacity of the color image display device for storing the composite video signal in the case of overtaking according to the eighth embodiment.

【0074】実施例1から4の構成では、メモリの書き
込みを読み出しが追い越す、追い越し現象がおこる。追
い越しは、書き込みと読み出しの割合が3倍であるとき
はちょうど画面の真ん中に発生する。このような追い越
しに対応するように構成したのが実施例8である。図2
6から30では、実施例2の輝度信号と搬送色信号を記
憶するカラー画像表示装置の追い越しの対応例を示す。
図31から35では、複合映像信号を記憶するカラー画
像表示装置の追い越しの対応例を示す。図26のカラー
画像表示装置は、面順次信号発生器25、基準クロック
2、制御回路3、単色の画像表示装置4、着色装置5で
構成されている。図27の面順次信号発生器は輝度信号
および搬送色信号にメモリを追加している、図27の面
順次信号発生器は、A/D変換器、メモリ、D/A変換
器、切換装置27によって構成された記憶装置26と色
復調器13と切換装置9によって構成されている。
In the configurations of the first to fourth embodiments, an outpacing phenomenon occurs in which reading outpasses memory writing. Overtaking occurs just in the middle of the screen when the write to read ratio is 3x. The eighth embodiment is configured to cope with such overtaking. Figure 2
6 to 30 show examples of correspondence of overtaking of the color image display device which stores the luminance signal and the carrier color signal of the second embodiment.
31 to 35 show examples of overtaking correspondence of a color image display device that stores a composite video signal. The color image display device of FIG. 26 includes a frame sequential signal generator 25, a reference clock 2, a control circuit 3, a monochrome image display device 4, and a coloring device 5. The field-sequential signal generator of FIG. 27 has a memory added to the luminance signal and the carrier color signal. The field-sequential signal generator of FIG. The storage device 26, the color demodulator 13, and the switching device 9 are configured by.

【0075】図28の面順次信号は図27と同様に輝度
信号と搬送色信号にメモリを追加している。図28は、
図27とは切換装置27の構成位置が異なっているが動
作は同様に行なわれる。図29はこのときのメモリの書
き込みおよび読み出しのデータの変化を示した説明図
で、輝度信号と搬送色信号の両方のデータが追い越し用
のメモリによって補間されているのがわかる。このよう
に輝度信号と搬送色信号に追い越し用メモリを新たに設
け、追い越しが発生しないように構成することで、追い
越しによる画像の劣化が防げる。しかし、図30に示す
ようにメモリ容量は、輝度信号と搬送色信号にメモリを
新たに設けるので、従来例と同じメモリ容量になる。こ
のことにより必ずしも今回発明の実施例8は、メモリ容
量が少なくなるわけではない。
As for the frame sequential signal of FIG. 28, as in the case of FIG. 27, a memory is added to the luminance signal and the carrier color signal. FIG. 28 shows
Although the switching device 27 is different in configuration position from that of FIG. 27, the operation is the same. FIG. 29 is an explanatory diagram showing changes in data written and read in the memory at this time, and it can be seen that both the luminance signal data and the carrier color signal data are interpolated by the overtaking memory. As described above, by additionally providing the overtaking memory for the luminance signal and the carrier color signal so that the overtaking does not occur, the deterioration of the image due to the overtaking can be prevented. However, as shown in FIG. 30, the memory capacity is the same as that of the conventional example because a memory is newly provided for the luminance signal and the carrier color signal. As a result, the memory capacity of the eighth embodiment of the present invention does not necessarily decrease.

【0076】図31のカラー画像表示装置は、面順次信
号発生器30、基準クロック2、制御回路3、単色の画
像表示装置4、着色装置5で構成されている。図32の
面順次信号発生器は複合映像信号用にメモリを追加して
いる。図32の面順次信号発生器は、A/D変換器、メ
モリ、D/A変換器、切換装置27によって構成された
記憶装置28とY/C分離器22と色復調器13と切換
装置9によって構成されている。図33の面順次信号は
図32と同様に複合映像信号用にメモリを追加してい
る。図33は、図32とは切換装置29の構成位置が異
なっているが動作は同様に行なわれる。図34はこのと
きのメモリの書き込みおよび読み出しのデータの変化を
示した説明図で、複合映像信号のデータが追い越し用の
メモリによって補間されているのがわかる。このように
複合映像信号に追い越し用メモリを新たに設け、追い越
しが発生しないように構成することで、追い越しによる
画像の劣化が防げる。しかし、図35に示すようにメモ
リ容量は、複合映像信号用にメモリを新たに設けるだけ
でよいので、従来例よりかなり少ないメモリ容量にな
る。このことより実施例8を実施例4に応用した場合、
追い越しに対応しても、メモリ容量が少なく、安価なカ
ラー画像表示装置が構成できる利点がある。また、実施
例8の追い越しの対応は、ここでは実施例2と4につい
て述べたが、実施例1から4までの実施例で可能であ
る。
The color image display device of FIG. 31 comprises a frame sequential signal generator 30, a reference clock 2, a control circuit 3, a monochromatic image display device 4, and a coloring device 5. The frame sequential signal generator of FIG. 32 has an additional memory for the composite video signal. The frame-sequential signal generator shown in FIG. It is composed by. The frame sequential signal of FIG. 33 has a memory added for the composite video signal as in the case of FIG. 33 differs from FIG. 32 in the structural position of the switching device 29, but operates in the same manner. FIG. 34 is an explanatory diagram showing changes in data written and read in the memory at this time, and it can be seen that the data of the composite video signal is interpolated by the memory for passing. As described above, by additionally providing the overtaking memory for the composite video signal so that the overtaking does not occur, the deterioration of the image due to the overtaking can be prevented. However, as shown in FIG. 35, the memory capacity is considerably smaller than that of the conventional example because it is only necessary to newly provide a memory for the composite video signal. From this, when the eighth embodiment is applied to the fourth embodiment,
Even if overtaking is supported, there is an advantage that a memory device has a small memory capacity and an inexpensive color image display device can be configured. In addition, the handling of overtaking of the eighth embodiment has been described here with respect to the second and fourth embodiments, but it is possible for the first to fourth embodiments.

【0077】このように今回発明の実施例8では、実施
例1から4に追い越しのおこらないカラー映像を表示す
るカラー画像表示装置を構成できる。実施例8は、メモ
リを追加し追い越しをおこさないように構成すること
で、追い越しによる画像の劣化のないカラー画像表示装
置を構成できる効果がある。
As described above, in the eighth embodiment of the present invention, it is possible to construct a color image display device for displaying a color image which is not overtaken in the first to fourth embodiments. The eighth embodiment has an effect that a color image display device in which an image is not deteriorated due to overtaking can be configured by adding a memory so as not to overtake.

【0078】実施例9.以下、この発明の実施例を図面
にしたがって説明する。図36は、この発明の実施例9
による輝度信号のみ追い越しに対応した輝度信号と搬送
色信号を記憶する面順次信号を用いたカラー画像表示装
置の面順次信号発生器の構成図である。図37は実施例
8の輝度信号のみ追い越し対応した時の輝度信号と搬送
色信号によるカラー画像表示装置のメモリ容量について
示した説明図である。図36の面順次信号発生器は、A
/D変換器、メモリ、D/A変換器、切換装置によって
構成される記憶装置31と色復調器13と切換装置とで
構成されている。実施例2の輝度信号のみに追い越し用
のメモリを設けることで追い越しによる画面の劣化を軽
減させる。輝度信号と搬送色信号によって原色信号が生
成されるが、追い越しによる画像の劣化は、早い速度の
輝度成分による画像の変化によるものが多い。このこと
から完全ではないが、輝度信号に追い越し用のメモリを
設け、輝度信号による追い越しをなくすことで、表示画
像の追い越しを軽減することができる。図37に示すよ
うに輝度信号のみにメモリを設けるので、実施例8のよ
うにメモリの増加が無い。したがってメモリは、実施例
2の1.5倍、実施例8の3/4ですむことになる。ま
た、実施例7のように垂直同期信号等をメモリに書き込
まないことによりさらにメモリを削減することが可能で
ある。この実施例では、実施例2のカラー画像表示装置
について例を示したが同じ様に輝度信号と複数の色差信
号を記憶する実施例3のようなカラー画像表示装置でも
可能である。
Example 9. Embodiments of the present invention will be described below with reference to the drawings. 36 shows a ninth embodiment of the present invention.
FIG. 3 is a configuration diagram of a frame sequential signal generator of a color image display device using a frame sequential signal that stores a luminance signal and a carrier color signal corresponding to overtaking only the luminance signal according to FIG. FIG. 37 is an explanatory diagram showing the memory capacity of the color image display device by the luminance signal and the carrier color signal when only the luminance signal of the eighth embodiment is overtaken. The frame sequential signal generator shown in FIG.
The memory device 31 includes a / D converter, a memory, a D / A converter, and a switching device, a color demodulator 13, and a switching device. By providing an overtaking memory only for the luminance signal of the second embodiment, deterioration of the screen due to overtaking can be reduced. Although the primary color signal is generated by the luminance signal and the carrier color signal, the deterioration of the image due to overtaking is often due to the change of the image due to the high-speed luminance component. From this, although not perfect, it is possible to reduce the overtaking of the display image by providing the overtaking memory for the luminance signal and eliminating the overtaking by the luminance signal. Since the memory is provided only for the luminance signal as shown in FIG. 37, the memory does not increase unlike the eighth embodiment. Therefore, the memory is 1.5 times that of the second embodiment and 3/4 that of the eighth embodiment. Further, it is possible to further reduce the memory by not writing the vertical synchronizing signal or the like in the memory as in the seventh embodiment. In this embodiment, the color image display device of the second embodiment has been described as an example, but similarly, the color image display device of the third embodiment in which a luminance signal and a plurality of color difference signals are stored can be used.

【0079】このように今回発明の実施例9は、輝度信
号を記憶する実施例2ないし実施例3のようなカラー画
像表示装置において、輝度信号のみに追い越し用メモリ
を設けることで、追い越しによる画像の劣化を軽減する
と共に、メモリの容量を抑え安価にカラー画像表示装置
を構成できる効果がある。
As described above, according to the ninth embodiment of the present invention, in the color image display device as in the second to third embodiments for storing the luminance signal, the overtaking image is provided by providing the overtaking memory only for the luminance signal. Of the color image display apparatus can be constructed at low cost while suppressing the deterioration of the memory capacity and suppressing the memory capacity.

【0080】実施例10.以下、この発明を図面にした
がって説明する。図38は、この発明の実施例10によ
る面順次信号出力をRGBの3原色信号に限定した実施
例1から4の面順次信号を用いたカラー画像表示装置の
概略的な構成図である。図38は実施例4を例にしてい
るが、実施例1から3も同様とする。図において複合映
像信号は、輝度信号Yと搬送色信号Cを合成した信号で
ある。図38(1)より、実施例10のカラー画像表示
装置は、面順次信号発生器21、基準クロック発生回路
2、制御回路3、単色の画像表示装置4、着色装置5で
構成されている。図38(2)は、実施例10の面順次
信号発生器21の構成図である。複合映像信号を記憶装
置10で記憶し、n倍の速度で出力される。この出力信
号は、Y/C分離器22により、輝度信号Yと搬送色信
号Cの2つの信号に分離される。この2つの信号は、色
復調器13でR、G、Bの3原色信号に復調される。こ
の3原色信号を切換装置9で切り換えて出力する。この
切り換えられた信号が、面順次RGB信号Mとなって出
力される。面順次信号発生器21は、複合映像信号Vを
入力し、面順次RGB信号Mを出力する。面順次信号発
生器21は、記憶装置10、Y/C分離器22、色復調
回路13、切換装置9で構成されている。
Example 10. The present invention will be described below with reference to the drawings. FIG. 38 is a schematic configuration diagram of a color image display apparatus using the frame sequential signals of the first to fourth embodiments in which the frame sequential signal output according to the tenth embodiment of the present invention is limited to the RGB three primary color signals. 38 illustrates the fourth embodiment as an example, the same applies to the first to third embodiments. In the figure, the composite video signal is a signal in which the luminance signal Y and the carrier color signal C are combined. From FIG. 38 (1), the color image display device of the tenth embodiment includes a frame sequential signal generator 21, a reference clock generation circuit 2, a control circuit 3, a monochromatic image display device 4, and a coloring device 5. FIG. 38 (2) is a block diagram of the frame sequential signal generator 21 of the tenth embodiment. The composite video signal is stored in the storage device 10 and output at a speed of n times. This output signal is separated by a Y / C separator 22 into two signals, a luminance signal Y and a carrier color signal C. The two signals are demodulated by the color demodulator 13 into three primary color signals of R, G and B. The three primary color signals are switched by the switching device 9 and output. This switched signal is output as a frame sequential RGB signal M. The frame sequential signal generator 21 inputs the composite video signal V and outputs a frame sequential RGB signal M. The frame sequential signal generator 21 includes a storage device 10, a Y / C separator 22, a color demodulation circuit 13, and a switching device 9.

【0081】このように今回の発明の実施例10は、実
施例1から4の面順次信号Mを3原色信号よりなる面順
次RGB信号Mに限定するものである。面順次信号に
は、シアン、マゼンダ、イエローなどを使用することは
可能であるが、投写型ビデオプロジェクターなどでは
R、G、Bの3原色信号が一般的に用いられている。今
回、原色信号をR、G、Bに限定したのは、面順次信号
を用いたカラー画像表示装置が投写型に応用されるとす
るとR、G、B信号を使用する方法が、光学的なレンズ
の特性なども考慮する必要が無いなどの利点がある。
As described above, the tenth embodiment of the present invention limits the frame sequential signal M of the first to fourth embodiments to the frame sequential RGB signal M composed of the three primary color signals. Although it is possible to use cyan, magenta, yellow, etc. for the frame sequential signal, three primary color signals of R, G, B are generally used in projection type video projectors and the like. This time, the primary color signals are limited to R, G, and B. If a color image display device using field sequential signals is applied to a projection type, the method of using R, G, and B signals is optical. There is an advantage that it is not necessary to consider the characteristics of the lens.

【0082】実施例11.以下、この発明の実施例を図
面にしたがって説明する。図39は、この発明の実施例
11による面順次信号出力を書き込みと読み出しの速度
の割合を3倍に限定した実施例1から4の面順次信号を
用いたカラー画像表示装置のメモリの書き込みと読み出
しを説明した説明図である。図39は実施例4を例にし
ているが、実施例1から3も同様とする。図において複
合映像信号は、輝度信号Yと搬送色信号Cを合成した信
号である。図39は、実施例11のメモリは、複合映像
信号を書き込み、3倍の速度で出力する。垂直は、R、
G、Bと1フィールドずつ読み出す。3倍の速度で行な
うので、書き込みの信号の1フィールド期間に、R、
G、Bの3信号の読み出すことが出来る。3倍以下の速
度では、各色信号が目の中でうまく合成されずフリッカ
(ちらつき)が発生する。3倍以上の速度では見え方は
同じで、フリッカの無いカラー画像となる。また書き込
みと読み出しが3の倍数の速度で行なわれると、書き込
みの1フィールドの期間に1フィールド分のR、G、B
の信号を出力できる利点がある。3倍以上の速度では、
読み出しの速度が高速になり、メモリの読み出し速度の
限界となり実用的な数値でない。また、追い越しがGだ
けですむ利点がある。このように今回の発明の実施例1
1は、実施例1から4の面順次信号Mを書き込まれた信
号の3倍の速度で読み出すことで実用的なカラー画像表
示装置が構成できる。
Example 11. Embodiments of the present invention will be described below with reference to the drawings. FIG. 39 shows the writing of the memory of the color image display apparatus using the frame sequential signals of Examples 1 to 4 in which the ratio of the writing and reading speeds of the frame sequential signal output according to the eleventh embodiment of the present invention is limited to three times. It is explanatory drawing explaining the reading. Although FIG. 39 illustrates the fourth embodiment as an example, the same applies to the first to third embodiments. In the figure, the composite video signal is a signal in which the luminance signal Y and the carrier color signal C are combined. In FIG. 39, the memory of the eleventh embodiment writes the composite video signal and outputs the composite video signal at a triple speed. Vertical is R,
G and B are read one field at a time. Since the operation is performed at a speed three times higher, R,
Three signals of G and B can be read. At a speed of 3 times or less, the respective color signals are not properly combined in the eyes and flicker occurs. At a speed of 3 times or more, the appearance is the same and a color image without flicker is obtained. When writing and reading are performed at a speed that is a multiple of 3, R, G, and B for one field are written during one writing field.
There is an advantage that the signal of can be output. At speeds more than 3 times,
This is not a practical value because the reading speed becomes high and the memory reading speed becomes the limit. Also, there is an advantage that only G can pass. Thus, the first embodiment of the present invention
In No. 1, a practical color image display device can be constructed by reading the frame sequential signal M of the first to fourth embodiments at a speed three times as fast as the written signal.

【0083】実施例12.以下、この発明の実施例を図
面にしたがって説明する。図40は、この発明の実施例
12による面順次信号出力を水平および垂直方向の任意
の位置によせて出力する面順次信号を用いたカラー画像
表示装置のメモリの書き込みと読み出しを説明した説明
図である。図40は実施例7を例にしているが、実施例
1から7についても同様である。この図では、R信号の
説明のみを行なっているが、G、Bの信号についても同
様である。図では例として、読み出しは、書き込みの3
倍の速度で行なうが、n倍の速度でも同じである。実施
例7のように同期信号を書き込まない方式であると書き
込まない期間のメモリをすべて省くことが出来る。また
メモリを省くことはできないが、同期信号がメモリに書
き込まれていても、読み出し側で同期部分を読み飛ばせ
ば、同じようにする事が出来る。図によるとR信号をメ
モリに書き込む。読み出しは、書き込まれた信号の水平
同期信号、垂直同期信号に同期して任意の位置に読み出
しを集中して行なう。この図では各同期信号の中央に読
み出しを集中している。まず水平では、3ラインを水平
同期信号の変化点から離れた、真ん中によせて表示す
る。垂直では、3倍速の信号をR、G、B、の順番で垂
直同期信号の変化点から時間の間隔を空けて、真ん中で
読み出す。この真ん中によせた信号を表示する単色の画
像表示装置の偏向も同様に行なう。
Example 12 Embodiments of the present invention will be described below with reference to the drawings. FIG. 40 is an explanatory diagram for explaining writing and reading of a memory of a color image display device using a frame sequential signal for outputting a frame sequential signal output at arbitrary positions in the horizontal and vertical directions according to a twelfth embodiment of the present invention. Is. Although FIG. 40 illustrates the seventh embodiment as an example, the same applies to the first to seventh embodiments. Although only the R signal is described in this figure, the same applies to the G and B signals. In the figure, as an example, reading is 3
Double speed, but the same at n times speed. With the method of not writing the synchronization signal as in the seventh embodiment, it is possible to omit all the memory during the period of not writing. Although the memory cannot be omitted, even if the synchronization signal is written in the memory, the same operation can be performed by skipping the synchronization part on the reading side. According to the figure, the R signal is written in the memory. The reading is performed by concentrating the reading at an arbitrary position in synchronization with the horizontal synchronizing signal and the vertical synchronizing signal of the written signal. In this figure, reading is concentrated in the center of each sync signal. First, in the horizontal direction, the three lines are displayed in the middle, apart from the change point of the horizontal synchronizing signal. In the vertical direction, a triple speed signal is read in the middle in the order of R, G, B, with a time interval from the change point of the vertical synchronizing signal. The deflection of the monochromatic image display device for displaying the centered signal is similarly performed.

【0084】このように、同期信号の中央で表示するの
は、水平同期信号、垂直同期信号の乱れのある、ビデオ
の再生画像などを表示するためである。このような画像
では、垂直同期信号が乱れることにより、水平同期信号
までもが乱れてしまう。メモリの書き込み読み出しは、
水平、垂直同期信号に同期して行なわれているので、同
期信号の乱れは画像の乱れとなってしまう。今回発明の
実施例11では、垂直方向には垂直同期信号が変化して
から、十分な間隔を空けて読み出しを行なうようにした
ので、ビデオの再生画像でも乱れの少ないカラー画像を
表示できる。また基準クロック発生回路からの基準クロ
ックも水平同期信号またはバースト信号を基準にしてる
ので乱れる。バースト信号は、水平同期信号を基準に搬
送色信号から取り出されるためである。このように基準
クロックが乱れるとメモリからの読み出しが不安定にな
る。例えば、縦1ドットの直線が表示されている場合、
クロックが乱れるとR、G、Bの表示位置が同じ位置で
なくなり、歪んだ線や2重や3重の線が表示されてしま
う。このように実施例12では、メモリの読み出しを任
意の位置によせて行なうカラー画像表示装置を得ること
ができる。実施例12は、ビデオの再生画像のような、
非標準信号が入力されても画像が乱れないカラー画像表
示装置を構成できる効果がある。
As described above, the reason why the sync signal is displayed at the center is to display a reproduced image of a video in which the horizontal sync signal and the vertical sync signal are disturbed. In such an image, the vertical sync signal is disturbed, and thus the horizontal sync signal is disturbed. To write and read memory,
Since the synchronization is performed in synchronization with the horizontal and vertical synchronization signals, the disturbance of the synchronization signal causes the disturbance of the image. In the eleventh embodiment of the present invention, since the vertical synchronizing signal is changed in the vertical direction and the reading is performed at a sufficient interval, it is possible to display a color image with little disturbance even in a video reproduced image. Further, the reference clock from the reference clock generating circuit is also disturbed because it is based on the horizontal synchronizing signal or the burst signal. This is because the burst signal is extracted from the carrier color signal based on the horizontal sync signal. When the reference clock is disturbed in this way, reading from the memory becomes unstable. For example, if a straight line of 1 dot is displayed,
When the clock is disturbed, the display positions of R, G, and B are not the same, and distorted lines or double or triple lines are displayed. As described above, in the twelfth embodiment, it is possible to obtain the color image display device in which the memory is read at any position. Example 12 is similar to a reproduced image of a video,
There is an effect that it is possible to configure a color image display device in which an image is not disturbed even when a non-standard signal is input.

【0085】実施例13.以下、この発明の実施例を図
面にしたがって説明する。図41は、この発明の実施例
13による色副搬送波に同期したn倍のクロックを基準
とした面順次信号を用いたカラー画像表示装置の基準ク
ロックの説明図である。図41は実施例2および4につ
いての具体例である。バースト信号は、色副搬送波周波
数と同じ周波数である。バースト信号は、正常な信号の
場合、水平同期信号からほぼ決まった位置にあるので、
搬送色信号から水平同期信号を基準にして取り出され
る。図41(2)に示すような基準クロック発生回路
は、このバースト信号によって基準クロックを発生す
る。実施例2および4では、搬送色信号または搬送色信
号と輝度信号を合成した複合映像信号を記憶する。この
搬送色信号は、色副搬送波3.58MHzと同じ周波数
で、振幅によって色の濃さをバースト信号からの位相差
によって色を表わす。
Example 13 Embodiments of the present invention will be described below with reference to the drawings. FIG. 41 is an explanatory diagram of a reference clock of a color image display device using a frame sequential signal based on an n-fold clock synchronized with a color subcarrier according to the thirteenth embodiment of the present invention. FIG. 41 is a specific example of the second and fourth embodiments. The burst signal has the same frequency as the color subcarrier frequency. In the case of a normal signal, the burst signal is at a position almost fixed from the horizontal sync signal,
It is extracted from the carrier color signal with reference to the horizontal synchronizing signal. The reference clock generation circuit as shown in FIG. 41 (2) generates a reference clock by this burst signal. In the second and fourth embodiments, the carrier color signal or the composite video signal in which the carrier color signal and the luminance signal are combined is stored. This carrier chrominance signal has the same frequency as the chrominance subcarrier, 3.58 MHz, and represents the color intensity by the amplitude and the color by the phase difference from the burst signal.

【0086】搬送色信号は、図41(2)のように色差
信号R−YとB−Yを色副搬送波により平行復調したも
のである。したがって色復調器では、逆の処理とマトリ
ックス処理が行なわれる。このとき色副搬送波がないと
正確に復調できないので、色副搬送波が必要となる。し
かし、面順次信号を用いたカラー画像表示装置の場合、
書き込みの数倍の速度で読み出されるので、搬送色信号
も数倍の速度で読み出される。従って、色副搬送波も数
倍のものが必要となる。このように実施例13は、色副
搬送波の逓倍のクロックを基準クロックとするカラー画
像表示装置を構成することができる。実施例13は、搬
送色信号を記憶する実施例2および実施例4のようなカ
ラー画像表示装置において、色副搬送波に同期した倍以
上のクロックを使用することで、搬送色信号を正確に復
調できる効果がある。
The carrier color signal is obtained by parallel demodulating the color difference signals RY and BY by the color subcarrier as shown in FIG. 41 (2). Therefore, the color demodulator performs reverse processing and matrix processing. At this time, the color subcarrier is required because accurate demodulation cannot be performed without the color subcarrier. However, in the case of a color image display device using a frame sequential signal,
Since it is read at a speed several times faster than writing, the carrier color signal is also read at a speed several times faster. Therefore, the color subcarrier is required to be several times larger. As described above, the thirteenth embodiment can configure a color image display device in which a clock obtained by multiplying a color subcarrier is used as a reference clock. The thirteenth embodiment accurately demodulates the carrier color signal in the color image display device like the second and fourth embodiments that stores the carrier color signal, by using a clock that is twice or more in synchronization with the color subcarrier. There is an effect that can be done.

【0087】実施例14.以下、この発明の実施例を図
面にしたがって説明する。図42は、この発明の実施例
14による色副搬送波周波数の4倍または8倍または1
2倍のクロックを基準と限定した面順次信号を用いたカ
ラー画像表示装置の基準クロックの説明図である。図4
2では、実施例2および実施例4を具体例とする。図4
2(2)は、4倍のクロックを発信する基準クロック発
生回路の構成図を示す。実施例13のように搬送色信号
および複合映像信号を記憶するカラー画像表示装置で
は、色副搬送波に同期した倍以上のクロックが必要であ
る。この倍以上のクロックは通常は何倍でもよい。搬送
色信号を正しく復調するためには、色副搬送波の2倍以
上クロックでサンプルする必要がある。
Example 14 Embodiments of the present invention will be described below with reference to the drawings. FIG. 42 shows that the color subcarrier frequency according to the fourteenth embodiment of the present invention is four times, eight times or one.
It is explanatory drawing of the reference clock of the color image display apparatus which used the frame sequential signal which limited the double clock to the reference. Figure 4
In Example 2, Example 2 and Example 4 are concrete examples. Figure 4
Reference numeral 2 (2) shows a configuration diagram of a reference clock generation circuit that transmits a clock of 4 times. In the color image display device for storing the carrier color signal and the composite video signal as in the thirteenth embodiment, a clock more than double the clock synchronized with the color subcarrier is required. This number of clocks more than twice is usually any number of times. In order to correctly demodulate the carrier color signal, it is necessary to sample with a clock that is at least twice the color subcarrier.

【0088】しかし、速度があまりにも早くなりすぎた
り、メモリを使用しすぎる問題がある。そこで、色副搬
送波の4倍のクロックでサンプリングし、そのデータを
まびいて記憶することにより搬送色信号を読み出した後
で、正常に復調する方式がとられる。この方式を使用す
るには、必ず色副搬送波に同期した4倍のクロックでか
つあまり高速でないクロックが必要となる。色副搬送波
の4または8または12倍のクロックでは、十分に対応
が可能であるので、この倍数に限定する。4または8ま
たは12のクロックは図42(1)に示すような周波数
になる。これ以上の高速のクロックでは、現在の半導体
のレベルでは、高価になり実用的ではない。このよう
に、今回発明の実施例14では、基準クロックを色副搬
送波周波数の4または8または12に限定することによ
り正確に搬送色信号を復調できかつ実用的なクロックの
カラー画像表示装置を構成できる効果がある。
However, there are problems that the speed becomes too fast and the memory is used too much. Therefore, a method is adopted in which the carrier color signal is read out after sampling is performed with a clock four times as large as the color subcarrier and the data is spread and stored to be normally demodulated. In order to use this method, a clock that is 4 times as fast as the color subcarrier and is not very fast is required. A clock that is 4 or 8 or 12 times as many as the color subcarrier is sufficient to support the clock, so the number is limited to this multiple. The clock of 4 or 8 or 12 has a frequency as shown in FIG. 42 (1). Clocks faster than this are expensive and impractical at the current semiconductor level. As described above, in the fourteenth embodiment of the present invention, by limiting the reference clock to 4 or 8 or 12 of the color subcarrier frequency, a color image display device with a clock that can accurately demodulate a carrier color signal and has a practical clock is configured. There is an effect that can be done.

【0089】実施例15.以下、この発明の実施例を図
面にしたがって説明する。図43から50は、この発明
の実施例15による原色信号に変換する部分をディジタ
ル化した面順次信号を用いたカラー画像表示装置の面順
次信号発生器の構成図である。図43は実施例15の記
憶装置32に復調器を内蔵した面順次信号発生器の構成
図である。実施例2では、記憶装置の外部に色復調器が
ありアナログ信号にD/A変換してから原色信号に変換
していた。輝度信号Yと搬送色信号Cは3倍の速度のア
ナログ信号であり、アナログ信号のまま原色信号に変換
するには、速度の面で困難であった。速度を下げると解
像度がおちるので速度は下げれない。また一般的な色復
調器の回路やICを使用する事が速度の違いから出来な
いので、新たにICを作らねばならず高価になる問題が
あった。色復調を3倍の速度で行なうためには、実施例
15のようにディジタル信号である輝度信号と搬送色信
号をディジタル方式で変換することで解決した。ディジ
タル信号では、3倍の速度でも十分に対応が可能であ
り、かつ簡単な論理回路で構成できるのでゲートアレイ
などのASICで作ることが出来るので安価に作成でき
る。
Example 15. Embodiments of the present invention will be described below with reference to the drawings. 43 to 50 are block diagrams of a frame sequential signal generator of a color image display apparatus using a frame sequential signal obtained by digitizing a portion to be converted into a primary color signal according to the fifteenth embodiment of the present invention. FIG. 43 is a block diagram of a frame sequential signal generator having a demodulator built in the storage device 32 of the fifteenth embodiment. In the second embodiment, a color demodulator is provided outside the storage device and D / A converted into an analog signal and then converted into a primary color signal. The luminance signal Y and the carrier color signal C are analog signals at three times the speed, and it is difficult to convert the analog signals into the primary color signals in terms of speed. If you reduce the speed, the resolution will drop and you cannot reduce the speed. Further, since it is not possible to use a general color demodulator circuit or an IC because of the difference in speed, there is a problem that a new IC must be made and the cost becomes high. In order to perform the color demodulation at a triple speed, it was solved by converting the luminance signal and the carrier color signal, which are digital signals, by a digital method as in the fifteenth embodiment. Digital signals can be sufficiently dealt with even at a triple speed, and since they can be configured with a simple logic circuit, they can be produced with an ASIC such as a gate array, so that they can be produced at low cost.

【0090】しかし、上記の例では、D/A変換器が1
つ増えるので、図44に示すように切換装置9Dを色復
調器13Dのすぐ後で切り換えD/A変換器を1つにし
た例も考えられる。これによりD/A変換器を1つにす
ることもできる。図45から46までは、実施例15の
発明を実施例3で応用したカラー画像表示装置の面順次
信号発生器の構成例である。図45は、マトリックス回
路をディジタル化した面順次信号発生器の構成例であ
る。図46は、マトリックス回路および切り換え装置を
ディジタル化した面順次信号発生器の構成例である。図
47から50までは、実施例15の発明を実施例3で応
用したカラー画像表示装置の面順次信号発生器の構成例
である。図47は、Y/C分離器、色復調器をディジタ
ル化した面順次信号発生器の構成例である。図48は、
Y/C分離器、色復調器および切り換え装置をディジタ
ル化した面順次信号発生器の構成例である。図49は、
Y/C分離器、色復調器をディジタル化し追い越しに対
応した面順次信号発生器の構成例である。図50は、Y
/C分離器、色復調器および切り換え装置をディジタル
化し追い越しに対応した面順次信号発生器の構成例であ
る。
However, in the above example, the D / A converter is 1
Therefore, as shown in FIG. 44, an example in which the switching device 9D is switched immediately after the color demodulator 13D and one D / A converter is used can be considered. As a result, it is possible to use only one D / A converter. 45 to 46 are configuration examples of a frame sequential signal generator of the color image display device to which the invention of the fifteenth embodiment is applied in the third embodiment. FIG. 45 shows an example of the structure of a frame sequential signal generator obtained by digitizing a matrix circuit. FIG. 46 is a configuration example of a frame sequential signal generator in which the matrix circuit and the switching device are digitized. 47 to 50 show an example of the configuration of the frame sequential signal generator of the color image display device to which the invention of the fifteenth embodiment is applied in the third embodiment. FIG. 47 shows a configuration example of a frame sequential signal generator in which a Y / C separator and a color demodulator are digitized. FIG. 48 shows
It is a structural example of the field sequential signal generator which digitized the Y / C separator, the color demodulator, and the switching device. FIG. 49 shows
It is a structural example of a frame sequential signal generator that is capable of overtaking by digitizing a Y / C separator and a color demodulator. FIG. 50 shows Y
It is a structural example of a field sequential signal generator which corresponds to overtaking by digitizing the / C separator, the color demodulator and the switching device.

【0091】上記のように実施例15はY/C分離器、
マトリックス回路、色復調器をディジタル化することで
安価に構成できる。実施例15は、実施例2から4の面
順次信号発生器内部の原色信号に変換する部分をディジ
タル化することで性能を落とさずに安価なカラー画像表
示装置を得ることが可能である。また、追い越しに対応
した面順次信号発生器でも同様に構成できる。
As described above, the fifteenth embodiment is a Y / C separator,
The matrix circuit and the color demodulator can be digitized to be inexpensively constructed. In the fifteenth embodiment, it is possible to obtain an inexpensive color image display device without deteriorating the performance by digitizing the portion for converting into the primary color signal inside the frame sequential signal generator of the second to fourth embodiments. Further, a frame-sequential signal generator capable of overtaking can be similarly configured.

【0092】実施例16.以下、この発明の実施例を図
面にしたがって説明する。図51は、この発明の実施例
16によるメモリに決まったアドレス値で書き込み、読
み出しを行なう面順次信号を用いたカラー画像表示装置
のメモリへの書き込み、読み出しの説明図である。今回
の実施例で使用しているメモリは、先入れ先出し式(F
IFO)メモリであり、書き込み時に入力されたクロッ
クと読み出し時に入力されたクロックが同じ数でないと
同様に読み出すことができない。例えば書き込み時に何
らかの原因でクロックが余分に入力されると読み出し時
にその分を読み出さないと、その分だけずれて読み出し
てしまう。そのため、ビデオの再生画像のような、非標
準の信号では、水平同期信号が乱れるため、従来例の水
平同期信号でPLL動作を行なう基準クロック発生回路
を有する画像表示装置では、映像が乱れることがあっ
た。
Example 16. Embodiments of the present invention will be described below with reference to the drawings. FIG. 51 is an explanatory diagram of writing and reading to and from the memory of the color image display device using a frame sequential signal for writing and reading at a fixed address value in the memory according to the sixteenth embodiment of the present invention. The memory used in this embodiment is a first-in first-out (F
It is an IFO memory and cannot be read out similarly unless the number of clocks input at the time of writing is the same as the number of clocks input at the time of reading. For example, if an extra clock is input for some reason at the time of writing, if the extra clock is not read at the time of reading, the clock is misaligned and read. Therefore, a non-standard signal such as a reproduced image of a video disturbs the horizontal synchronizing signal, and thus an image display device having a reference clock generating circuit that performs a PLL operation with the horizontal synchronizing signal of the conventional example may disturb the video. there were.

【0093】また、実施例1から4の画像表示装置で
は、バースト信号に同期した基準クロックを使用してい
る。例えば色副搬送波周波数の4倍のクロックでは、水
平同期信号期間に含まれるクロック数は910となる。
この時、読み出しが書き込みの3倍の割合だとすると、
クロックは910数は1/3となる。これでは割り切れ
ないので、303と304のクロック数に変化が生じ
る。このように、書き込み時と読み出し時のクロック数
が一定値でないことがありメモリの書き込み読み出しが
正常に行なえない問題があった。今回の発明では、この
ような水平同期信号期間にクロック数が一定でなくても
メモリが正常に動作するように制御する。
In the image display devices of Examples 1 to 4, the reference clock synchronized with the burst signal is used. For example, with a clock four times the color subcarrier frequency, the number of clocks included in the horizontal synchronization signal period is 910.
At this time, if the read rate is three times as high as the write rate,
The number of 910 clocks is 1/3. Since this is not divisible, the number of clocks 303 and 304 changes. As described above, there is a problem that the number of clocks at the time of writing and reading is not a constant value, and writing and reading of the memory cannot be performed normally. In the present invention, control is performed so that the memory operates normally even if the number of clocks is not constant during such a horizontal synchronizing signal period.

【0094】図51(1)は実施例16のメモリの水平
方向のアドレス値をリセットする方式の説明図である。
この図では、水平方向のアドレスが512あり垂直は特
に規定しないメモリを使用する。水平同期信号の変化に
より水平アドレス値が0になり垂直アドレスの値に1を
加える。映像信号は必ず垂直同期信号により垂直アドレ
スが0から始まるように制御される。このように制御す
ると水平同期信号の期間に含まれるクロックが変化して
も書き込みおよび読み出しに影響されない。また、別の
方法として入力クロックを止めても同様の効果がある。
この例の場合、水平同期期間に通常303ドットが30
4になるときが生じても増えた1ドット分は読み出しに
は影響しない。これは実施例1〜4のような、バースト
信号に同期した信号の場合は必ず同じになるわけではな
い。
FIG. 51 (1) is an explanatory diagram of a system for resetting the horizontal address value of the memory of the sixteenth embodiment.
In this figure, a memory having 512 horizontal addresses and not vertically specified is used. The horizontal address value becomes 0 due to the change of the horizontal synchronizing signal, and 1 is added to the value of the vertical address. The video signal is always controlled by the vertical synchronizing signal so that the vertical address starts from 0. With such control, writing and reading are not affected even if the clock included in the period of the horizontal synchronizing signal changes. As another method, the same effect can be obtained by stopping the input clock.
In this case, normally 303 dots are 30 in the horizontal synchronization period.
Even if the time becomes 4, the increased 1 dot does not affect the reading. This is not always the same in the case of signals synchronized with burst signals as in the first to fourth embodiments.

【0095】図51(2)は実施例16のメモリのアド
レス値を一定値でする方式の説明図である。この図で
は、(1)と同様のメモリを使用し、水平アドレスが一
定値にセットされる。水平同期信号毎に水平アドレスが
書き込みを始めたアドレスから必ず310アドレス加
え、さらに垂直アドレスには1を加えた位置から書き込
む。これにより(1)と同様に水平同期信号の期間にク
ロック数が変化しても、影響されない。これは(1)よ
りメモリを無駄にする量が少ない利点がある。ただし
(1)よりメモリの制御が複雑になる。このように実施
例16は、メモリの制御方法を変えることにより、水平
同期期間のクロック数が変化しても画像の乱れの無いカ
ラー画像表示装置を構成できる効果がある。
FIG. 51 (2) is an explanatory diagram of a method of making the address value of the memory of the sixteenth embodiment a constant value. In this figure, the same memory as in (1) is used, and the horizontal address is set to a constant value. For each horizontal synchronization signal, the horizontal address is always added from the address at which the writing is started, 310 addresses are added, and the vertical address is written from the position where 1 is added. As a result, similar to (1), even if the number of clocks changes during the period of the horizontal synchronizing signal, it is not affected. This has the advantage that less memory is wasted than (1). However, the control of the memory becomes more complicated than (1). As described above, the sixteenth embodiment has an effect of configuring a color image display device in which the image is not disturbed even if the number of clocks in the horizontal synchronization period changes by changing the memory control method.

【0096】実施例17.以下、この発明の実施例を図
面にしたがって説明する。図52は、この発明の実施例
17による水平同期信号を基準に位相を選択する面順次
信号を用いたカラー画像表示装置の基準クロック発生回
路の構成図である。図53は、この発明の実施例17に
よる基準クロック発生回路の位相選択回路の(1)は内
部構成図、(2)は動作説明図である。図52より40
は、位相比較器14と電圧制御発振器15と周波数変換
回路16と位相選択回路41より構成される基準クロッ
ク発生回路である。位相比較器は、バースト信号と周波
数変換回路よりの出力fscとの位相差を比較し電圧P
Cに変えて出力する。電圧制御発振器15は、位相差電
圧PCより電圧に相応した周波数のクロック4FSCを
出力する。周波数変換回路16は、クロックを分周し位
相比較器に送る。位相選択回路41は、クロックより複
数の位相をもったクロックを生成し、その中から、水平
同期信号からある一定の位相をもったクロックを選択し
出力する。図53(1)は、位相選択回路の構成図であ
る。位相選択回路は、例えば複数の遅延素子と遅延素子
の出力を水平同期信号より一定の位相のクロックを選択
する切換装置から構成されている。
Example 17 Embodiments of the present invention will be described below with reference to the drawings. 52 is a block diagram of a reference clock generation circuit of a color image display device using a frame sequential signal for selecting a phase based on a horizontal synchronizing signal according to a seventeenth embodiment of the present invention. 53A and 53B are an internal configuration diagram and a diagram for explaining the operation of the phase selection circuit of the reference clock generation circuit according to the seventeenth embodiment of the present invention. From FIG. 52, 40
Is a reference clock generation circuit including a phase comparator 14, a voltage controlled oscillator 15, a frequency conversion circuit 16, and a phase selection circuit 41. The phase comparator compares the phase difference between the burst signal and the output fsc from the frequency conversion circuit to determine the voltage P.
Change to C and output. The voltage controlled oscillator 15 outputs a clock 4FSC having a frequency corresponding to the voltage from the phase difference voltage PC. The frequency conversion circuit 16 divides the frequency of the clock and sends it to the phase comparator. The phase selection circuit 41 generates a clock having a plurality of phases from the clock, and selects and outputs a clock having a certain phase from the horizontal synchronizing signal from the clocks. FIG. 53 (1) is a block diagram of the phase selection circuit. The phase selection circuit is composed of, for example, a plurality of delay elements and a switching device that selects outputs of the delay elements from a horizontal synchronizing signal with a constant phase clock.

【0097】このように、今回の発明の実施例17の基
準クロック発生回路は構成されているので図53(2)
に示すように水平同期信号が変動しても常に一定の位相
のクロックによってサンプリングされるので、書き込み
時と読み出し時の水平同期信号とクロックとの位相が代
っても、同じ位置に表示される。今回の基準クロック発
生回路では、水平同期信号に対し同一位相のクロックが
出力される。従来例では、水平同期信号に同期したクロ
ックを基準としており、水平同期信号から同一の位置で
映像信号のサンプルは行なわれていた。しかし、実施例
1から4のようなバースト信号に同期したクロックでの
サンプルは、ビデオの再生画像のような画像では、水平
同期信号のゆれなどから同一の位置でのサンプルが難し
くなった。このとき画像は、書き込みと読み出しの位置
が合わないので、RGBの色がずれたり直線が歪んだり
する問題が発生する。このような問題を解決するため、
今回の発明の実施例17には、水平同期信号から任意の
位相を選択できる回路を基準クロック発生回路に設けた
カラー画像表示装置を構成した。このことにより、バー
スト信号によって基準クロック発生させても、各原色信
号の位相ずれや、直線が歪んで表示されない効果があ
る。
As described above, since the reference clock generating circuit according to the seventeenth embodiment of the present invention is configured, FIG.
Even if the horizontal sync signal fluctuates as shown in, the sampling is always performed with the clock of a constant phase, so even if the phases of the horizontal sync signal and the clock at the time of writing and reading are changed, they are displayed at the same position. . The reference clock generation circuit this time outputs clocks having the same phase as the horizontal synchronizing signal. In the conventional example, the clock synchronized with the horizontal synchronizing signal is used as a reference, and the video signal is sampled at the same position from the horizontal synchronizing signal. However, in the case of the sample synchronized with the burst signal as in the first to fourth embodiments, it is difficult to sample at the same position in the image such as the reproduced image of the video due to the fluctuation of the horizontal synchronizing signal. At this time, since the writing and reading positions of the image do not match, there arises a problem that the RGB colors are displaced or the straight line is distorted. In order to solve such problems,
In the seventeenth embodiment of the present invention, a color image display device is constructed in which a circuit capable of selecting an arbitrary phase from the horizontal synchronizing signal is provided in the reference clock generation circuit. As a result, even if the reference clock is generated by the burst signal, there is an effect that the phase shift of each primary color signal and the straight line are not distorted for display.

【0098】実施例18.以下、この発明の実施例を図
面にしたがって説明する。図54は、この発明の実施例
18による複数の色差信号をR−Y信号とB−Y信号に
限定した実施例3の面順次信号を用いたカラー画像表示
装置の概略的な構成図である。図54は、輝度信号Yと
色差信号R−YとB−Yを入力しカラー画像を得ること
ができる。構成は実施例3と同じである。Y、R−Y、
B−Yの3信号より、テレビ受像機などでも使用されて
いるように、R、G、Bの3原色信号を簡単に生成でき
る。まずR−Y、B−Y信号よりG−Y信号はベクトル
合成することができる。そして、R−Y、B−Y、G−
Y信号は輝度信号を加算することで、RGBの原色信号
を得ることが可能である。テレビ信号では、人間の目で
最も細かい(周波数の高い信号)ところまで見ることが
できる色は、オレンジあるいは肌色であるため、この信
号の周波数帯域は、1.5MHzまで、またこの信号か
ら90°位相のずれた軸の信号帯域は、0.5MHzま
でに制限している。前者をI信号、後者をQ信号と言
い、この信号のI、Q軸は、R−Y、B−Y軸から33
°位相をシフトした軸である。このことにより、あまり
I、Q軸からずれていないのでR−Y、B−Y軸を基準
にすることにより同様な効果がある。R−Yの帯域を十
分にとればよいことになる。このように今回の発明の実
施例18では複数の色差信号のうちからR−Y、B−Y
信号を用いることに限定することにより、少ない信号か
ら正しく3原色信号に復調できるカラー画像表示装置を
構成できる効果がある。
Example 18. Embodiments of the present invention will be described below with reference to the drawings. FIG. 54 is a schematic configuration diagram of a color image display device using a frame sequential signal of the third embodiment in which a plurality of color difference signals according to the eighteenth embodiment of the present invention is limited to RY signals and BY signals. . In FIG. 54, a color image can be obtained by inputting the luminance signal Y and the color difference signals RY and BY. The configuration is the same as that of the third embodiment. Y, RY,
It is possible to easily generate the three primary color signals of R, G, and B from the three BY signals, as used in a television receiver and the like. First, the G-Y signal can be vector-combined from the R-Y and B-Y signals. And RY, BY, G-
It is possible to obtain RGB primary color signals by adding the luminance signal to the Y signal. In a television signal, the color that can be seen by the human eye to the finest (high frequency signal) is orange or flesh color, so the frequency band of this signal is up to 1.5 MHz and 90 ° from this signal. The signal band of the phase-shifted axes is limited to 0.5 MHz. The former is called an I signal and the latter is called a Q signal. The I and Q axes of this signal are 33 from the RY and BY axes.
° This is the phase-shifted axis. As a result, the I and Q axes do not deviate so much, and the same effect can be obtained by using the RY and BY axes as references. It suffices if the RY band is taken sufficiently. As described above, in the eighteenth embodiment of the present invention, RY and BY are selected from a plurality of color difference signals.
By limiting the use of signals, it is possible to construct a color image display device that can correctly demodulate a small number of signals into three primary color signals.

【0099】実施例19.以下、この発明の実施例を図
面にしたがって説明する。図55は、この発明の実施例
19による輝度信号:R−Y:B−Yを4:1:1で記
憶する面順次信号を用いたカラー画像表示装置の面順次
信号発生回路の構成図である。図56は実施例19のメ
モリ容量を説明した説明図である。図55のように実施
例19の面順次信号発生器43は、A/D変換器6、メ
モリ7、D/A変換器8、切換装置9、分周器18、マ
トリックス回路19で構成されている。2つの分周器1
8により、書き込みが輝度信号:R−Y:B−Yは4:
1:1となるように制御される。R−Y、B−Y信号
は、1.5MHz以下の帯域しかないので、輝度信号の
1/4のサンプル数でもほぼサンプリングは可能であ
る。図56では、このときのメモリ容量例を計算したの
で説明する。この図より輝度信号は水平方向に303ド
ット記憶する。同期信号等の部分を実施例7のように記
憶しないと約6MHzでサンプルしたことになる。した
がってR−Y、B−Yの色差信号は、水平方向に各76
ドット記憶することで、約1.5MHzでサンプルした
ことになり、十分に帯域である。このときのメモリ容量
は、955、500ビットとなり、少ないメモリでカラ
ー画像表示装置が可能となる。。このように今回の発明
のカラー画像表示装置は、輝度信号とR−Y信号とB−
Y信号を4:1:1の割合で記憶するように構成されて
いるので、メモリ容量が少なくてすむので、安価に構成
できる効果がある。
Example 19 Embodiments of the present invention will be described below with reference to the drawings. FIG. 55 is a block diagram of a frame sequential signal generation circuit of a color image display device using a frame sequential signal for storing a luminance signal: RY: BY by 4: 1: 1 according to a nineteenth embodiment of the present invention. is there. FIG. 56 is an explanatory diagram for explaining the memory capacity of the nineteenth embodiment. As shown in FIG. 55, the frame sequential signal generator 43 of the nineteenth embodiment comprises an A / D converter 6, a memory 7, a D / A converter 8, a switching device 9, a frequency divider 18, and a matrix circuit 19. There is. Two dividers 1
8, the writing is performed by the luminance signal: RY: BY is 4:
It is controlled to be 1: 1. Since the R-Y and B-Y signals have only a band of 1.5 MHz or less, almost sampling is possible even with the number of samples of 1/4 of the luminance signal. In FIG. 56, an example of the memory capacity at this time is calculated, which will be described. From this figure, the luminance signal is stored in 303 dots in the horizontal direction. If the portion such as the synchronization signal is not stored as in the case of the seventh embodiment, the sampling is performed at about 6 MHz. Therefore, the color difference signals of RY and BY are 76 in the horizontal direction.
By storing dots, it means that sampling is performed at about 1.5 MHz, which is a sufficient band. The memory capacity at this time is 955,500 bits, and a color image display device can be realized with a small memory. . As described above, the color image display device of the present invention has the luminance signal, the RY signal, and the B-signal.
Since the Y signal is stored at a ratio of 4: 1: 1, the memory capacity can be small, so that there is an effect that the cost can be reduced.

【0100】実施例20.以下、この発明の実施例を図
面にしたがって説明する。図57は実施例20によるカ
ラー画像表示装置の着色装置をカラー液晶シャッターに
よって構成した構成図、図58はカラー液晶シャッター
の構成図を示す。図57において、44は液晶シャッタ
ー制御回路46、カラー液晶シャッター45によって構
成される着色装置である。図58において、45は決ま
った向きの光しか通過させないを偏光板P1、P2、P
3、と制御する信号によって入ってくる光の位相を90
°回転させるπセルC1、C2によって構成されるカラ
ー液晶シャッターである。まず図58においてカラー液
晶シャッターの動作を説明する。CRTからの白色
(赤、緑、青の光を含む)の拡散光が偏光板P1を通過
するとき、縦波の青と緑、横波の赤の光だけを通過させ
る特長を持つ。この光がP1を通過し、さらにπセルC
1を通過する時、πセルの制御信号がONならば90°
位相が回転する。光は、C1がONのとき90°回転
し、偏光板P2には、縦波の赤、横波の青と緑の光が入
力される。偏光板P2は、縦波の赤と緑、横波の青の光
だけを通過させる特長を持つので、次のπセルC2には
縦波の赤と横波の青の光が入力される。
Example 20. Embodiments of the present invention will be described below with reference to the drawings. FIG. 57 is a block diagram showing a color liquid crystal shutter in which the coloring device of the color image display apparatus according to the twentieth embodiment is constructed, and FIG. 58 is a block diagram showing the color liquid crystal shutter. In FIG. 57, 44 is a coloring device including a liquid crystal shutter control circuit 46 and a color liquid crystal shutter 45. In FIG. 58, reference numeral 45 denotes polarizing plates P1, P2, P which allow only light in a fixed direction to pass therethrough.
The phase of the incoming light is controlled by the control signal
It is a color liquid crystal shutter composed of π cells C1 and C2 rotated by °. First, the operation of the color liquid crystal shutter will be described with reference to FIG. When white (including red, green, and blue light) diffused light from the CRT passes through the polarizing plate P1, it has a feature that only blue and green longitudinal waves and red transverse light are transmitted. This light passes through P1 and then π cell C
90 ° if the control signal of π cell is ON when passing 1
The phase rotates. The light rotates 90 ° when C1 is ON, and the longitudinal wave red, the transverse wave blue, and the green light are input to the polarizing plate P2. Since the polarizing plate P2 has a feature of passing only red and green of longitudinal waves and blue of lateral waves, red light of longitudinal waves and blue light of lateral waves are input to the next π cell C2.

【0101】このとき緑の光は阻止され、通過しなくな
る。πセルC2はC1と同じ特長を持ち、C2がONの
とき、C2を通過する光は縦波の青と横波の赤となる。
そして、偏光板P3では横波の赤、緑、青の光しか通過
させない特長を持つので、P3を通過する光は横波の赤
の光となる。緑と青の光についてもπセルの制御により
同様に光を選択できる。このように、カラー液晶シャッ
ターは、白色光より赤、緑、青、の3原色を選択して出
力することができる特長がある。この性質を利用し、面
順次信号の色に同期して選択するように液晶シャッター
制御回路がカラー液晶シャッター内のπセルを制御す
る。ただしπセルの応答時間が長いため、視野角がとれ
ないので、通常は数枚を縦に組み合わせて使用する。図
57では2組のカラー液晶シャッターを上下に組み合わ
せている。カラー液晶シャッターは、フィルタを回転さ
せたりすることがなく、板状の部材なので小型に着色装
置を構成することが出来る。このように今回の発明の実
施例20では、カラー液晶シャッターを着色装置に用い
たカラー画像表示装置を構成することが可能である。ま
た、今回の実施例1ないし4に応用することでモータや
大きな色フィルタを用いることが無いので、小型でかつ
安価なカラー画像表示装置を構成することができる。
At this time, the green light is blocked and does not pass through. The π cell C2 has the same characteristics as C1, and when C2 is ON, the light passing through C2 becomes longitudinal blue and transverse red.
Since the polarizing plate P3 has a characteristic that only the transverse red, green, and blue light is transmitted, the light passing through P3 is transverse red light. Similarly, for the green and blue lights, the lights can be selected by controlling the π cell. As described above, the color liquid crystal shutter has a feature that it is possible to select and output the three primary colors of red, green, and blue from white light. Utilizing this property, the liquid crystal shutter control circuit controls the π cell in the color liquid crystal shutter so as to select in synchronization with the color of the frame sequential signal. However, since the response time of the π cell is long, the viewing angle cannot be taken, so normally several sheets are vertically combined and used. In FIG. 57, two sets of color liquid crystal shutters are vertically combined. Since the color liquid crystal shutter does not rotate the filter and is a plate-shaped member, it is possible to configure a small coloring device. As described above, in Example 20 of the present invention, it is possible to configure a color image display device using the color liquid crystal shutter as a coloring device. Further, by applying the present invention to the first to fourth embodiments, since a motor and a large color filter are not used, a compact and inexpensive color image display device can be constructed.

【0102】実施例21.以下、この発明の実施例を図
面にしたがって説明する。図59は実施例21による、
面順次信号を使用したカラー画像表示装置の(1)は電
磁波除去フィルタを色フィルタとともに構成した着色装
置例、(2)は電磁波除去フィルタをカラー液晶シャッ
ターとともに構成した着色装置例を示す。図の(1)に
おいて、50はモータ制御回路49、モータ48、色フ
ィルタ51によって構成された着色装置である。図の
(2)において、52は液晶シャッター制御回路47、
カラー液晶シャッター45、電磁波除去フィルタ51に
よって構成された着色装置である。電磁波除去フィルタ
は、CRTなどの画像表示装置からでる人体に有害な電
磁波などを軽減または取り除くフィルタであり、一般的
にコンピュータの画面を長時間見る仕事などでは、CR
Tのまえに装着し使用されている。面順次信号を使用し
たカラー画像表示装置では、CRTの偏向が3倍以上の
高速で行なわれるので、通常のままでは同じ明るさがと
れないので、ビームの電圧を通常のCRTの数倍にして
走査を行なっていた。したがって、同じ明るさの画面で
は、家庭用TVのCRTの数倍もの電磁波を出してしま
うという問題があった。このような問題を、今回の発明
の実施例21では、あらかじめ着色装置にCRTの電磁
波出力にみあった電磁波除去用のフィルタを取り付ける
ことで解決した。したがって、電磁波の少ないカラー画
像表示装置が可能である。また、これによりCRTの電
磁波を軽減させるだけでなく、着色装置と同一に構成す
るので小型ですっきりとしたカラー画像表示装置を構成
することも可能である。
Example 21. Embodiments of the present invention will be described below with reference to the drawings. FIG. 59 is according to Example 21,
In the color image display device using the frame sequential signal, (1) shows an example of a coloring device in which an electromagnetic wave removing filter is constructed with a color filter, and (2) shows an example of a coloring device in which an electromagnetic wave removing filter is constructed with a color liquid crystal shutter. In FIG. 1A, reference numeral 50 is a coloring device including a motor control circuit 49, a motor 48, and a color filter 51. In (2) of the figure, 52 is a liquid crystal shutter control circuit 47,
The coloring device includes a color liquid crystal shutter 45 and an electromagnetic wave removing filter 51. The electromagnetic wave removal filter is a filter that reduces or removes electromagnetic waves that are harmful to the human body and emitted from an image display device such as a CRT, and is generally used in a CR for a job such as viewing a computer screen for a long time.
It is attached and used before T. In a color image display device using a frame sequential signal, the deflection of the CRT is performed at a speed three times or more faster, and therefore the same brightness cannot be obtained in the normal state. It was scanning. Therefore, there is a problem in that a screen having the same brightness emits electromagnetic waves as many times as the CRT of a home TV. In the twenty-first embodiment of the present invention, such a problem was solved by previously attaching a filter for removing electromagnetic waves matching the electromagnetic wave output of the CRT to the coloring device. Therefore, a color image display device with less electromagnetic waves is possible. Further, this not only reduces the electromagnetic waves of the CRT but also makes it possible to construct a compact and neat color image display device because it is constructed in the same manner as the coloring device.

【0103】実施例22.以下、この発明の実施例を図
面にしたがって説明する。図60は、実施例22による
水平および垂直同期信号を付け替えるカラー画像表示装
置の(1)は実施例22をもとにした構成図、(2)は
実施例22の面順次信号発生器を例に示した構成図であ
る。図61は実施例22による同期信号の付替方式を説
明した説明図である。図60(1)において面順次信号
MHは同期信号を含んだ面順次信号であり単色の画像表
示装置4Hは同期分離回路を内蔵した画像表示装置であ
る。図61において52は同期信号発生器であり水平お
よび垂直同期信号に同期して3倍の同期信号を切換装置
に出力する。他の回路は実施例2の面順次信号発生器と
同様に動作する。ただし実施例7のように同期信号はメ
モリに記憶しない。また同期付替回路は、簡単な論理回
路で構成できる。
Example 22. Embodiments of the present invention will be described below with reference to the drawings. FIG. 60 is a block diagram of a color image display device for switching horizontal and vertical sync signals according to the twenty-second embodiment based on the twenty-second embodiment, and (2) is an example of the frame sequential signal generator of the twenty-second embodiment. It is a block diagram shown in FIG. FIG. 61 is an explanatory diagram for explaining the synchronization signal replacement method according to the twenty-second embodiment. In FIG. 60 (1), the frame sequential signal MH is a frame sequential signal including a synchronization signal, and the monochrome image display device 4H is an image display device incorporating a sync separation circuit. In FIG. 61, reference numeral 52 is a sync signal generator which outputs a triple sync signal to the switching device in synchronization with the horizontal and vertical sync signals. The other circuits operate similarly to the frame sequential signal generator of the second embodiment. However, the synchronization signal is not stored in the memory as in the seventh embodiment. Further, the synchronization replacement circuit can be configured by a simple logic circuit.

【0104】このように構成することで少しのコストの
増加で、単色の画像表示装置には面順次信号のみを送る
だけでよくなる利点がある。このように映像信号のみを
単色の画像表示装置に送信することは、ビデオ一体型V
TRなどの白黒ビューファインダーと同じ構成にするこ
とができる。これにより実施例22のカラー画像表示装
置をビューファインダーに使用することが容易になる。
図61に水平および垂直の同期信号を付け替えたものを
示す。この付け替えられた同期信号が、単色の画像表示
装置で分離されることで水平および垂直の制御信号(H
S、VS)となる。またこの時付け替えられる同期信号
は、書き込みと読み出しの割合に合せて出力するので、
書き込みの3倍の速度で読み出しが行なわれる場合は単
純に1/3の大きさの同期信号となる。このように実施
例22では、同期信号を面順次信号に付加することで、
偏向用制御信号を送る必要の無いカラー画像表示装置を
構成することが可能である。偏向用の制御信号を送らな
いですむのでCRTに送信する信号が面順次信号だけで
すむ利点がある。したがって、ビデオカメラのような製
品では、ビューファインダーとの間の信号線を少なくす
ることができる利点がある。ただし、CRT側に同期信
号を分離する同期分離回路が必要となる。
With such a structure, there is an advantage that the cost is slightly increased and that only the frame sequential signal is required to be sent to the monochromatic image display device. In this way, transmitting only the video signal to the monochromatic image display device is a video-integrated type V
It can have the same configuration as a monochrome viewfinder such as TR. This facilitates the use of the color image display device of Example 22 in the viewfinder.
FIG. 61 shows the horizontal and vertical sync signals replaced. The resynchronized sync signal is separated by the monochromatic image display device so that the horizontal and vertical control signals (H
S, VS). At this time, the sync signal to be replaced is output according to the ratio of writing and reading,
When reading is performed at a rate three times as fast as writing, the sync signal simply has a size of 1/3. As described above, in the twenty-second embodiment, by adding the synchronization signal to the frame sequential signal,
It is possible to configure a color image display device that does not need to send a deflection control signal. Since there is no need to send a control signal for deflection, there is an advantage that only a frame sequential signal is sent to the CRT. Therefore, a product such as a video camera has an advantage that the number of signal lines to and from the viewfinder can be reduced. However, a sync separation circuit for separating the sync signal is required on the CRT side.

【0105】実施例23.以下、この発明の実施例を図
面にしたがって説明する。図62は実施例23による同
期信号の付替方式を説明した説明図である。図において
実施例23は実施例22で行なった同期信号の付替をさ
らに改良したものである。図61のように同期信号を単
純に書き込みと読み出しの割合に合せて出力するのでは
なく、できるだけ大きくした同期信号を出力するように
した。図では実施例22では1/3になっていた付替同
期信号をより大きな2/3として付け替える。実施例2
2では、面順次信号に付け替えられた同期信号は、CR
T内の同期分離回路で同期信号だけが分離され偏向用の
制御信号となる。このとき同期分離回路では、同期信号
を分離するが、通常の信号の3倍の速度で読み出された
信号の同期信号は、1/3の大きさしかないので分離し
難くなる。このため、実施例23では、同期分離の能力
を上げるため、同期信号を大きくして面順次信号に付加
する。このように実施例23では、同期信号を大きくし
て面順次信号に付加することで偏向用の制御線の必要の
ないカラー画像表示装置の構成が可能である。また、付
加する同期信号を大きくすることで、CRT内の同期分
離がしやすくなる利点がある。
Example 23. Embodiments of the present invention will be described below with reference to the drawings. FIG. 62 is an explanatory diagram for explaining the synchronization signal replacement method according to the twenty-third embodiment. In the figure, the twenty-third embodiment is a further improvement of the synchronization signal replacement performed in the twenty-second embodiment. Instead of simply outputting the sync signal in accordance with the write / read ratio as shown in FIG. 61, the sync signal is output as large as possible. In the figure, the replacement synchronization signal which has been 1/3 in the 22nd embodiment is replaced as a larger 2/3. Example 2
In 2, the sync signal replaced by the frame sequential signal is CR
Only the sync signal is separated by the sync separation circuit in T and becomes a control signal for deflection. At this time, the sync separation circuit separates the sync signal, but the sync signal of the signal read at three times the speed of the normal signal is only 1/3 of the size, which makes it difficult to separate. For this reason, in the twenty-third embodiment, in order to improve the ability of the sync separation, the sync signal is increased and added to the frame sequential signal. As described above, in the twenty-third embodiment, by increasing the synchronization signal and adding it to the frame sequential signal, a color image display device that does not require a control line for deflection can be configured. Further, by increasing the added sync signal, there is an advantage that the sync separation in the CRT is facilitated.

【0106】実施例24.以下、この発明の実施例を図
面にしたがって説明する。図63は、実施例24による
制御回路より水平偏向パルスおよび垂直偏向パルスを出
力するカラー画像表示装置の(1)は概略的な構成図、
(2)および(3)は偏向パルス例である。図63の
(1)は実施例4の複合映像信号を記憶するカラー画像
表示装置を例にしたものである。図において53は、単
色の画像表示装置に直接に偏向パルスを出力する制御回
路であり、4はCRTを使用した単色の画像表示装置で
ある。制御回路は実施例4でも示したようにゲートアレ
イなどの論理回路で構成できるので単色の画像表示装置
で制御信号から抵抗やコンデンサで生成するよりも自由
に偏向パルスの形を制御できる。また抵抗やコンデンサ
などで構成されたものと違い温度に関係なく動作する利
点がある。面順次信号を使用したカラー画像表示装置
は、面順次信号がもとの信号の数倍の速度になることが
多く、通常のCRTより負荷が大きくなり、偏向が特殊
になる場合が多い。
Example 24. Embodiments of the present invention will be described below with reference to the drawings. FIG. 63 is a schematic configuration diagram (1) of a color image display device for outputting a horizontal deflection pulse and a vertical deflection pulse from the control circuit according to the twenty-fourth embodiment.
(2) and (3) are examples of deflection pulses. FIG. 63 (1) shows an example of the color image display device for storing the composite video signal of the fourth embodiment. In the figure, 53 is a control circuit for directly outputting a deflection pulse to a monochromatic image display device, and 4 is a monochromatic image display device using a CRT. Since the control circuit can be configured by a logic circuit such as a gate array as shown in the fourth embodiment, the shape of the deflection pulse can be controlled more freely in a monochromatic image display device than in the case where the control signal is generated by a resistor or a capacitor. In addition, it has the advantage that it operates regardless of temperature, unlike that composed of resistors and capacitors. In a color image display apparatus using a frame sequential signal, the frame sequential signal is often several times as fast as the original signal, the load is larger than that of a normal CRT, and the deflection is often special.

【0107】単純なのこぎり波では、正常に偏向が行な
えない場合もある。従って、今回の発明による実施例2
4は、偏向パルスを制御回路内で発生するように構成し
たので、特殊な偏向に対応できる利点がある。図63
(2)において、垂直偏向パルスを例に動作を示す。細
線に示す従来の垂直パルスVPは、通常単色の画像表示
装置内の偏向制御回路によって出力される。この時、従
来の偏向パルスは垂直制御信号でVSで生成されるの
で、太線に示すような理想の偏向パルスには、なり難
い。したがって画面上に円を表示すると画面例で示すよ
うにRGBの色信号が同一の位置に表示されない、かた
よった映像が表示される場合がある。また、図63
(3)に示すように実施例12のような垂直同期信号の
期間が同一でない場合、従来例と同じ様な偏向制御回路
で生成すると実際の偏向パルスVPは細線のように同一
でないパルスになる。この時は、画面例が示すようにず
れた偏向を行なってしまう。理想の偏向パルスとして
は、垂直制御信号に同期して一定の期間の同一なのこぎ
り波が出るのが望ましい。以上の(2)、(3)のよう
に、今回の発明では太線で示す理想の偏向パルスを安定
して出力できる。水平パルスも同様に出力できる。この
ように実施例24では、制御回路より偏向パルスを出力
することにより特殊な偏向を行なわなければならないC
RTにも対応できる、面順次信号を用いたカラー画像表
示装置を構成できる。
In some cases, a simple sawtooth wave cannot normally deflect. Therefore, the second embodiment according to the present invention
Since No. 4 is configured to generate the deflection pulse in the control circuit, it has an advantage that it can deal with a special deflection. Fig. 63
In (2), the operation is shown by taking a vertical deflection pulse as an example. The conventional vertical pulse VP indicated by a thin line is usually output by the deflection control circuit in the monochromatic image display device. At this time, since the conventional deflection pulse is generated by VS as the vertical control signal, it is difficult to obtain an ideal deflection pulse as shown by a thick line. Therefore, when a circle is displayed on the screen, the RGB color signals may not be displayed at the same position as shown in the screen example, and a jarred image may be displayed. Also, FIG.
As shown in (3), when the periods of the vertical synchronizing signals are not the same as in the twelfth embodiment, the actual deflection pulse VP becomes a non-identical pulse like a thin line when generated by a deflection control circuit similar to the conventional example. . At this time, as shown in the screen example, the deflection is deviated. As an ideal deflection pulse, it is desirable that the same sawtooth wave is output for a certain period in synchronization with the vertical control signal. As described in (2) and (3) above, the present invention can stably output the ideal deflection pulse indicated by the bold line. Horizontal pulses can be output as well. As described above, in the twenty-fourth embodiment, the special deflection must be performed by outputting the deflection pulse from the control circuit.
It is possible to configure a color image display device that uses a frame sequential signal and is compatible with RT.

【0108】実施例25.以下、この発明の実施例を図
面にしたがって説明する。図64は、この発明の実施例
24による制御回路の構成図である。図64は、実施例
24の制御回路53の内部構成を具体化したもので、水
平、垂直の制御信号を基準に読み出し専用メモリ(RO
M)から偏向パルスデータを読み出すことで偏向パルス
を出力する。図64において53は、ROM55、D/
A変換器8、制御部とで構成される制御回路である。こ
のように実施例25では、ROMより偏向パルスを出力
するので、CRTが特殊な偏向であっても対応できる。
また、ROM内のデータを変更するだけで論理回路を作
成しなくてもすぐに実現できる。したがって、制御回路
を設計した後でもROMの内容を変更するだけでCRT
に対応できる効果がある。
Example 25. Embodiments of the present invention will be described below with reference to the drawings. 64 is a block diagram of a control circuit according to a twenty-fourth embodiment of the present invention. FIG. 64 shows a specific internal configuration of the control circuit 53 of the twenty-fourth embodiment, which is a read-only memory (RO) based on horizontal and vertical control signals.
The deflection pulse is output by reading the deflection pulse data from M). In FIG. 64, 53 is a ROM 55, D /
The control circuit is composed of an A converter 8 and a control unit. As described above, in the twenty-fifth embodiment, since the deflection pulse is output from the ROM, it is possible to deal with a special deflection of the CRT.
Further, it can be realized immediately without changing the data in the ROM and creating a logic circuit. Therefore, even after designing the control circuit, you can change the CRT by changing the contents of the ROM.
There is an effect that can correspond to.

【0109】実施例26.以下、この発明の実施例を図
面にしたがって説明する。図65は、この発明の実施例
26による光伝導型ライトバルブを用いたカラー画像表
示装置の構成図である。図65は、前記光伝導型ライト
バルブの動作についての説明図である。図65におい
て、56は、面順次信号を用いた従来例および今回の発
明の実施例のカラー画像表示装置である。57は、カラ
ー画像表示装置56の画像を光伝導型ライトバルブ58
の書き込み面に照射する書き込みレンズである。59
は、図65に示すように、ハロゲンランプなどの光源6
1からの光を約90°の角度に反射させ光伝導型ライト
バルブ58の読み出し面に投写し、光伝導型ライトバル
ブ58の読み出し面からの反射光をそのまま通過させる
偏向ビームスプリッタである。61は、偏向ビームスプ
リッタ59を通過した光を拡大するレンズである。Aま
たはBには、着色装置を配置する。
Example 26. Embodiments of the present invention will be described below with reference to the drawings. 65 is a block diagram of a color image display device using a photoconductive light valve according to Embodiment 26 of the present invention. FIG. 65 is an explanatory diagram of the operation of the photoconductive light valve. In FIG. 65, reference numeral 56 is a color image display device of a conventional example and an example of the present invention using a frame sequential signal. 57 is a photoconductive light valve 58 for displaying the image of the color image display device 56.
It is a writing lens that irradiates the writing surface of. 59
As shown in FIG. 65, is a light source 6 such as a halogen lamp.
It is a deflecting beam splitter that reflects the light from No. 1 at an angle of about 90 °, projects it on the reading surface of the photoconductive light valve 58, and passes the reflected light from the reading surface of the photoconductive light valve 58 as it is. Reference numeral 61 is a lens that magnifies the light that has passed through the deflection beam splitter 59. A coloring device is arranged at A or B.

【0110】図66において一般的な光伝導型ライトバ
ルブの断面図を用いて説明する。光伝導型ライトバルブ
は、書き込み光が書き込み面に照射されるとその光の明
るさに比例し、液晶にかかる電圧が変化するので、読み
出し面から照射される投写光の反射量が変化する。書き
込み光より投写光を明るくすることで、書き込み光と同
じ映像をより明るく表示することができる。これによ
り、面順次信号方式のカラー画像表示装置の問題点であ
る画面の暗さを解決することができる。また、光伝導型
ライトバルブを使用した画像表示装置では、3本の投写
型CRTを用いたビデオプロジェクターが実現されてい
るが、CRTおよび光伝導型ライトバルブ等の各装置が
3組ずつ必要となるので高価でありかつ大きくなる問題
があった。このように実施例26では、光伝導型ライト
バルブと光源とCRTで構成した単色の画像表示装置を
用い、従来例より明るいカラー画像表示装置を構成でき
る。今回の発明の実施例26では、面順次信号を用いた
カラー画像表示装置で行なうので、1組のカラー画像表
示装置と光伝導型ライトバルブ等の各装置だけでよいの
で安価でかつ小型のビデオプロジェクターを構成するこ
とができる効果がある。
A description will be given with reference to a sectional view of a general photoconductive light valve in FIG. When the writing surface of the photoconductive light valve is irradiated with the writing light, the voltage applied to the liquid crystal changes in proportion to the brightness of the writing surface, so that the amount of projection light emitted from the reading surface changes. By making the projection light brighter than the writing light, the same image as the writing light can be displayed brighter. As a result, it is possible to solve the problem of the screen darkness, which is a problem of the color image display device of the frame sequential signal system. Further, in the image display device using the photoconductive light valve, a video projector using three projection CRTs has been realized, but three sets of each device such as the CRT and the photoconductive light valve are required. Therefore, there is a problem that it is expensive and becomes large. As described above, in the twenty-sixth embodiment, a color image display device brighter than the conventional example can be configured by using the monochromatic image display device configured by the photoconductive light valve, the light source and the CRT. In the twenty-sixth embodiment of the present invention, since the color image display device using the frame sequential signal is used, only one set of the color image display device and each device such as the photoconductive light valve are required, so that the video is inexpensive and small in size. There is an effect that the projector can be configured.

【0111】実施例27.以下、この発明の発明例を図
面にしたがって説明する。図67は、この発明の実施例
27による複数の入力でA/D変換器を共用する面順次
信号発生器の(1)は実施例2の輝度信号と搬送色信号
を用いたカラー画像表示装置を例にした構成図、(2)
は切換動作の説明図である。図において記憶装置62
は、切換装置9N、分周器18N、A/D変換器6、メ
モリ7D/A変換器8から構成されている。前記切換装
置9Nは、入力の輝度信号Yと搬送色信号Cを切換信号
Nで交互に切り換える。切り換えられたYとCの信号
は、1つのA/D変換器6によって実施例2のADCの
2倍のクロックADCNでディジタル信号に変換され
る。ディジタル信号は、メモリ7Y,メモリ7Cの両方
に入力され位相の異なったADCNの1/2のクロック
ADCY、ADCCによって記憶される。これによりメ
モリ内部にはYとCが別々に記憶される。このあとは、
実施例2と同様に面順次信号に変換される。
Example 27. Hereinafter, an example of the present invention will be described with reference to the drawings. FIG. 67 is a color image display device using a luminance signal and a carrier color signal of the second embodiment of the field sequential signal generator (1) sharing the A / D converter with a plurality of inputs according to the twenty-seventh embodiment of the invention. (2)
[FIG. 7] is an explanatory diagram of a switching operation. In FIG.
Is composed of a switching device 9N, a frequency divider 18N, an A / D converter 6, and a memory 7D / A converter 8. The switching device 9N alternately switches the input luminance signal Y and the carrier color signal C by the switching signal N. The switched Y and C signals are converted into digital signals by one A / D converter 6 at a clock ADCN that is twice the ADC of the second embodiment. The digital signal is input to both the memory 7Y and the memory 7C and stored by the clocks ADCY and ADCC that are 1/2 of ADCN and have different phases. As a result, Y and C are stored separately in the memory. After this,
Similar to the second embodiment, it is converted into a frame sequential signal.

【0112】この発明では、図67のようにA/D変換
器を共用することでA/D変換器の数を減らすことがで
きる。映像信号用のA/D変換器は、メモリと同様に高
価であるので数を減らすことで安価にカラー画像表示装
置を構成することができる。また、図67では実施例2
についての例をあげて説明したが、同様に今回の発明の
各実施例の入力信号でも可能である。このとき切換装置
は、入力信号の数だけ増え、A/D変換器のクロックの
周波数は高くなる。このように実施例27では、A/D
変換器を複数の入力信号で共用することで、安価なカラ
ー画像表示装置が可能である。
In the present invention, the number of A / D converters can be reduced by sharing the A / D converters as shown in FIG. Since the A / D converter for video signals is as expensive as the memory, it is possible to construct a color image display device at low cost by reducing the number of A / D converters. In addition, in FIG. 67, the second embodiment
However, the input signal of each embodiment of the present invention is also possible. At this time, the switching device increases in number by the number of input signals and the clock frequency of the A / D converter increases. Thus, in Example 27, the A / D
By sharing the converter with a plurality of input signals, an inexpensive color image display device is possible.

【0113】実施例28.以下、この発明の実施例を図
面にしたがって説明する。図68は、この発明の実施例
28による液晶パネルを用いた単色の画像表示装置の構
成図である。図において液晶による画像表示装置63
は、光源64、液晶パネル65、液晶制御回路66で構
成されている。液晶パネルには、白黒表示でき高速で表
示できるTN型液晶表示素子などで構成されたものを用
いる。通常のNTSCの映像信号の3倍の表示をCRT
を用いた画面表示装置と同様に行なう。この発明を前記
実施例に用いることでCRTと較べ奥行がない、小型な
カラー画像表示装置を構成することができる。また光源
の明るさを上げることで、CRTより明るく構成できる
ので投写型のカラー画像表示装置に応用することも可能
である。このように実施例28では、液晶パネルにより
単色の画像表示装置を構成することで、小型で明るい面
順次信号を用いたカラー画像表示装置を構成することが
可能である。
Example 28. Embodiments of the present invention will be described below with reference to the drawings. 68 is a block diagram of a monochromatic image display device using a liquid crystal panel according to Embodiment 28 of the present invention. In the figure, an image display device 63 using liquid crystal
Is composed of a light source 64, a liquid crystal panel 65, and a liquid crystal control circuit 66. As the liquid crystal panel, a panel composed of a TN type liquid crystal display element or the like capable of displaying in black and white and displaying at high speed is used. CRT display with 3 times the normal NTSC video signal
Is performed in the same manner as the screen display device using. By using the present invention in the above-mentioned embodiment, it is possible to construct a small color image display device having no depth as compared with a CRT. Further, by increasing the brightness of the light source, it can be configured to be brighter than the CRT, so that it can be applied to a projection type color image display device. As described above, in the twenty-eighth embodiment, it is possible to configure a small-sized and bright color image display device using a frame sequential signal by configuring a monochromatic image display device with a liquid crystal panel.

【0114】[0114]

【発明の効果】この発明は、以上説明したように構成さ
れているので、以下に示すような効果を奏する。信号の
形式にこだわらない原色信号以外の複数の映像信号が入
力される面順次信号発生手段を用いたカラー画像表示装
置の実現を可能とする。また、入力手段には輝度信号と
搬送色信号が入力され、記憶手段は輝度信号と搬送色信
号を記憶しn倍の速度読み出し、変換手段は色復調器で
構成したので、記憶手段は輝度信号と搬送色信号を記憶
すればよく、記憶手段が必要とするメモリ容量が少なく
てすみ、安価な装置を得る。また、入力手段には輝度信
号と複数の色差信号が入力され、記憶手段は輝度信号と
複数の色差信号を記憶しn倍の速度読み出し、変換手段
はマトリックス回路で構成したので、記憶手段が必要と
するメモリ容量が少なくすみ、安価な装置を得る。
Since the present invention is constructed as described above, it has the following effects. (EN) It is possible to realize a color image display device using a frame sequential signal generation unit to which a plurality of video signals other than primary color signals that do not depend on the signal format are input. Further, since the luminance signal and the carrier color signal are input to the input means, the memory means stores the luminance signal and the carrier color signal and reads them at a speed n times higher, and the converting means is constituted by the color demodulator, the memory means stores the luminance signal. It is sufficient to store the carrier color signal, the memory capacity required by the storage means is small, and an inexpensive device can be obtained. Further, since the luminance signal and the plurality of color difference signals are input to the input means, the storage means stores the luminance signal and the plurality of color difference signals and reads out at n times speed, and the conversion means is composed of a matrix circuit, the storage means is required. Therefore, the memory capacity can be reduced and an inexpensive device can be obtained.

【0115】また、入力手段には複合映像信号が入力さ
れ、記憶手段は複合映像信号を記憶しn倍の速度読み出
し、変換手段は読み出された記憶手段の出力を輝度信号
と搬送色信号に分離するY/C分離回路とこのY/C分
離回路の出力信号が入力される色復調回路とで構成した
ので、記憶手段が必要とするメモリ容量が少なくてす
み、安価な装置を得る。また、記憶手段は入力手段に入
力された同一のカラー映像からなる複数の映像信号を所
定の割合で記憶しn倍の速度で読み出すように構成した
ので、画像に影響の少ない映像信号のメモリ量を減らす
ことを可能とし、解像度をあまり劣化させることなく記
憶手段が必要とするメモリ容量を少なくすることがで
き、安価でかつ画像品質の劣化しない装置を得る。
Further, the composite video signal is input to the input means, the storage means stores the composite video signal and reads it at a speed of n times, and the conversion means outputs the read output of the storage means to a luminance signal and a carrier color signal. Since the Y / C separation circuit for separation and the color demodulation circuit to which the output signal of the Y / C separation circuit is input are used, the memory capacity required by the storage means can be small and an inexpensive device can be obtained. Further, since the storage means is configured to store a plurality of video signals of the same color video input to the input means at a predetermined ratio and read out at a speed n times higher, the memory amount of video signals having a small effect on the image. Therefore, it is possible to reduce the memory capacity required for the storage means without significantly deteriorating the resolution, and it is possible to obtain an inexpensive apparatus which does not deteriorate the image quality.

【0116】さらにまた、入力されるR、G、Bの3原
色の割合を1:2:1で記憶するよう構成したので、解
像度をあまり劣化させることなく記憶手段が必要とする
メモリ容量を少なくする。また、記憶手段は、同期信号
をメモリに記憶しないので、解像度を劣化させることな
く記憶手段が必要とするメモリ容量を少なくすることが
でき、安価でかつ画像品質の劣化しない装置を得る。ま
た、記憶手段によって書き込みと読み出しを同時に行な
うことにより発生する画像の追い越し現象を発生させな
いように、記憶手段に記憶される各信号に対して追い越
し用メモリを設けたので、追い越しによる画像の劣化が
発生しない高品質な画像を有した装置を得る。
Furthermore, since the ratio of the three primary colors of R, G, and B to be input is stored at 1: 2: 1, the memory capacity required by the storage means can be reduced without deteriorating the resolution so much. To do. Further, since the storage means does not store the synchronization signal in the memory, the memory capacity required by the storage means can be reduced without deteriorating the resolution, and an inexpensive device in which the image quality does not deteriorate is obtained. Further, since an overtaking memory is provided for each signal stored in the storage means so as not to cause an overtaking phenomenon of an image that occurs when writing and reading are performed by the storage means at the same time, deterioration of the image due to overtaking may occur. Obtain a device with high quality images that will not occur.

【0117】また、輝度信号に対してのみ追い越し用メ
モリを設け、輝度信号による追い越しをなくしたので、
追い越しによる画像の劣化を軽減し、かつ記憶手段のメ
モリ容量をさほど増加させない装置を得る。また、面順
次信号発生手段の出力信号をR、G、Bの3原色信号に
限定したので、汎用的な投写型ビデオプロジェクターへ
の適用を容易にする装置を得る。また、書き込みと読み
出しの速度の割合を3倍としたので、メモリ読み出し速
度が実用上の限界内で、かつ、フリッカの発生しない実
用的な装置を得る。
Since the overtaking memory is provided only for the luminance signal and the overtaking by the luminance signal is eliminated,
(EN) A device that reduces deterioration of an image due to overtaking and does not significantly increase the memory capacity of a storage unit. Further, since the output signals of the field sequential signal generating means are limited to the three primary color signals of R, G and B, it is possible to obtain a device which can be easily applied to a general-purpose projection type video projector. Further, since the ratio of the writing and reading speeds is tripled, a practical device in which the memory reading speed is within the practical limit and flicker does not occur can be obtained.

【0118】また、面順次信号発生手段は水平および垂
直の所定の期間に集中して出力するように構成したの
で、ビデオの再生画像のような非標準信号が入力されて
も、画像が乱れない装置を得る。また、基準クロック発
生手段は色副搬送波に同期した色副搬送波周波数の逓倍
のクロック信号を発生するように構成したので、搬送色
信号を正確に復調する高品質な装置を得る。さらにま
た、基準クロック発生手段は色副搬送波周波数の逓倍の
4または8または12逓倍のクロック信号を発生するよ
うに構成したので、搬送色信号を正確に復調でき、か
つ、実用的なクロック信号を有した装置を実現できる。
Further, since the field-sequential signal generating means is constructed so as to concentrate and output in the predetermined horizontal and vertical periods, the image is not disturbed even when a non-standard signal such as a reproduced image of a video is inputted. Get the device. Further, since the reference clock generating means is configured to generate a clock signal which is a multiplication of the color subcarrier frequency synchronized with the color subcarrier, a high quality device for accurately demodulating the carrier color signal can be obtained. Furthermore, since the reference clock generating means is configured to generate a clock signal of 4 or 8 or 12 times the color subcarrier frequency, it is possible to accurately demodulate the carrier color signal and generate a practical clock signal. It is possible to realize a device having the same.

【0119】さらに、また、原色信号に変換する変換手
段の信号処理をディジタル信号で処理されるように構成
したので、変換手段は安価な構成で実現でき、かつ、性
能を劣化させず、安価な装置を得る。また、記憶手段は
記憶する信号の間のクロック数が一定数でなくとも水平
同期信号より一定数のアドレスごとにメモリに記憶させ
るように構成したので、水平同期期間のクロック数が変
化しても、画像の乱れを発生させない高品質な装置を得
る。また、記憶手段は記憶する信号を水平同期信号より
一定の位相でサンプリングしてメモリに記憶させるよう
に構成したので、各原色信号の位相ずれや、直線が歪ん
で表示されない高品質な装置を得る。
Furthermore, since the signal processing of the converting means for converting to the primary color signal is configured to be processed by the digital signal, the converting means can be realized with an inexpensive structure and the performance is not deteriorated and is inexpensive. Get the device. Further, since the storage means is configured to store in the memory every fixed number of addresses from the horizontal synchronization signal even if the number of clocks between the signals to be stored is not constant, even if the number of clocks in the horizontal synchronization period changes. To obtain a high-quality device that does not cause image distortion. Further, since the storage means is configured to sample the signal to be stored at a constant phase from the horizontal synchronizing signal and store the sampled signal in the memory, a high-quality device in which the phase shift of each primary color signal and the straight line is not distorted and displayed is obtained. .

【0120】また、入力手段に入力される輝度信号と複
数の色差信号において、複数の色差信号はR−Y信号と
B−Y信号の2つの信号であるように構成したので、少
ない信号から3原色信号を正確、かつ、容易に生成でき
る。さらにまた、記憶手段、入力された輝度信号と2つ
の色差信号R−Y信号とB−Y信号に対して、輝度信
号:R−Y信号:B−Y信号を4:1:1の割合でメモ
リに記憶させるように構成したので、記憶手段が必要と
するメモリ容量は少なくてすみ、安価な装置を得る。ま
た、着色手段はカラー液晶シャッターを用いて構成した
ので、モータや大きな色フィルタを用いることなく、小
型化され、かつ安価な装置を実現する。
Further, in the luminance signal and the plurality of color difference signals input to the input means, since the plurality of color difference signals are composed of two signals of the RY signal and the BY signal, it is possible to reduce the number of signals from three to three. The primary color signal can be generated accurately and easily. Furthermore, the storage means, the input luminance signal and the two color difference signals RY signal and BY signal, the luminance signal: RY signal: BY signal at a ratio of 4: 1: 1. Since it is configured to be stored in the memory, the memory capacity required by the storage means can be small and an inexpensive device can be obtained. Further, since the coloring means is configured by using the color liquid crystal shutter, a compact and inexpensive device can be realized without using a motor or a large color filter.

【0121】また、着色手段前面に電磁波除去用フィル
タを設けたので、CRTからの電磁波を軽減した安全性
の高い装置を得る。また、切換手段において面順次信号
に水平同期信号および垂直同期信号を付加するように構
成したので、偏向用の制御信号を送る必要がなく、信号
線を少なくした装置を得る。さらにまた、切換手段にお
いて水平同期信号および垂直同期信号の幅をもとの同期
信号の1/nよりも大きく付加するように構成したの
で、同期分離能力が向上し信頼性の高い装置を得る。ま
た、単色の画像表示手段が垂直走査および水平走査を通
常のn倍で行なうために必要な偏向パルスを制御手段内
部で発生させるように構成したので、特殊な偏向にも対
応可能な装置を得る。
Further, since the electromagnetic wave removing filter is provided on the front surface of the coloring means, a highly safe apparatus in which electromagnetic waves from the CRT are reduced can be obtained. Further, since the switching means is configured to add the horizontal synchronizing signal and the vertical synchronizing signal to the frame sequential signal, it is not necessary to send a control signal for deflection, and an apparatus having a reduced number of signal lines can be obtained. Further, since the switching means is configured to add the width of the horizontal synchronizing signal and the vertical synchronizing signal to be larger than 1 / n of the original synchronizing signal, the sync separation capability is improved and a highly reliable device is obtained. Further, since the monochromatic image display means is configured to generate the deflection pulse necessary for performing vertical scanning and horizontal scanning at the normal n times, inside the control means, it is possible to obtain a device capable of dealing with special deflection. .

【0122】さらにまた、単色の画像表示手段が垂直走
査および水平走査を通常のn倍で行なうために必要な偏
向パルスを制御手段内部に設けた読み出し専用メモリよ
り出力させるように構成したので、CRTが特殊な偏向
であっても対応可能な装置を得る。また、単色の画像表
示手段を有しn倍の速度で走査するカラー画像表示装置
において、偏向ビームスプリッタを単色の画像表示手段
の前面に設けられた第1の着色手段と光源の前面に設け
られた第2の着色手段との間に配置し、光源からの光を
約90°の角度で反射し光伝導型ライトバルブの読み出
し面に投写させ、光伝導型液晶ライトバルブの読み出し
面からの反射光をそのまま通過するように構成したの
で、書き込み光より投写光を明るくし、明るい画像を有
した装置の実現を可能とする。さらに、この発明をビデ
オプロジェクター等に適用すれば、従来のビデオプロジ
ェクターが3管のCRTで構成されていたのに対して、
1管で構成できるので、3管の表示位置を合わせる調整
を必要としない生産性のよい、かつ、安価なビデオプロ
ジェクターを実現できる。
Furthermore, since the monochrome image display means is constituted so that the deflection pulse necessary for performing vertical scanning and horizontal scanning at the normal n times is output from the read-only memory provided in the control means, the CRT is used. It is possible to obtain a device that can handle even a special deflection. Further, in a color image display device having a monochromatic image display means for scanning at a speed of n times, a deflection beam splitter is provided in front of a first coloring means provided on the front surface of the monochromatic image display means and a light source. The light from the light source is reflected at an angle of about 90 ° and projected onto the readout surface of the photoconductive light valve, and reflected from the readout surface of the photoconductive liquid crystal light valve. Since the light passes through as it is, the projection light is made brighter than the writing light, and it is possible to realize a device having a bright image. Further, when the present invention is applied to a video projector or the like, while the conventional video projector is composed of a three-tube CRT,
Since it can be configured with one tube, it is possible to realize an inexpensive video projector with good productivity that does not require adjustment to match the display positions of the three tubes.

【0123】また、記憶手段は入力される複数の映像信
号を切り換え処理することにより1つのA/D変換器を
共用して用いる構成としたので、安価な構成の装置を実
現する。さらにまた、単色の画像表示手段は光源とn倍
の速度で表示できる白黒液晶パネルとで構成したので、
装置の小型化を図り、かつ、光源の明るさを上げること
により投写型のカラー画像表示装置にも適用可能とす
る。
Further, since the storage means is configured to use one A / D converter in common by switching a plurality of input video signals, an inexpensive device can be realized. Furthermore, since the monochromatic image display means is composed of a light source and a black and white liquid crystal panel capable of displaying at a speed of n times,
By downsizing the device and increasing the brightness of the light source, it can be applied to a projection type color image display device.

【図面の簡単な説明】[Brief description of drawings]

【図1】 この発明の実施例1による原色信号以外の映
像信号を記憶するカラー画像表示装置の概略的な構成図
である。
FIG. 1 is a schematic configuration diagram of a color image display device for storing video signals other than primary color signals according to a first embodiment of the present invention.

【図2】 実施例1による面順次信号発生器の構成図で
ある。
FIG. 2 is a configuration diagram of a frame sequential signal generator according to the first embodiment.

【図3】 この発明の実施例2による輝度信号と搬送色
信号を記憶するカラー画像表示装置の概略的な構成図で
ある。
FIG. 3 is a schematic configuration diagram of a color image display device that stores a luminance signal and a carrier color signal according to a second embodiment of the present invention.

【図4】 実施例2による面順次信号発生器の構成図で
ある。
FIG. 4 is a configuration diagram of a frame sequential signal generator according to a second embodiment.

【図5】 実施例2による面順次信号発生器のタイミン
グについての説明図である。
FIG. 5 is an explanatory diagram of timing of the frame sequential signal generator according to the second embodiment.

【図6】 実施例2によるメモリの書き込み、読み出し
データについての説明図である。
FIG. 6 is an explanatory diagram of write / read data of a memory according to a second embodiment.

【図7】 実施例2による基準クロック発生回路の構成
図である。
FIG. 7 is a configuration diagram of a reference clock generation circuit according to a second embodiment.

【図8】 実施例2によるメモリの映像の書き込み、読
み出しについての説明図である。
FIG. 8 is an explanatory diagram of writing and reading of an image in a memory according to the second embodiment.

【図9】 実施例2によるカラー画像表示装置のメモリ
容量の計算についての説明図である。
FIG. 9 is an explanatory diagram for calculating a memory capacity of the color image display device according to the second embodiment.

【図10】 この発明の実施例3による輝度信号と色差
信号を記憶するカラー画像表示装置の概略的な構成図で
ある。
FIG. 10 is a schematic configuration diagram of a color image display device that stores a luminance signal and a color difference signal according to a third embodiment of the present invention.

【図11】 実施例3による面順次信号発生器の構成図
である。
FIG. 11 is a configuration diagram of a frame sequential signal generator according to a third embodiment.

【図12】 実施例3によるメモリの書き込み、読み出
しデータについての説明図である。
FIG. 12 is an explanatory diagram of write / read data of a memory according to the third embodiment.

【図13】 実施例3によるメモリの映像の書き込み、
読み出しについての説明図である。
FIG. 13 is a drawing of an image in a memory according to the third embodiment,
It is explanatory drawing about reading.

【図14】 実施例3によるカラー画像表示装置のメモ
リ容量の計算についての説明図である。
FIG. 14 is an explanatory diagram for calculating a memory capacity of the color image display device according to the third embodiment.

【図15】 この発明の実施例4による複合映像信号を
記憶するカラー画像表示装置の概略的な構成図である。
FIG. 15 is a schematic configuration diagram of a color image display device which stores a composite video signal according to a fourth embodiment of the present invention.

【図16】 実施例4による面順次信号発生器の構成図
である。
FIG. 16 is a configuration diagram of a frame sequential signal generator according to a fourth embodiment.

【図17】 実施例4によるメモリの書き込み、読み出
しデータについての説明図である。
FIG. 17 is an explanatory diagram of write / read data of the memory according to the fourth embodiment.

【図18】 実施例4によるメモリの映像の書き込み、
読み出しについての説明図である。
FIG. 18 is a diagram showing writing of an image in the memory according to the fourth embodiment,
It is explanatory drawing about reading.

【図19】 実施例4によるカラー画像表示装置メモリ
容量の計算についての説明図である。
FIG. 19 is an explanatory diagram for calculating the memory capacity of the color image display device according to the fourth embodiment.

【図20】 この発明の実施例5による各信号の割合を
任意に変えて記憶するカラー画像表示装置の概略的な構
成図である。
FIG. 20 is a schematic configuration diagram of a color image display device according to a fifth embodiment of the present invention, in which the ratio of each signal is arbitrarily changed and stored.

【図21】 実施例5による面順次信号発生器の構成図
である。
FIG. 21 is a configuration diagram of a frame sequential signal generator according to a fifth embodiment.

【図22】 この発明の実施例6によるR:G:Bを
1:2:1で記憶する面順次信号発生器の構成図であ
る。
FIG. 22 is a configuration diagram of a frame sequential signal generator that stores R: G: B in a ratio of 1: 2: 1 according to a sixth embodiment of the present invention.

【図23】 実施例6によるカラー画像表示装置のメモ
リ容量の計算についての説明図である。
FIG. 23 is an explanatory diagram of the calculation of the memory capacity of the color image display device according to the sixth embodiment.

【図24】 この発明の実施例7によるメモリの映像の
書き込み、読み出しについての説明図である。
FIG. 24 is an explanatory diagram for writing and reading an image in the memory according to the seventh embodiment of the present invention.

【図25】 実施例7によるカラー画像表示装置のメモ
リの容量の計算についての説明図である。
FIG. 25 is an explanatory diagram of calculation of the memory capacity of the color image display device according to the seventh embodiment.

【図26】 この発明の実施例8による輝度信号と搬送
色信号を記憶し追い越しに対応したカラー画像表示装置
の概略的な構成図である。
FIG. 26 is a schematic configuration diagram of a color image display device which stores a luminance signal and a carrier color signal and copes with overtaking according to an eighth embodiment of the present invention.

【図27】 実施例8による追い越しに対応した実施例
2の面順次信号発生器の構成図1である。
FIG. 27 is a configuration diagram 1 of a frame-sequential signal generator according to a second embodiment that corresponds to overtaking according to the eighth embodiment.

【図28】 実施例8による追い越しに対応した実施例
2の面順次信号発生器の構成図2である。
FIG. 28 is a configuration diagram 2 of a frame sequential signal generator according to the second embodiment that is capable of overtaking according to the eighth embodiment.

【図29】 実施例8による追い越しに対応した実施例
2のメモリの書き込み、読み出しデータについての説明
図である。
FIG. 29 is an explanatory diagram of write / read data of the memory according to the second embodiment that corresponds to the passing of the eighth embodiment.

【図30】 実施例8による追い越しに対応した実施例
2のカラー画像表示装置においてのメモリ容量の計算に
ついての説明図である。
FIG. 30 is an explanatory diagram of the calculation of the memory capacity in the color image display device of the second embodiment that corresponds to the overtaking according to the eighth embodiment.

【図31】 実施例8による追い越しに対応した実施例
4の輝度信号と搬送色信号を記憶するカラー画像表示装
置の概略的な構成図である。
FIG. 31 is a schematic configuration diagram of a color image display device that stores a luminance signal and a carrier color signal of Example 4 that corresponds to overtaking according to Example 8.

【図32】 実施例8による追い越しに対応した実施例
4の面順次信号発生器の構成図1である。
FIG. 32 is a configuration diagram 1 of a frame sequential signal generator according to a fourth embodiment which corresponds to overtaking according to the eighth embodiment.

【図33】 実施例8による追い越しに対応した実施例
4の面順次信号発生器の構成図2である。
FIG. 33 is a configuration diagram 2 of a frame-sequential signal generator according to the fourth embodiment which is capable of overtaking according to the eighth embodiment.

【図34】 実施例8による追い越しに対応した実施例
4のメモリの書き込み、読み出しデータについての説明
図である。
FIG. 34 is an explanatory diagram of write / read data of the memory according to the fourth embodiment that corresponds to overtaking according to the eighth embodiment.

【図35】 実施例8による追い越しに対応した実施例
4のカラー画像表示装置においてのメモリ容量の計算に
ついての説明図である。
FIG. 35 is an explanatory diagram of the calculation of the memory capacity in the color image display device of the fourth embodiment corresponding to the overtaking according to the eighth embodiment.

【図36】 この発明の実施例9による輝度信号のみで
追い越しに対応した実施例4の面順次信号発生器の構成
図である。
FIG. 36 is a configuration diagram of a frame sequential signal generator according to a fourth embodiment which corresponds to overtaking with only a luminance signal according to the ninth embodiment of the present invention.

【図37】 実施例9による輝度信号のみで追い越しに
対応した実施例4のカラー画像表示装置においてのメモ
リ容量の計算についての説明図である。
FIG. 37 is an explanatory diagram of the calculation of the memory capacity in the color image display device of the fourth embodiment that corresponds to overtaking with only the luminance signal according to the ninth embodiment.

【図38】 この発明の実施例10による実施例4の面
順次信号を面順次RGB信号に限定したことを示す概略
的な構成図である。
FIG. 38 is a schematic configuration diagram showing that a frame sequential signal of Example 4 according to Example 10 of the present invention is limited to a frame sequential RGB signal.

【図39】 この発明の実施例11による実施例4のメ
モリからの読み出しを3倍に限定したことを示す説明図
である。
FIG. 39 is an explanatory diagram showing that reading from the memory of the fourth embodiment according to the eleventh embodiment of the present invention is limited to three times.

【図40】 この発明の実施例12によるメモリの映像
の書き込み読み出しを書き込まれる信号の垂直同期信号
の中央によせて行なうことを説明した説明図である。
FIG. 40 is an explanatory diagram illustrating that video writing / reading of a memory according to the twelfth embodiment of the present invention is performed by using the center of a vertical synchronizing signal of a written signal.

【図41】 この発明の実施例13による色副搬送波の
逓倍のクロックを基準クロックとすることを説明する説
明図である。
FIG. 41 is an explanatory diagram illustrating that a clock of a color subcarrier multiplied according to a thirteenth embodiment of the present invention is used as a reference clock.

【図42】 この発明の実施例14による実施例13に
おいて基準クロックを4または8または12逓倍に限定
することを示す説明図である。
FIG. 42 is an explanatory diagram showing that the reference clock is limited to 4 or 8 or 12 times in the thirteenth embodiment according to the fourteenth embodiment of the present invention.

【図43】 この発明の実施例15による色復調器をデ
ィジタル化した面順次信号発生器の構成図である。
FIG. 43 is a block diagram of a frame sequential signal generator obtained by digitizing a color demodulator according to a fifteenth embodiment of the present invention.

【図44】 実施例15による色復調器と切換器をディ
ジタル化した面順次信号発生器の構成図である。
FIG. 44 is a configuration diagram of a frame sequential signal generator in which the color demodulator and the switch are digitized according to the fifteenth embodiment.

【図45】 実施例15によるマトリックス回路をディ
ジタル化した面順次信号発生器の構成図である。
FIG. 45 is a configuration diagram of a frame sequential signal generator in which a matrix circuit according to the fifteenth embodiment is digitized.

【図46】 実施例15によるマトリックス回路と切換
器をディジタル化した面順次信号発生器の構成図であ
る。
FIG. 46 is a configuration diagram of a frame sequential signal generator in which a matrix circuit and a switching device according to the fifteenth embodiment are digitized.

【図47】 実施例15によるY/C分離器と色復調器
をディジタル化した面順次信号発生器の構成図である。
FIG. 47 is a configuration diagram of a frame sequential signal generator in which the Y / C separator and the color demodulator according to the fifteenth embodiment are digitized.

【図48】 実施例15によるY/C分離器と色復調器
と切換器をディジタル化した面順次信号発生器の構成図
である。
FIG. 48 is a configuration diagram of a frame sequential signal generator in which a Y / C separator, a color demodulator, and a switch are digitized according to the fifteenth embodiment.

【図49】 実施例15によるY/C分離器と色復調器
をディジタル化し追い越しに対応した面順次信号発生器
の構成図である。
FIG. 49 is a configuration diagram of a frame sequential signal generator that digitizes the Y / C separator and the color demodulator according to the fifteenth embodiment and supports overtaking.

【図50】 実施例15によるY/C分離器と色復調器
と切換器をディジタル化し追い越しに対応した面順次信
号発生器の構成図である。
FIG. 50 is a configuration diagram of a frame sequential signal generator that digitizes the Y / C separator, the color demodulator, and the switcher according to the fifteenth embodiment and supports overtaking.

【図51】 この発明の実施例16による水平アドレス
を一定値または水平同期信号でリセットしメモリの書き
込み読み出し方法を示した説明図である。
FIG. 51 is an explanatory diagram showing a memory read / write method in which a horizontal address is reset by a constant value or a horizontal synchronization signal according to the sixteenth embodiment of the present invention.

【図52】 この発明の実施例17による基準クロック
発生回路の構成図である。
FIG. 52 is a configuration diagram of a reference clock generation circuit according to a seventeenth embodiment of the present invention.

【図53】 実施例17による基準クロック発生回路の
概略的な構成図と動作を示した説明図である。
FIG. 53 is a schematic block diagram of a reference clock generation circuit according to the seventeenth embodiment and an explanatory diagram showing its operation.

【図54】 この発明の実施例18による輝度信号とR
−Y信号とB−Y信号を記憶するカラー画像表示装置の
概略的な構成図である。
54 is a luminance signal and R according to Embodiment 18 of the present invention. FIG.
FIG. 3 is a schematic configuration diagram of a color image display device that stores −Y signals and BY signals.

【図55】 この発明の実施例19による面順次信号発
生器の構成図である。
FIG. 55 is a configuration diagram of a frame sequential signal generator according to a nineteenth embodiment of the present invention.

【図56】 実施例19によるカラー画像表示装置のメ
モリ容量の計算についての説明図である。
FIG. 56 is an explanatory diagram for calculating the memory capacity of the color image display device according to the nineteenth embodiment.

【図57】 この発明の実施例20によるカラー液晶シ
ャッターによって着色装置を構成した構成図である。
FIG. 57 is a structural diagram of a coloring device constituted by a color liquid crystal shutter according to Embodiment 20 of the present invention.

【図58】 実施例20によるカラー液晶シャッターの
内部の構成図である。
FIG. 58 is a diagram showing the internal structure of a color liquid crystal shutter according to the twentieth embodiment.

【図59】 この発明の実施例21による電磁波除去フ
ィルタを取り付けた着色装置の構成図である。
[Fig. 59] Fig. 59 is a configuration diagram of a coloring device equipped with an electromagnetic wave removal filter according to a twenty-first embodiment of the present invention.

【図60】 この発明の実施例22による水平および垂
直同期信号を付け替えるカラー画像表示装置の面順次信
号発生器の構成例である。
FIG. 60 is a structural example of a frame sequential signal generator of a color image display device for switching horizontal and vertical synchronizing signals according to a twenty second embodiment of the present invention.

【図61】 実施例22による水平および垂直同期信号
を付け替え方式を説明した説明図である。
FIG. 61 is an explanatory diagram illustrating a method of changing horizontal and vertical synchronization signals according to a twenty-second embodiment.

【図62】 この発明の実施例23による水平および垂
直同期信号を大きくし付け替える方式を示した説明図で
ある。
FIG. 62 is an explanatory diagram showing a method of enlarging and changing horizontal and vertical synchronization signals according to a twenty-third embodiment of the present invention.

【図63】 この発明の実施例24による制御回路より
水平および垂直偏向用パルスを出力するカラー画像表示
装置の概略的な構成図である。
FIG. 63 is a schematic configuration diagram of a color image display device for outputting horizontal and vertical deflection pulses from the control circuit according to the twenty-fourth embodiment of the present invention.

【図64】 この発明の実施例25による実施例24の
制御回路において読み出し専用のメモリ(ROM)より
水平垂直の偏向用パルスを出力する制御回路の構成図で
ある。
FIG. 64 is a configuration diagram of a control circuit for outputting horizontal and vertical deflection pulses from a read-only memory (ROM) in the control circuit of the twenty-fourth embodiment according to the twenty-fifth embodiment of the present invention.

【図65】 この発明の実施例26による光伝導型ライ
トバルブを用いた面順次信号によってカラー画像を得る
カラー画像表示装置の概略的な構成図である。
FIG. 65 is a schematic configuration diagram of a color image display device for obtaining a color image by a frame sequential signal using a photoconductive light valve according to a twenty-sixth embodiment of the present invention.

【図66】 実施例26による光伝導型液晶ライトバル
ブの動作についての説明図である。
FIG. 66 is an explanatory diagram of the operation of the photoconductive liquid crystal light valve according to the twenty-sixth embodiment.

【図67】 この発明の実施例27によるA/D変換器
を共用する面順次信号発生器の構成図である。
FIG. 67 is a configuration diagram of a frame sequential signal generator sharing an A / D converter according to a twenty-seventh embodiment of the present invention.

【図68】 この発明の実施例28による液晶パネルを
用いた単色の画像表示装置の構成図である。
FIG. 68 is a configuration diagram of a monochrome image display device using a liquid crystal panel according to Embodiment 28 of the present invention.

【図69】 従来の原色信号を記憶するカラー画像表示
装置の概略的な構成図である。
FIG. 69 is a schematic configuration diagram of a conventional color image display device that stores primary color signals.

【図70】 従来の面順次信号発生器の構成図である。FIG. 70 is a configuration diagram of a conventional frame sequential signal generator.

【図71】 従来の面順次信号発生器6のタイミングに
ついての説明図である。
71 is an explanatory diagram of timing of the conventional frame sequential signal generator 6. FIG.

【図72】 従来のメモリの書き込み、読み出しデータ
についての説明図である。
FIG. 72 is an explanatory diagram of write / read data of a conventional memory.

【図73】 従来の追い越しが発生した画面についての
説明図である。
FIG. 73 is an explanatory diagram of a screen in which a conventional overtaking has occurred.

【図74】 従来の基準クロック発生回路の構成図であ
る。
FIG. 74 is a configuration diagram of a conventional reference clock generation circuit.

【図75】 従来のメモリの映像の書き込み、読み出し
について説明した説明図である。
[Fig. 75] Fig. 75 is an explanatory diagram describing writing and reading of an image in a conventional memory.

【図76】 従来のカラー画像表示装置のメモリ容量の
計算についての説明図である。
FIG. 76 is an explanatory diagram of calculation of memory capacity of a conventional color image display device.

【図77】 従来のメモリの書き込み方式についての説
明図である。
FIG. 77 is an explanatory diagram of a conventional memory writing method.

【図78】 従来の単色の画像表示装置の構成図であ
る。
FIG. 78 is a configuration diagram of a conventional monochromatic image display device.

【図79】 従来の着色装置の構成図である。FIG. 79 is a configuration diagram of a conventional coloring device.

【図80】 従来の追い越しに対応した原色信号を記憶
するカラー画像表示装置の概略的な構成図である。
[Fig. 80] Fig. 80 is a schematic configuration diagram of a conventional color image display device that stores primary color signals corresponding to overtaking.

【図81】 従来の追い越しに対応した面順次信号発生
器1の構成図である。
FIG. 81 is a configuration diagram of a conventional frame sequential signal generator 1 corresponding to overtaking.

【図82】 従来の追い越しに対応した面順次信号発生
器1のタイミングについての説明図である。
FIG. 82 is an explanatory diagram of timing of the field sequential signal generator 1 corresponding to conventional overtaking.

【図83】 従来の追い越しに対応したメモリの書き込
み、読み出しデータについての説明図である。
[FIG. 83] FIG. 83 is an explanatory diagram of write / read data of a memory corresponding to a conventional overtaking.

【図84】 従来の追い越しに対応した時の画面につい
ての説明図である。
[Fig. 84] Fig. 84 is an explanatory diagram of a screen when a conventional overtaking is supported.

【図85】 従来の追い越しに対応した面順次信号発生
器2の構成図である。
[Fig. 85] Fig. 85 is a configuration diagram of a conventional frame sequential signal generator 2 corresponding to overtaking.

【図86】 従来の追い越しに対応した面順次信号発生
器2のタイミングについての説明図である。
[Fig. 86] Fig. 86 is an explanatory diagram of timing of the frame sequential signal generator 2 corresponding to conventional overtaking.

【図87】 従来の追い越しに対応したカラー画像表示
装置のメモリ容量の計算についての説明図である。
[Fig. 87] Fig. 87 is an explanatory diagram of calculation of a memory capacity of a conventional color image display device corresponding to overtaking.

【符号の説明】[Explanation of symbols]

1 面順次信号発生器 2 基準クロック発生回路(HDロック) 3 制御回路 4 単色の画像表示装置 5 着色装置 6 A/D変換器 7 メモリ 8 D/A変換器 9 切換器 10 記憶装置 11 色変換器 12 面順次信号発生器(Y、C) 13 色復調器 14 位相比較器 15 電圧制御発振器(VCO) 16 周波数変換回路(1/4) 17 面順次信号発生器(Y、色差) 18 分周器 19 マトリックス回路 20 記憶装置 21 面順次信号発生器(V) 22 Y/C分離器 23 面順次信号発生器 24 基準クロック発生回路(fscロック) 25 面順次信号発生器 26 記憶装置 27 切換器(ディジタル) 28 記憶装置 29 切換器 30 面順次信号発生器(V、追い越し) 31 記憶装置 32 記憶装置 33 記憶装置 34 記憶装置 35 記憶装置 36 記憶装置 37 記憶装置 38 記憶装置 39 記憶装置 40 基準クロック発生回路 41 位相選択回路 42 面順次信号発生器 43 記憶装置 44 着色装置 45 液晶シャッター 46 液晶シャッター制御回路 47 色フィルタ 48 モータ 49 モータ制御回路 50 着色装置 51 電磁波除去フィルタ 52 着色装置 53 制御回路 54 単色の画像表示装置 55 読み出し専用メモリ(ROM) 56 面順次信号を用いたカラー画像表示装置 57 レンズ 58 光伝導型ライトバルブ 59 偏向ビームスプリッタ 60 レンズ 61 光源 62 記憶装置 63 単色の画像表示装置(液晶) 64 光源 65 液晶パネル 66 液晶制御回路 67 面順次信号発生器 68 位相比較器 69 電圧制御発振器 70 周波数変換回路 71 陰極線管(CRT) 72 偏向制御回路 73 面順次信号発生器 74 記憶装置 75 記憶装置 1 Frame Sequential Signal Generator 2 Reference Clock Generation Circuit (HD Lock) 3 Control Circuit 4 Single Color Image Display Device 5 Coloring Device 6 A / D Converter 7 Memory 8 D / A Converter 9 Switching Device 10 Storage Device 11 Color Conversion Device 12 Frame sequential signal generator (Y, C) 13 Color demodulator 14 Phase comparator 15 Voltage controlled oscillator (VCO) 16 Frequency conversion circuit (1/4) 17 Frame sequential signal generator (Y, color difference) 18 Dividing Device 19 Matrix circuit 20 Storage device 21 Frame sequential signal generator (V) 22 Y / C separator 23 Frame sequential signal generator 24 Reference clock generation circuit (fsc lock) 25 Frame sequential signal generator 26 Memory device 27 Switcher ( Digital) 28 Storage device 29 Switching device 30 Frame sequential signal generator (V, overtaking) 31 Storage device 32 Storage device 33 Storage device 34 Storage device 35 Storage Device 36 Storage device 37 Storage device 38 Storage device 39 Storage device 40 Reference clock generation circuit 41 Phase selection circuit 42 Frame sequential signal generator 43 Storage device 44 Coloring device 45 Liquid crystal shutter 46 Liquid crystal shutter control circuit 47 Color filter 48 Motor 49 Motor control Circuit 50 Coloring device 51 Electromagnetic wave removing filter 52 Coloring device 53 Control circuit 54 Monochromatic image display device 55 Read-only memory (ROM) 56 Color image display device using frame sequential signal 57 Lens 58 Photoconductive light valve 59 Deflection beam splitter 60 lens 61 light source 62 storage device 63 monochromatic image display device (liquid crystal) 64 light source 65 liquid crystal panel 66 liquid crystal control circuit 67 frame sequential signal generator 68 phase comparator 69 voltage controlled oscillator 70 frequency conversion circuit 71 cathode ray tube (CR) ) 72 deflection control circuit 73 side sequential signal generator 74 memory 75 memory

───────────────────────────────────────────────────── フロントページの続き (72)発明者 高橋 純也 尼崎市猪名寺2丁目5番1号 三菱電機マ イコン機器ソフトウエア株式会社内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Junya Takahashi 2-5-1 Inadera, Amagasaki-shi Mitsubishi Electric Computer Equipment Software Co.

Claims (28)

【特許請求の範囲】[Claims] 【請求項1】 1つのカラー映像信号からなる原色以外
の複数の映像信号を入力する入力手段と、 入力された前記複数の映像信号を記憶しn倍の速度で読
み出す記憶手段と、 前記記憶手段から読み出された出力より複数の単色の原
色信号に変換する変換手段と、 前記複数の単色の原色信号を面順次で切り換える切換手
段と、 前記記憶手段と前記変換手段と前記切換手段とからなる
面順次信号発生手段と、 垂直走査および水平走査を通常の速度のn倍で行なう単
色の画像表示手段と、 前記単色の画像表示手段の表示面に対向するように配置
された着色手段と、 前記面順次信号発生手段と前記単色の画像表示手段と前
記着色手段と制御する制御手段と、 前記制御手段の基準クロックを発生する基準クロック発
生手段とを備え、 前記制御手段は、前記単色の画像表示手段の表示に合わ
せて前記着色手段が同期して同色に着色するように動作
することを特徴とするカラー画像表示装置。
1. Input means for inputting a plurality of video signals other than primary colors, which are composed of one color video signal, storage means for storing the plurality of input video signals and reading them at an n-fold speed, and the storage means. And a conversion unit for converting the plurality of single-color primary color signals from the output read out from the output unit; a switching unit for switching the plurality of single-color primary color signals in a frame-sequential manner; A frame-sequential signal generating means, a monochromatic image display means for performing vertical scanning and horizontal scanning at a normal speed n times, a coloring means arranged so as to face the display surface of the monochromatic image display means, And a control means for controlling the frame sequential signal generation means, the monochromatic image display means, the coloring means, and a reference clock generation means for generating a reference clock of the control means. A color image display device, wherein the coloring means operates in synchronization with the display of the monochromatic image display means so as to color the same color.
【請求項2】 入力手段には輝度信号と搬送色信号が入
力され、記憶手段は前記輝度信号と前記搬送色信号を記
憶しn倍の速度読み出し、変換手段は色復調器で構成さ
れたことを特徴とする請求項1記載のカラー画像表示装
置。
2. A luminance signal and a carrier color signal are input to the input means, a memory means stores the luminance signal and the carrier color signal and reads them at a speed n times higher, and the converter means is composed of a color demodulator. The color image display device according to claim 1.
【請求項3】 入力手段には輝度信号と複数の色差信号
が入力され、記憶手段は前記輝度信号と前記複数の色差
信号を記憶しn倍の速度読み出し、変換手段はマトリッ
クス回路で構成されたことを特徴とする請求項1記載の
カラー画像表示装置。
3. A luminance signal and a plurality of color difference signals are input to the input means, a storage means stores the luminance signal and the plurality of color difference signals and reads out at n times speed, and the conversion means is composed of a matrix circuit. The color image display device according to claim 1, wherein
【請求項4】 入力手段には複合映像信号が入力され、
記憶手段は前記複合映像信号を記憶しn倍の速度読み出
し、変換手段は読み出された前記記憶手段の出力を輝度
信号と搬送色信号に分離するY/C分離回路とこのY/
C分離回路の出力信号が入力される色復調回路とで構成
されたことを特徴とする請求項1記載のカラー画像表示
装置。
4. A composite video signal is input to the input means,
The storage means stores the composite video signal and reads it at a speed of n times, and the conversion means separates the read output of the storage means into a luminance signal and a carrier color signal and this Y / C separation circuit.
The color image display device according to claim 1, wherein the color image display device comprises a color demodulation circuit to which an output signal of the C separation circuit is input.
【請求項5】 記憶手段は、入力手段に入力された同一
のカラー映像からなる複数の映像信号を所定の割合で記
憶しn倍の速度で読み出すことを特徴とする請求項1記
載のカラー画像表示装置。
5. The color image according to claim 1, wherein the storage means stores a plurality of video signals of the same color video input to the input means at a predetermined ratio and reads them at a speed of n times. Display device.
【請求項6】 入力手段には赤(R)、緑(G)、青
(B)の3原色が入力され、記憶手段は赤(R):緑
(G):青(B)の割合を1:2:1の割合で記憶する
ことを特徴とする請求項5記載のカラー画像表示装置。
6. The input means receives three primary colors of red (R), green (G) and blue (B), and the storage means stores the ratio of red (R): green (G): blue (B). The color image display device according to claim 5, wherein the color image display device stores the data at a ratio of 1: 2: 1.
【請求項7】 記憶手段は、入力手段に入力された同一
のカラー映像からなる複数の映像信号を記憶する際に、
垂直同期信号および水平同期信号のいずれか一方あるい
はいずれをも記憶しないことを特徴とする請求項1〜6
のいずれかに記載のカラー画像表示装置。
7. The storage means stores a plurality of video signals of the same color video input to the input means,
7. One or both of a vertical synchronizing signal and a horizontal synchronizing signal are not stored.
5. The color image display device according to any one of 1.
【請求項8】 記憶手段によって書き込みと読み出しを
同時に行なうことにより発生する画像の追い越し現象を
発生させないように、前記記憶手段に記憶される各信号
に対して追い越し用メモリを設けたことを特徴とする請
求項1〜4のいずれかに記載のカラー画像表示装置。
8. An overtaking memory is provided for each signal stored in the storage means so as not to cause an overtaking phenomenon of an image generated by simultaneously performing writing and reading by the storage means. The color image display device according to claim 1.
【請求項9】 記憶手段は、記憶される輝度信号に対し
て書き込みと読み出しを同時に行なうことにより発生す
る画像の追い越し現象を発生させないように追い越し用
メモリを設けたことを特徴とする請求項2または3記載
のカラー画像表示装置。
9. The overtaking memory is provided in the storage means so as not to cause an overtaking phenomenon of an image generated by simultaneously writing and reading the stored luminance signal. Or the color image display device described in 3.
【請求項10】 面順次信号発生手段の出力信号は、赤
(R)、緑(G)、青(B)の3原色信号であることを
特徴とする請求項1〜4のいずれかに記載のカラー画像
表示装置。
10. The output signal of the frame sequential signal generating means is a signal of three primary colors of red (R), green (G), and blue (B), according to any one of claims 1 to 4. Color image display device.
【請求項11】 n倍の速度を3倍としたことを特徴と
する請求項1〜4のいずれかに記載のカラー画像表示装
置。
11. The color image display device according to claim 1, wherein the n-fold speed is tripled.
【請求項12】 面順次信号発生手段は、所定の期間に
集中して出力することを特徴とする請求項1〜6のいず
れかに記載のカラー画像表示装置。
12. The color image display device according to claim 1, wherein the frame sequential signal generating means outputs the signals in a concentrated manner for a predetermined period.
【請求項13】 基準クロック発生手段は、色副搬送波
周波数の逓倍のクロック信号を発生することを特徴とす
る請求項1〜4のいずれかに記載のカラー画像表示装
置。
13. The color image display device according to claim 1, wherein the reference clock generating means generates a clock signal which is a multiplication of the color subcarrier frequency.
【請求項14】 基準クロック発生手段は、色副搬送波
周波数の逓倍の4または8または12逓倍のクロック信
号を発生することを特徴とする請求項13記載のカラー
画像表示装置。
14. The color image display device according to claim 13, wherein the reference clock generating means generates a clock signal which is 4 or 8 or 12 times as high as the color subcarrier frequency.
【請求項15】 変換手段における信号処理は、デジタ
ル信号で処理されることを特徴とする請求項13記載の
カラー画像表示装置。
15. The color image display device according to claim 13, wherein the signal processing in the converting means is a digital signal.
【請求項16】 記憶手段は、記憶する信号の間のクロ
ック数が一定数でなくとも水平同期信号より一定数のア
ドレスごとにメモリに記憶させることを特徴とする請求
項1〜4のいずれかに記載のカラー画像表示装置。
16. The storage means stores in the memory every fixed number of addresses from the horizontal synchronizing signal even if the number of clocks between the stored signals is not constant. The color image display device described in 1.
【請求項17】 記憶手段は、記憶する信号を水平同期
信号より一定の位相でサンプリングしてメモリに記憶さ
せることを特徴とする請求項1〜4のいずれかに記載の
カラー画像表示装置。
17. The color image display device according to claim 1, wherein the storage means samples the signal to be stored at a constant phase from the horizontal synchronizing signal and stores the sampled signal in the memory.
【請求項18】 入力手段に入力される輝度信号と複数
の色差信号において、複数の色差信号はR−Y信号とB
−Y信号の2つの信号であることを特徴とする請求項3
記載のカラー画像表示装置。
18. A luminance signal and a plurality of color difference signals input to the input means, wherein the plurality of color difference signals are an RY signal and a B color signal.
4. The two signals of the -Y signal.
The described color image display device.
【請求項19】 記憶手段は、入力された輝度信号と2
つの色差信号R−Y信号とB−Y信号に対して、輝度信
号:R−Y信号:B−Y信号を4:1:1の割合でメモ
リに記憶させることを特徴とする請求項18記載のカラ
ー画像表示装置。
19. The storage means stores the input luminance signal and 2
The luminance signal: RY signal: BY signal with respect to one color difference signal RY signal and BY signal is stored in a memory at a ratio of 4: 1: 1. Color image display device.
【請求項20】 着色手段は、カラー液晶シャッターを
用いて構成したことを特徴とする請求項1〜4のいずれ
かに記載のカラー画像表示装置。
20. The color image display device according to claim 1, wherein the coloring means is constituted by using a color liquid crystal shutter.
【請求項21】 着色手段前面に電磁波除去用フィルタ
を設けたことを特徴とする請求項1〜4のいずれかに記
載のカラー画像表示装置。
21. The color image display device according to claim 1, wherein an electromagnetic wave removing filter is provided on the front surface of the coloring means.
【請求項22】 切換手段において、面順次信号に水平
同期信号および垂直同期信号を付加することを特徴とす
る請求項7記載のカラー画像表示装置。
22. The color image display device according to claim 7, wherein the switching means adds a horizontal synchronizing signal and a vertical synchronizing signal to the frame sequential signal.
【請求項23】 切換手段において、水平同期信号およ
び垂直同期信号の幅を元の同期信号の1/nよりも大き
く付加することを特徴とする請求項22記載のカラー画
像表示装置。
23. The color image display device according to claim 22, wherein the switching means adds the width of the horizontal synchronizing signal and the vertical synchronizing signal to be larger than 1 / n of the original synchronizing signal.
【請求項24】 単色の画像表示手段が垂直走査および
水平走査を通常のn倍で行なうために必要な偏向パルス
を制御手段内部で発生させることを特徴とする請求項1
〜4のいずれかに記載のカラー画像表示装置。
24. The control means generates deflection pulses necessary for the monochrome image display means to perform vertical scanning and horizontal scanning at a normal n times.
5. The color image display device according to any one of 4 to 4.
【請求項25】 単色の画像表示手段が垂直走査および
水平走査を通常のn倍で行なうために必要な偏向パルス
を制御手段内部に設けた読み出し専用メモリより出力さ
せることを特徴とする請求項24記載のカラー画像表示
装置。
25. A read-only memory provided in the control means outputs the deflection pulse necessary for the monochromatic image display means to perform vertical scanning and horizontal scanning at a normal n times. The described color image display device.
【請求項26】 単色の画像表示手段を有しn倍の速度
で走査するカラー画像表示装置において、 前記単色の画像表示手段と、 前記単色の画像表示手段と対向するように前面に設けら
れた第1の着色手段と、 前記第1の着色手段からの光を受ける光伝導型液晶ライ
トバルブを用いた空間光増幅手段と、 光源と前記光源と対向するように前面に設けられた第2
の着色手段と、 偏光ビームスプリッタとを備え、 前記偏光ビームスプリッタを前記第1の着色手段と前記
第2の着色手段との間に配置し、前記光源からの光を略
90度の角度で反射し前記光伝導型ライトバルブの読み
出し面に投写させ、前記光伝導型液晶ライトバルブの読
み出し面からの反射光をそのまま通過するようにしたこ
とを特徴とするカラー画像表示装置。
26. A color image display device having a monochromatic image display means and scanning at a speed of n times, wherein the monochromatic image display means and the monochromatic image display means are provided on the front surface so as to face each other. A first coloring means; a spatial light amplifying means using a photoconductive liquid crystal light valve for receiving light from the first coloring means; a light source; and a second light source provided on the front surface so as to face the light source.
And a polarizing beam splitter, wherein the polarizing beam splitter is arranged between the first coloring means and the second coloring means, and the light from the light source is reflected at an angle of about 90 degrees. A color image display device is characterized in that the light is projected onto the reading surface of the light conducting type light valve, and the reflected light from the reading surface of the light conducting type liquid crystal light valve passes through as it is.
【請求項27】 記憶手段は、入力される複数の映像信
号を切り換え処理することにより1つのA/D変換器を
共用して用いることを特徴とする請求項1〜4のいずれ
かに記載のカラー画像表示装置。
27. The storage means uses one A / D converter in common by switching a plurality of input video signals, and uses the same. Color image display device.
【請求項28】 単色の画像表示手段は、光源とn倍の
速度で表示できる白黒液晶パネルとで構成されたことを
特徴とする請求項1〜4または26のいずれかに記載の
カラー画像表示装置。
28. The color image display according to claim 1, wherein the monochromatic image display means is composed of a light source and a black and white liquid crystal panel capable of displaying at a speed of n times. apparatus.
JP6137305A 1994-06-20 1994-06-20 Color image display device Pending JPH089403A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6137305A JPH089403A (en) 1994-06-20 1994-06-20 Color image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6137305A JPH089403A (en) 1994-06-20 1994-06-20 Color image display device

Publications (1)

Publication Number Publication Date
JPH089403A true JPH089403A (en) 1996-01-12

Family

ID=15195584

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6137305A Pending JPH089403A (en) 1994-06-20 1994-06-20 Color image display device

Country Status (1)

Country Link
JP (1) JPH089403A (en)

Similar Documents

Publication Publication Date Title
JP2538555B2 (en) Image hard copy making device
JP2852743B2 (en) Television signal processing circuit
EP0578493B1 (en) Color image display device
JPH04293384A (en) Image display device
US4722007A (en) TV receiver having zoom processing apparatus
JPH0347636B2 (en)
US4870490A (en) Television receiver
JPH08228359A (en) Color picture display device
JP3405208B2 (en) Split multi-screen display device
JP3421864B2 (en) Video camera
JPH089403A (en) Color image display device
KR960003040B1 (en) Device for generating horizontal scanning periodic signal of pal-system to obtain clear display image
TW315576B (en)
JPS6166493A (en) Display device of overlapped video signal and character/ figure signal
JPH04440B2 (en)
JPH05119753A (en) Color picture display device
JP2961217B2 (en) Color image display
JP2957357B2 (en) Color image display
JP3550302B2 (en) Reciprocating deflection type video signal display
JPS6051091A (en) Television signal converter
JP2578681B2 (en) Multi-screen display device
JPH0591404A (en) Vertical/horizontal converter circuit
JPH03133265A (en) Television receiver
JPH01164189A (en) Video printer signal processing circuit
JPH0430789B2 (en)