JPH0884184A - Changeover control circuit for duplex communication system - Google Patents

Changeover control circuit for duplex communication system

Info

Publication number
JPH0884184A
JPH0884184A JP21726794A JP21726794A JPH0884184A JP H0884184 A JPH0884184 A JP H0884184A JP 21726794 A JP21726794 A JP 21726794A JP 21726794 A JP21726794 A JP 21726794A JP H0884184 A JPH0884184 A JP H0884184A
Authority
JP
Japan
Prior art keywords
circuit
control circuit
runaway
output
setting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP21726794A
Other languages
Japanese (ja)
Inventor
Hiroyuki Kadozono
浩幸 門園
Satoru Majima
悟 真島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP21726794A priority Critical patent/JPH0884184A/en
Publication of JPH0884184A publication Critical patent/JPH0884184A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

PURPOSE: To provide a changeover control circuit capable of turning a first supplied side to an active system at the time of supplying power, turning a runaway generation side to a standby system at the time of runaway generation and preventing the influence of mounting/ dismounting of the equipment of the other system by providing respectively specified present system setting circuit, runaway system control circuit, isolation control' circuit and present system control circuit. CONSTITUTION: This circuit is provided with the present system setting circuit 10, the runaway system control circuit 20, the isolation control circuit 30 and the present system control circuit 40. The present system control circuit 40 outputs the setting signals of the present system from the output of the present system setting circuit 10, the runaway control circuit 20 and the isolation control circuit 30. In this constitution, at the time of supplying the power of a duplex communication system, the system supplied with the power first is set to the active system and the other system is set to the standby system autonomously by the present system setting circuit 10. Then, when a runaway monitoring circuit detects the runaway, the system where the runaway is generated is set to the standby system by the runaway system control circuit 20. Also, at the time of mounting/dismounting the equipment of the other system, the influence from the other system is eliminated by a circuit 30 for eliminating the influence from the other system by the isolation control circuit 30.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は二重化通信システムの現
用系/予備系の系切替制御回路に関する。情報化社会の
進展に伴い重要、且つ、大量データが通信回線を通して
相互にやり取りされるようになってきている。このよう
な通信において、システムとしての信頼度を高めるため
に、通信システムを構成する各種の通信装置を二重化し
ておき、一方の装置に障害が発生した際には、他方の装
置に切替えるように構成している。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an active / standby system switching control circuit for a duplex communication system. Along with the progress of the information-oriented society, important and large amounts of data are being exchanged with each other through communication lines. In such communication, in order to increase the reliability of the system, various communication devices that make up the communication system are duplicated, and when a failure occurs in one device, it is switched to the other device. I am configuring.

【0002】また、通信システムとしての運用を低コス
トで行うためには、障害が発生したとき、現用系/予備
系の系切替を人手を煩わせることなく、自動的に且つ時
間のずれなく行う切替制御回路が要求されている。
In order to operate the communication system at a low cost, when a failure occurs, the system switching between the active system and the standby system is automatically and without time lag. A switching control circuit is required.

【0003】[0003]

【従来の技術】図6は従来例を説明するブロック図を示
す。図は二重化通信システムとして電子交換機を例とし
て説明するものである。図中の100、101は0系、
1系の本体装置であり、110、111は本体系制御装
置(図中MPRと示す)、200、201は0系、1系
のリモート装置であり、210、211はリモート系制
御装置(図中CPRと示す)であり、300は本体装置
100、101とリモート装置200、201を接続す
るローカルエリアネットワーク(以下LANと称する)
である。
2. Description of the Related Art FIG. 6 is a block diagram for explaining a conventional example. The figure illustrates an electronic exchange as an example of a duplex communication system. 100 and 101 in the figure are 0 series,
Main system devices of system 1 110, 111 are main system control devices (indicated by MPR in the figure), 200 and 201 are remote devices of system 0, system 1 210, 211 are remote system control devices (in the figure) CPR), and 300 is a local area network (hereinafter referred to as LAN) that connects the main devices 100 and 101 to the remote devices 200 and 201.
Is.

【0004】従来例の電子交換機システムでは本体側に
は本体系制御装置110、111を備えており、リモー
ト側には、リモート系制御装置210、211を備えて
いるので、障害発生時には、本体側、リモート側の制御
装置がそれぞれ障害を検出して現用系/予備系の切替制
御を実行する。
In the conventional electronic exchange system, the main body side is provided with the main body system control devices 110 and 111, and the remote side is provided with the remote system control devices 210 and 211. The remote control device detects the failure and executes the active / standby system switching control.

【0005】[0005]

【発明が解決しようとする課題】上述の従来例では、本
体側、リモート側にそれぞれ制御装置を備えているの
で、障害発生時は、本体側、リモート側の制御装置がそ
れぞれ障害を検出して系切替を実行することが可能であ
る。
In the above-mentioned conventional example, since the main body side and the remote side are provided with the respective control devices, when a fault occurs, the main body side and the remote side control devices detect the faults respectively. It is possible to perform system switching.

【0006】このようなシステムの経済化のためには、
リモート側のリモート系制御装置210、211を削除
することが要求され、このような構成をとると、本体側
の本体系制御装置110、111がリモート切替制御も
実行するので、リモート側はソフトウェア制御を必要と
しない系管理方式が必要となる。
In order to make such a system economical,
It is required to delete the remote side control devices 210 and 211 on the remote side. With such a configuration, the main body side control devices 110 and 111 on the main body side also perform remote switching control. A system management method that does not require is required.

【0007】本発明は電源投入時は先行投入側を現用系
とし、暴走発生時には、暴走発生側を予備系とし、他系
の機器の挿抜の影響をうけることのない二重化通信シス
テムの切替制御回路を実現しようとする。
According to the present invention, when the power is turned on, the preceding input side is the active system, and when the runaway occurs, the runaway side is the standby system, and the switching control circuit of the duplex communication system is not affected by the insertion / extraction of other system equipment. Try to realize.

【0008】[0008]

【課題を解決するための手段】図1は本発明の原理を説
明するブロック図である。図中の10は電源投入を検出
して、先に電源が投入された系を現用系に設定する自系
設定回路であり、20は暴走が発生したとき、暴走検出
信号が入力されることにより、暴走が発生した系を予備
系に設定する暴走系制御回路であり、30は他系の機器
の挿抜を影響を排除するアイソレート制御回路であり、
40は自系設定回路10、暴走系制御回路20およびア
イソレート制御回路30の出力から自系の設定信号を出
力する自系制御回路であり、かかる手段を設けることに
より課題を解決する。
FIG. 1 is a block diagram for explaining the principle of the present invention. Reference numeral 10 in the figure is a self-system setting circuit that detects the power-on and sets the system to which the power is first applied to the active system, and 20 indicates that a runaway detection signal is input when a runaway occurs. , A runaway system control circuit that sets the system where the runaway has occurred to the standby system, and 30 is an isolation control circuit that eliminates the influence of the insertion / removal of other system equipment,
Reference numeral 40 is a self-system control circuit that outputs a self-system setting signal from the outputs of the self-system setting circuit 10, the runaway system control circuit 20, and the isolation control circuit 30, and the problem is solved by providing such means.

【0009】[0009]

【作用】二重化通信システムの電源投入時には、自系設
定回路10により自律で先に電源が投入された系を現用
系に設定するとともに、他方の系を予備系に設定し、暴
走監視回路が暴走を検出したときは、暴走系制御回路2
0により暴走発生した系を予備系に設定し、他系の機器
の挿抜時には、アイソレート制御回路30により他系か
らの影響を排除する。
When the power of the redundant communication system is turned on, the system that has been powered on first by the self-system setting circuit 10 is set as the active system and the other system is set as the standby system, and the runaway monitoring circuit runs out of control. Is detected, runaway system control circuit 2
A system in which a runaway occurs due to 0 is set as a standby system, and the influence from the other system is eliminated by the isolation control circuit 30 when the device of the other system is inserted or removed.

【0010】[0010]

【実施例】図2は本発明の実施例を説明するブロック図
である。図は1つの系、例えば、0系の切替制御回路を
示し、自系設定回路10を論理和回路(以下OR回路と
称する)11、12、スタンバイ(予備系以下STBと
称する)ファーム設定回路(図中STB設定回路と示
す)13とS−Rフリップフロップ回路(以下FF回路
と称する)14で構成し、暴走系制御回路20を暴走監
視回路20Aと論理積回路(以下AND回路と称する)
21で構成し、アイソレート制御回路30をアイソレー
トファーム設定回路30AとOR回路31、OR回路3
2で構成し、自系制御回路40をOR回路41、42と
S−RFF回路43で構成した例である。また、N1〜
N4はインバータを示す。
FIG. 2 is a block diagram illustrating an embodiment of the present invention. The figure shows a switching control circuit for one system, for example, a 0 system, in which the own system setting circuit 10 is a logical sum circuit (hereinafter, referred to as an OR circuit) 11 and 12, a standby (standby system is hereinafter referred to as STB) firmware setting circuit ( A STB setting circuit 13 in the figure) and an SR flip-flop circuit (hereinafter referred to as FF circuit) 14 are provided, and a runaway system control circuit 20 is provided with a runaway monitoring circuit 20A and a logical product circuit (hereinafter referred to as an AND circuit).
21. The isolation control circuit 30 includes an isolation firm setting circuit 30A, an OR circuit 31, and an OR circuit 3.
In this example, the self-system control circuit 40 is composed of OR circuits 41 and 42 and an S-RFF circuit 43. Also, N1
N4 indicates an inverter.

【0011】図3は本発明の実施例の切替制御回路の接
続を説明する図を示す。図中は、0系の切替制御回路2
00Aと1系の切替制御回路201Aの接続を説明する
図であり、一方の系のH(Homeを意味する) ACT、H
SET出力は他方の系のM(Mateを意味する) ACT、
MSET入力にそれぞれ接続されている。
FIG. 3 is a diagram for explaining the connection of the switching control circuit according to the embodiment of the present invention. In the figure, 0-system switching control circuit 2
It is a figure explaining the connection of the switching control circuit 201A of 00A and 1 system, H of one system (meaning Home) ACT, H
SET output is M (meaning Mate) ACT of the other system,
Each connected to MSET input.

【0012】STBファーム設定回路13は自系をST
Bに設定するファームポイントを示し、T2〜T3の間
で「0」となる「1」−「0」−「1」の信号である。
S−RFF回路14はS−RFF回路とD−FF回路の
機能を併せもつものである。
The STB firmware setting circuit 13 sets its own system to ST
It is a signal of "1"-"0"-"1" that indicates the firm point set in B and becomes "0" between T2 and T3.
The S-RFF circuit 14 has the functions of both the S-RFF circuit and the D-FF circuit.

【0013】図4は本発明の実施例の電源投入時の動作
を説明する図である。(A)は電源投入時の動作を説明
するために、図3の中の電源投入時の動作に関係する部
分のみを取り出したものである。
FIG. 4 is a diagram for explaining the operation of the embodiment of the present invention when the power is turned on. In order to explain the operation at the time of turning on the power, FIG. 3A shows only the part related to the operation at the time of turning on the power in FIG.

【0014】パワーオンリセットPRST信号はT0で
電源投入されたときT1までの間は「0」を出力した後
「1」を出力する。図4において、0系、1系同時に電
源が投入されたが、0系の方が1系にΔT時間だけ早
く、動作状態になった例で説明する。
The power-on reset PRST signal outputs "1" after outputting "0" until T1 when the power is turned on at T0. In FIG. 4, the 0-system and the 1-system are powered on at the same time, but an example in which the 0-system is faster than the 1-system by ΔT time and is in an operating state will be described.

【0015】0系に電源が投入された状態では、1系に
はまだ電源が投入されず、動作もしていないので、1系
のインバータN4はハイインピーダンスとなっている。
ハイインピーダンスのインバータN4に接続されるイン
バータN1の入力側は「1」であり、出力側は反転され
て「0」となる。したがってOR回路11の入力は両方
とも「0」であり、OR回路12の下側の入力は「0」
が反転されて「1」となり「1」側の出力される。した
がって、S−RFF回路14のS入力、R入力は
「0」、「1」となり、出力Q=1となり、現用系(以
下ACTと称する)に設定される。
When the 0 system is powered on, the 1 system has not been powered on and is not operating, so the inverter N4 of the 1 system has a high impedance.
The input side of the inverter N1 connected to the high-impedance inverter N4 is "1", and the output side is inverted to "0". Therefore, both inputs of the OR circuit 11 are “0”, and the lower input of the OR circuit 12 is “0”.
Is inverted and becomes "1", which is output on the "1" side. Therefore, the S and R inputs of the S-RFF circuit 14 are "0" and "1", and the output Q is 1, and the working system (hereinafter referred to as ACT) is set.

【0016】この出力が0系のインバータN4を通し
て、1系のインバータN1に入力されるので、その出力
は「1」となる。1系のインバータN1が「1」を出力
することにより、1系のS−RFF回路14のS入力、
R入力は「1」、「0」となり、出力Q=0となり、S
TBに設定される。
Since this output is input to the 1-system inverter N1 through the 0-system inverter N4, its output becomes "1". Since the 1-system inverter N1 outputs "1", the S-input of the 1-system S-RFF circuit 14,
R input becomes "1", "0", output becomes Q = 0, S
It is set to TB.

【0017】このような動作により二重化通信システム
において、先に電源が投入された系を自律的にACTに
設定し、他方の系をSTBに設定することができる。
(B)は本発明の実施例で使用するS−RFF回路14
の真理値表を示す。このS−RFF回路14は通常のS
−RFF回路としてのS入力端子、R入力端子を備える
とともに、D−FF回路としてのCK入力端子、D入力
端子を備えており、S入力、R入力ともに「1」のとき
に、D−FF回路として動作して、クロック信号CKの
立ち上がりでデータDをうって出力する。
By such an operation, in the duplex communication system, the system that has been powered on first can be autonomously set to ACT and the other system can be set to STB.
(B) is an S-RFF circuit 14 used in the embodiment of the present invention.
The truth table of is shown. This S-RFF circuit 14 is a normal S
-The S-input terminal and the R-input terminal as the RFF circuit are provided, and the CK input terminal and the D-input terminal as the D-FF circuit are provided. When both the S-input and the R-input are "1", the D-FF is provided. It operates as a circuit and outputs the data D at the rising edge of the clock signal CK.

【0018】したがって、(A)の構成においては、S
−RFF回路14は電源投入からパワーオンリセット信
号が「1」となるまでの間、すなわち、パワーオンリセ
ット信号が「0」の間はS−RFF回路として動作し、
パワーオンリセット信号が「1」となった以降は、S入
力、R入力ともに「1」となるのでD−FF回路として
動作する。
Therefore, in the configuration of (A), S
-The RFF circuit 14 operates as an S-RFF circuit from when the power is turned on until the power-on reset signal becomes "1", that is, while the power-on reset signal is "0".
After the power-on reset signal becomes "1", both the S input and the R input become "1", so that the circuit operates as a D-FF circuit.

【0019】図5は本発明の実施例のタイムチャートを
示す。以下タイムチャートにより本体系からの制御によ
るACT、STBの切替え動作を説明する。本発明の切
替制御回路は図4で説明したように、二重化された通信
システムにおいて、電源が先に投入された系を現用系
に、他系を予備系に設定する機能をもつとともに、本体
系からの制御により切替動作を行うことも必要である。
図中の(a)〜(l)は図2に示した各点における波形
を示す。
FIG. 5 shows a time chart of the embodiment of the present invention. The switching operation between ACT and STB under the control of the main body system will be described below with a time chart. As described with reference to FIG. 4, the switching control circuit of the present invention has the function of setting the system in which the power is first turned on to the working system and the other system to the standby system in the duplex communication system, and the main system. It is also necessary to perform the switching operation under the control of.
(A) to (l) in the figure show waveforms at each point shown in FIG.

【0020】(a)パワーオンリセット信号(図中PR
STと示す)を示し、T0でパワーオンリセット状態と
なり、T1以降「1」となる信号である。 (b)STBファーム設定回路13の出力であり、T2
まで「1」、T2〜T3で「0」、T3以降「1」とな
る信号である。これは本体制御装置側からLAN300
経由でリモート系装置に入力処理された信号である。
(A) Power-on reset signal (PR in the figure
(Indicated as ST), the signal is in the power-on reset state at T0 and becomes “1” after T1. (B) The output of the STB firmware setting circuit 13, T2
The signal is up to "1", "0" between T2 and T3, and "1" after T3. This is the LAN300 from the main controller
It is a signal that has been input to a remote system device via the signal.

【0021】(c)他系から入力されるMACT信号で
あり、他系ACTで「0」、他系STBで「1」となる
信号である。 (d)S−RFF回路14のS入力であり、パワーオン
リセット信号とは同相の信号となる。
(C) A MACT signal input from another system, which is a signal of "0" in the ACT of the other system and "1" in the STB of the other system. (D) The S input of the S-RFF circuit 14, which is a signal in phase with the power-on reset signal.

【0022】(e)S−RFF回路14のS入力であ
り、パワーオンリセット信号とは同相の信号となる。 (f)S−RFF回路14の出力Qを示し、STBファ
ーム設定回路13の出力より、システム同期に調歩した
信号となる。
(E) It is an S input of the S-RFF circuit 14 and is a signal in phase with the power-on reset signal. (F) The output Q of the S-RFF circuit 14 is shown, and the output of the STB firmware setting circuit 13 is a signal that is synchronized with the system.

【0023】(g)暴走監視回路20Aの出力は暴走検
出時に「0」を出力するので、この場合の暴走監視回路
20Aの出力は「1」を継続しており、AND回路21
の出力はSTBファーム設定回路13と同相の信号とな
る。
(G) Since the output of the runaway monitoring circuit 20A outputs "0" when the runaway is detected, the output of the runaway monitoring circuit 20A in this case continues to be "1", and the AND circuit 21
Is an in-phase signal of the STB firm setting circuit 13.

【0024】(h)アイソレートファーム設定回路30
AはACT時に、他系とアイソレートするときは「1」
とする信号であり、ここでは「0」を継続しているの
で、OR回路31の信号はSTBファーム設定回路13
と同相の信号となる。
(H) Isolate firm setting circuit 30
A is "1" when isolated from other systems during ACT
The signal of the OR circuit 31 is the signal of the STB firmware setting circuit 13
It becomes a signal of the same phase as.

【0025】(i)同じアイソレートファーム設定回路
30Aの出力とMSET信号の論理和であり、この場合
は「1」を継続している。 (j)OR回路41の出力は(i)と同じく「1」を継
続している。
(I) The logical sum of the output of the same isolation firm setting circuit 30A and the MSET signal, and in this case, "1" is continued. (J) The output of the OR circuit 41 continues to be "1" as in (i).

【0026】(k)OR回路42の出力は(h)と同じ
信号となる。 (l)S−RFF回路43のS入力、R入力に(j)、
(k)が入力されることにより、出力Qは「0」を出力
し、その状態を保持する。これは、STBファーム設定
回路13の出力を受けて、自系がSTB系となったこと
を示す信号となり、他系のMACTに入力される。
(K) The output of the OR circuit 42 is the same signal as (h). (L) The S input and the R input of the S-RFF circuit 43 are (j),
By inputting (k), the output Q outputs "0" and holds that state. This is a signal indicating that the own system has become the STB system in response to the output of the STB firmware setting circuit 13, and is input to the MACT of the other system.

【0027】このときの、他系の状態は、HSETおよ
びMSET信号は「1」であり、S−RFF回路43の
S入力、R入力はともに「1」であり、出力Qは以前の
まま保持される。時刻T2でOR回路44の入力が
「1」から「0」に変わり、出力も「1」から「0」に
変わる。したがって、S−RFF回路43のS入力が
「0」になるので、その出力Qが「1」となり、ACT
系となる。すなわち、自系がSTB状態になれば、他系
は自動的にACT状態になる。
At this time, the state of the other system is that the HSET and MSET signals are "1", both the S input and the R input of the S-RFF circuit 43 are "1", and the output Q is maintained as it is. To be done. At time T2, the input of the OR circuit 44 changes from "1" to "0", and the output also changes from "1" to "0". Therefore, since the S input of the S-RFF circuit 43 becomes "0", its output Q becomes "1", and ACT
It becomes a system. That is, when the own system is in the STB state, the other system is automatically in the ACT state.

【0028】次に、図2の構成における暴走検出時のS
TB切替え動作を説明する。先に述べたように、暴走監
視回路20Aは、例えば、ウオッチドッグタイマで構成
されるものであり、自系のプロセッサが暴走したことを
検出した場合には「0」を出力する構成としている。し
たがって、暴走検出時にはAND回路21の出力は
「0」となり、OR回路31の出力も「0」となる。し
たがって、OR回路41の出力は「1」が入力される。
一方、OR回路42の下側の入力は「1」であり、これ
が反転されて「0」となる。OR回路42の上側の入力
は「0」となっているので、OR回路42の出力、すな
わちS−RFF回路43のR入力は「0」となり、出力
Qは「0」が出力され、自系は強制的にSTB状態に切
替えられる。
Next, S when the runaway is detected in the configuration of FIG.
The TB switching operation will be described. As described above, the runaway monitoring circuit 20A is composed of, for example, a watchdog timer, and outputs "0" when it detects that the processor of its own system has runaway. Therefore, when the runaway is detected, the output of the AND circuit 21 becomes "0" and the output of the OR circuit 31 also becomes "0". Therefore, "1" is input to the output of the OR circuit 41.
On the other hand, the lower input of the OR circuit 42 is "1", which is inverted to "0". Since the input on the upper side of the OR circuit 42 is "0", the output of the OR circuit 42, that is, the R input of the S-RFF circuit 43 is "0", and the output Q is "0". Is forcibly switched to the STB state.

【0029】最後に、図2の構成における他系の挿抜の
影響を受けないための動作を説明する。これは、二重化
通信システムにおいて、例えば、他系のプリント板ユニ
ットを挿抜したとき、他系からの信号線MACTとMS
ETにノイズがのり、自系に影響を及ぼす場合がある。
アイソレートファーム設定回路30Aは、このようなノ
イズによる影響をなくするためのものである。
Finally, the operation for avoiding the influence of the insertion / extraction of the other system in the configuration of FIG. 2 will be described. This is because, in a duplex communication system, for example, when a printed circuit board unit of another system is inserted / removed, the signal lines MACT and MS from another system are connected.
Noise may be added to ET, which may affect the system.
The isolate firm setting circuit 30A is for eliminating the influence of such noise.

【0030】先に述べたように、アイソレートファーム
設定回路30Aは、他系を挿抜する前に「1」を出力す
るように設定する。OR回路31とOR回路32の出力
は、この設定により「1」となり、OR回路41、OR
回路42への入力の片側はそれぞれ「1」となり、出力
も「1」となる。すなわち、S−RFF回路43のS入
力、R入力ともに「1」となるので、S−RFF回路4
3は以前の状態を保持する。このようにS−RFF回路
43を保持状態にしてから他系の挿抜を行う。
As described above, the isolation firm setting circuit 30A is set to output "1" before inserting / removing the other system. The output of the OR circuit 31 and the OR circuit 32 becomes "1" by this setting, and the OR circuit 41, OR
One side of the input to the circuit 42 becomes "1", and the output also becomes "1". That is, since both the S input and the R input of the S-RFF circuit 43 are "1", the S-RFF circuit 4
3 retains its previous state. In this way, the S-RFF circuit 43 is held, and then the other system is inserted and removed.

【0031】すなわち、アイソレートファーム設定回路
30Aからの出力が「1」であるので、OR回路31と
OR回路32の一方の入力が「1」となっているので、
OR回路31とOR回路32の他方の入力に、挿抜を行
ったことによるノイズがMACT、MSETにのっても
OR回路31とOR回路32の出力は影響を受けること
はなく、S−RFF回路43の出力も変化することはな
く、ACT状態を保持する。
That is, since the output from the isolated firm setting circuit 30A is "1", one input of the OR circuit 31 and the OR circuit 32 is "1".
The output of the OR circuit 31 and the OR circuit 32 is not affected even if the noise due to the insertion and removal on the other input of the OR circuit 31 and the OR circuit 32 is transferred to the MACT and MSET, and the output of the OR circuit 31 and the OR circuit 32 is not affected. The output of 43 also does not change and holds the ACT state.

【0032】[0032]

【発明の効果】本発明によれば、二重化構成の通信シス
テムにおいて、パワーオンリセットがかかった場合、先
に電源が入った系を現用系に、後から電源が入った系を
予備系に設定することが可能なハードウェア自律の切替
制御を行うことができる。
According to the present invention, in a duplexed communication system, when a power-on reset is applied, the system that was first powered on is set as the working system, and the system that is powered on later is set as the standby system. It is possible to perform hardware autonomous switching control.

【0033】また、暴走監視回路がプロセッサの暴走を
検出したとき、自動的に暴走の発生した系を予備系と
し、他の系を現用系とすることができる。さらに、他系
の機器の挿抜を行うとき、他系からのノイズの影響をな
くすることが可能となり、保守作業時等の他系への影響
を避けることができる。
Further, when the runaway monitoring circuit detects a runaway of the processor, the system in which the runaway occurs can be automatically set as the standby system and the other system can be set as the active system. Further, when the device of the other system is inserted / removed, the influence of noise from the other system can be eliminated, and the influence on the other system at the time of maintenance work can be avoided.

【図面の簡単な説明】[Brief description of drawings]

【図1】 本発明の原理を説明するブロック図FIG. 1 is a block diagram illustrating the principle of the present invention.

【図2】 本発明の実施例を説明するブロック図FIG. 2 is a block diagram illustrating an embodiment of the present invention.

【図3】 本発明の実施例の切替制御回路の接続を説明
する図
FIG. 3 is a diagram illustrating connection of a switching control circuit according to an embodiment of the present invention.

【図4】 本発明の実施例の電源投入時の動作を説明す
る図
FIG. 4 is a diagram for explaining the operation of the embodiment of the present invention when the power is turned on.

【図5】 本発明の実施例のタイムチャートFIG. 5 is a time chart of an example of the present invention.

【図6】 従来例を説明するブロック図FIG. 6 is a block diagram illustrating a conventional example.

【符号の説明】[Explanation of symbols]

100、101 本体装置 200、201 リモート装置 300 LAN 110、111 本体系制御装置 210、211 リモート系制御装置 200A、201A 切替制御回路 10 自系設定回路 20 暴走系制御回路 30 アイソレート制御回路 40 自系制御回路 11、12、31、32、41、42 OR回路 13 STBファーム設定回路 14、43 S−RFF回路 21 AND回路 20A 暴走監視回路 30A アイソレートファーム設定回路 N1〜N4 インバータ 100, 101 Main device 200, 201 Remote device 300 LAN 110, 111 Main system control device 210, 211 Remote system control device 200A, 201A Switching control circuit 10 Own system setting circuit 20 Runaway system control circuit 30 Isolation control circuit 40 Own system Control circuit 11, 12, 31, 32, 41, 42 OR circuit 13 STB firmware setting circuit 14, 43 S-RFF circuit 21 AND circuit 20A Runaway monitoring circuit 30A Isolate farm setting circuit N1 to N4 Inverter

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 二重化通信システムの現用系/予備系の
切替制御回路であって、 電源投入を検出して、先に電源が投入された系を現用系
に設定する自系設定回路と、 暴走が発生したとき、暴走検出信号が入力されることに
より、暴走が発生した系を予備系に設定する暴走系制御
回路と、 他系の機器の挿抜を影響を排除するアイソレート制御回
路と、 前記自系設定回路、前記暴走系制御回路および前記アイ
ソレート制御回路の出力から自系の設定信号を出力する
自系制御回路を備え、 電源投入時には、前記自系設定回路により自律で現用系
/予備系の設定を行い、暴走発生時には、前記暴走系制
御回路により暴走発生側を予備系に設定し、他系の機器
の挿抜時には、前記アイソレート制御回路により他系か
らの影響を排除することを特徴とする二重化通信システ
ムの切替制御回路。
1. A system control circuit for switching between an active system and a standby system of a duplex communication system, which detects a power-on and sets a system that has been powered on first to an active system, and a runaway. When a runaway occurs, a runaway detection signal is input to set the runaway system as a standby system, and a runaway system control circuit that eliminates the influence of insertion and removal of equipment of other systems. Equipped with a local control circuit that outputs a local setting signal from the outputs of the local system setting circuit, the runaway system control circuit, and the isolation control circuit. When the power is turned on, the local system setting circuit autonomously uses the active / standby system. When a runaway occurs, the runaway system control circuit sets the runaway side to the standby system, and when the equipment of another system is inserted or removed, the isolation control circuit eliminates the influence from the other system. Features Switching control circuit of the redundant communication system.
【請求項2】 前項記載の二重化通信システムの切替制
御回路において、 前記自系制御回路は、S−Rフリップフロップ回路で構
成し、先に電源が投入された系を現用系に設定すること
を特徴とする請求項1記載の二重化通信システムの切替
制御回路。
2. The switching control circuit of the duplex communication system as set forth in claim 1, wherein the own system control circuit is composed of an SR flip-flop circuit, and a system which is powered on first is set as an active system. The switching control circuit of the duplex communication system according to claim 1.
【請求項3】 1項記載の二重化通信システムの切替制
御回路において、 前記暴走側系制御回路は、前記S−Rフリップフロップ
回路の出力と暴走監視回路の出力から制御信号を出力す
る論理積回路から構成し、暴走検出時には、前記自系制
御回路を制御して暴走を検出した系を予備系に設定する
ことを特徴とする請求項1記載の二重化通信システムの
切替制御回路。
3. The switching control circuit of the duplex communication system according to claim 1, wherein the runaway side control circuit outputs a control signal from the output of the SR flip-flop circuit and the output of the runaway monitoring circuit. 2. The switching control circuit of the duplex communication system according to claim 1, wherein the system control circuit is controlled to set the system detecting the runaway as a standby system when a runaway is detected.
【請求項4】 1項記載の二重化通信システムの切替制
御回路において、 前記アイソレート制御回路は、前記論理積回路の出力と
アイソレート設定出力から制御信号を出力する論理和回
路から構成し、アイソレート設定時には、該制御信号に
より前記S−Rフリップフロップ回路を保持状態とし
て、他系からの影響を排除することを特徴とする請求項
1記載の二重化通信システムの切替制御回路。
4. The switching control circuit of the duplexed communication system according to claim 1, wherein the isolation control circuit comprises an OR circuit that outputs a control signal from the output of the AND circuit and the isolation setting output, 2. The switching control circuit for a duplex communication system according to claim 1, wherein the S-R flip-flop circuit is kept in a holding state by the control signal at the time of rate setting to eliminate the influence from other systems.
JP21726794A 1994-09-12 1994-09-12 Changeover control circuit for duplex communication system Withdrawn JPH0884184A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21726794A JPH0884184A (en) 1994-09-12 1994-09-12 Changeover control circuit for duplex communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21726794A JPH0884184A (en) 1994-09-12 1994-09-12 Changeover control circuit for duplex communication system

Publications (1)

Publication Number Publication Date
JPH0884184A true JPH0884184A (en) 1996-03-26

Family

ID=16701465

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21726794A Withdrawn JPH0884184A (en) 1994-09-12 1994-09-12 Changeover control circuit for duplex communication system

Country Status (1)

Country Link
JP (1) JPH0884184A (en)

Similar Documents

Publication Publication Date Title
US7293182B2 (en) Methods and apparatus for powering a data communications port
JPS62226271A (en) Automatic switching device for pos loop
JPH0884184A (en) Changeover control circuit for duplex communication system
JP2003242048A (en) Bus system
KR20000059718A (en) Nonstop operation method and circuit for plc duplication system
JPH03219333A (en) Stand-by duplex system device
JPH0783539B2 (en) Power control method
KR100825458B1 (en) Apparatus for Duplexing Board for Network Synchronization Board in Radio Network Controller
JP2538682B2 (en) Reference clock source automatic switching method
JP3125864B2 (en) Redundant system
JP3570334B2 (en) System switching device
JPS63240145A (en) Digital signal transmission system
JP2005210242A (en) Network apparatus
JP2743893B2 (en) Driver circuit failure determination method, failure location reporting method and peripheral device
JPS60134355A (en) System state displaying system
JPS5816497B2 (en) Data processing system with system common parts
JPS61187056A (en) Abnormality monitor circuit of transmission unit for multidrop serial bus
JPS63156250A (en) Disconnection system for faulty module
KR20010039096A (en) Apparatus for dual controlling of communication port in electronic switching system
JPS61283246A (en) Transmission control system
JP2002344642A (en) Remote supervisory system
JPS59200531A (en) Dual switching system
JPS62186118A (en) Remote control type combustion control device
JPH05257725A (en) Error transmitter for cpu unit
JPH11345140A (en) System and method for monitoring duplex systems

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20011120