JPH0831998B2 - Recording device control method - Google Patents

Recording device control method

Info

Publication number
JPH0831998B2
JPH0831998B2 JP62261017A JP26101787A JPH0831998B2 JP H0831998 B2 JPH0831998 B2 JP H0831998B2 JP 62261017 A JP62261017 A JP 62261017A JP 26101787 A JP26101787 A JP 26101787A JP H0831998 B2 JPH0831998 B2 JP H0831998B2
Authority
JP
Japan
Prior art keywords
signal
image
circuit
color
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62261017A
Other languages
Japanese (ja)
Other versions
JPH01103358A (en
Inventor
雅紀 坂井
博之 堀井
孝之 小峰
康道 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP62261017A priority Critical patent/JPH0831998B2/en
Priority to DE3889283T priority patent/DE3889283T2/en
Priority to EP88309498A priority patent/EP0312301B1/en
Priority to US07/256,474 priority patent/US5032928A/en
Priority to CA000580120A priority patent/CA1317886C/en
Priority to FR8813574A priority patent/FR2627654B1/en
Publication of JPH01103358A publication Critical patent/JPH01103358A/en
Priority to US07/931,445 priority patent/US5204759A/en
Priority to CA000616573A priority patent/CA1338068C/en
Priority to CA000616574A priority patent/CA1337798C/en
Priority to US08/218,454 priority patent/US5760927A/en
Publication of JPH0831998B2 publication Critical patent/JPH0831998B2/en
Priority to US08/964,233 priority patent/US5933587A/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Paper Feeding For Electrophotography (AREA)
  • Control Or Security For Electrophotography (AREA)
  • Facsimiles In General (AREA)
  • Storing Facsimile Image Data (AREA)
  • Fax Reproducing Arrangements (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は記録装置の制御方法に関する。The present invention relates to a control method for a recording apparatus.

[従来の技術] 従来からプリント開始信号に応じてビデオ信号(NTSC
信号など)をフリーズ(動画を静止画としてメモリに記
憶)し、前記フリーズした画像を記録媒体(一般的には
紙)上に画像形成するビデオプリンタという装置があっ
た。
[Prior Art] Conventionally, a video signal (NTSC
There is a device called a video printer that freezes signals (such as signals) (stores a moving image in a memory as a still image) and forms the frozen image on a recording medium (generally paper).

[発明が解決しようとする課題] しかしながら、従来のビデオプリンタにはジャムなど
の異常が生じると画像形成は中止され、異常を取り除き
正常状態に復帰すると自動的にプリント動作が開始され
るものがあり、この構成では、プリント開始指示が行わ
れなくてもプリントが開始されるので、ビデオプリンタ
は正常に動作しているにもかかわらずユーザーにとって
は誤動作が生じている印象を与えた。
[Problems to be Solved by the Invention] However, in some conventional video printers, when an abnormality such as a jam occurs, image formation is stopped, and when the abnormality is removed and the normal state is restored, the printing operation is automatically started. In this configuration, since printing is started even if the print start instruction is not issued, the user has the impression that the video printer is malfunctioning even though it is operating normally.

かといって異常を取り除いても、自動的にプリント動
作を開始せずに、通常の複写機の様にプリント開始指示
に応じてプリントを開始する構成にすると、ビデオプリ
ンタはプリンタ開始指示に応じて新規にプリントする動
画をフリーズするので、先に異常によって像形成が中止
された画像をプリントするためには、再びビデオテープ
を巻き戻して、プリンタ開始指示を行わねばならなく使
い勝手が悪かった。
Even if the error is removed, however, the video printer does not automatically start the printing operation, but if it is configured to start printing according to the print start instruction like a normal copying machine, the video printer responds to the printer start instruction. Since the moving image to be newly printed is frozen, in order to print the image whose image formation has been stopped due to an abnormality, the video tape must be rewound and a printer start instruction must be issued, which is inconvenient.

[課題を解決するための手段] 上記の課題を解決するために本発明はプリント開始指
令に応じて入力画像信号を記憶手段に記憶させるととも
に、該記憶手段から記憶された画像を読み出してプリン
トを行う記録装置の制御方法であって、 該記憶手段から記憶された画像信号を読み出してプリ
ントを行う動作中のエラーを検出するエラー検出工程
(本実施例では、第11図#14に相当)、 該エラー検出工程においてエラーが検出された際には
前記プリント開始指令に応じた前記記憶手段への新たな
画像信号の記憶動作を禁止する一方、前記プリント開始
指令に応じて前記記憶手段に既に記憶されている画像信
号を読み出す様に前記記憶手段を制御する制御工程(本
実施例では第11図#5のエラーフラグ有りに応じて、#
7、#9のステップを行わず、#11、#13、#15、#17
を行うことに相当)とを有することを特徴とする。
[Means for Solving the Problems] In order to solve the above problems, the present invention stores an input image signal in a storage unit in response to a print start command and reads an image stored from the storage unit to print. A method for controlling a recording apparatus, comprising: an error detection step of detecting an error during an operation of reading out an image signal stored from the storage means and performing printing (corresponding to # 14 in FIG. 11 in the present embodiment), When an error is detected in the error detection step, the operation of storing a new image signal in the storage means in response to the print start command is prohibited, while the image is already stored in the storage means in response to the print start command. A control step of controlling the storage means so as to read the image signal being displayed (in the present embodiment, the error flag
Steps # 11, # 13, # 15, and # 17 are skipped without performing steps 7 and # 9.
Equivalent to doing) and.

〔実施例〕〔Example〕

以下図面を参照して本発明を詳細に説明する。 Hereinafter, the present invention will be described in detail with reference to the drawings.

第1図は本発明を適用したカラー画像形成システムの
概略内部構成の一例を示す。本システムは図示のように
上部デジタルカラー画像読み取り装置(以下カラーリー
ダーと称する)1と、下部にデジタルカラー画像プリン
ト装置(以下、カラープリンタと称する)2、およびビ
デオ処理装置3とを有する。このカラーリーダー1は、
後述の色分解手段とCCDの様な光電変換素子とにより原
稿のカラー画像情報をカラー別に読取り、電気的なデジ
タル画像信号に変換する。また、カラープリンタ2は、
そのデジタル画像信号に応じてカラー画像をカラー別に
再現し、被記録紙にデジタル的なドツト形態で複数回転
写して記録する電子写真方式のレーザビームカラープリ
ンタである。ビデオ処理装置3は外部に接続されるビデ
オ装置からのアナログビデオ信号をデジタル画像信号に
変換し、上記カラーリーダ1に入力するための装置であ
る。
FIG. 1 shows an example of a schematic internal configuration of a color image forming system to which the present invention is applied. As shown, the system has an upper digital color image reading device (hereinafter referred to as a color reader) 1, a lower digital color image printing device (hereinafter referred to as a color printer) 2, and a video processing device 3. This color reader 1
Color image information of a document is read for each color by a color separation means described later and a photoelectric conversion element such as a CCD, and converted into an electric digital image signal. In addition, the color printer 2
This is an electrophotographic laser beam color printer which reproduces a color image for each color according to the digital image signal and transfers the color image to a recording paper a plurality of times in a digital dot form for recording. The video processing device 3 is a device for converting an analog video signal from an externally connected video device into a digital image signal and inputting it to the color reader 1.

まず、カラーリーダ1の構成を説明する。999は原
稿、4は原稿を載置するプラテンガラス、5はハロゲン
露光ランプ10により露光走査された原稿からの反射光像
を集光し、等倍型フルカラーセンサ6に画像入力する為
のロツドアレイレンズであり、5,6,7,10が原稿走査ユニ
ツト11として一体となって矢印A1方向に露光走査する。
露光走査しながら1ライン毎に読み取られ、得られた色
分解画像信号は、センサー出力信号増巾回路7により所
定電圧に増巾されたのち信号線501によりビデオ処理ユ
ニツトに入力され信号処理される。501は信号の忠実な
伝送を保障するための同軸ケーブルである。信号502は
等倍型フルカラーセンサ6の駆動パルスを供給する信号
線であり、必要な駆動パルスはビデオ処理ユニツト12内
で全て生成される。8,9は画像信号の白レベル補正、黒
レベル補正のための白色板及び黒色板であり、ハロゲン
露光ランプ10で照射する事によりそれぞれ所定の濃度の
信号レベルを得ることができ、ビデオ信号の白レベル補
正、黒レベル補正に使われる。
First, the configuration of the color reader 1 will be described. Reference numeral 999 is an original, 4 is a platen glass on which the original is placed, and 5 is a rod door for collecting a reflected light image from the original exposed and scanned by the halogen exposure lamp 10 and inputting an image to the full-size full-color sensor 6. This is a ray lens, and 5, 6, 7, and 10 integrally form a document scanning unit 11 for exposure scanning in the direction of arrow A1.
The color-separated image signal obtained by scanning line-by-line during exposure scanning is amplified to a predetermined voltage by the sensor output signal amplification circuit 7 and then input to the video processing unit by the signal line 501 to undergo signal processing. . 501 is a coaxial cable for ensuring faithful transmission of signals. A signal 502 is a signal line for supplying a drive pulse for the full-size full-color sensor 6, and all necessary drive pulses are generated in the video processing unit 12. Reference numerals 8 and 9 denote a white plate and a black plate for white level correction and black level correction of the image signal, and by irradiating with the halogen exposure lamp 10, it is possible to obtain a signal level of a predetermined density, respectively. Used for white level correction and black level correction.

13はマイクロコンピユータを有するコントロールユニ
ツトであり、これはバス508により操作パネル20におけ
る表示、キー入力制御及びビデオ処理ユニツト12の制
御、ポジシヨンセンサS1,S2により原稿走査ユニツト11
の位置を信号線509,510を介して検出、更に信号線503に
より走査体11を移動させる為のステツピングモーター14
をパルス駆動するステツピングモーター駆動回路15、信
号線504を介して露光ランプドライバー21によるハロゲ
ン露光ランプ10のON/OFF制御、光量制御、信号線505を
介してのデジタイザー16及び内部キー、表示部の制御等
カラーリーダ部1の全ての制御を行っている。原稿露光
走査時に前述した露光走査ユニツト11によって読み取ら
れたカラー画像信号は、増巾回路7、信号線501を介し
てビデオ処理ユニツト12に入力される。
Reference numeral 13 is a control unit having a microcomputer, which is a display on the operation panel 20 by a bus 508, a key input control and a control of a video processing unit 12, and a document scanning unit 11 by position sensors S1 and S2.
The position of the stepping motor 14 for detecting the position of the scanning body 11 via the signal lines 509 and 510 and further moving the scanning body 11 by the signal line 503.
Stepping motor drive circuit 15 for pulse driving, ON / OFF control of halogen exposure lamp 10 by exposure lamp driver 21 via signal line 504, light quantity control, digitizer 16 and internal key via signal line 505, display unit All controls of the color reader unit 1 such as the control of 1 are performed. The color image signal read by the above-described exposure scanning unit 11 during the exposure scanning of the document is input to the video processing unit 12 via the amplification circuit 7 and the signal line 501.

次に第2図を用いて上述した原稿走査ユニツト11、ビ
デオ処理ユニツト12の詳細について説明する。
The details of the original scanning unit 11 and the video processing unit 12 described above will be described with reference to FIG.

ビデオ処理ユニツト12に入力されたカラー画像信号は
サンプルホールド回路S/H43にて、G(グリーン)、B
(ブルー)、R(レツド)の3色に分離される。分離さ
れたカラー画像信号はアナログカラー信号処理回路44に
て、アナログ処理を行ったのちA/D変換され、デジタル
・カラー画像信号となる。本実施例では原稿走査ユニツ
ト11内のカラー読取りセンサ6が第2図にも示す様に5
領域に分割した千鳥状に構成されているためFiFoメモリ
46を用い、先行走査している2,4チヤンネルと、残る1,
3,5チヤンネルの読み取り位置ずれを補正している。FiF
oメモリ46からの位置ずれ補正済の信号は、黒補正回路
/白補正回路に入力され、前述した白色板8、黒色板9
からの反射光に応じた信号を利用してカラー読取りセン
サ6の暗時ムラや、ハロゲン露光ランプ10の光量ムラ、
センサ感度バラツキが補正される。カラー読取りセンサ
6の入力光量に比例したカラー画像データは人間の目の
比視感特性に合わせるための対数変換回路86により変換
されたのちビデオインターフエイス101からのカラー画
像信号と原稿走査ユニツト11からのカラー画像信号の切
換えを行う切換回路100に入力される。
The color image signal input to the video processing unit 12 is sampled and held by the sample / hold circuit S / H43.
It is separated into three colors (blue) and R (red). The separated color image signal is subjected to analog processing in the analog color signal processing circuit 44 and then A / D converted into a digital color image signal. In this embodiment, the color reading sensor 6 in the document scanning unit 11 is set to 5 as shown in FIG.
FiFo memory because it is divided into areas and arranged in a staggered pattern
Using 46, 2,4 channels are being scanned in advance, and the remaining 1,
Corrects the misalignment of the reading position of the 3,5 channel. FiF
The signal from the memory 46 that has been subjected to the positional deviation correction is input to the black correction circuit / white correction circuit, and the white plate 8 and the black plate 9 described above are input.
Using the signal in accordance with the reflected light from the color reading sensor 6 in the dark, the halogen exposure lamp 10 in the uneven light amount,
Variations in sensor sensitivity are corrected. The color image data proportional to the input light amount of the color reading sensor 6 is converted by a logarithmic conversion circuit 86 for matching with the human eye's relative visual characteristics, and then from the color image signal from the video interface 101 and the original scanning unit 11. Is input to the switching circuit 100 that switches the color image signal.

ここで本実施例におけるビデオ処理装置3から、カラ
ーリーダ1内のビデオ処理ユニツチ12へのカラー画像デ
ータのとり込みについて説明する。
Incorporation of color image data from the video processing device 3 into the video processing unit 12 in the color reader 1 will be described below.

かかる取り込みの設定は以下に述べるデジタイザーに
より行われる。第3図はデジタイザー16の外観図であ
る。キー427は後述するはめ込み合成モードを設定する
為のエントリーキーであり、座標検知板420は原稿上の
任意の領域を指定したり、あるいは倍率を設定するため
の座標位置検出板であり、ポイントペン421はその座標
を指定するものである。
The setting of such acquisition is performed by the digitizer described below. FIG. 3 is an external view of the digitizer 16. A key 427 is an entry key for setting an embedding combination mode, which will be described later, and a coordinate detection plate 420 is a coordinate position detection plate for designating an arbitrary area on a document or setting a magnification, and a point pen. 421 designates the coordinates.

座標検知板420には、ビデオ処理装置からの紙等へ記
録材に記録した際における大きさを右上に100%、200
%、400%時の3種表示してある。
On the coordinate detection plate 420, the size at the time of recording on a recording material such as paper from the video processing device is set to 100%, 200
%, 400% of 3 types are displayed.

ビデオ処理装置3からの画像のはめ込み合成は、第3
図のはめ込み合成キー427を押したのち、ポイントペン4
21によりはめ込む位置を指示する。このはめ込み領域と
は、例えば第4図の斜線部の様な部分をさし、これは副
走査方向A→Bの区間に、毎ラインごとに第4図のタイ
ミングチヤートSYNCの様な信号で他の領域と区別され
る。尚、第4図中Cは原稿全体の大きさを示し、斜線が
付与された部分がデジタイザーで指定される部分であ
る。SYNC信号104は第2図に示したビデオインターフエ
−ス101を通り、ビデイ処理装置3に送られる。
Inset combining of images from the video processing device 3
After pressing the inset composite key 427 in the figure, point pen 4
Indicate the position to fit by 21. The inset region refers to, for example, a hatched portion in FIG. 4, which is a signal such as the timing chart SYNC in FIG. 4 for each line in the section in the sub-scanning direction A → B. Is distinguished from the area. It should be noted that C in FIG. 4 indicates the size of the entire document, and the shaded portion is the portion designated by the digitizer. The SYNC signal 104 is sent to the video processor 3 through the video interface 101 shown in FIG.

このSYNC信号以外にビデオインターフエ−ス101はビ
デオ処理装置3にFREEZE信号102及びVCLK103を出力す
る。これら制御ラインのタイミングチヤートを第5図に
示す。すなわち、FREEZE信号102及びSYNC信号104は操作
部20のスタートボタンを押すことにより発生し、第5図
に示す様にFREEZE信号102は、スタートボタンを押すこ
とにより“1"となり、SYNC信号104はデジタイザ16によ
って指定した領域に相当する範囲で“1"となる。
In addition to the SYNC signal, the video interface 101 outputs the FREEZE signal 102 and VCLK103 to the video processing device 3. The timing chart of these control lines is shown in FIG. That is, the FREEZE signal 102 and the SYNC signal 104 are generated by pressing the start button of the operation unit 20, and the FREEZE signal 102 becomes "1" by pressing the start button as shown in FIG. 5, and the SYNC signal 104 becomes It becomes "1" in the range corresponding to the area specified by the digitizer 16.

ただし、コピー枚数が1枚以上でコピー途中に紙づま
りなどのエラーが発生したのち、そのエラーを解除し、
コピーボタンを押した場合は、FREEZE信号102はActive
“1"とはならず、SYNC104及びVCLK103のみがインターフ
エイス101に出力される。本実施例においては第5図104
に示す様なカラープロセスをくり返すことによりフルカ
ラープリントが行われるわけであるが、このプリントの
色を図中に示している。
However, if the number of copies is 1 or more and an error such as a paper jam occurs during copying, clear the error,
When the copy button is pressed, the FREEZE signal 102 is Active
It does not become "1", and only SYNC 104 and VCLK 103 are output to the interface 101. In the present embodiment, FIG.
A full-color print is performed by repeating the color process as shown in (4), and the colors of this print are shown in the figure.

つぎに以上の様に構成された本実施例の動作について
第11図に示したコントローラ(CPU)のフローチヤート
を用い説明する。
Next, the operation of the present embodiment configured as described above will be described using the flow chart of the controller (CPU) shown in FIG.

電源が投入されるとコントローラ13は操作パネル20及
びデジタイザー16上へ操作されたキーを読み込む(#0
1)。操作されたキーが有ればそのキーがコピー開始を
指示するキーか否かを判別し(#03)、コピー開始を指
示するキーであれば#05へ、でなければ#23へ分岐す
る。
When the power is turned on, the controller 13 reads the operated keys on the operation panel 20 and the digitizer 16 (# 0
1). If there is an operated key, it is judged whether or not the key is a key for instructing copy start (# 03). If it is a key for instructing copy start, the process branches to # 05, and if not, the process branches to # 23.

ここでは、まずコピー開始キー以外のキーがオンされ
たものとして#23以下の説明を行う。
Here, the following description will be given starting with # 23 assuming that keys other than the copy start key are turned on.

#23では、はめ込み合成を行うべき領域の指示が第3
図に示したスイツチ427により指示されたか否かを判別
し、指示された際には指示された領域を記憶し(#2
5)、指示されていない際にはプリント枚数が指定され
たか否かを判別する(#27)。その判別の結果、プリン
ト枚数の設定がされている場合には設定された枚数をレ
ジスタに書き込み(#29)、設定がされていない場合に
は他のキー入力に対応した処理を行う(#31)。
In # 23, the third instruction is the area to be embedded.
The switch 427 shown in the figure is used to determine whether or not an instruction has been given, and when instructed, the indicated area is stored (# 2
5) If it is not instructed, it is determined whether or not the number of prints is designated (# 27). As a result of the determination, if the number of prints is set, the set number is written to the register (# 29), and if not set, the process corresponding to another key input is performed (# 31). ).

次に#03でコピー開始が指示されている場合について
説明する。コピーの開始が指示されている際には、まず
エラーフラグが立っているか否かを判別し(#05)、エ
ラーフラグがなければ第2図において前述したFREEZE信
号102を発生する(#07)。これに依って第7図で後述
するビデオ処理装置内のメモリ303に画像データが書き
込まれる。次いでエラーフラグをリセツトする(#0
9)。スキヤナーを駆動するために第1図に示したステ
ツピングモータ駆動回路15に駆動の開始の指示を行う。
これに依りスキヤナーは移動を開始し、それに伴い発生
するHSYNC、VCLKに同期し、第1図に示し各信号処理回
路を動作させそのフルカラーのうちの各色成分が順次第
2図に示した色変換回路50へ出力され、前述の各回路で
処理された後カラープリンタ2へ供給される。カラープ
リンタ2はビデオ処理ユニツト12から順次送られる画像
信号に応じて後述するドラム716を回転させその1回転
毎にITOP信号(画像先端信号)をユニツト12へ戻す。
尚、本実施例ではY,M,C,Bkの4色でフルカラープリント
が行われ、一枚のカラープリントにはドラム716の4回
の回転が必要である。
Next, a case where the copy start is instructed in # 03 will be described. When the start of copying is instructed, it is first determined whether or not an error flag is set (# 05), and if there is no error flag, the FREEZE signal 102 described above in FIG. 2 is generated (# 07). . Accordingly, the image data is written in the memory 303 in the video processing device described later with reference to FIG. Then reset the error flag (# 0
9). In order to drive the scanner, the stepping motor drive circuit 15 shown in FIG. 1 is instructed to start driving.
As a result, the scanner starts moving, and in synchronization with the HSYNC and VCLK generated with it, each signal processing circuit shown in FIG. 1 is operated and each color component of the full color is sequentially converted into the color conversion shown in FIG. It is output to the circuit 50, processed by each of the circuits described above, and then supplied to the color printer 2. The color printer 2 rotates a drum 716, which will be described later, according to the image signals sequentially sent from the video processing unit 12, and returns the ITOP signal (image leading edge signal) to the unit 12 for each rotation.
In this embodiment, full-color printing is performed with four colors of Y, M, C, and Bk, and one color printing requires four rotations of the drum 716.

したがって、#13でITOP信号が4回来たか否かを判別
し(#13)、ITOP信号が4回来るまでの間はプリンタ側
でエラーが発生したか否かを判別し(#14)、エラーが
無い場合には#13へ戻り、エラーが生じた場合にはエラ
ーフラグを一旦セツトし、スキヤナーの駆動を停止し、
エラーの解除がなされたか否かを判別する(#21)。#
13においてITOPが4回来たことが検出された際には一枚
のプリントが終了したものと考えられるので、枚数レジ
スタをデクリメントし(#17)、その内容が“0"になっ
たか否かを判別し、“0"となった際にはへ戻り、“0"
でない場合には#11へ戻り、再びコピー動作を継続す
る。
Therefore, in # 13, it is determined whether or not the ITOP signal has come four times (# 13), and until the ITOP signal has come four times, it is determined whether or not an error has occurred on the printer side (# 14) and the error is detected. If there is not, go back to # 13, if an error occurs, set the error flag once, stop the drive of the scanner,
It is determined whether or not the error has been released (# 21). #
When it is detected that ITOP has come 4 times in 13, it is considered that one print has been completed, so the number register is decremented (# 17) and it is checked whether the content becomes "0". If it is determined that it is "0", the process returns to and "0" is returned.
If not, the process returns to # 11 to continue the copy operation again.

以上説明したフローチヤートに示した実施例において
は複数枚のコピー動作が行われている途中でカラープリ
ンタで紙づまりその他の原因によってエラーが生じた場
合(#14)、エラーが解除してからフローはに戻るた
めコピー開始キーがオンされない限り、次のコピー動作
は行われない。
In the embodiment shown in the flow chart described above, when an error occurs due to a paper jam in the color printer or other causes while the copying operation of a plurality of sheets is being performed (# 14), the flow is performed after the error is released. The next copy operation is not performed unless the copy start key is turned on because the key returns to.

また、#19で一旦エラーフラグをセツトしているの
で、前述のに戻った状態でコピー開始キーをオンして
も#05から#11へフローが分岐するので#07におけるフ
リーズ信号が発生せず、メモリ303へ新たな画像信号が
書き込まれることを防止することが出来る。
Also, since the error flag is set once in # 19, even if the copy start key is turned on in the state returned to above, the flow branches from # 05 to # 11, so the freeze signal in # 07 does not occur. It is possible to prevent a new image signal from being written in the memory 303.

したがって、エラーが生じる前にメモリ303へフリー
ズされた画像データが保持されており、該メモリ303に
誤って他のデータが書き込まれることを防止することが
出来る。
Therefore, it is possible to prevent the frozen image data from being stored in the memory 303 before an error occurs and to prevent other data from being erroneously written in the memory 303.

VCLK103はビデオ処理ユニツト12内の画像データ同期
信号であり、この信号はビデオ処理装置3に送られてい
る。ビデオ処理装置3はVCLK103に同期したカラー画像
信号105,106,107と、この信号の有効領域を示すEN信号1
08とをビデオインターフエイス101に送る。このEN信号1
08が0のとき切換回路108は対数変換回路86からのカラ
ー画像信号を選択して、後段の回路へ出力し、1の場
合、ビデオインターフエイスに101からのカラー画像信
号を選択して後段の回路へ出力する。
VCLK 103 is an image data synchronizing signal in the video processing unit 12, and this signal is sent to the video processing device 3. The video processing device 3 has color image signals 105, 106 and 107 synchronized with VCLK103 and an EN signal 1 indicating the effective area of this signal.
Send 08 and to Video Interface 101. This EN signal 1
When 08 is 0, the switching circuit 108 selects the color image signal from the logarithmic conversion circuit 86 and outputs it to the circuit in the subsequent stage, and when 08, selects the color image signal from 101 in the video interface and selects the color image signal from the subsequent stage. Output to the circuit.

かかる切換回路100の切り換えの制御信号として前述
のSYNC104を用いることも考えられるが、本実施例にお
いてはかかるSYNC104を用いずビデオ処理装置3からのE
N信号を用いて切換回路100を切換える様にしているので
以下の効果を奏する。
Although it is conceivable to use the above-mentioned SYNC 104 as a control signal for switching of the switching circuit 100, in the present embodiment, the E from the video processing device 3 is not used.
Since the switching circuit 100 is switched using the N signal, the following effects are obtained.

即ち前述のSYNC信号を用いて切換回路100の切り換え
を行った場合、ビデオ処理装置3の応答が遅いときには
ビデオインターフエイス101からのカラー画像信号105,1
06,107が出力される前に切換回路100の切り換えが行わ
れてしまい、このため切換回路100の切り換え時点にお
いて、換言すると画像の切り換え合成の端部に黒いすじ
が生じてしまうが、本実施例に依ればビデオインターフ
エイス101からのEN信号で切換回路100を切り換える様に
しているので、かかる黒いすじの発生を防止することが
出来る。
That is, when the switching circuit 100 is switched using the SYNC signal described above, when the response of the video processing device 3 is slow, the color image signals 105, 1 from the video interface 101 are transmitted.
Switching of the switching circuit 100 is performed before 06 and 107 are output. Therefore, at the time of switching of the switching circuit 100, in other words, a black streak occurs at the end of switching and combining of images. According to this, since the switching circuit 100 is switched by the EN signal from the video interface 101, it is possible to prevent the generation of such black streaks.

尚、ビデオ処理装置3において複数の画素を用いてエ
ツジ強調等の画像処理を行っている場合にはビデオ処理
装置3の応答が特に遅くなることになる。
When the video processing device 3 is performing image processing such as edge enhancement using a plurality of pixels, the response of the video processing device 3 becomes particularly slow.

次に、切換回路108の詳細回路図を第10図に示す。こ
の回路図で113〜118は74LS157(型名)のようなデータ
セレクターであり、2入力データを持ち、セレクト端子
Sの信号112に応じて2入力データのいずれかを選択す
る。信号112が0のとき、セレクタ出力OUT Y570、M57
1、C572のラインにはY0 120,M0 121,C0 122が選択さ
れ、信号112が1のときY′105,M′106,C′107が選択さ
れる。またこの選択信号112は前述のEN信号108の他にコ
ントローラ13からの信号110,111によって制御される。
Next, a detailed circuit diagram of the switching circuit 108 is shown in FIG. In this circuit diagram, reference numerals 113 to 118 are data selectors such as 74LS157 (type name), which have two input data and select one of the two input data according to the signal 112 of the select terminal S. When signal 112 is 0, selector output OUT Y570, M57
Y 0 120, M 0 121, and C 0 122 are selected for the lines 1 and C 572, and when the signal 112 is 1, Y ′ 105, M ′ 106, and C ′ 107 are selected. The selection signal 112 is controlled by signals 110 and 111 from the controller 13 in addition to the EN signal 108 described above.

信号110,111の設定によって、切換回路100はビデオ画
像信号専用、反射原稿(複写用原稿)画像専用、はめ込
み合成用の3つの機能を有する。この機能を下表に示
す。
Depending on the settings of the signals 110 and 111, the switching circuit 100 has three functions: dedicated to video image signals, dedicated to a reflection original (copying original) image, and inset composition. This function is shown in the table below.

即ち信号110,111を0とすれば、デジタイザ16で指定
された領域により反射原稿がトリミングされており、EN
信号に応じて色補正、マスキング、ガンマ変換等を画像
すべき画像の性質に応じて良好に行える様に制御する。
また、このEN信号108は後述する色補正、マスキング回
路48、およびガンマ変換回路52にも接続されている。
That is, if the signals 110 and 111 are set to 0, the reflection original is trimmed by the area designated by the digitizer 16.
Control is performed so that color correction, masking, gamma conversion, and the like can be satisfactorily performed according to the characteristics of the image to be imaged according to the signal.
The EN signal 108 is also connected to a color correction / masking circuit 48 and a gamma conversion circuit 52, which will be described later.

次に第2図に戻って説明を続ける。切換回路110から
の信号は黒抽出UCR回路47に入力され、黒成分信号を作
るとともに、色信号570,571,572から黒成分信号が減算
される。色補正・マスキング回路48はカラー読取りセン
サ6(第1図示)の色分解フイルター及びビデオ処理装
置3のカラー画像信号の色補正を行う。
Next, returning to FIG. 2, the description will be continued. The signal from the switching circuit 110 is input to the black extraction UCR circuit 47, which produces a black component signal and subtracts the black component signal from the color signals 570, 571, 572. The color correction / masking circuit 48 performs color correction of the color separation filter of the color reading sensor 6 (first shown) and the color image signal of the video processing device 3.

ここで、色補正・マスキング回路48における動作につ
いて説明する。
Here, the operation of the color correction / masking circuit 48 will be described.

各色成分画像データYi,Mi,Ciに対し、 なる各色の一次式を算出し色補正を行うマスキング補正
はよく知られている。
For each color component image data Yi, Mi, Ci, Masking correction for calculating a linear expression of each color and performing color correction is well known.

本実施例における色補正・マスキング回路48はこの係
数値を入力画像に対して可変とするため、その係数値を
データバスを介してCPUにより設定可能としている。
Since the color correction / masking circuit 48 in this embodiment makes this coefficient value variable with respect to the input image, the coefficient value can be set by the CPU via the data bus.

本実施例では第1のマトリクス係数M1,第2のマトリ
クス係数M2のいずれかの係数をコントローラ13に接続さ
れたバスより設定可能とする。
In the present embodiment, either the first matrix coefficient M 1 or the second matrix coefficient M 2 can be set from the bus connected to the controller 13.

M1の係数が原稿走査ユニツト11中の色分解フイルタの補
正用、M2の係数がビデオ処理装置3の補正用に割り当て
られている。
The coefficient of M 1 is assigned for correction of the color separation filter in the original scanning unit 11, and the coefficient of M 2 is assigned for correction of the video processing device 3.

この2つの係数M1,M2の切換えは、ビデオインターフ
エイス101からの信号であるEN信号108によってセレクト
される。すなわち、原稿走査ユニツト11からのカラー画
像信号の場合はM1の係数を、ビデオ処理装置3からの信
号の場合はM2の係数が選択され、色補正が行われる。色
補正・マスキング回路48の出力は色変換回路50に入力さ
れるが、本実施例においてはこの色変換回路50の機能を
スルーとしている。
Switching between these two coefficients M 1 and M 2 is selected by the EN signal 108 which is a signal from the video interface 101. That is, the coefficient of M 1 is selected in the case of the color image signal from the document scanning unit 11 and the coefficient of M 2 is selected in the case of the signal from the video processing device 3 to perform the color correction. The output of the color correction / masking circuit 48 is input to the color conversion circuit 50, but in the present embodiment, the function of this color conversion circuit 50 is through.

52は本システムにおける出力画像のカラーバランス、
色の濃淡を制御するためのガンマ変換回路であり、基本
的には、LUT(ルツクアツプテーブル)によるデータ変
換であって、操作部からの入力指定に対応づけてLUTの
データが書き換えられる。また本実施例のRAM52には、
イエロー、マゼンタ、シアン、ブラツク、MONOと5通
り、少なくとも2種類(第6図(b)AとB)有してお
り、領域AはAなるガンマ特性、領域BはBなるガンマ
特性を持たせて、1枚のプリントとして得る事ができる
様な構成である。
52 is the color balance of the output image in this system,
This is a gamma conversion circuit for controlling the shade of color, and is basically data conversion by a LUT (lookup table), and the data of the LUT is rewritten in correspondence with the input designation from the operation unit. Further, in the RAM 52 of this embodiment,
There are at least two types (A and B in FIG. 6 (b)), five types, yellow, magenta, cyan, black, and MONO. Area A has a gamma characteristic of A and area B has a gamma characteristic of B. Therefore, the structure is such that it can be obtained as one print.

この領域A,Bの切換えは、ビデオインターフエイス101
からのEN信号108により行われる。
Switching between the areas A and B is performed by the video interface 101.
By the EN signal 108 from.

また、本ガンマ変換用RAM52は、各色ごとに個別に特
性を切りかえる様になっており、走査パネル上の液晶タ
ツチパネルキーからの操作と関連づけてコントローラ13
から書き換えられる。
Further, the RAM 52 for gamma conversion is designed so that the characteristics can be individually switched for each color, and the controller 13 is associated with the operation from the liquid crystal touch panel key on the scanning panel.
Rewritten from

変倍制御回路53と5ラインバツフア54により、ガンマ
変換回路52の出力信号を変倍し、さらにフイルター回路
55にてエツジ強調、及びズムージング(平滑化)の処理
が行われる。フイルター回路55の出力はプリンターイン
ターフエイス回路56を通りカラープリンタ2に入力され
る。
The scaling control circuit 53 and the 5-line buffer 54 scale the output signal of the gamma conversion circuit 52, and further the filter circuit.
At 55, edge enhancement and smoothing processing are performed. The output of the filter circuit 55 is input to the color printer 2 through the printer interface circuit 56.

以上、本システムにおいては、デジタイザー16によっ
て領域指定された位置にビデオ処理装置3からのカラー
画像情報をはめ込むとともに、原稿走査ユニツト11と、
ビデオ処理装置3の各々最適な色補正およびガンマ補正
を行う。
As described above, in the present system, the color image information from the video processing device 3 is fitted into the position designated by the digitizer 16 and the original scanning unit 11 is used.
Optimal color correction and gamma correction of the video processing device 3 are performed.

次に、第7図を用いてビデオ処理装置3の構成につい
て説明する。
Next, the configuration of the video processing device 3 will be described with reference to FIG.

第7図において300はコンポジツト信号例えばNTSC信
号として入力される映像信号をR,G,B信号に変換するNTS
Cデコーダ、301はRGB入力aあるいはNTSCデコーダ300か
らのR,G,B信号のいずれかを選択する切換回路、302は切
換回路301により選択された信号を夫々R,G,B別個にA/D
変換するA/D変換器、303はA/D変換器302によりA/D変換
された信号が書き込まれるメモリであり、少なくともRG
Bの夫々について1フレーム分の容量を有している。304
はメモリ303から読み出した信号に対してエツジ強調あ
るいはスムージングをかけるデジタルフイルタ、305は
フイルタ304によりフイルタリングされた信号を用いて
画像の拡大を行う拡大補間回路、306は補間回路305によ
り補間されたRGB信号をその補色に対応するY,M,C信号に
変換する補色変換テーブルである。
In FIG. 7, 300 is an NTS that converts a video signal input as a composite signal, for example, an NTSC signal, into R, G, B signals.
C decoder, 301 is a switching circuit for selecting either RGB input a or R, G, B signals from the NTSC decoder 300, 302 is A / R for the signals selected by the switching circuit 301 for R / G / B separately. D
A / D converter for conversion, 303 is a memory in which the signal A / D converted by the A / D converter 302 is written, and at least RG
Each B has a capacity of one frame. 304
Is a digital filter that applies edge enhancement or smoothing to the signal read from the memory 303, 305 is an enlargement interpolation circuit that enlarges the image using the signal filtered by the filter 304, and 306 is interpolated by the interpolation circuit 305. It is a complementary color conversion table for converting RGB signals into Y, M, C signals corresponding to the complementary colors.

308はメモリ303の読み出し、書き込み、リフレツシユ
動作及びそのアドレスを制御するメモリ制御回路であ
る。制御回路308はインターフエイス307を介して入力す
るFREEZE信号に応じてメモリ303を書き込み状態とす
る。
Reference numeral 308 denotes a memory control circuit that controls reading, writing, refresh operation of the memory 303, and its address. The control circuit 308 sets the memory 303 in the write state in response to the FREEZE signal input via the interface 307.

尚、該制御回路308にはTV側のV同期信号VDTV363、SY
NC回路321から発生したフイールド判別信号FLDTV364、
切換回路309の出力SYNC検出回路310の出力、拡大率選択
スイツチ322の出力が入力している。また制御回路308は
前述のSYNC信号によってトリガされ発生する信号であっ
て、メモリ303の有効領域を示す領域信号306を発生す
る。切換回路309にはTV側のクロツクC/TTV361、H同期
信号HDTV362、インターフエイス側のVCLK103、前述した
SYNC104が入力しており、SYNC検出回路310によりSYNCの
有ることが検出された際にはVCLK103、SYNC104を選択
し、SYNCの無いことが検出された際にはCKTV、HDTVを選
択する。
It should be noted that the control circuit 308 includes a V-side sync signal VDTV363, SY on the TV side
Field discrimination signal FLDTV364 generated from NC circuit 321,
The output of the switching circuit 309, the output of the SYNC detection circuit 310, and the output of the enlargement ratio selection switch 322 are input. Further, the control circuit 308 generates an area signal 306 which is a signal generated by being triggered by the above-mentioned SYNC signal and which indicates the effective area of the memory 303. The switching circuit 309 includes the clock C / TTV361 on the TV side, the H synchronization signal HDTV362, the VCLK103 on the interface side, and
SYNC104 is input, and VCLK103 and SYNC104 are selected when the presence of SYNC is detected by the SYNC detection circuit 310, and CKTV and HDTV are selected when the absence of SYNC is detected.

311は領域信号366とSYNC104との論理演算を行うため
のゲート、312はフイルタ304、拡大補間回路305におけ
るデータのラツチによる遅延を補償するための遅延回
路、313〜315は前述のフイルター304で行われるフイル
タリングによる時間遅れを補償するための遅延回路であ
り、313は5H分の遅延時間を有し、314は7画素分の遅延
時間を有している。315はアンドゲートである。316〜31
8は前述の拡大補間回路305で行われる拡大補間動作によ
る時間遅れを補償するための遅延回路であり、316は1H
分の遅延時間を有し、317は1画素分の遅延時間を有し
ている。318は前述の補色変換テーブル306におけるデー
タのラツチによる遅延を補償するための遅延回路であ
る。
311 is a gate for performing a logical operation of the area signal 366 and the SYNC 104, 312 is a filter 304, a delay circuit for compensating the delay due to the latch of the data in the expansion interpolation circuit 305, and 313 to 315 are the filters 304 described above. This is a delay circuit for compensating for the time delay due to the known filtering, 313 has a delay time of 5H, and 314 has a delay time of 7 pixels. 315 is an AND gate. 316 ~ 31
Reference numeral 8 is a delay circuit for compensating for the time delay due to the expansion interpolation operation performed by the expansion interpolation circuit 305 described above.
317 has a delay time of 1 minute, and 317 has a delay time of 1 pixel. Reference numeral 318 is a delay circuit for compensating the delay due to the data latch in the complementary color conversion table 306.

尚、前述の312,313,314,316,317の各遅延回路は前述
のDVCK367、DVHS368もより駆動されている。選択スイツ
チ322により拡大率が変われば、それに伴い、DVCK、DVH
Sの周期も変化するため前述の各遅延回路の遅延時間も
変化することになる。
The delay circuits 312, 313, 314, 316, and 317 described above are also driven by the DVCK367 and DVHS368 described above. If the enlargement ratio changes depending on the selection switch 322, DVCK, DVH
Since the cycle of S also changes, the delay time of each delay circuit described above also changes.

320は前述のSYNC104、遅延回路318の出力EN1との論理
積を出力するアンドゲートである。
An AND gate 320 outputs a logical product of the SYNC 104 and the output EN1 of the delay circuit 318.

次に以上の様に構成された実施例の動作について説明
する。ビデオ処理装置3はビデオ処理ユニツト2より送
られたFREEZE102の信号により、入力されたRGB信号a又
はNTSC信号bからNTSCデコーダ300によりデコードして
得たRGB信号355〜357のいずれかが切換回路301により選
択されSYNC回路321により得られたCKTV信号361・タイミ
ングによりA/D変換器302によってデイジタル化され、RG
Bメモリ303に書込まれる本実施例ではメモリの画素数は
640×480画素としている。RGBメモリ303の読出し、書込
み及びリフレツシユ動作の各タイミングの制御はメモリ
制御回路308が行う。ビデオ処理ユニツト12からSYNC信
号104が入力されない時にはSYNC検出回路310はSYNC無し
と判断し、同期切換回路309はTV側の同期信号即ちCKTV3
61及びHDTV362を選択する。ビデオ処理ユニツト12よりS
YNC信号104が入力されると同期切換回路309はVCLK103及
びSYNC104を選択し、RGBメモリ303はインターフエイス
を介して入力するVCLK103、SYNC104のタイミングで読み
出される。
Next, the operation of the embodiment configured as described above will be described. The video processing device 3 uses the FREEZE 102 signal sent from the video processing unit 2 to select either the RGB signal a or the NTSC signal b from the input RGB signal a or the RGB signals 355 to 357 obtained by decoding the switching circuit 301. CKTV signal 361 obtained by SYNC circuit 321 and digitalized by A / D converter 302 according to the timing.
In this embodiment, the number of pixels in the memory is
It has 640 x 480 pixels. The memory control circuit 308 controls the timings of reading, writing, and refresh operations of the RGB memory 303. When the SYNC signal 104 is not input from the video processing unit 12, the SYNC detection circuit 310 determines that there is no SYNC, and the sync switching circuit 309 sets the sync signal on the TV side, that is, CKTV3.
Select 61 and HDTV362. S from video processing unit 12
When the YNC signal 104 is input, the synchronization switching circuit 309 selects VCLK103 and SYNC104, and the RGB memory 303 is read out at the timing of VCLK103 and SYNC104 input via the interface.

反射原稿999にはめ込み合成を行うビデオ画像の拡大
率は100%,200%,400%の3種類固定であり、拡大率選
択スイツチ322によって選択される。この信号はメモリ
制御回路308に入り、RGBメモリ303の読み出しを制御す
る。200%の場合には同じラインの画素を2回読み出
し、400%の場合には同じラインの画素を4回読み出
す。また、100%,200%,400%各拡大率の時のRGBメモリ
303、フイルタ回路304、拡大補間回路305の同期合わせ
はメモリ制御回路308によって作られる。DVCK365、DVHS
366に同期させることによって行っている。
The magnifying power of the video image to be embedded in the reflection original 999 is fixed to three kinds of 100%, 200% and 400%, and is selected by the magnifying power selecting switch 322. This signal enters the memory control circuit 308 and controls the reading of the RGB memory 303. In the case of 200%, the pixels in the same line are read twice, and in the case of 400%, the pixels in the same line are read four times. Also, RGB memory at 100%, 200%, and 400% expansion rate
The synchronization of 303, the filter circuit 304, and the expansion interpolation circuit 305 is created by the memory control circuit 308. DVCK365, DVHS
This is done by synchronizing to 366.

RGBメモリ303から読み出された信号は、フイルタ回路
304により5×7画素のマトリクス演算を利用したフイ
ルタがかけられ、エツジ強調又はスムージングが行わ
れ、拡大補間回路305により×200%,×400%拡大時の
内挿補間が行われ、補色変換テーブル306によりR,G,B信
号がそれぞれC107,M106,Y104の各信号に変換されリーダ
ーインターフエイス回路307を通ってビデオ処理ユニツ
ト12に渡される。本実施例ではRGBメモリ303から読み出
されるRGB各データは、フイルタ回路304、拡大補間回路
305、補色変換テーブル306を通るいわゆるパイプライン
構造で処理されるため、それぞれの回路により、データ
が入力されてから出力されるまでの間に時間の遅延が生
じてしまう。即ち前述した通りビデオ処理装置3は複数
の階段の処理を行うため画像の出力が指示されてから実
際に出力されるまで一定の時間が必要である。この遅延
時間を合わせるための本実施例においてはEN信号108を
発生させる様にしている。遅延回路312,314,317,318、
ライン方向の遅延回路313,315及びゲート315,318により
各回路303,304,305,306における遅延時間と同じだけの
遅延を行い、C107,M106,Y105各信号が有効画像データを
出力している期間に合わせてEN信号108は有効信号を出
力する。
The signal read from the RGB memory 303 is the filter circuit.
A filter that uses a matrix operation of 5 × 7 pixels is applied by 304, edge enhancement or smoothing is performed, and interpolation interpolation circuit 305 performs interpolation interpolation at the time of × 200% or × 400% expansion, and a complementary color conversion table. The R, G, and B signals are converted into C107, M106, and Y104 signals by 306 and passed to the video processing unit 12 through the reader interface circuit 307. In this embodiment, each RGB data read from the RGB memory 303 includes a filter circuit 304 and an expansion interpolation circuit.
Since the processing is performed in a so-called pipeline structure that passes through the complementary color conversion table 306 and 305, there is a time delay between the input of data and the output of each circuit. That is, as described above, the video processing device 3 performs a process of a plurality of stairs, so that a certain time is required from the instruction to output the image to the actual output. In this embodiment for adjusting the delay time, the EN signal 108 is generated. Delay circuit 312,314,317,318,
The delay circuits 313 and 315 and the gates 315 and 318 in the line direction perform the same delay as the delay times in the circuits 303, 304, 305, and 306, and the EN signal 108 is an effective signal in accordance with the period in which each signal of C107, M106, and Y105 outputs effective image data. Is output.

本実施例のにおいでは、ビデオ画像のメツシユ比(1
画素の縦横比)を1:1とするため、640×480画素として
いる。そしてこれを100%あるいは200%あるいは400%
のいずれかの割合で拡大にするために画像データを出力
している。この時、インターフエイス307に入力されるS
YNC信号104が拡大された画像データの大きさと等しい信
号として入力されてくる保証はない。このためにRGBメ
モリ303を制御するメモリ制御回路308はSYNC信号104に
より読み出しを行おうとする画像の大きさ、640×480画
素(又は200%拡大時1280×960画素、400%拡大時2560
×1920画素)を示す画像領域信号366を出力する。そし
てこの領域信号366とSYNC信号104とをゲート311により
論理積をとり、また同時に各遅延回路により遅延された
出力EN1信号371(遅延回路319の出力)とSYNC信号104と
をゲート320により論理積をとる。このことにより、SYN
C信号の領域即ち、はめ込みを行うべき領域が画像の出
力領域よりも大きかった時は画像領域信号366によりEN
信号108の領域は制限され、逆にSYNC信号104の領域が小
さい時には画像の領域がまだ余っていても強制的にSYNC
信号の領域に制限してしまう。これらの動作に関し第8
図の(a),(b)に示す。第8図において(a)は領
域信号よりもSYNC信号の方が時間巾が大きい場合、即ち
はめ込まれるべき画像の大きさよりもはめ込まれるべき
領域の方が大きい場合、(b)はその反対にはめ込まれ
るべき領域の方がはめ込まれるべき画像よりも大きい場
合におけるSYNC信号104、領域信号366、ENo信号370、EN
信号108及び画像データ105〜107を示している。
In the odor of this embodiment, the mesh ratio (1
The aspect ratio of pixels) is set to 1: 1 so that it is 640 x 480 pixels. And this is 100% or 200% or 400%
The image data is output in order to enlarge the image at any rate. At this time, S input to interface 307
There is no guarantee that the YNC signal 104 will be input as a signal equal to the size of the enlarged image data. Therefore, the memory control circuit 308 which controls the RGB memory 303 has a size of an image to be read by the SYNC signal 104, 640 × 480 pixels (or 1280 × 960 pixels at 200% enlargement, 2560 × at 400% enlargement).
The image area signal 366 indicating (× 1920 pixels) is output. Then, the area signal 366 and the SYNC signal 104 are logically ANDed by the gate 311, and at the same time, the output EN1 signal 371 (output of the delay circuit 319) delayed by each delay circuit and the SYNC signal 104 are logically ANDed by the gate 320. Take This allows SYN
If the area of the C signal, that is, the area to be fitted is larger than the output area of the image, the EN signal is sent by the image area signal 366.
The area of the signal 108 is limited, and conversely, when the area of the SYNC signal 104 is small, the SYNC is forcibly performed even if the area of the image is still left.
Limit to the signal area. Eighth regarding these operations
Shown in (a) and (b) of the figure. In FIG. 8, (a) shows that when the SYNC signal has a larger time width than the area signal, that is, when the area to be fitted is larger than the size of the image to be fitted, (b) is fitted to the opposite. SYNC signal 104, area signal 366, ENo signal 370, EN when the area to be filled is larger than the image to be fitted
Signal 108 and image data 105-107 are shown.

第8図(a),(b)においてDとして示した時間が
第7図中の212〜318から成る遅延手段によって遅延され
る時間を示している。
The time indicated by D in FIGS. 8 (a) and 8 (b) is the time delayed by the delay means 212 to 318 in FIG.

尚、フイルタ回路304では前述の通り5ライン×7画
素のウインドを設け、このウインド内の各画素の値を演
算してフイルタを構成している。このために有効画面領
域は1ライン乃至数ライン分減少するが、これは殆ど問
題がない。拡大補間回路305に対する遅延回路316,317及
びゲート318も同様である。
As described above, the filter circuit 304 is provided with a window of 5 lines × 7 pixels, and the value of each pixel in this window is calculated to form a filter. Therefore, the effective screen area is reduced by one to several lines, but this is not a problem. The same applies to the delay circuits 316 and 317 and the gate 318 for the expansion interpolation circuit 305.

次に第9図を用いて画像合成が行われた後に出力され
るプリント画像上で説明を行なう。デジタイザ16により
ビデオ画像をはめ込む領域を2点a,bによって指定す
る。この指定された領域に従ってSYNC信号104がビデオ
処理ユニツト12からビデオ処理装置3に出力される。ビ
デオ処理装置3においては、この領域にビデオ画像C10
7,M106,Y105各信号をビデオ処理ユニツト12に出力す
る。この時第9図(a)のようにデジタイザ16で指定さ
れた領域が大きい時には、ビデオ画像の有効領域を示す
EN信号108をビデオ処理装置3が出力し、ビデオ処理ユ
ニツト12では、このEN信号108の領域のみビデオ画像を
はめ込み、その外側の領域はカラーリーダ1に載せられ
た原稿999をプリントする。逆に第9図(b)に示すよ
うに、デジタイザ16で指定された領域a−bがビデオ画
像の有効領域より小さい時には、SYNC信号104によって
はめ込み合成する領域を規定している。この結果ハツチ
ングを行った領域にビデオ画像のはめ込み合成が行われ
る。
Next, referring to FIG. 9, description will be given on the print image output after the image combination is performed. The area into which the video image is fitted by the digitizer 16 is designated by two points a and b. According to the designated area, the SYNC signal 104 is output from the video processing unit 12 to the video processing device 3. In the video processing device 3, the video image C10 is displayed in this area.
Output each signal of 7, M106, Y105 to the video processing unit 12. At this time, when the area designated by the digitizer 16 is large as shown in FIG. 9A, the effective area of the video image is shown.
The video processing device 3 outputs the EN signal 108, and in the video processing unit 12, a video image is fitted only in the area of the EN signal 108, and the area outside thereof is printed with the original 999 placed on the color reader 1. On the contrary, as shown in FIG. 9B, when the area ab designated by the digitizer 16 is smaller than the effective area of the video image, the SYNC signal 104 defines the area to be inset and synthesized. As a result, the video image is embedded and synthesized in the hatched area.

また本実施例のRGBメモリ303は例えばD-RAMの様なメ
モリを使用しているため、記憶した内容を保持しておく
ために、リフレツシユという動作が必要となる。通常メ
モリ内容を保持している時またはFREEZE信号102により
入力されたビデオ信号(RGB又はNTSC信号)をRGBメモリ
303に書込み時、あるいは書き込まれたデータを保持す
る際には、HDTV信号362のタイミングに応じてリフレツ
シユ信号を作り、ビデオ処理ユニツト12からSYNC信号10
4が入力されメモリが読み出されている時には、SYNC信
号104のタイミングに応じてリフレツシユ用の信号を作
っている。この際、HDTV信号362とSYNC信号104の周期が
大きく異なるため(本実施例においては、HDTV信号362
の周期とSYNC信号104の周期とは4倍程度異なる)それ
ぞれで1回当りのリフレツシユの回数を変更している。
Further, since the RGB memory 303 of this embodiment uses a memory such as a D-RAM, an operation called refreshing is necessary to hold the stored contents. The RGB memory stores the video signal (RGB or NTSC signal) input while holding the normal memory contents or by the FREEZE signal 102.
When writing to the 303 or holding the written data, a refresh signal is created according to the timing of the HDTV signal 362, and the video processing unit 12 to the SYNC signal 10
When 4 is input and the memory is being read, a signal for refresh is produced according to the timing of the SYNC signal 104. At this time, the periods of the HDTV signal 362 and the SYNC signal 104 are significantly different (in the present embodiment, the HDTV signal 362
And the cycle of the SYNC signal 104 is about four times different). The number of refreshes per change is changed for each.

次に上述したメモリ制御回路308の構成について第12
図を用いて詳述する。
Next, regarding the configuration of the memory control circuit 308 described above,
Details will be described with reference to the drawings.

第12図においてSCK(SLECTFD CLOCK)SHS(SLECTED H
ORIZONTAL SIGNAL)は前述の切換回路309により切り換
えられ、メモリ制御回路308へ入力する信号である。370
は第7図に示した拡大率設定スイツチ322の設定に応じ
てSCKを分周する分周比が変化する分周器、372は370と
同様にSHSを分周する分周比が変化する分周器である。3
74は分周器370の出力をカウントする4進カウンタ、376
は主走査方向のアドレスをカウントするカウンタ、378
は副走査方向のアドレスをカウントするカウンタ、380
はカウンタ376の出力と領域値382の出口とを比較する比
較器、384はカウンタ378の出力と領域値386の出力を比
較する比較器である。尚382、386は夫々画像メモリ303
の水平方向、垂直方向の画素数に相当する値が予め設定
されている。
In Fig. 12, SCK (SLECTFD CLOCK) SHS (SLECTED H
ORIZONTAL SIGNAL) is a signal which is switched by the switching circuit 309 and is input to the memory control circuit 308. 370
Is a frequency divider in which the frequency division ratio for dividing SCK is changed according to the setting of the enlargement ratio setting switch 322 shown in FIG. 7, and 372 is a portion for changing the frequency division ratio in which SHS is divided like 370. It is a circulator. 3
74 is a quaternary counter for counting the output of the frequency divider 370, 376
Is a counter for counting addresses in the main scanning direction, 378
Is a counter for counting addresses in the sub-scanning direction, 380
Is a comparator for comparing the output of the counter 376 and the outlet of the area value 382, and 384 is a comparator for comparing the output of the counter 378 and the output of the area value 386. 382 and 386 are the image memory 303, respectively.
Values corresponding to the number of pixels in the horizontal and vertical directions are set in advance.

そのため比較器380、384の出力のいずれかがLレベル
となった際にはゲート388の出力もLレベルとなり領域
信号もLレベルになる。
Therefore, when either of the outputs of the comparators 380 and 384 becomes L level, the output of the gate 388 also becomes L level and the area signal also becomes L level.

390は4進カウンタ374の2ビツトの出力から第13図
(a)に示す(B),(C),(D)の信号を作り出す
ロジツク回路である。尚(B)はRAS(Row Address Str
obe)、(C)はCAS(Colum Address Strobe)、(D)
は後述するセレクタ391を切換るための信号である。391
は前述の(D)信号に応じてカウンタ376の出力カウン
タ378のいずれかの出力を切り換えてメモリアドレスと
して出力するセレクタ、392は前述の(B)、(C)信
号あるいは第13図(b)に示すリフレツシユ用(C)、
(D)信号をメモリ303へ出力するセレクタである。393
は切換回路309からのSHS信号をインバータ397を介して
取り込むD-FFであり、その出力は4進カウンタ395のイ
ネーブル端子に接続されている。395は切換回路309から
のSCK信号をカウントする4進カウンタであり、394はカ
ウンタ395の2ビツトの出力から第13図(b)に示す
(C)、(D)の信号を作り出すロジツク回路である。
396は4進カウンタ395の出力に応じてイネーブルとなる
カウンタであって、SYNC検出回路310によりSYNCが有る
ことが検出された際には“32"がセツトされ、SYNCの無
いことが検出された際には“8"がセツトされ、SCK信号
に応じてダウンカウントするカウンタであり、そのカウ
ンタ出力はD-FF393のクリア端子に接続されている。ア
ンドゲート398,400及びインバータ399はコントローラ13
からの書き込み読み出し信号/W及び第7図に示したSY
NC回路321からのFLD信号に応じてJK-FF368をイネーブル
にするか否かを切り換える。401はJK-FF368の出力Qあ
るいは/Wのオアをとり、カウンタ378のイネーブル端
子に入力させるオアゲートである。
Reference numeral 390 is a logic circuit which produces the signals (B), (C) and (D) shown in FIG. 13A from the 2-bit output of the quaternary counter 374. In addition, (B) is RAS (Row Address Str
obe), (C) is CAS (Colum Address Strobe), (D)
Is a signal for switching the selector 391 described later. 391
Is a selector for switching one of the outputs of the output counter 378 of the counter 376 and outputting it as a memory address in accordance with the above-mentioned (D) signal, and 392 is the above-mentioned (B), (C) signal or FIG. 13 (b). For refreshing (C),
(D) A selector that outputs a signal to the memory 303. 393
Is a D-FF that takes in the SHS signal from the switching circuit 309 via the inverter 397, and its output is connected to the enable terminal of the quaternary counter 395. 395 is a quaternary counter that counts the SCK signal from the switching circuit 309, and 394 is a logic circuit that produces the signals (C) and (D) shown in FIG. 13B from the 2-bit output of the counter 395. is there.
Reference numeral 396 is a counter that is enabled according to the output of the quaternary counter 395. When the SYNC detection circuit 310 detects that SYNC is present, "32" is set and it is detected that there is no SYNC. At this time, "8" is set and the counter counts down according to the SCK signal. The counter output is connected to the clear terminal of D-FF393. The AND gates 398 and 400 and the inverter 399 are the controller 13
Write / read signal from / W and SY shown in Fig. 7
Whether to enable the JK-FF368 is switched according to the FLD signal from the NC circuit 321. Reference numeral 401 is an OR gate that takes the OR of the output Q or / W of JK-FF368 and inputs it to the enable terminal of the counter 378.

以上の様に構成されたメモリ制御回路308の動作につ
いて説明する。
The operation of the memory control circuit 308 configured as above will be described.

まずコントローラ13から書き込みの指示がなされた場
合について説明する。この場合にはコントローラ13から
の/W信号はHレベルであり、カウンタ378がイネーブ
ルになるとともに、JK-FF368の出力QはFLD信号のレベ
ルに応じて決める。JK-FF368はカウンタ378とともにメ
モリ308の垂直方向のアドレスを示しており、JK-FF368
の出力には垂直アドレスの最下位ビツト、カウンタ378
の出力には、それ以外のビツトが夫々割り当てられてい
る。したがって、FLD信号がLレベル即ち奇数フイール
ドの場合にはJK-FFの出力QはHレベルに固定され、垂
直アドレスとしては、奇数番目のアドレスのみが出力さ
れる。反対にFLD信号がHレベル即ち偶数フイールドの
場合には、JK-FF368の出力QはLレベルに固定され、垂
直アドレスとしては偶数番目のアドレスのみが出力され
る。
First, a case where the controller 13 gives a writing instruction will be described. In this case, the / W signal from the controller 13 is at H level, the counter 378 is enabled, and the output Q of the JK-FF368 is determined according to the level of the FLD signal. JK-FF368 shows the vertical address of memory 308 together with counter 378.
Is output to the least significant bit of vertical address, counter 378
Other bits are assigned to the output of each. Therefore, when the FLD signal is at the L level, that is, an odd field, the output Q of the JK-FF is fixed at the H level, and only odd-numbered addresses are output as vertical addresses. On the contrary, when the FLD signal is at H level, that is, even field, the output Q of JK-FF368 is fixed at L level and only the even-numbered address is output as the vertical address.

一方、分周回路370、4進カウンタ374、カウンタ376
により水平アドレスが発生する。
On the other hand, the frequency dividing circuit 370, the quaternary counter 374, the counter 376
Generates a horizontal address.

この様に発生した水平垂直アドレスはロジツク回路39
0の出力に応じてセレクタ391によってセレクトされメモ
リアドレスとして出力される。この様に発生される水平
垂直アドレスに同期してRAS,CASが第13図(a)に示す
様に発生し、書き込みが行われる。尚、この場合はセレ
クタ392はロジツク390側の信号をメモリ303へ出力す
る。
The horizontal and vertical addresses generated in this way are assigned to the logic circuit 39.
It is selected by the selector 391 according to the output of 0 and is output as a memory address. In synchronization with the horizontal and vertical addresses thus generated, RAS and CAS are generated as shown in FIG. 13 (a), and writing is performed. In this case, the selector 392 outputs the signal on the logic 390 side to the memory 303.

次にコントローラ13から読み出しのための信号が発生
している場合について説明する。
Next, the case where a signal for reading is generated from the controller 13 will be described.

かかる場合には/W信号がLレベルとなり、JK-FF368
の出力はFLD信号に依らず、JK-FF368及びカウンタ378で
1つのカウンタを構成する様になる。したがって、書き
込み時とは異なり、垂直アドレスは“1"づつインクリメ
ントされる。
In such a case, the / W signal becomes L level and JK-FF368
The output of is independent of the FLD signal, and the JK-FF368 and the counter 378 constitute one counter. Therefore, unlike the case of writing, the vertical address is incremented by "1".

また読み出し時においてSHS信号が立下がって読み出
しのブランキング期間となるとD-FF393の出力、即ち▲
▼/refresh信号がHレベルに反転してメモ
リ303のリフレツシユ状態となる。この場合セレクタ392
はリフレツシユ用にロジツク回路394に作られたRASγ、
CASγ(第13図(b)に示す)をメモリ303へ出力する様
になる。これによりメモリ303は自動的にリフレツシユ
動作を行う。
When the SHS signal falls during reading and the blanking period for reading is reached, the output of D-FF393, that is, ▲
The / refresh signal is inverted to the H level, and the memory 303 is brought into the refresh state. In this case selector 392
Is the RASγ made in the logic circuit 394 for refreshing,
CASγ (shown in FIG. 13B) is output to the memory 303. As a result, the memory 303 automatically performs the refresh operation.

またこの場合カウンタ396には、SYNC検出回路310から
の信号に応じた値がセツトされる。この値としては例え
ばSYNC検出回路からSYNCが有ることが検出された際には
“32"が、無いことが検出された際には“8"がセツトさ
れる。これは前述した様にHDTV信号362とSYNC信号104の
周期が大きく異なることにより、リフレツシユ動作のタ
イミングを変える必要性が有るからである。
Further, in this case, the counter 396 is set to a value corresponding to the signal from the SYNC detection circuit 310. As this value, for example, "32" is set when the presence of SYNC is detected from the SYNC detection circuit, and "8" is set when it is detected that there is no SYNC. This is because it is necessary to change the timing of the refresh operation due to the fact that the HDTV signal 362 and the SYNC signal 104 have different periods as described above.

また読み出し時においては分周器370,372の分周比が
拡大倍率に応じて設定された値となり、拡大時にはカウ
ンタ376,378に出力するパルスの周期を大きくする。ま
たデジタイザーからの領域指定値382,386からの値とカ
ウンタ376,378からの出力の比較に応じてゲート388から
領域信号366が出力される。
Further, the frequency division ratio of the frequency dividers 370 and 372 becomes a value set according to the enlargement ratio at the time of reading, and the period of the pulse output to the counters 376 and 378 is increased at the time of enlargement. Further, the area signal 366 is output from the gate 388 in accordance with the comparison between the values from the area specifying values 382 and 386 from the digitizer and the outputs from the counters 376 and 378.

次に、以上の様にビデオ処理ユニツト12で処理された
画像信号をプリントするカラープリンタ2の構成を第1
図を用いて説明する。第1図において711はスキヤナで
あり、カラーリーダー1からの画像信号を光信号に変換
するレーザ出力部、多面体(例えば8面体)のポリゴン
ミラー712、このミラー712を回転させるモータ(不図
示)およびf/θレンズ(結像レンズ)713等を有する。7
14はレーザ光の光路を変更する反射ミラー、715は感光
ドラムである。レーザ出力部から出射したレーザ光はポ
リゴンミラー712で反射され、レンズ713およびミラー71
4を通って感光ドラム715の面を線状に走査(ラスタース
キヤン)し、原稿画像に対応した潜像を形成する。
Next, the configuration of the color printer 2 for printing the image signal processed by the video processing unit 12 as described above is first described.
This will be described with reference to the drawings. In FIG. 1, reference numeral 711 denotes a scanner, which is a laser output unit for converting an image signal from the color reader 1 into an optical signal, a polygon mirror 712 having a polyhedron (eg, octahedron), a motor (not shown) for rotating the mirror 712, and It has an f / θ lens (imaging lens) 713 and the like. 7
Reference numeral 14 is a reflection mirror that changes the optical path of the laser light, and 715 is a photosensitive drum. The laser light emitted from the laser output unit is reflected by the polygon mirror 712, and the lens 713 and the mirror 71
The surface of the photosensitive drum 715 is linearly scanned (raster scan) through 4 to form a latent image corresponding to the original image.

また、717は一次帯電器、718は全面露光ランプ、723
は転写されなかった残留トナーを回収するクリーナ部、
724は転写前帯電器であり、これらの部材は感光ドラム7
15の周囲に配設されている。726はレーザ露光によっ
て、感光ドラム715の表面に形成された静電潜像を現像
する現像器ユニツトであり、731Y(イエロー用),731M
(マゼタン用),731C(シアン用),731Bkは感光ドラム7
15と接して直接現像を行う現像スリーブ、730Y,730M,73
0C,730Bkは予備トナーを保持しておくトナーホツパー、
732は現像剤の移送を行うスクリユーであって、これら
のスリーブ731Y〜731Bk、トナーホツパー730Y〜730Bkお
よびスクリユー732により現像器ユニツト726が構成さ
れ、これらの部材は現像器ユニツトの回転軸Pの周囲に
配設されている。例えば、イエローのトナー像を形成す
る時は、本図の位置でイエロートナー現像を行い、マゼ
ンタのトナー像を形成する時は、現像器ユニツト726を
図の軸Pを中心に回転して、感光体715に接する位置に
マゼンタ現像器内の現像スイリーブ731Mを配設させる。
シアン、ブラツクの現像も同様に動作する。
Also, 717 is a primary charger, 718 is a full exposure lamp, 723
Is a cleaner for collecting the residual toner that has not been transferred,
724 is a pre-transfer charger, and these members are the photosensitive drum 7
It is arranged around 15. 726 is a developing unit for developing an electrostatic latent image formed on the surface of the photosensitive drum 715 by laser exposure, 731Y (for yellow), 731M
(For magazine), 731C (for cyan), 731Bk is photosensitive drum 7
730Y, 730M, 73 developing sleeve that directly contacts with 15
0C and 730Bk are toner hoppers that hold spare toner,
Reference numeral 732 denotes a screen for transferring the developer. The sleeve 731Y to 731Bk, the toner hoppers 730Y to 730Bk and the screen 732 constitute a developing unit 726, and these members are provided around the rotation axis P of the developing unit. It is arranged. For example, when a yellow toner image is to be formed, yellow toner development is performed at the position shown in this figure. A developing sleeve 731M in the magenta developing device is disposed at a position in contact with the body 715.
Development of cyan and black works similarly.

また、716は感光ドラム715上に形成されたトナー像を
用紙に転写する転写ドラムであり、719は転写ドラム716
の移動位置を検出するためのアクチユエータ板、720は
このアクチユエータ板719と近接することにより転写ド
ラム716がホームポジシヨン位置に移動したのを検出す
るポジシヨンセンサ、725は転写ドラムクリーナー、727
は紙押えローラ、728は除電器および729は転写帯電器で
あり、これらの部材719,720,725,727,729は転写ローラ7
16の周囲に配設されている。
Further, 716 is a transfer drum for transferring the toner image formed on the photosensitive drum 715 onto a sheet, and 719 is a transfer drum 716.
Actuator plate for detecting the moving position of 720, a position sensor 720 for detecting that the transfer drum 716 has moved to the home position position due to the proximity of the actuator plate 719, 725 is a transfer drum cleaner, 727
Is a paper pressing roller, 728 is a static eliminator, and 729 is a transfer charger. These members 719, 720, 725, 727, 729 are transfer rollers 7.
It is arranged around 16.

一方、735,736は用紙(紙葉体)を収納する給紙カセ
ツト、737,738はカセツト735,736から用紙を給紙する給
紙ローラ、739,740,741は給紙および搬送のタイミング
をとるタイミングローラであり、これらを経由して給紙
搬送された用紙は紙ガイド749に導かれて先端を後述の
グリツパに担持されながら転写ドラム716に巻き付き、
像形成過程に移行する。
On the other hand, 735 and 736 are paper feed cassettes that store paper (paper sheets), 737 and 738 are paper feed rollers that feed paper from the cassettes 735 and 736, and 739,740 and 741 are timing rollers that control the timing of paper feed and conveyance. The paper that has been fed and conveyed is guided to a paper guide 749 and wound around the transfer drum 716 while the leading end is supported by a gripper described later,
Transition to the image formation process.

又550はドラム回転モータであり、感光ドラム715と転
写ドラム716を同期回転する。750は像形成過程が終了
後、用紙を転写ドラム716から取りはずす剥離爪、742は
取りはずされた用紙を搬送する搬送ベルト、743は搬送
ベルト742で搬送されて来た用紙を定着する画像定着部
であり、画像定着部743は一対の熱圧力ローラ744及び74
5を有する。
Further, 550 is a drum rotation motor, which synchronously rotates the photosensitive drum 715 and the transfer drum 716. 750 is a peeling claw for removing the paper from the transfer drum 716 after the image forming process is finished, 742 is a conveyor belt for conveying the removed paper, and 743 is an image fixing unit for fixing the paper conveyed by the conveyor belt 742. The image fixing unit 743 includes a pair of thermal pressure rollers 744 and 74.
Having 5.

以上の構成に依り、まずレーザ光により感光ドラム71
5上にY潜像が形成され、これが現像ユニツト731Yによ
り現像され、次いで転写ドラム上の用紙に転写が行わ
れ、次に現像ユニツト726が図の軸Pを中心に回動す
る。次にはレーザ光により感光ドラム上にM潜像が形成
され、以下同様の動作が行われる。この動作をC,Bkにつ
いても同様にくり返し、像形成過程が終了すれば次に剥
離爪750により用紙の剥離が行われ、画像定着部743で定
着が行われ、カラー画像のプリントが終了する。
According to the above configuration, first, the photosensitive drum 71 is irradiated with laser light.
A Y latent image is formed on the surface 5, is developed by the developing unit 731Y, is then transferred to the paper on the transfer drum, and then the developing unit 726 is rotated about the axis P in the figure. Next, an M latent image is formed on the photosensitive drum by the laser light, and the same operation is performed thereafter. This operation is similarly repeated for C and Bk, and when the image forming process is completed, the paper is then peeled by the peeling claw 750, fixing is performed by the image fixing unit 743, and the printing of the color image is completed.

本実施例においては、プリント動作中のエラーを検出
する手段を第1図に示す#14を実行することとし、該検
出する手段によりエラーが検出された際にプリント開始
指令に応じたメモリ303への新たな記憶を禁止する手段
として第11図に示す#07〜#09を実行することとした。
In the present embodiment, the means for detecting an error during the printing operation is to execute # 14 shown in FIG. 1, and when an error is detected by the detecting means, it is stored in the memory 303 according to the print start command. It was decided to execute # 07 to # 09 shown in FIG. 11 as a means for prohibiting the new storage of.

〔発明の効果〕〔The invention's effect〕

以上の様に、プリント開始指令に応じて入力画像信号
を記憶手段に記憶させるとともに、該記憶手段から記憶
された画像を読み出してプリントを行う記録装置では、
プリント動作中にエラーが生じた場合あらたなるプリン
ト開始指令により記憶手段が新たな画像信号により上書
きされ、エラーによりプリントできなかった画像は消さ
れてプリントできなかったが、本発明ではエラーを検出
した後、プリント開始指示が成されても新たな画像信号
の記憶手段への記憶動作は禁止され、先に異常によって
プリントできなかった画像信号が記憶手段から読み出さ
れるので、エラー時にプリントできなかった画像信号を
再度記憶手段に記憶させるべく画像入力を設定する必要
がなく使用者にとって使い勝手の良いという効果を奏す
る。
As described above, in the recording device that stores the input image signal in the storage unit in response to the print start command and reads the stored image from the storage unit to print.
If an error occurs during the printing operation, a new print start command overwrites the storage means with a new image signal, and the image that could not be printed due to the error was erased and could not be printed, but the present invention detected the error. After that, even if a print start instruction is issued, the storage operation of a new image signal in the storage means is prohibited, and the image signal that could not be printed due to an error earlier is read from the storage means, so the image that could not be printed at the time of error There is no need to set the image input in order to store the signal in the storage means again, and the effect is that it is convenient for the user.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明を適用したカラー画像形成システムの概
略内部構成を示す図、 第2図は第1図に示した原稿走査ユニツト11,ビデオ処
理ユニツト12の構成を示すブロツク図、 第3図は第1図に示したデジタイザ16の外観図、 第4図は、はめ込み領域を示す図、 第5図はビデオインターフエイス101からビデオ処理装
置3に出力されるFREEZE信号102,VCLK103,SYNC信号104
を示すタイミングチヤート、 第6図は第2図に示したRAM52の2種類のガンマ特性を
示す図、 第7図は第1図に示したビデオ処理装置3の構成を示す
ブロツク図、 第8図(a)(b)は第7図に示したビデオ処理装置3
の動作を説明するためのタイミングチヤート、 第9図(a)(b)は本実施例の装置で画面合成が行わ
れた後に出力されるプリント画像を説明する図、 第10図は第2図に示した切換回路の内部構成を示すブロ
ツク図、 第11図は第1図に示したコントローラ13の動作を説明す
るためのタイミングチヤート、 第12図は第8図に示したメモリ制御回路308の構成を示
すブロツク図、 第13図(a)(b)は第12図に示したメモリ制御回路30
8の動作を説明するためのタイミングチヤートである。 1……カラーリーダ、2……カラープリンタ、13……コ
ントローラ。
FIG. 1 is a diagram showing a schematic internal configuration of a color image forming system to which the present invention is applied, and FIG. 2 is a block diagram showing a configuration of a document scanning unit 11 and a video processing unit 12 shown in FIG. 1, and FIG. Is an external view of the digitizer 16 shown in FIG. 1, FIG. 4 is a view showing a fitting area, and FIG. 5 is a FREEZE signal 102, VCLK103, SYNC signal 104 output from the video interface 101 to the video processing device 3.
FIG. 6 is a timing chart showing the two types of gamma characteristics of the RAM 52 shown in FIG. 2, FIG. 7 is a block diagram showing the configuration of the video processing device 3 shown in FIG. 1, and FIG. (A) and (b) are video processing devices 3 shown in FIG.
9 (a) and 9 (b) are diagrams for explaining a print image output after screen composition is performed in the apparatus of the present embodiment, and FIG. 10 is FIG. 11 is a block diagram showing the internal structure of the switching circuit shown in FIG. 11, FIG. 11 is a timing chart for explaining the operation of the controller 13 shown in FIG. 1, and FIG. 12 is a timing chart of the memory control circuit 308 shown in FIG. Block diagrams showing the configuration, and FIGS. 13 (a) and 13 (b) are memory control circuits 30 shown in FIG.
8 is a timing chart for explaining the operation of FIG. 1 ... Color reader, 2 ... Color printer, 13 ... Controller.

フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H04N 1/40 Continuation of front page (51) Int.Cl. 6 Identification code Office reference number FI Technical display area H04N 1/40

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】プリント開始指令に応じて入力画像信号を
記憶手段に記憶させるとともに、該記憶手段から記憶さ
れた画像を読み出してプリントを行う記録装置の制御方
法であって、 該記憶手段に記憶された画像信号を読み出してプリント
を行う動作中のエラーを検出するエラー検出工程、 該エラー検出工程においてエラーが検出された際には前
記プリント開始指令に応じた前記記憶手段への新たな画
像信号の記憶動作を禁止する一方、前記プリント開始指
令に応じて前記記憶手段に既に記憶されている画像信号
を読み出す様に前記記憶手段を制御する制御工程とを有
することを特徴とする記録装置の制御方法。
1. A method of controlling a recording device, wherein an input image signal is stored in a storage means in response to a print start command, and an image stored in the storage means is read for printing. An error detecting step of detecting an error during the operation of reading out the generated image signal and performing printing, and when an error is detected in the error detecting step, a new image signal to the storage means according to the print start command Controlling the storage means so as to read the image signal already stored in the storage means in response to the print start command while prohibiting the storage operation of the storage device. Method.
JP62261017A 1987-10-16 1987-10-16 Recording device control method Expired - Lifetime JPH0831998B2 (en)

Priority Applications (11)

Application Number Priority Date Filing Date Title
JP62261017A JPH0831998B2 (en) 1987-10-16 1987-10-16 Recording device control method
DE3889283T DE3889283T2 (en) 1987-10-16 1988-10-11 Imaging device.
EP88309498A EP0312301B1 (en) 1987-10-16 1988-10-11 Image processing apparatus
US07/256,474 US5032928A (en) 1987-10-16 1988-10-12 Image processing apparatus
CA000580120A CA1317886C (en) 1987-10-16 1988-10-12 Image processing apparatus
FR8813574A FR2627654B1 (en) 1987-10-16 1988-10-14 IMAGE PROCESSING APPARATUS
US07/931,445 US5204759A (en) 1987-10-16 1992-08-20 Image processing apparatus
CA000616573A CA1338068C (en) 1987-10-16 1993-02-19 Image processing apparatus
CA000616574A CA1337798C (en) 1987-10-16 1993-02-19 Image processing apparatus
US08/218,454 US5760927A (en) 1987-10-16 1994-03-28 Color image reproduction apparatus for reproducing retained stored images after elimination of printer trouble
US08/964,233 US5933587A (en) 1987-10-16 1997-11-04 Image processing apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62261017A JPH0831998B2 (en) 1987-10-16 1987-10-16 Recording device control method

Publications (2)

Publication Number Publication Date
JPH01103358A JPH01103358A (en) 1989-04-20
JPH0831998B2 true JPH0831998B2 (en) 1996-03-27

Family

ID=17355894

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62261017A Expired - Lifetime JPH0831998B2 (en) 1987-10-16 1987-10-16 Recording device control method

Country Status (1)

Country Link
JP (1) JPH0831998B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101665057B1 (en) * 2016-05-17 2016-10-24 한국기초과학지원연구원 Spring-type cryo-plunger and Cooling method of sample grid using the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101665057B1 (en) * 2016-05-17 2016-10-24 한국기초과학지원연구원 Spring-type cryo-plunger and Cooling method of sample grid using the same

Also Published As

Publication number Publication date
JPH01103358A (en) 1989-04-20

Similar Documents

Publication Publication Date Title
EP0312301B1 (en) Image processing apparatus
US5933587A (en) Image processing apparatus
US5204759A (en) Image processing apparatus
US5774235A (en) Image processing apparatus
US5260777A (en) Apparatus for reproducing visible color image from color separations
JPH0831998B2 (en) Recording device control method
JP2694832B2 (en) Image processing device
JPH06105950B2 (en) Image processing device
JP2898976B2 (en) Image processing device
EP0369779B1 (en) Image memory apparatus
JP2862237B2 (en) Storage device
JP2714014B2 (en) Image processing device
JP2911489B2 (en) Color image processing equipment
JP3038392B2 (en) Image processing system and image processing method
CA1338068C (en) Image processing apparatus
JP3048576B2 (en) Image forming apparatus and image forming method
JP2851623B2 (en) Image processing device
JP3167701B2 (en) Image processing device
JPH01103355A (en) Picture processor
JP2547759B2 (en) Image processing device
JP2951960B2 (en) Image processing method
JPH0239280A (en) Picture memory
JPH02136894A (en) Picture storing device
JPH03203482A (en) Image processing system
JPH02136893A (en) Picture storing device

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080327

Year of fee payment: 12