JPH0818820A - Video signal output circuit - Google Patents

Video signal output circuit

Info

Publication number
JPH0818820A
JPH0818820A JP6170166A JP17016694A JPH0818820A JP H0818820 A JPH0818820 A JP H0818820A JP 6170166 A JP6170166 A JP 6170166A JP 17016694 A JP17016694 A JP 17016694A JP H0818820 A JPH0818820 A JP H0818820A
Authority
JP
Japan
Prior art keywords
video signal
voltage
video
crt
output circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6170166A
Other languages
Japanese (ja)
Inventor
Junji Umemura
純治 梅村
Nobuyuki Okamoto
伸行 岡本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP6170166A priority Critical patent/JPH0818820A/en
Publication of JPH0818820A publication Critical patent/JPH0818820A/en
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)
  • Picture Signal Circuits (AREA)

Abstract

PURPOSE:To realize a video signal output circuit in which a cutoff voltage of a cathode ray tube is adjusted without generating a sag due to a vertical frequency component of a video signal with a simple configuration with respect to the video signal output circuit outputting the video signal to the cathode ray tube. CONSTITUTION:A video amplifier 11 comprising a current source A40 and a resistive element R40 and a cathode ray tube 12 are DC-coupled and a DC level shift means 41 is provided to shift a DC voltage level of a video signal S1 by the DC voltage generated across the resistive element R40 in response to a DC current I0 of the current source A40 to easily shift the DC voltage level of the video signal S1 and the sag by the vertical frequency component of the video signal S1 is not produced and a cut-off voltage of the cathode ray tube 12 is easily adjusted.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【目次】以下の順序で本発明を説明する。 産業上の利用分野 従来の技術(図4〜図6) 発明が解決しようとする課題(図7〜図9) 課題を解決するための手段(図1〜図3) 作用(図1〜図3) 実施例 (1)第1実施例(図1及び図2) (2)第2実施例(図3) (3)他の実施例 発明の効果[Table of Contents] The present invention will be described in the following order. Industrial Application Conventional Technology (FIGS. 4 to 6) Problem to be Solved by the Invention (FIGS. 7 to 9) Means for Solving the Problem (FIGS. 1 to 3) Action (FIGS. 1 to 3) ) Example (1) First Example (FIGS. 1 and 2) (2) Second Example (FIG. 3) (3) Other Example Effects of the Invention

【0002】[0002]

【産業上の利用分野】本発明は映像信号出力回路に関
し、特に情報処理装置等の陰極線管(CRT)に映像信
号を出力する場合に適用して好適なものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video signal output circuit, and is particularly suitable for application to a video signal output to a cathode ray tube (CRT) such as an information processing device.

【0003】[0003]

【従来の技術】従来、この種のCRTにおいては、カツ
トオフ電圧が 100〜 120〔V〕程度と高く、R信号系、
G信号系、B信号系の間で約20〔%〕程度のばらつきが
ある。従つてこのCRTでは、数10〔V〕に増幅された
映像信号と共に、直流電圧(以下これを直流オフセツト
電圧と呼ぶ)をCRTのカソードと第1グリツドとの間
に与え、R信号系、G信号系、B信号系の間のカツトオ
フ電圧を合わせて適切な映像を得るようになされてい
る。
2. Description of the Related Art Conventionally, in this type of CRT, the cut-off voltage is as high as about 100 to 120 [V], the R signal system,
There is a variation of about 20% between the G signal system and the B signal system. Therefore, in this CRT, a DC voltage (hereinafter referred to as DC offset voltage) is applied between the cathode of the CRT and the first grid together with the video signal amplified to several tens of [V], and the R signal system, G The cutoff voltage between the signal system and the B signal system is matched to obtain an appropriate image.

【0004】ここで家庭用テレビジヨン装置では、図4
に示すように、映像信号S1をCRT1に出力する場
合、カスコードアンプ2を介して出力する。このカスコ
ードアンプ2はカスコード接続したトランジスタQ1
2 で形成されるエミツタ接地アンプでなり、トランジ
スタQ1 のベースに入力された映像信号S1を増幅して
トランジスタQ2 のコレクタから出力する。このときC
RT1に出力される映像信号S2は直流オフセツト電圧
でオフセツトされている。また映像信号S2はCRT1
のカソードに対して直接入力されている。
Here, in the home television device, as shown in FIG.
As shown in, when the video signal S1 is output to the CRT1, it is output via the cascode amplifier 2. This cascode amplifier 2 has a cascode-connected transistor Q 1 ,
Becomes in emitter grounded amplifier formed by Q 2, it amplifies the video signal S1 input to the base of the transistor Q 1 outputted from the collector of the transistor Q 2. At this time C
The video signal S2 output to RT1 is offset by the DC offset voltage. The video signal S2 is CRT1.
Is directly input to the cathode of.

【0005】この場合、家庭用テレビジヨン装置は周波
数特性が10〔MHz 〕以下と低いため、カスコードアンプ
2の負荷抵抗RL として抵抗値の大きいものが使用でき
る。このため電源電圧VCCが高くても負荷抵抗RL の消
費電力はさほど大きくならず、またCRT1のカツトオ
フ電圧を調整する際に映像信号S2の直流オフセツト電
圧を可変しても消費電力の変動は比較的少なくて済む。
さらにトランジスタQ1 、Q2 のコレクタ電流が少ない
ため、高耐圧の部品が使用できる。このような点を考慮
して、家庭用テレビジヨン装置では、結果的に映像信号
S2をCRT1のカソードに直接入力するようになされ
ている。
In this case, since the frequency characteristic of the home television device is as low as 10 [MHz] or less, the load resistance R L of the cascode amplifier 2 having a large resistance value can be used. Therefore, even if the power supply voltage V CC is high, the power consumption of the load resistor R L does not increase so much, and even if the DC offset voltage of the video signal S2 is changed when adjusting the cutoff voltage of the CRT1, the power consumption does not fluctuate. Relatively few.
Further, since the collector currents of the transistors Q 1 and Q 2 are small, high withstand voltage components can be used. In consideration of such a point, in the home television device, as a result, the video signal S2 is directly input to the cathode of the CRT1.

【0006】これに対して情報処理装置では、CRTの
周波数特性が30〔MHz 〕以上と高いため、CRTに映像
信号を出力する場合、この周波数特性を満足するビデオ
アンプが必要になる。ビデオアンプの出力端を上述のよ
うなカスコードアンプ2で構成した場合、高い周波数特
性を得るには負荷抵抗RL を小さくしなければならず、
負荷抵抗RL として例えば数 100〔Ω〕〜1〔KΩ〕の
抵抗値が使用される。
On the other hand, in the information processing apparatus, since the frequency characteristic of the CRT is as high as 30 [MHz] or higher, when outputting a video signal to the CRT, a video amplifier satisfying this frequency characteristic is required. When the output end of the video amplifier is configured by the cascode amplifier 2 as described above, the load resistance R L must be reduced in order to obtain high frequency characteristics,
As the load resistance R L , for example, a resistance value of several 100 [Ω] to 1 [KΩ] is used.

【0007】この場合、情報処理装置に接続されるCR
Tがあまり高い輝度を要求されないため映像信号の振幅
値は45〔VP-P 〕程度と低めである。しかしながらビデ
オアンプでは、使用するトランジスタの耐圧が低く、電
源電圧は一般的に70〜80〔V〕が限界である。またビデ
オアンプでは、上述のように負荷抵抗RL が小さいため
消費電力が大きくなり、CRTのカツトオフ電圧を調整
する際に映像信号の直流オフセツト電圧を可変し得るダ
イナミツクレンジを確保することは難しい。このため情
報処理装置では、ビデオアンプとCRTのカソードとの
間にCRTのカツトオフ電圧を調整できるビデオ出力回
路が必要になる。
In this case, the CR connected to the information processing device
Since T does not require a very high luminance, the amplitude value of the video signal is as low as about 45 [V PP ]. However, in the video amplifier, the breakdown voltage of the transistor used is low, and the power supply voltage is generally limited to 70 to 80 [V]. Further, in the video amplifier, since the load resistance R L is small as described above, the power consumption increases, and it is difficult to secure a dynamic range in which the DC offset voltage of the video signal can be varied when adjusting the cutoff voltage of the CRT. . Therefore, in the information processing apparatus, a video output circuit capable of adjusting the cutoff voltage of the CRT is required between the video amplifier and the cathode of the CRT.

【0008】このようなビデオ出力回路としては、ビデ
オアンプとCRTのカソードとをコンデンサ結合し、当
該CRTのカソード側で所定の電圧にクランプするクラ
ンプ回路がある。このクランプ回路としては種々の回路
が考えられるが、図5に示すようなクランプ回路10が
最も簡便である。この場合、クランプ回路10は情報処
理装置のビデオアンプ11とCRT12のカソードとの
間に挿入される。
As such a video output circuit, there is a clamp circuit in which a video amplifier and a cathode of a CRT are capacitor-coupled and clamped to a predetermined voltage on the cathode side of the CRT. Although various circuits can be considered as the clamp circuit, the clamp circuit 10 as shown in FIG. 5 is the simplest. In this case, the clamp circuit 10 is inserted between the video amplifier 11 of the information processing device and the cathode of the CRT 12.

【0009】このクランプ回路10では、ビデオアンプ
11をコンデンサC10を介してCRT12のカソードに
接続すると共に、当該CRT12のカソードをダイオー
ドD10を介してカツトオフ調整電源VCOに接続する。ま
たクランプ回路10では、ビデオアンプ11の前段に加
算回路13を設け、図6に示すように、映像信号S1の
水平ブランキング区間にブランキングパルスS10を挿
入するようになされている。この場合、クランプ回路1
0は挿入されたブランキングパルスS10の先端でダイ
オードクランプし、コンデンサC10を介して得られる映
像信号成分に直流オフセツト電圧を付加してCRT12
のカソードに出力する。
In the clamp circuit 10, the video amplifier 11 is connected to the cathode of the CRT 12 via the capacitor C 10 , and the cathode of the CRT 12 is connected to the cutoff adjusting power source V CO via the diode D 10 . Further, in the clamp circuit 10, an adder circuit 13 is provided in the preceding stage of the video amplifier 11, and as shown in FIG. 6, a blanking pulse S10 is inserted in the horizontal blanking interval of the video signal S1. In this case, the clamp circuit 1
0 is diode-clamped at the distal end of the blanking pulse S10 inserted, by adding a DC offset voltage to the video signal component obtained through the capacitor C 10 CRT 12
Output to the cathode of.

【0010】[0010]

【発明が解決しようとする課題】ところがこのクランプ
回路10では、挿入するブランキングパルスS10の信
号レベルが正確でないとペデスタルレベルが変動する問
題がある。このためブランキングパルスS10を挿入す
る加算回路13は温度特性等の影響が出ないように設計
しなければならず、設計上、特殊な工夫と難しさが要求
される。
However, this clamp circuit 10 has a problem that the pedestal level fluctuates unless the signal level of the blanking pulse S10 to be inserted is accurate. Therefore, the adder circuit 13 for inserting the blanking pulse S10 must be designed so as not to be affected by temperature characteristics and the like, and special design and difficulty are required in the design.

【0011】またこのクランプ回路10の他にも、図7
に示すように、映像信号S1には何ら細工を施さずにク
ランプするクランプ回路20がある。このクランプ回路
20では、ビデオアンプ11をコンデンサC20を介して
CRT12のカソードに接続すると共に、当該CRT1
2のカソードをダイオードD20、スイツチSW20を介し
てカツトオフ調整電源VCOに接続する。この場合、クラ
ンプ回路20は、図8に示すように、映像信号S1に付
加された水平同期信号のバツクポーチ区間でスイツチS
20をオンしてダイオードクランプし、コンデンサC20
を介して得られる映像信号成分に直流オフセツト電圧を
付加してCRT12のカソードに出力する。
In addition to the clamp circuit 10, FIG.
As shown in, there is a clamp circuit 20 that clamps the video signal S1 without any modification. In this clamp circuit 20, the video amplifier 11 is connected to the cathode of the CRT 12 via a capacitor C 20 , and the CRT 1 is connected.
The cathode of No. 2 is connected to the cutoff adjustment power source V CO via the diode D 20 and the switch SW 20 . In this case, the clamp circuit 20 switches the switch S in the back porch section of the horizontal synchronizing signal added to the video signal S1, as shown in FIG.
Diode clamped by turning on the W 20, capacitor C 20
A DC offset voltage is added to the video signal component obtained via the output signal and output to the cathode of the CRT 12.

【0012】ところがクランプ回路20では、水平同期
信号の部分を避けてバツクポーチ区間内でクランプする
ことが必須条件であり、バツクポーチ区間の短いタイミ
ングでは完全なクランプができない問題がある。実験に
よれば完全にクランプするには、30〔KHz 〕の水平周波
数で約1〔μS 〕のバツクポーチが必要であつた。この
ようにしてCRT12のカツトオフ電圧を調整するビデ
オ出力回路としては種々のクランプ回路10、20が考
えられるが、いづれのクランプ回路10、20を採用す
るにしてもビデオアンプ11とCRT12のカソードと
をコンデンサ結合している限り、映像信号S1の垂直周
波数成分によるサグ(低周波成分による波形歪み)を回
避することは困難である。
However, in the clamp circuit 20, it is an indispensable condition to avoid the portion of the horizontal synchronizing signal and perform the clamp in the back porch section, and there is a problem that the complete clamping cannot be performed at a short timing of the back porch section. Experiments have shown that a full-clamp requires a back pouch of approximately 1 μS at a horizontal frequency of 30 KHz. Although various clamp circuits 10 and 20 are conceivable as the video output circuit for adjusting the cutoff voltage of the CRT 12 in this way, even if either clamp circuit 10 or 20 is adopted, the video amplifier 11 and the cathode of the CRT 12 are connected. As long as the capacitors are coupled, it is difficult to avoid sag (waveform distortion due to low frequency components) due to the vertical frequency components of the video signal S1.

【0013】これを解決する方法として、図9に示すよ
うに、可変ツエナーダイオードZD30を用いてビデオア
ンプ11とCRT12のカソードとの間を接続するクラ
ンプ回路30がある。しかしながらこのクランプ回路3
0では、可変ツエナーダイオードZD30による可変電圧
範囲が低く、また可変ツエナーダイオードZD30をデイ
ジタルアナログ変換器等の直流電圧(例えば0〜5
〔V〕)で制御する場合、制御回路が複雑になりコスト
的に高くなる問題がある。
As a method for solving this, as shown in FIG. 9, there is a clamp circuit 30 for connecting the video amplifier 11 and the cathode of the CRT 12 by using a variable Zener diode ZD 30 . However, this clamp circuit 3
At 0, the variable voltage range by the variable Zener diode ZD 30 is low, and the variable Zener diode ZD 30 is connected to a DC voltage (for example, 0 to 5) of a digital analog converter.
When controlled by [V], there is a problem that the control circuit becomes complicated and the cost becomes high.

【0014】本発明は以上の点を考慮してなされたもの
で、簡易な構成で、映像信号の垂直周波数成分によるサ
グが発生することなく、陰極線管のカツトオフ電圧を調
整し得る映像信号出力回路を提案しようとするものであ
る。
The present invention has been made in consideration of the above points, and is a video signal output circuit capable of adjusting the cut-off voltage of the cathode ray tube with a simple structure without causing sag due to the vertical frequency component of the video signal. Is to propose.

【0015】[0015]

【課題を解決するための手段】かかる課題を解決するた
め本発明においては、ビデオアンプ11によつて増幅さ
れた映像信号S1を陰極線管12に出力する映像信号出
力回路40(又は50)において、電流源A40(又はA
50)と抵抗素子R40でなり、ビデオアンプ11と陰極線
管12とを直流結合し、かつ電流源A40(又はA50)の
直流電流I0 に応じて抵抗素子R40に発生する直流電圧
によつて映像信号S1の直流電圧レベルをシフトする直
流レベルシフト手段41(又は51)を設けるようにし
た。
In order to solve such a problem, according to the present invention, in the video signal output circuit 40 (or 50) for outputting the video signal S1 amplified by the video amplifier 11 to the cathode ray tube 12, Current source A 40 (or A
50 ) and a resistance element R 40 , which DC-couples the video amplifier 11 and the cathode ray tube 12 and generates a DC voltage in the resistance element R 40 according to the DC current I 0 of the current source A 40 (or A 50 ). Therefore, the DC level shift means 41 (or 51) for shifting the DC voltage level of the video signal S1 is provided.

【0016】また本発明においては、電流源A40(又は
50)は、一端が抵抗素子R40に接続され、他端が所定
の電位又は接地電位に接続されるようにした。
In the present invention, the current source A 40 (or A 50 ) has one end connected to the resistance element R 40 and the other end connected to a predetermined potential or ground potential.

【0017】また本発明においては、電流源A40(又は
50)に、直流電流I0 を変化させる電流制御手段R42
(又はR52)を設け、当該電流制御手段R42(又は
52)で直流電流I0 を変化させて抵抗素子R40に発生
する直流電圧を変えるようにした。
In the present invention, the current control means R 42 for changing the direct current I 0 to the current source A 40 (or A 50 ).
(Or R 52 ) is provided, and the DC current I 0 is changed by the current control means R 42 (or R 52 ) to change the DC voltage generated in the resistance element R 40 .

【0018】また本発明においては、抵抗素子R40は、
ビデオアンプ11と、陰極線管12のカソード又は第1
グリツドとの間に直列に接続されると共に、映像信号S
1の交流成分をバイパスするコンデンサ素子C40が並列
に接続されるようにした。
In the present invention, the resistance element R 40 is
Video amplifier 11 and cathode of cathode ray tube 12 or first
The video signal S is connected in series with the grid and
The capacitor element C 40 that bypasses the AC component of 1 is connected in parallel.

【0019】[0019]

【作用】電流源A40(又はA50)と抵抗素子R40でな
り、ビデオアンプ11と陰極線管12とを直流結合し、
かつ電流源A40(又はA50)の直流電流I0 に応じて抵
抗素子R40に発生する直流電圧によつて映像信号S1の
直流電圧レベルをシフトする直流レベルシフト手段41
(又は51)を設けるようにしたことにより、映像信号
の垂直周波数成分によるサグが発生することなく、映像
信号S1の直流電圧レベルをシフトすることができる。
A current source A 40 (or A 50 ) and a resistance element R 40 are provided , and the video amplifier 11 and the cathode ray tube 12 are DC-coupled,
Further, the DC level shift means 41 for shifting the DC voltage level of the video signal S1 by the DC voltage generated in the resistance element R 40 according to the DC current I 0 of the current source A 40 (or A 50 ).
By providing (or 51), the DC voltage level of the video signal S1 can be shifted without causing sag due to the vertical frequency component of the video signal.

【0020】また電流源A40(又はA50)に、直流電流
0 を変化させる電流制御手段R42(又はR52)を設
け、当該電流制御手段R42(又はR52)で直流電流I0
を変化させて抵抗素子R40に発生する直流電圧を変える
ようにしたことにより、容易に映像信号S1の直流電圧
レベルのオフセツト量を調整し得る。
Further, the current source A 40 (or A 50 ) is provided with a current control means R 42 (or R 52 ) for changing the direct current I 0, and the current control means R 42 (or R 52 ) is used for the direct current I 0
By changing the DC voltage generated in the resistance element R 40 , the offset amount of the DC voltage level of the video signal S1 can be easily adjusted.

【0021】[0021]

【実施例】以下図面について、本発明の一実施例を詳述
する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described in detail below with reference to the drawings.

【0022】(1)第1実施例 図4との対応部分に同一符号を付して示す図1におい
て、40は全体として映像信号出力回路としてのビデオ
出力回路を示し、抵抗R40と可変電流源A40でなる直流
レベルシフト回路41によつて構成されている。この場
合、直流レベルシフト回路41は、ビデオアンプ11と
CRT12とを直流結合するように接続し、CRT12
に供給する映像信号S1の直流電圧レベルをシフトす
る。ここで直流レベルシフト回路41の抵抗R40はビデ
オアンプ11とCRT12のカソードとの間に直列に接
続されている。また抵抗R40には、コンデンサC40が並
列に接続されており、ビデオアンプ11から出力される
映像信号S1の交流成分をバイパスする。これにより抵
抗R40の挿入によつて生じる周波数特性の劣化が改善さ
れる。
(1) First Embodiment In FIG. 1 in which parts corresponding to those in FIG. 4 are designated by the same reference numerals, 40 denotes a video output circuit as a video signal output circuit as a whole, and a resistor R 40 and a variable current. It is constituted by a DC level shift circuit 41 consisting of a source A 40 . In this case, the DC level shift circuit 41 connects the video amplifier 11 and the CRT 12 so as to be DC-coupled, and
The DC voltage level of the video signal S1 supplied to the circuit is shifted. Here, the resistor R 40 of the DC level shift circuit 41 is connected in series between the video amplifier 11 and the cathode of the CRT 12. A capacitor C 40 is connected in parallel to the resistor R 40 , and bypasses the AC component of the video signal S1 output from the video amplifier 11. As a result, the deterioration of the frequency characteristic caused by the insertion of the resistor R 40 is improved.

【0023】一方、可変電流源A40は、入力側が電源電
圧VCC2 に接続され、出力側が抵抗R40の一端(すなわ
ちCRT12のカソード側)に接続される。この場合、
可変電流源A40の直流電流I0 によつて抵抗R40に直流
電圧(=抵抗R40×直流電流I0 )が発生し、当該直流
電圧が直流オフセツト電圧として、ビデオアンプ11か
ら出力される映像信号S1に加えられる。すなわちCR
T12のカソードには、この直流オフセツト電圧の分、
直流電圧レベルがレベルアツプした映像信号S1が入力
される。この場合、映像信号S1の直流電圧レベルはレ
ベルアツプする方向にあるため、結果的にCRT12の
ペデスタルレベルをレベルアツプする方向で調整でき
る。
On the other hand, the variable current source A 40 has its input side connected to the power supply voltage V CC2 and its output side connected to one end of the resistor R 40 (ie, the cathode side of the CRT 12). in this case,
Variable current source A 40 of the DC current I 0 DC voltage by connexion resistor R 40 in (= resistor R 40 × DC current I 0) is generated, the DC voltage as a DC offset voltage, is output from the video amplifier 11 It is added to the video signal S1. Ie CR
At the cathode of T12, the DC offset voltage is
The video signal S1 whose DC voltage level is level up is input. In this case, since the DC voltage level of the video signal S1 is in the level-up direction, it is possible to adjust the pedestal level of the CRT 12 in the level-up direction as a result.

【0024】また可変電流源A40の直流電流I0 を可変
した場合、抵抗R40に発生する直流電圧だけが変化し、
ビデオアンプ11から出力される増幅された映像信号S
1は変化しない。すなわち可変電流源A40の直流電流I
0 を変化させることにより、直流オフセツト電圧だけを
変化させることができる。
When the DC current I 0 of the variable current source A 40 is changed, only the DC voltage generated in the resistor R 40 changes,
Amplified video signal S output from the video amplifier 11
1 does not change. That is, the direct current I of the variable current source A 40
By changing 0 , only the DC offset voltage can be changed.

【0025】ここで図2に示すように、可変電流源A40
はPNP型のトランジスタQ40を用いて構成されてい
る。トランジスタQ40のエミツタは抵抗R41を介して電
源電圧VCC2 に接続され、トランジスタQ40のコレクタ
は抵抗R40の一端(CRT12のカソード側)に接続さ
れている。またトランジスタQ40のベースには、電源電
圧VCC2 を可変抵抗R42及び抵抗R43で分圧した直流電
圧が入力されている。この直流電圧によつてトランジス
タQ40がオンし、可変電流源A40は直流電流I0を出力
する。
Here, as shown in FIG. 2, the variable current source A 40
Is constructed using a PNP type transistor Q 40 . The emitter of the transistor Q 40 is connected to the power supply voltage V CC2 via the resistor R 41, and the collector of the transistor Q 40 is connected to one end of the resistor R 40 (cathode side of the CRT 12). Further, a DC voltage obtained by dividing the power supply voltage V CC2 by the variable resistors R 42 and R 43 is input to the base of the transistor Q 40 . The DC voltage turns on the transistor Q 40 , and the variable current source A 40 outputs the DC current I 0 .

【0026】この場合、可変抵抗R42の抵抗値を変える
ことにより、ベース電圧が変化してトランジスタQ40
コレクタ電流が変化し、これにより可変電流源A40の直
流電流I0 が変化する。因みに、可変電流源A40に供給
される電源電圧VCC2 は、ビデオアンプ11に供給され
る電源電圧VCC1 よりも大きくなるように設定されてい
る。またビデオ出力回路40は、R信号系、G信号系、
B信号系の各系に対してそれぞれ設けられる。すなわち
R信号、G信号、B信号はそれぞれこのビデオ出力回路
40を介してCRT12に入力される。
In this case, by changing the resistance value of the variable resistor R 42 , the base voltage changes and the collector current of the transistor Q 40 changes, which changes the direct current I 0 of the variable current source A 40 . Incidentally, the power supply voltage V CC2 supplied to the variable current source A 40 is set to be higher than the power supply voltage V CC1 supplied to the video amplifier 11. Further, the video output circuit 40 includes an R signal system, a G signal system,
It is provided for each system of the B signal system. That is, the R signal, the G signal, and the B signal are input to the CRT 12 via the video output circuit 40, respectively.

【0027】以上の構成において、ビデオアンプ11か
ら出力される増幅された映像信号S1は抵抗R40及びコ
ンデンサC40を介してCRT12のカソードに入力され
る。この場合、可変電流源A40の直流電流I0 によつて
抵抗R40に直流電圧が発生するため、CRT12のカソ
ードには、実際上、この直流電圧(すなわち直流オフセ
ツト電圧)の分、直流電圧レベルがレベルアツプした映
像信号S1が入力される。ここで可変抵抗R42の抵抗値
を変えると、可変電流源A40の直流電流I0 が変化して
抵抗R40に発生する直流電圧(すなわち直流オフセツト
電圧)が変化する。その結果、CRT12のカソードに
供給される映像信号S1の直流電圧レベルのオフセツト
量を調整し得、これによりCRT12のカツトオフ電圧
を調整し得る。
In the above structure, the amplified video signal S1 output from the video amplifier 11 is input to the cathode of the CRT 12 via the resistor R 40 and the capacitor C 40 . In this case, since a DC voltage is generated in the resistor R 40 by the DC current I 0 of the variable current source A 40 , the DC voltage (that is, the DC offset voltage) is actually equal to the DC voltage at the cathode of the CRT 12. The video signal S1 whose level is level up is input. When the resistance value of the variable resistor R 42 is changed, the DC current I 0 of the variable current source A 40 changes, and the DC voltage (that is, the DC offset voltage) generated in the resistor R 40 changes. As a result, the offset amount of the DC voltage level of the video signal S1 supplied to the cathode of the CRT 12 can be adjusted, and thus the cutoff voltage of the CRT 12 can be adjusted.

【0028】かくするにつきR信号系、G信号系、B信
号系のそれぞれに設けられたビデオ出力回路40におい
て、上述のように可変電流源A40の直流電流I0 を独立
に変化させて直流オフセツト電圧を変化させれば、R信
号系、G信号系、B信号系の間のカツトオフ電圧のばら
つきを容易に調整し得、CRT12で適切な映像が得ら
れる。
Therefore, in the video output circuit 40 provided for each of the R signal system, the G signal system, and the B signal system, the direct current I 0 of the variable current source A 40 is independently changed as described above, and the direct current I 0 is changed. By changing the offset voltage, the variation in the cut-off voltage among the R signal system, the G signal system, and the B signal system can be easily adjusted, and an appropriate image can be obtained on the CRT 12.

【0029】このようにしてビデオ出力回路40では、
ビデオアンプ11とCRT12とを直流結合し、かつ抵
抗R40に発生する直流電圧によつて映像信号S1の直流
電圧レベルをシフトする直流レベルシフト回路41を設
けたことにより、CRT12のカツトオフ電圧を調整し
得る。この場合、直流レベルシフト回路41でビデオア
ンプ11とCRT12とを直流結合したことにより、従
来のようにコンデンサ結合によつて発生したサグが原理
的に発生しない。またビデオ出力回路40では、従来の
クランプ回路10、20を用いる場合に発生したクラン
プ時の時間制限がなくなり、映像信号S1のどのタイミ
ングでも、映像信号S1の直流電圧レベルを変化させ得
る。因みに、ビデオ出力回路40では、従来のクランプ
回路10、20に比してコストダウンが期待できる。
In this way, in the video output circuit 40,
By adjusting the cut-off voltage of the CRT 12 by providing a DC level shift circuit 41 for DC-coupling the video amplifier 11 and the CRT 12 and shifting the DC voltage level of the video signal S1 by the DC voltage generated in the resistor R 40 . You can In this case, since the video amplifier 11 and the CRT 12 are DC-coupled by the DC level shift circuit 41, the sag generated by the capacitor coupling unlike the conventional case does not occur in principle. Further, in the video output circuit 40, the time limit at the time of clamping that occurs when using the conventional clamp circuits 10 and 20 is eliminated, and the DC voltage level of the video signal S1 can be changed at any timing of the video signal S1. Incidentally, in the video output circuit 40, cost reduction can be expected as compared with the conventional clamp circuits 10 and 20.

【0030】以上の構成によれば、ビデオアンプ11と
CRT12とを直流結合し、かつ抵抗R40に発生する直
流電圧によつて映像信号S1の直流電圧レベルをシフト
する直流レベルシフト回路41を設けたことにより、映
像信号S1の垂直周波数成分によるサグが発生すること
なく、CRT12のカツトオフ電圧を容易に調整し得
る。
According to the above structure, the DC level shift circuit 41 is provided which DC-couples the video amplifier 11 and the CRT 12 and shifts the DC voltage level of the video signal S1 by the DC voltage generated in the resistor R 40 . As a result, the cutoff voltage of the CRT 12 can be easily adjusted without causing sag due to the vertical frequency component of the video signal S1.

【0031】(2)第2実施例 図1との対応部分に同一符号を付して示す図3におい
て、50は全体として映像信号出力回路としてのビデオ
出力回路を示し、直流レベルシフト回路51でビデオア
ンプ11とCRT12とを直流結合し、CRT12に供
給する映像信号S1の直流電圧レベルをシフトする。こ
の実施例の場合、直流レベルシフト回路51は可変電流
源A50の構成を除いて第1実施例と同様の構成を有す
る。
(2) Second Embodiment In FIG. 3 in which parts corresponding to those in FIG. 1 are designated by the same reference numerals, 50 denotes a video output circuit as a video signal output circuit as a whole, and a DC level shift circuit 51. The video amplifier 11 and the CRT 12 are DC-coupled to shift the DC voltage level of the video signal S1 supplied to the CRT 12. In this embodiment, the DC level shift circuit 51 has the same structure as that of the first embodiment except the structure of the variable current source A 50 .

【0032】ここで可変電流源A50はNPN型のトラン
ジスタQ50を用いて構成されている。トランジスタQ50
のコレクタは抵抗R40の一端(CRT12のカソード
側)に接続され、トランジスタQ50のエミツタは抵抗R
50を介して接地電位に接続されている。またトランジス
タQ50のベースには、電圧Vbbを抵抗R51及び可変抵抗
52で分圧した直流電圧が入力されている。この直流電
圧によつてトランジスタQ50がオンし、可変電流源A50
は直流電流I0 を吸い込む。
Here, the variable current source A 50 is constructed by using an NPN type transistor Q 50 . Transistor Q 50
Is connected to one end of the resistor R 40 (cathode side of the CRT 12), and the emitter of the transistor Q 50 is connected to the resistor R 40.
Connected to ground potential through 50 . The base of the transistor Q 50 is a DC voltage is input by dividing the voltage V bb in resistor R 51 and a variable resistor R 52. This DC voltage turns on the transistor Q 50 , and the variable current source A 50
Sinks a DC current I 0 .

【0033】この場合、可変電流源A50の直流電流I0
によつて抵抗R40に直流電圧が発生し、当該直流電圧が
直流オフセツト電圧として、ビデオアンプ11から出力
される映像信号S1に加えられる。このとき直流電圧は
映像信号S1の直流電圧レベルを下げるように発生す
る。すなわちCRT12のカソードには、この直流電圧
(すなわち直流オフセツト電圧)の分、直流電圧レベル
がレベルダウンした映像信号S1が入力される。この場
合、映像信号S1の直流電圧レベルはレベルダウンする
方向にあるため、結果的にCRT12のペデスタルレベ
ルをレベルダウンする方向で調整できる。
In this case, the direct current I 0 of the variable current source A 50
As a result, a DC voltage is generated in the resistor R 40, and the DC voltage is added to the video signal S1 output from the video amplifier 11 as a DC offset voltage. At this time, the DC voltage is generated so as to lower the DC voltage level of the video signal S1. That is, the cathode of the CRT 12 is supplied with the video signal S1 whose DC voltage level is lowered by the amount of this DC voltage (that is, DC offset voltage). In this case, since the DC voltage level of the video signal S1 is in the level-down direction, the pedestal level of the CRT 12 can be adjusted in the level-down direction as a result.

【0034】また可変電流源A50は、可変抵抗R52の抵
抗値を変えることにより、ベース電圧が変化してトラン
ジスタQ50のコレクタ電流が変化する。その結果、可変
電流源A50の直流電流I0 が変化して抵抗R40に発生す
る直流電圧(すなわち直流オフセツト電圧)が変化す
る。因みに、この実施例の場合も、ビデオ出力回路50
は、R信号系、G信号系、B信号系の各系に対してそれ
ぞれ設けられる。
In the variable current source A 50 , the base voltage changes and the collector current of the transistor Q 50 changes by changing the resistance value of the variable resistor R 52 . As a result, the DC current I 0 of the variable current source A 50 changes, and the DC voltage generated in the resistor R 40 (that is, the DC offset voltage) changes. Incidentally, also in the case of this embodiment, the video output circuit 50
Are provided for the R signal system, the G signal system, and the B signal system, respectively.

【0035】以上の構成において、ビデオアンプ11か
ら出力される増幅された映像信号S1は抵抗R40及びコ
ンデンサC40を介してCRT12のカソードに入力され
る。この場合、可変電流源A50の直流電流I0 によつて
抵抗R40に直流電圧が発生するため、CRT12のカソ
ードには、実際上、この直流電圧(すなわち直流オフセ
ツト電圧)の分、直流電圧レベルがレベルダウンした映
像信号S1が入力される。ここで可変抵抗R52の抵抗値
を変えると、可変電流源A50の直流電流I0 が変化して
抵抗R40に発生する直流電圧(すなわち直流オフセツト
電圧)が変化する。その結果、CRT12のカソードに
供給される映像信号S1の直流電圧レベルのオフセツト
量を調整し得る。
In the above structure, the amplified video signal S1 output from the video amplifier 11 is input to the cathode of the CRT 12 via the resistor R 40 and the capacitor C 40 . In this case, a DC voltage is generated in the resistor R 40 by the DC current I 0 of the variable current source A 50 , so that the cathode of the CRT 12 actually has a DC voltage equivalent to this DC voltage (that is, DC offset voltage). The video signal S1 whose level has been lowered is input. When the resistance value of the variable resistor R 52 is changed, the DC current I 0 of the variable current source A 50 changes and the DC voltage (that is, the DC offset voltage) generated in the resistor R 40 changes. As a result, the offset amount of the DC voltage level of the video signal S1 supplied to the cathode of the CRT 12 can be adjusted.

【0036】かくするにつきR信号系、G信号系、B信
号系のそれぞれに設けられたビデオ出力回路50におい
て、上述のように可変電流源A50の直流電流I0 を独立
に変化させて直流オフセツト電圧を変化させれば、R信
号系、G信号系、B信号系の間のカツトオフ電圧のばら
つきを容易に調整し得、CRT12で適切な映像が得ら
れる。因みに、ビデオ出力回路50では、電源VbbをC
RT12のカツトオフ電圧よりも高くすることにより、
CRT12の第1グリツド電圧をアースに接続すること
ができ、コストダウンが期待できる。
In this way, in the video output circuit 50 provided for each of the R signal system, the G signal system, and the B signal system, the DC current I 0 of the variable current source A 50 is independently changed as described above, and the DC current is supplied. By changing the offset voltage, the variation in the cut-off voltage among the R signal system, the G signal system, and the B signal system can be easily adjusted, and an appropriate image can be obtained on the CRT 12. Incidentally, in the video output circuit 50, the power supply V bb is set to C
By making it higher than the cutoff voltage of RT12,
Since the first grid voltage of the CRT 12 can be connected to the ground, cost reduction can be expected.

【0037】以上の構成によれば、ビデオアンプ11と
CRT12とを直流結合し、かつ抵抗R40に発生する直
流電圧によつて映像信号S1の直流電圧レベルをシフト
する直流レベルシフト回路51を設けたことにより、映
像信号S1の垂直周波数成分によるサグが発生すること
なく、CRT12のカツトオフ電圧を容易に調整し得
る。
According to the above construction, the DC level shift circuit 51 for DC-coupling the video amplifier 11 and the CRT 12 and shifting the DC voltage level of the video signal S1 by the DC voltage generated in the resistor R 40 is provided. As a result, the cutoff voltage of the CRT 12 can be easily adjusted without causing sag due to the vertical frequency component of the video signal S1.

【0038】(3)他の実施例 なお上述の第2実施例においては、可変抵抗R52によつ
て可変電流源A50の直流電流I0 を変化させた場合につ
いて述べたが、本発明はこれに限らず、例えばデイジタ
ルアナログ変換器の出力をトランジスタQ50のベースに
接続し、所定の制御回路から出力されるデイジタルデー
タによつてデイジタルアナログ変換器の出力電圧を変化
させて可変電流源A50の直流電流I0 を変化させても良
い。この場合、制御回路を例えばマイクロコンピユータ
いわゆるマイコンで構成すれば、状況に応じて直流オフ
セツト電圧を種々設定し得ると共に、自動調整し得る。
(3) Other Embodiments In the second embodiment described above, the case where the direct current I 0 of the variable current source A 50 is changed by the variable resistor R 52 has been described, but the present invention is not limited to this. Not limited to this, for example, the output of the digital analog converter is connected to the base of the transistor Q 50 , and the output voltage of the digital analog converter is changed according to the digital data output from a predetermined control circuit to change the variable current source A. The DC current I 0 of 50 may be changed. In this case, if the control circuit is composed of, for example, a microcomputer, a so-called microcomputer, the DC offset voltage can be variously set and automatically adjusted according to the situation.

【0039】また上述の実施例においては、抵抗R40
ビデオアンプ11とCRT12のカソードとの間に直列
に接続した場合について述べたが、本発明はこれに限ら
ず、抵抗R40をビデオアンプ11とCRT12の第1グ
リツドとの間に直列に接続した場合にも上述の場合と同
様の効果を得ることができる。
In the above embodiment, the case where the resistor R 40 is connected in series between the video amplifier 11 and the cathode of the CRT 12 has been described, but the present invention is not limited to this, and the resistor R 40 can be connected to the video amplifier. The same effect as in the above case can be obtained also when connecting in series between 11 and the first grid of the CRT 12.

【0040】また上述の実施例においては、情報処理装
置のCRT12とビデオアンプ11との間にビデオ出力
回路40、50を設けた場合について述べたが、本発明
はこれに限らず、コンシユーマ用のテレビジヨン装置に
適用しても良い。
In the above embodiment, the case where the video output circuits 40 and 50 are provided between the CRT 12 and the video amplifier 11 of the information processing apparatus has been described, but the present invention is not limited to this, and the present invention is applicable to consumers. It may be applied to a television device.

【0041】[0041]

【発明の効果】上述のように本発明によれば、電流源と
抵抗素子でなり、ビデオアンプと陰極線管とを直流結合
し、かつ電流源の直流電流に応じて抵抗素子に発生する
直流電圧によつて映像信号の直流電圧レベルをシフトす
る直流レベルシフト手段を設けるようにしたことによ
り、映像信号の直流電圧レベルを容易にシフトすること
ができ、かくして映像信号の垂直周波数成分によるサグ
が発生することなく、陰極線管のカツトオフ電圧を容易
に調整し得る。
As described above, according to the present invention, a direct current voltage is generated in the resistance element which is composed of a current source and a resistance element, which is used for direct current coupling between the video amplifier and the cathode ray tube, and which corresponds to the direct current of the current source. Thus, by providing the DC level shift means for shifting the DC voltage level of the video signal, it is possible to easily shift the DC voltage level of the video signal, thus causing sag due to the vertical frequency component of the video signal. The cut-off voltage of the cathode ray tube can be easily adjusted without doing so.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例によるビデオ出力回路を示す
接続図である。
FIG. 1 is a connection diagram showing a video output circuit according to an embodiment of the present invention.

【図2】そのビデオ出力回路の可変電流源を示す接続図
である。
FIG. 2 is a connection diagram showing a variable current source of the video output circuit.

【図3】第2実施例によるビデオ出力回路を示す接続図
である。
FIG. 3 is a connection diagram showing a video output circuit according to a second embodiment.

【図4】従来のカスコードアンプによる映像信号の出力
方法を示す接続図である。
FIG. 4 is a connection diagram showing a method of outputting a video signal by a conventional cascode amplifier.

【図5】従来のブランキングパルスによるクランプ回路
を示す接続図である。
FIG. 5 is a connection diagram showing a conventional clamp circuit using a blanking pulse.

【図6】そのクランプ回路の動作の説明に供する略線図
である。
FIG. 6 is a schematic diagram for explaining the operation of the clamp circuit.

【図7】従来のスイツチングによるクランプ回路を示す
接続図である。
FIG. 7 is a connection diagram showing a conventional clamp circuit by switching.

【図8】そのクランプ回路の動作の説明に供する略線図
である。
FIG. 8 is a schematic diagram for explaining the operation of the clamp circuit.

【図9】従来の可変ツエナーダイオードによるクランプ
回路を示す接続図である。
FIG. 9 is a connection diagram showing a clamp circuit using a conventional variable Zener diode.

【符号の説明】[Explanation of symbols]

1、12……陰極線管(CRT)、2……カスコードア
ンプ、10、20、30……クランプ回路、11……ビ
デオアンプ、13……加算回路、40、50……ビデオ
出力回路、41、51……直流レベルシフト回路。
1, 12 ... Cathode ray tube (CRT), 2 ... Cascode amplifier, 10, 20, 30 ... Clamp circuit, 11 ... Video amplifier, 13 ... Addition circuit, 40, 50 ... Video output circuit, 41, 51 ... DC level shift circuit.

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】ビデオアンプによつて増幅された映像信号
を陰極線管に出力する映像信号出力回路において、 電流源と抵抗素子でなり、上記ビデオアンプと上記陰極
線管とを直流結合し、かつ上記電流源の直流電流に応じ
て上記抵抗素子に発生する直流電圧によつて上記映像信
号の直流電圧レベルをシフトする直流レベルシフト手段
を具えることを特徴とする映像信号出力回路。
1. A video signal output circuit for outputting a video signal amplified by a video amplifier to a cathode ray tube, comprising: a current source and a resistance element, wherein the video amplifier and the cathode ray tube are DC-coupled, and A video signal output circuit comprising a DC level shift means for shifting a DC voltage level of the video signal by a DC voltage generated in the resistance element according to a DC current of a current source.
【請求項2】上記電流源は、 一端が上記抵抗素子に接続され、他端が所定の電位又は
接地電位に接続されるようにしたことを特徴とする請求
項1に記載の映像信号出力回路。
2. The video signal output circuit according to claim 1, wherein the current source has one end connected to the resistance element and the other end connected to a predetermined potential or a ground potential. .
【請求項3】上記電流源に、 上記直流電流を変化させる電流制御手段を設け、当該電
流制御手段で上記直流電流を変化させて上記抵抗素子に
発生する上記直流電圧を変えるようにしたことを特徴と
する請求項1又は請求項2に記載の映像信号出力回路。
3. The current source is provided with a current control means for changing the direct current, and the current control means changes the direct current to change the direct current voltage generated in the resistance element. The video signal output circuit according to claim 1 or 2.
【請求項4】上記抵抗素子は、 上記ビデオアンプと、上記陰極線管のカソード又は第1
グリツドとの間に直列に接続されると共に、上記映像信
号の交流成分をバイパスするコンデンサ素子が並列に接
続されるようにしたことを特徴とする請求項1に記載の
映像信号出力回路。
4. The resistance element comprises the video amplifier and a cathode or a first of the cathode ray tube.
The video signal output circuit according to claim 1, wherein a capacitor element that is connected in series with the grid and that bypasses the AC component of the video signal is connected in parallel.
JP6170166A 1994-06-28 1994-06-28 Video signal output circuit Pending JPH0818820A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6170166A JPH0818820A (en) 1994-06-28 1994-06-28 Video signal output circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6170166A JPH0818820A (en) 1994-06-28 1994-06-28 Video signal output circuit

Publications (1)

Publication Number Publication Date
JPH0818820A true JPH0818820A (en) 1996-01-19

Family

ID=15899913

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6170166A Pending JPH0818820A (en) 1994-06-28 1994-06-28 Video signal output circuit

Country Status (1)

Country Link
JP (1) JPH0818820A (en)

Similar Documents

Publication Publication Date Title
JPS59100619A (en) Circuit disposition having at least two high voltage power switch of series connection
JPH0766643A (en) Voltage - current converter
US4035840A (en) Television display apparatus having a video amplifier
JPH0818820A (en) Video signal output circuit
US4028630A (en) Push-pull amplifier arrangement
US5489948A (en) Picture display apparatus with beam scan velocity modulation
JP2711411B2 (en) Operational amplifier circuit
JPH0453147B2 (en)
JP2553676B2 (en) Clamp circuit
JP4221131B2 (en) Variable gain amplifier circuit
JP2002369028A (en) Dynamic focus voltage amplitude controller
JP2755004B2 (en) Gradation correction circuit
JP2665190B2 (en) Pilot signal removal circuit
JP2761806B2 (en) Signal processing device
JPH07240632A (en) Muting circuit
JP2553693B2 (en) Clamp circuit
JPS5910843Y2 (en) vertical deflection circuit
JPS6143018A (en) Signal switching circuit
KR920006874Y1 (en) Automatic compensating circuit of horizontal deflection current
JP3381111B2 (en) Video signal processing circuit
JPS61210718A (en) Non-linear peaking circuit
JPS6115477A (en) Automatic gain control circuit
JP2003283279A (en) Limiter circuit and saw-tooth generator having the same
JPH0511533U (en) Video signal clip circuit
JPH0750857B2 (en) Signal switching device