JP3381111B2 - Video signal processing circuit - Google Patents

Video signal processing circuit

Info

Publication number
JP3381111B2
JP3381111B2 JP00800195A JP800195A JP3381111B2 JP 3381111 B2 JP3381111 B2 JP 3381111B2 JP 00800195 A JP00800195 A JP 00800195A JP 800195 A JP800195 A JP 800195A JP 3381111 B2 JP3381111 B2 JP 3381111B2
Authority
JP
Japan
Prior art keywords
circuit
video signal
transistor
emitter follower
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP00800195A
Other languages
Japanese (ja)
Other versions
JPH08205041A (en
Inventor
清一 西山
義明 松原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP00800195A priority Critical patent/JP3381111B2/en
Publication of JPH08205041A publication Critical patent/JPH08205041A/en
Application granted granted Critical
Publication of JP3381111B2 publication Critical patent/JP3381111B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 【0001】 【産業上の利用分野】本発明は、通常のビデオ信号に対
してキャラクタ信号を選択的に挿入すべく処理するビデ
オ信号処理回路に関し、特にコンピュータディスプレイ
における文字挿入等の画像処理に用いて好適なビデオ信
号処理回路に関する。 【0002】 【従来の技術】テレビモニターにおいて、一例として、
現在受信中のチャンネルを視聴者に告知するために、そ
のチャンネルの数字を画像を表示している画面上に重ね
て表示することが行われる。このように、数字や文字、
さらには特殊な文字などのキャラクタを画像上に重ねて
表示するいわゆる文字挿入は、通常のビデオ信号に対し
てキャラクタ信号を選択的に挿入するビデオ信号処理に
よって実現される。この処理を実現するビデオ信号処理
回路として、図4に示す回路構成のものが考えられる。 【0003】図4において、ビデオ信号Vaが入力され
る入力段は、エミッタフォロワのトランジスタQ41に
よって構成されている。このトランジスタQ41とエミ
ッタが共通接続されたトランジスタQ42は、コレクタ
がベースと共に負荷抵抗R4lを介して電源Vccに接
続されるとともに、回路出力端子41に接続されること
により、そのコレクタ出力がベースに帰還される帰還ア
ンプを構成している。同様に、ビデオ信号Vaに挿入さ
れるべきキャラクタ信号Vbが入力される入力段は、エ
ミッタフォロワのトランジスタQ43によって構成され
ている。このトランジスタQ43とエミッタが共通接続
されたトランジスタQ44は、コレクタがベースと共に
負荷抵抗R4lを介して電源Vccに接続されるととも
に、回路出力端子41に接続されることにより、そのコ
レクタ出力がベースに帰還される帰還アンプを構成して
いる。 【0004】また、キャラクタ信号Vbに同期して外部
から与えられる切換え制御信号Ysに基づいて、トラン
ジスタQ41,Q42又はトランジスタQ43,Q44
をオン/オフ制御するためのスイッチ回路42が設けら
れている。このスイッチ回路42は、エミッタが共通接
続されたトランジスタQ45,Q46と、これらトラン
ジスタQ45,Q46のエミッタ共通接続点に接続され
た電流源43とから構成されている。このスイッチ回路
42において、トランジスタQ45のコレクタは、トラ
ンジスタQ41,Q42のエミッタ共通接続点に接続さ
れ、トランジスタQ46のコレクタは、トランジスタQ
43,Q44のエミッタ共通接続点に接続されている。
また、トランジスタQ45のベースには所定の基準電圧
Vrefが印加され、トランジスタQ46のベースには
切換え制御信号Ysが外部から与えられる。 【0005】上記構成のビデオ信号処理回路において、
切換え制御信号Ysが“L”レベルのときには、スイッ
チ回路42のトランジスタQ45がオン状態となるた
め、トランジスタQ41,Q42がオン状態となる。こ
のとき、スイッチ回路42のトランジスタQ46はオフ
状態にあるため、トランジスタQ43,Q44もオフ状
態となる。したがって、ビデオ信号Vaのみがトランジ
スタQ41,Q42を介して回路出力端子41から導出
される。 【0006】一方、切換え制御信号Ysが“H”レベル
になると、スイッチ回路42のトランジスタQ46がオ
ン状態となり、トランジスタQ45がオフ状態となる。
これにより、トランジスタQ43,Q44がオン状態と
なり、トランジスタQ41,Q42がオフ状態となるた
め、キャラクタ信号VbのみがトランジスタQ43,Q
44を介して回路出力端子41から導出される。すなわ
ち、ビデオ信号Vaに代わってキャラクタ信号Vbが出
力されることになるため、結果として、ビデオ信号Va
に対してキャラクタ信号Vbが挿入されたことになる。 【0007】 【発明が解決しようとする課題】しかしながら、上述し
た従来のビデオ信号処理回路では、回路構成が簡単であ
るという利点がある反面、帰還アンプを用いた構成とな
っているので、高帯域の周波数特性が劣るという問題が
あった。特に、近年、コンピュータディスプレイにおい
ても上述した如き文字挿入機能が多用されつつあるのに
対し、コンピュータディスプレイでは高解像度化に伴っ
て取り扱うビデオ信号の周波数が高くなる傾向にあるた
め、上述した従来のビデオ信号処理回路ではこれに対応
できないことになる。 【0008】本発明は、上記課題に鑑みてなされたもの
であり、その目的とするところは、広帯域に亘って周波
数特性に優れ、高周波数のビデオ信号を扱うコンピュー
タディスプレイにも対応可能なビデオ信号処理回路を提
供することにある。 【0009】 【課題を解決するための手段】本発明によるビデオ信号
処理回路は、第1のビデオ信号に対して第2のビデオ信
号を選択的に挿入すべく処理するビデオ信号処理回路で
あって、第1,第2のビデオ信号をそれぞれ入力とする
第1,第2のエミッタフォロワ回路と、この第1,第2
のエミッタフォロワ回路の各出力をそれぞれ入力とする
第1,第2のベース接地回路と、所定の切換え制御信号
に基づいて第1のエミッタフォロワ回路及び第1のベー
ス接地回路又は第2のエミッタフォロワ回路及び第2の
ベース接地回路を活性化するスイッチ回路とを備え、第
1,第2のベース接地回路の各出力を回路出力信号とし
て導出する構成となっている。 【0010】 【作用】上記構成のビデオ信号処理回路において、所定
の切換え制御信号が入力されると、これに基づいてスイ
ッチ回路が第1のエミッタフォロワ回路及び第1のベー
ス接地回路を活性化状態とし、第2のエミッタフォロワ
回路及び第2のベース接地回路を非活性化状態とする。
これにより、第1のビデオ信号のみが第1のエミッタフ
ォロワ回路及び第1のベース接地回路を通して回路出力
信号として導出される。一方、切換え制御信号が消滅す
ると、これに応答してスイッチ回路が第2のエミッタフ
ォロワ回路及び第2のベース接地回路を活性化状態と
し、第1のエミッタフォロワ回路及び第1のベース接地
回路を非活性化状態とする。これにより、第2のビデオ
信号のみが第2のエミッタフォロワ回路及び第2のベー
ス接地回路を通して回路出力信号として導出される。 【0011】 【実施例】以下、本発明の実施例について図面を参照し
つつ詳細に説明する。図1は、本発明の一実施例を示す
回路図である。図1において、ビデオ信号(第1のビデ
オ信号)Vaが入力される入力段は、トランジスタQ1
1からなるエミッタフォロワ回路11によって構成され
ている。トランジスタQ11のエミッタには、抵抗R1
1の一端が接続されている。この抵抗R11の他端は、
トランジスタQ12のエミッタに接続されている。この
トランジスタQ12は、そのベースが直流電源E11を
介して接地されるとともに、トランジスタQ13及び負
荷抵抗R12を介して電源Vccに接続されることによ
り、ベース接地アンプ12を構成している。 【0012】同様に、キャラクタ信号(第2のビデオ信
号)Vbが入力される入力段は、トランジスタQ14か
らなるエミッタフォロワ回路13にて構成されている。
トランジスタQ14のエミッタには、抵抗R13の一端
が接続されている。この抵抗R13の他端は、トランジ
スタQ15のエミッタに接続されている。このトランジ
スタQ15は、そのベースが直流電源E11を介して接
地されるとともに、トランジスタQ13及び負荷抵抗R
12を介して電源Vccに接続されることにより、ベー
ス接地アンプ14を構成している。トランジスタQ13
のベースは、直流電源E12を介して直流電源E11の
正極側に接続され、そのコレクタは回路出力端子15に
接続されている。 【0013】また、キャラクタ信号Vbに同期して外部
から与えられる切換え制御信号Ysに基づいて、エミッ
タフォロワ回路11及びベース接地アンプ12又はエミ
ッタフォロワ回路13及びベース接地アンプ14を活性
化するためのスイッチ回路16が設けられている。この
スイッチ回路16は、エミッタが共通接続されたトラン
ジスタQ16,Q17及びそのエミッタ共通接続点に接
続された電流源17からなる第1のスイッチ回路16a
と、同様にエミッタが共通接続されたトランジスタQ1
8,Q19及びそのエミッタ共通接続点に接続された電
流源18からなる第2のスイッチ回路16bとから構成
されている。 【0014】このスイッチ回路16において、第1のス
イッチ回路16aは、エミッタフォロワ回路11又はエ
ミッタフォロワ回路13を活性化するためのものであ
り、トランジスタQ16のコレクタはトランジスタQ1
1のエミッタに接続され、そのベースには所定の基準電
圧Vrefが印加されており、又トランジスタQ17の
コレクタはトランジスタQ14のエミッタに接続され、
そのベースには切換え制御信号Ysが与えられる。一
方、第2のスイッチ回路16bは、ベース接地アンプ1
2又はベース接地アンプ14を活性化するためのもので
あり、トランジスタQ18のコレクタはトランジスタQ
12のエミッタに接続され、そのベースには基準電圧V
refが印加されており、又トランジスタQ19のコレ
クタはトランジスタQ15のエミッタに接続され、その
ベースには切換え制御信号Ysが与えられる。 【0015】次に、上記構成の回路動作について、図2
のタイミングチャートを参照しつつ説明する。先ず、切
換え制御信号Ysが“L”レベルのときには、スイッチ
回路16のトランジスタQ16,Q18がオン状態とな
るため、エミッタフォロワ回路11及びベース接地アン
プ12が活性化状態となる。このとき、スイッチ回路1
6のトランジスタQ17,Q19はオフ状態にあるた
め、エミッタフォロワ回路13及びベース接地アンプ1
4が非活性化状態となる。これにより、ビデオ信号Va
のみがトランジスタQ11,Q12及びQ13を経て回
路出力端子15から出力される。 【0016】ここで、ベース接地アンプ12の交流的な
増幅度を求めると、エミッタフォロワ回路11の交流的
な電位は接地レベルと等価なので、入力信号vin(ビデ
オ信号Va)は、すべて抵抗R11に印加される。した
がって、入力信号vinによるエミッタ電流ie の交流的
な変化分Δie は、 【数1】Δie =vin/R11 となる。一方、コレクタ電圧vc の交流的な変化分Δv
c は、コレクタ電流の交流的な変化分Δic とΔie が
等しいと考えると、 【数2】 Δvc =Δic ・R12=Δie ・R12 =(vin/R11)・R12 となる。 【0017】さらに、出力信号vout は、コレクタ電圧
vc の直流成分をカットしたものであるから、Δvc そ
のものとなる。すなわち、 【数3】vout =Δvc =(vin/R11)・R12 となる。したがって、このベース接地アンプ12の交流
的な電圧利得(増幅度)Av は、 【数4】Av =vout /vin=R12/R11 となる。すなわち、ビデオ信号Vaは、(R12/R1
1)倍されて出力されることになる。 【0018】一方、切換え制御信号Ysが“H”レベル
になると、スイッチ回路16のトランジスタQ17,Q
19がオン状態となり、トランジスタQ16,Q18が
オフ状態となる。これにより、エミッタフォロワ回路1
3及びベース接地アンプ14が活性化状態となり、エミ
ッタフォロワ回路11及びベース接地アンプ12が非活
性化状態となるため、キャラクタ信号Vbのみがトラン
ジスタQ14,Q15及びQ13を経て回路出力端子1
5から出力される。このとき、ベース接地アンプ14
は、ベース接地アンプ12と全く同じ回路構成であるこ
とから、その交流的な電圧利得は、(R12/R13)
である。したがって、キャラクタ信号Vbは、(R12
/R13)倍されて出力されることになる。 【0019】ところで、キャラクタ信号Vbを出力する
ときは、図2のタイミングチャートから明らかなよう
に、切換え制御信号Ysは“H”レベルとなるが、も
し、ビデオ信号Va及びギャラクタ信号Vbの入力段に
切換え制御信号Ysによって動作する第1のスイッチ回
路16aが存在せず、エミッタフォロワ回路11,13
のみの構成であれば、出力しないビデオ信号Vaを遮断
するためにトランジスタQ12,Q18をオフ状態にし
なければならない。このとき、エミッタフォロワ回路1
1のトランジスタQ11が常にオン状態にあると、トラ
ンジスタQ18がオフ状態にあるにも拘らず、トランジ
スタQ12が抵抗R11から電流を得ることによってオ
ン状態となってしまう。そのため、キャラクタ信号Vb
しか出力しないにも拘らず、ビデオ信号Vaも混合され
て出力されてしまい、ビデオ信号Vaとキャラクタ信号
Vbとを正確に切換えできないことになる。 【0020】これに対し、本実施例においては、ビデオ
信号Va及びギャラクタ信号Vbの入力段を構成するエ
ミッタフォロワ回路11,13を、トランジスタQ1
6,Q17のECL(emitter coupled logic) によるス
イッチ回路16aにより切換え制御するようにしたの
で、切換え制御信号Ysによってビデオ信号Vaとキャ
ラクタ信号Vbとを迅速に切り換えかつ確実に伝達する
ことができるとともに、消費電流を最小限に抑えること
ができる。また、ビデオ信号Va及びキャラクタ信号V
bを増幅するアンプとして、ベース‐コレクタ間の接合
容量Cobの影響がなく、周波数特性に優れたベース接地
アンプ12,13を用いたので、本回路の周波数特性を
高帯域まで伸ばすことができる。したがって、周波数の
高いビデオ信号を扱うコンピュータディスプレイにも対
応できることになる。 【0021】図3は、本発明の応用例を示す回路図であ
り、図1と同等部分には同一符号を付して示してある。
上記実施例では、切換え制御信号Ysを直接スイッチ回
路16に入力する構成となっていたのに対し、この応用
例においては、切換え制御信号Ysに基づいてそれと同
相及び逆相の切換え制御信号を生成する波形整形回路1
9を設け、逆相の切換え制御信号Ysb(b;bar)をス
イッチ回路16のトランジスタQ16,Q18のベース
に、同相の切換え制御信号Ysをスイッチ回路16のト
ランジスタQ17,Q19のベースにそれぞれ印加する
構成となっている。 【0022】波形整形回路19は、エミッタが共通接続
されたトランジスタQ20,Q21と、そのエミッタ共
通接続点と接地間に接続された抵抗R14と、トランジ
スタQ20,Q21の各コレクタと直流電源20の正極
側との間に接続された抵抗R15,R16とからなり、
トランジスタQ20のベースに切換え制御信号Ysが印
加され、トランジスタQ21のベースに基準電圧Vre
fが印加される構成となっている。この波形整形回路1
9を用いて互いに逆相の切換え制御信号Ys,Ysbを
生成し、これらの信号に基づいてビデオ信号Vaとキャ
ラクタ信号Vbとの切換えを行うことにより、切換え制
御信号Ysのスイッチング特性をさらに向上できること
になる。 【0023】 【発明の効果】以上説明したように、本発明によれば、
第1,第2のビデオ信号をそれぞれ入力とする第1,第
2のエミッタフォロワ回路と、この第1,第2のエミッ
タフォロワ回路の各出力をそれぞれ入力とする第1,第
2のベース接地回路と、所定の切換え制御信号に基づい
て第1のエミッタフォロワ回路及び第1のベース接地回
路又は第2のエミッタフォロワ回路及び第2のベース接
地回路を活性化するスイッチ回路とを備え、第1,第2
のベース接地回路の各出力を回路出力として導出する構
成としたことにより、高帯域を伸ばすことができるの
で、広帯域に亘って周波数特性に優れ、特に高周波数の
ビデオ信号を扱うコンピュータディスプレイにも対応可
能なビデオ信号処理回路を提供できることになる。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video signal processing circuit for selectively inserting a character signal into a normal video signal, and more particularly to a character signal for a computer display. The present invention relates to a video signal processing circuit suitable for use in image processing such as insertion. 2. Description of the Related Art In a television monitor, for example,
In order to notify the viewer of the currently receiving channel, the number of the channel is displayed by being superimposed on the screen displaying the image. In this way, numbers, letters,
Further, so-called character insertion, in which a character such as a special character is superimposed and displayed on an image, is realized by video signal processing for selectively inserting a character signal into a normal video signal. As a video signal processing circuit that realizes this processing, a circuit configuration shown in FIG. 4 can be considered. In FIG. 4, an input stage to which a video signal Va is inputted is constituted by an emitter follower transistor Q41. The transistor Q42, whose emitter is commonly connected to the transistor Q41, has its collector connected to the power supply Vcc via the load resistor R41 together with the base, and is connected to the circuit output terminal 41 so that its collector output is fed back to the base. This constitutes a feedback amplifier. Similarly, the input stage to which the character signal Vb to be inserted into the video signal Va is input is constituted by an emitter follower transistor Q43. The transistor Q44, whose emitter is commonly connected to the transistor Q43, has its collector connected to the power supply Vcc via the load resistor R41 together with the base, and also has its collector output fed back to the base by being connected to the circuit output terminal 41. This constitutes a feedback amplifier. Further, based on a switching control signal Ys provided externally in synchronization with the character signal Vb, transistors Q41 and Q42 or transistors Q43 and Q44
Is provided with a switch circuit 42 for controlling ON / OFF of the switch. The switch circuit 42 includes transistors Q45 and Q46 whose emitters are commonly connected, and a current source 43 connected to a common emitter connection point of the transistors Q45 and Q46. In this switch circuit 42, the collector of transistor Q45 is connected to the common emitter connection point of transistors Q41 and Q42, and the collector of transistor Q46 is connected to transistor Q45.
43 and Q44 are connected to the common emitter connection point.
A predetermined reference voltage Vref is applied to the base of transistor Q45, and a switching control signal Ys is externally applied to the base of transistor Q46. In the video signal processing circuit having the above configuration,
When the switching control signal Ys is at "L" level, the transistor Q45 of the switch circuit 42 is turned on, so that the transistors Q41 and Q42 are turned on. At this time, since the transistor Q46 of the switch circuit 42 is off, the transistors Q43 and Q44 are also off. Therefore, only the video signal Va is derived from the circuit output terminal 41 via the transistors Q41 and Q42. On the other hand, when the switching control signal Ys goes to "H" level, the transistor Q46 of the switch circuit 42 turns on and the transistor Q45 turns off.
Thereby, transistors Q43 and Q44 are turned on, and transistors Q41 and Q42 are turned off, so that only character signal Vb is applied to transistors Q43 and Q44.
It is derived from the circuit output terminal 41 via 44. That is, since the character signal Vb is output instead of the video signal Va, as a result, the video signal Va is output.
Means that the character signal Vb has been inserted. [0007] However, the above-mentioned conventional video signal processing circuit has an advantage that the circuit configuration is simple, but has a configuration using a feedback amplifier, and thus has a high bandwidth. However, there is a problem that the frequency characteristics are poor. In particular, in recent years, the character insertion function as described above has been frequently used in computer displays, whereas the frequency of video signals handled in computer displays tends to increase with the increase in resolution. The signal processing circuit cannot cope with this. The present invention has been made in view of the above problems, and has as its object to provide a video signal which has excellent frequency characteristics over a wide band and is compatible with a computer display which handles a high frequency video signal. It is to provide a processing circuit. [0009] A video signal processing circuit according to the present invention is a video signal processing circuit for performing processing for selectively inserting a second video signal into a first video signal. , A first and a second emitter follower circuit to which the first and second video signals are respectively input, and the first and second emitter follower circuits.
First and second grounded base circuits each having an output of each of the emitter follower circuits as inputs, and a first emitter follower circuit and a first grounded base circuit or a second emitter follower based on a predetermined switching control signal. And a switch circuit for activating the second grounded base circuit, and each output of the first and second grounded base circuits is derived as a circuit output signal. In the video signal processing circuit having the above structure, when a predetermined switching control signal is input, the switch circuit activates the first emitter follower circuit and the first grounded base circuit based on the input signal. And the second emitter follower circuit and the second grounded base circuit are deactivated.
As a result, only the first video signal is derived as a circuit output signal through the first emitter follower circuit and the first grounded base circuit. On the other hand, when the switching control signal is extinguished, the switch circuit activates the second emitter follower circuit and the second grounded base circuit in response to this, and switches the first emitter follower circuit and the first grounded base circuit to each other. Inactivate state. Thus, only the second video signal is derived as a circuit output signal through the second emitter follower circuit and the second grounded base circuit. Embodiments of the present invention will be described below in detail with reference to the drawings. FIG. 1 is a circuit diagram showing one embodiment of the present invention. In FIG. 1, an input stage to which a video signal (first video signal) Va is input is a transistor Q1.
1 comprises an emitter follower circuit 11. A resistor R1 is connected to the emitter of the transistor Q11.
1 is connected to one end. The other end of the resistor R11 is
It is connected to the emitter of transistor Q12. The transistor Q12 has a base grounded via a DC power supply E11 and is connected to a power supply Vcc via a transistor Q13 and a load resistor R12, thereby forming a grounded base amplifier 12. Similarly, the input stage to which the character signal (second video signal) Vb is input is constituted by an emitter follower circuit 13 comprising a transistor Q14.
One end of a resistor R13 is connected to the emitter of the transistor Q14. The other end of the resistor R13 is connected to the emitter of the transistor Q15. The base of the transistor Q15 is grounded via a DC power supply E11, and the transistor Q13 and the load resistance R
A grounded base amplifier 14 is formed by being connected to the power supply Vcc via the line 12. Transistor Q13
Is connected to the positive electrode side of DC power supply E11 via DC power supply E12, and its collector is connected to circuit output terminal 15. A switch for activating the emitter follower circuit 11 and the common base amplifier 12 or the emitter follower circuit 13 and the common base amplifier 14 based on a switching control signal Ys externally applied in synchronization with the character signal Vb. A circuit 16 is provided. This switch circuit 16 includes a first switch circuit 16a including transistors Q16 and Q17 whose emitters are connected in common and a current source 17 connected to a common connection point of the emitters.
And a transistor Q1 whose emitter is similarly connected in common.
8, Q19 and a second switch circuit 16b composed of a current source 18 connected to a common connection point of the emitters. In this switch circuit 16, the first switch circuit 16a is for activating the emitter follower circuit 11 or the emitter follower circuit 13, and the collector of the transistor Q16 is connected to the transistor Q1.
1, the base of which is connected to a predetermined reference voltage Vref. The collector of the transistor Q17 is connected to the emitter of the transistor Q14.
The switching control signal Ys is applied to its base. On the other hand, the second switch circuit 16b is connected to the common base amplifier 1
2 for activating the grounded amplifier 2 or the common base amplifier 14. The collector of the transistor Q18 is connected to the transistor Q18.
12 whose bases have a reference voltage V
ref is applied, the collector of the transistor Q19 is connected to the emitter of the transistor Q15, and its base is supplied with the switching control signal Ys. Next, the circuit operation of the above configuration will be described with reference to FIG.
This will be described with reference to the timing chart of FIG. First, when the switching control signal Ys is at "L" level, the transistors Q16 and Q18 of the switch circuit 16 are turned on, so that the emitter follower circuit 11 and the common base amplifier 12 are activated. At this time, the switch circuit 1
6, the transistors Q17 and Q19 are in the off state, so that the emitter follower circuit 13 and the common base amplifier 1
4 is deactivated. Thereby, the video signal Va
Only the signal is output from the circuit output terminal 15 via the transistors Q11, Q12 and Q13. Here, when the AC amplification degree of the common base amplifier 12 is obtained, since the AC potential of the emitter follower circuit 11 is equivalent to the ground level, the input signal vin (video signal Va) is all connected to the resistor R11. Applied. Therefore, an AC-like change Δie of the emitter current ie due to the input signal vin is given by: Δie = vin / R11 On the other hand, the AC change Δv of the collector voltage vc
Assuming that c is the same as the AC change Δc in collector current, Δc is given by: Δvc = Δic · R12 = Δie · R12 = (vin / R11) · R12 Further, since the output signal vout is obtained by cutting the DC component of the collector voltage vc, it becomes Δvc itself. That is, vout = Δvc = (vin / R11) · R12 Therefore, the AC voltage gain (amplification degree) Av of the grounded base amplifier 12 is as follows: Av = vout / vin = R12 / R11 That is, the video signal Va is (R12 / R1
1) The output is multiplied. On the other hand, when the switching control signal Ys attains the "H" level, the transistors Q17, Q
19 is turned on, and the transistors Q16 and Q18 are turned off. Thereby, the emitter follower circuit 1
3 and the grounded base amplifier 14 are activated, and the emitter follower circuit 11 and the grounded base amplifier 12 are deactivated, so that only the character signal Vb is output from the circuit output terminal 1 via the transistors Q14, Q15 and Q13.
5 is output. At this time, the grounded base amplifier 14
Has the same circuit configuration as the grounded base amplifier 12, so that its AC voltage gain is (R12 / R13)
It is. Therefore, the character signal Vb is (R12
/ R13) and output. When the character signal Vb is output, as apparent from the timing chart of FIG. 2, the switching control signal Ys goes to the "H" level. However, if the video signal Va and the garactor signal Vb are input, There is no first switch circuit 16a operated by the switching control signal Ys, and the emitter follower circuits 11, 13
With only the configuration, the transistors Q12 and Q18 must be turned off in order to cut off the video signal Va that is not output. At this time, the emitter follower circuit 1
If one transistor Q11 is always on, the transistor Q12 will be turned on by obtaining current from the resistor R11, despite the transistor Q18 being off. Therefore, the character signal Vb
Although the video signal Va is only output, the video signal Va is also mixed and output, and the video signal Va and the character signal Vb cannot be accurately switched. On the other hand, in this embodiment, the emitter follower circuits 11 and 13 constituting the input stage of the video signal Va and the garactor signal Vb are connected to the transistor Q1.
6, Q17, the switching control is performed by the switch circuit 16a based on the ECL (emitter coupled logic), so that the switching control signal Ys allows the video signal Va and the character signal Vb to be quickly switched and transmitted reliably, Current consumption can be minimized. In addition, the video signal Va and the character signal V
As the amplifier for amplifying b, the grounded base amplifiers 12 and 13 which are not affected by the junction capacitance Cob between the base and the collector and have excellent frequency characteristics are used, the frequency characteristics of this circuit can be extended to a high band. Therefore, it is possible to cope with a computer display that handles a high-frequency video signal. FIG. 3 is a circuit diagram showing an application example of the present invention, and the same parts as those in FIG. 1 are denoted by the same reference numerals.
In the above-described embodiment, the switching control signal Ys is directly input to the switch circuit 16. On the other hand, in this application, the switching control signal Ys is generated based on the switching control signal Ys. Waveform shaping circuit 1
9, the switching control signal Ysb (b; bar) of the opposite phase is applied to the bases of the transistors Q16 and Q18 of the switching circuit 16, and the switching control signal Ys of the same phase is applied to the bases of the transistors Q17 and Q19 of the switching circuit 16, respectively. It has a configuration. The waveform shaping circuit 19 includes transistors Q20 and Q21 whose emitters are commonly connected, a resistor R14 connected between the common connection point of the emitters and the ground, the collectors of the transistors Q20 and Q21, and the positive electrode of the DC power supply 20. And resistors R15 and R16 connected between the
The switching control signal Ys is applied to the base of the transistor Q20, and the reference voltage Vre is applied to the base of the transistor Q21.
f is applied. This waveform shaping circuit 1
9 to generate switching control signals Ys and Ysb having phases opposite to each other and to switch between the video signal Va and the character signal Vb based on these signals, thereby further improving the switching characteristics of the switching control signal Ys. become. As described above, according to the present invention,
First and second emitter follower circuits each having an input of the first and second video signals, and first and second grounded bases each having an output of each of the first and second emitter follower circuits as an input. And a switch circuit for activating the first emitter follower circuit and the first grounded base circuit or the second emitter follower circuit and the second grounded base circuit based on a predetermined switching control signal. , Second
The output of each of the base grounding circuits is derived as a circuit output, so that the high band can be extended, so it has excellent frequency characteristics over a wide band, and is especially suitable for computer displays that handle high frequency video signals. A possible video signal processing circuit can be provided.

【図面の簡単な説明】 【図1】本発明の一実施例を示す回路図である。 【図2】図1の回路動作を説明するためのタイミングチ
ャートである。 【図3】本発明の応用例を示す回路図である。 【図4】従来例を示す回路図である。 【符号の説明】 11 第1のエミッタフォロワ回路 12 第1のベース接地アンプ 13 第2のエミッタフォロワ回路 14 第2のベース接地アンプ 16 スイッチ回路 17,18 電流源
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a circuit diagram showing one embodiment of the present invention. FIG. 2 is a timing chart for explaining the operation of the circuit of FIG. 1; FIG. 3 is a circuit diagram showing an application example of the present invention. FIG. 4 is a circuit diagram showing a conventional example. DESCRIPTION OF SYMBOLS 11 First emitter follower circuit 12 First grounded base amplifier 13 Second emitter follower circuit 14 Second grounded base amplifier 16 Switch circuits 17, 18 Current source

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 5/38 - 5/46 G09G 1/00 - 1/28 G09G 5/00 - 5/42 ──────────────────────────────────────────────────続 き Continued on the front page (58) Fields surveyed (Int. Cl. 7 , DB name) H04N 5/38-5/46 G09G 1/00-1/28 G09G 5/00-5/42

Claims (1)

(57)【特許請求の範囲】 【請求項1】 第1のビデオ信号に対して第2のビデオ
信号を選択的に挿入すべく処理するビデオ信号処理回路
であって、 前記第1,第2のビデオ信号をそれぞれ入力とする第
1,第2のエミッタフォロワ回路と、 前記第1,第2のエミッタフォロワ回路の各出力をそれ
ぞれ入力とする第1,第2のベース接地回路と、 所定の切換え制御信号に基づいて前記第1のエミッタフ
ォロワ回路及び前記第1のベース接地回路又は前記第2
のエミッタフォロワ回路及び前記第2のベース接地回路
を活性化するスイッチ回路とを備え、 前記第1,第2のベース接地回路の各出力を回路出力と
して導出することを特徴とするビデオ信号処理回路。
(57) Claims 1. A video signal processing circuit for performing processing for selectively inserting a second video signal into a first video signal, the video signal processing circuit comprising: A first and a second emitter follower circuit, each of which receives a video signal as an input; a first and a second grounded base circuit, each of which receives an output of each of the first and the second emitter follower circuits; The first emitter follower circuit and the first grounded base circuit or the second grounded base circuit based on a switching control signal.
And a switch circuit for activating the second grounded base circuit, wherein each output of the first and second grounded base circuits is derived as a circuit output. .
JP00800195A 1995-01-23 1995-01-23 Video signal processing circuit Expired - Fee Related JP3381111B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP00800195A JP3381111B2 (en) 1995-01-23 1995-01-23 Video signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP00800195A JP3381111B2 (en) 1995-01-23 1995-01-23 Video signal processing circuit

Publications (2)

Publication Number Publication Date
JPH08205041A JPH08205041A (en) 1996-08-09
JP3381111B2 true JP3381111B2 (en) 2003-02-24

Family

ID=11681149

Family Applications (1)

Application Number Title Priority Date Filing Date
JP00800195A Expired - Fee Related JP3381111B2 (en) 1995-01-23 1995-01-23 Video signal processing circuit

Country Status (1)

Country Link
JP (1) JP3381111B2 (en)

Also Published As

Publication number Publication date
JPH08205041A (en) 1996-08-09

Similar Documents

Publication Publication Date Title
JPH0456404A (en) Amplifier device
JPH0229169A (en) Wide band ab class crt cathode drive circuit
JP3381111B2 (en) Video signal processing circuit
US4035840A (en) Television display apparatus having a video amplifier
US4318052A (en) Wideband high voltage video amplifier
JPH0946548A (en) Synchronous signal separation circuit of image output device
US4631595A (en) Feedback display driver stage
JPS58103207A (en) Power supply circuit of amplifier
JP3491361B2 (en) Video signal processing circuit
JPH0211067A (en) Video signal processing system
JP3107590B2 (en) Current polarity conversion circuit
JP3068876B2 (en) Frequency adjustment circuit
JPH11145731A (en) Noise suppression circuit for amplifying device
JP3752029B2 (en) Line receiver
KR100399561B1 (en) Negative feed-back amplifier
JP2761806B2 (en) Signal processing device
KR940005338Y1 (en) Clamp circuit for feed-back amplifier
JP2619056B2 (en) Broadband amplifier circuit
KR880000817Y1 (en) Double brightness image processing circuit
KR930009874B1 (en) Picture image signal generation circuit
KR920005452Y1 (en) Pedestral clamping circuit of image amplifier circuit
US6538398B1 (en) Cathode ray tube driver circuit with cathode current detection
KR900000766Y1 (en) Picture signal amplifying circuit
KR100207553B1 (en) Amplifier having a dc restoration function
JP3521526B2 (en) Video blanking circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees