JPH0774980A - ディスプレイ装置 - Google Patents

ディスプレイ装置

Info

Publication number
JPH0774980A
JPH0774980A JP5291082A JP29108293A JPH0774980A JP H0774980 A JPH0774980 A JP H0774980A JP 5291082 A JP5291082 A JP 5291082A JP 29108293 A JP29108293 A JP 29108293A JP H0774980 A JPH0774980 A JP H0774980A
Authority
JP
Japan
Prior art keywords
signal
video
display
sync
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5291082A
Other languages
English (en)
Inventor
Jeffery B Lendaro
バジル レンダロ ジェフリー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Technicolor USA Inc
Original Assignee
Thomson Consumer Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Consumer Electronics Inc filed Critical Thomson Consumer Electronics Inc
Publication of JPH0774980A publication Critical patent/JPH0774980A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Synchronizing For Television (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

(57)【要約】 【目的】 たとえ第1の画像が失なわれても第2の画像
がディスプレイされ得る映像ディスプレイ装置を提供す
ることを目的とする。 【構成】 映像ディスプレイ装置は第1及び第2の映像
信号を表示する画像を同時にディスプレイする映像ディ
スプレイよりなる。同期回路(700)は第1及び第2
の映像信号の内のいずれか一つに映像ディスプレイを選
択可能に同期する。水平同期成分が第1の映像信号から
分離され感知回路(710)によって検出される。選択
可能な同期回路を制御する回路(708)は感知回路に
応答する。映像ディスプレイは第1の映像信号から分離
された水平同期成分が感知される際に第1の映像信号と
同期され、それ以外の際には第2の映像信号と同期され
る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は異なる源からの実質的に
等しい大きさの並列画像をディスプレイすることが出来
るテレビの分野に係り、特に、広いディスプレイフォー
マット比画面を有するそのようなテレビに関する。今日
の多くのテレビは4:3の垂直高さに対する水平幅のデ
ィスプレイフォーマット比を有する。広いフォーマット
ディスプレイ比は映画のディスプレイフォーマット比、
例えば16:9により近く対応する。本発明は直接見る
テレビ及び投射テレビの双方に適用可能である。
【0002】
【従来の技術】広いディスプレイフォーマット比を有す
るテレビは従来及び広いディスプレイフォーマット信号
の双方、並びに多画像ディスプレイにおけるそれらの組
合せに対するディスプレイの広い多様性に適する。しか
るに、広いディスプレイ比画面は多くの問題を伴う。多
信号源のディスプレイフォーマット比を変更すること、
不同期であるが同時にディスプレイされる源から一貫し
たタイミング信号を発生すること、多くの源間を切換え
て多画像ディスプレイを発生すること、及び圧縮された
データ信号から高解像度画像を提供することはそのよう
な問題の概略的カテゴリーである。1991年12月1
2日に発行されたPCT/US91/03746に対応
するWO 91/19397において広画面テレビが開
示され、それは高解像度、単一及び多数の画像ディスプ
レイを、同様又は異なるフォーマット比を有する単一及
び多数源から選択可能なディスプレイフォーマット比を
用いて提供することが可能である。
【0003】WO 91/19397において開示され
た如くのテレビ装置は同時に多数画像を、例えば二つの
映像源からディスプレイすることが出来る。映像源はテ
レビのチューナ、ビデオカセットレコーダのチューナ、
ビデオカメラ等でよい。広画面テレビにより特に適する
ディスプレイは、実質的に同じ寸法の、異なる源、例え
ば二つの異なるチャンネルからの並列画像である。1
6:9のディスプレイフォーマット比(高さに対する
幅)を有する広画面テレビにおいて、最大画面ディスプ
レイにおいて同等な寸法の二つの並列画像の各々は8:
9のフォーマットディスプレイ比を有する。4:3画像
を8:9空間へ適合させるため、4:3画像は水平にク
ロップされ又は水平に圧縮され、又はそれらの何らかの
組合せがなされなければならない。
【0004】
【発明が解決しようとする課題】二つの画像を並列にデ
ィスプレイするために、ディスプレイは、便宜上第1の
信号又は第1の画像と称される入力信号の内の一つにロ
ックされる。これは、並列モードにおいて左の画像又は
右の画像であり得る。しかるに、第1の画像は非機能的
になる場合がある。例えば、テレビ受像機が空白チャン
ネルに切り換えられ得、又はテレビ局が送信を中止し
得、又はビデオ源は中断され得る。第1の画像が非機能
的となる場合、第2の画像に対する同期も失われる。適
当な同期無しには、第2の画像がジッターする。
【0005】
【課題を解決するための手段】この第1の画像信号は、
第1の画像信号が失われた際にディスプレイ同期が失わ
れることを防止するように監視される。本発明の構成に
よる並列画像のためのディスプレイ装置は従来のフォー
マットディスプレイ比を有する第1の映像信号から第1
の複合同期信号を分離する第1の回路及び同じ従来のフ
ォーマットディスプレイ比を有する第2の映像信号から
第2の複合同期信号を分離する第2の回路よりなる。検
出回路は、それの水平同期成分を監視することによって
第1の映像信号の存在を感知する。映像ディスプレイ制
御回路は、第1及び第2の映像信号を表示する画像が並
列関係でかつ実質的に画像アスペクト比歪み無しにディ
スプレイされる動作のモードを有する。同期スイッチ
は、映像ディスプレイを同期させるために第1及び第2
の複合同期信号の内の一つを選択する。第2の複合同期
信号は第1の映像信号の水平同期成分が検出されない場
合に自動的に選択される。
【0006】検出回路は同期成分分離器、帯域通過瀘波
器、及び検出器よりなる。第1の映像信号が存在する
際、水平同期信号は分離され監視される。検出回路は、
適当な水平同期成分が存在するかを表示する出力信号を
発生する。本発明は更に検出回路に結合されたマイクロ
プロセッサ及び自動同期スイッチよりなる。マイクロプ
ロセッサは、第1の映像信号が検出回路によって検出さ
れない際に自動同期スイッチ出力が第2の複合同期信号
となるように制御する。
【0007】本発明は更に、第1の映像信号をスピード
アップする第1の信号処理手段、自動同期スイッチ出力
と同期された映像ディスプレイ手段、第2の映像信号を
第1の映像信号及び映像ディスプレイ手段と垂直に同期
する手段、該第2の映像信号をスピードアップする第2
の信号処理手段、第1及び第2の処理された映像信号を
並列ディスプレイのために組合せる手段よりなる。第1
及び第2の信号処理手段は画像サイズをクロップ及び減
少させもって第1及び第2の画像が広画面ディスプレイ
にディスプレイされ得る。
【0008】このように、第2の画像は、第1の画像が
たとえ失われても並列映像ディスプレイ装置においてデ
ィスプレイされ得る。
【0009】
【実施例】WO 91/19397による、2fH 水平
走査を用いた動作に適合された広画面テレビ装置に関す
る全体ブロック図が図7に示され概略的に10で表示さ
れる。テレビ10は概略、映像信号入力部20,シャー
シ又はテレビマイクロプロセッサ(TV μP)21
6,広画面処理器30,1fH から2fH への変換器4
0,偏向回路50,RGBインタフェース60,YUV
からRGBへの変換器240,受像管駆動器242,直
視又は投射管244及び電源70よりなる。YUVから
RGBへの変換器240は工業型式TA7730であれ
ばよい。様々な回路を異なる機能ブロックへグループ分
けすることは、説明の便宜上の為であって、互いに関連
するそのような回路の物理的位置を限定する意図ではな
い。
【0010】映像信号入力部20は異なる映像源から複
数の複合映像信号を受信するよう適合させている。映像
信号は主及び補助映像信号としてのディスプレイに対し
て選択的に切り換えられ得る。無線周波数信号スイッチ
204は二つのアンテナ入力ANT1及びANT2を有
する。これらは空中アンテナ受信及びケーブル受信の両
方に対する入力を表示する。無線周波数スイッチ204
はどちらのアンテナ入力が第1のチューナ206及び第
2のチューナ208に供給されるかを制御する。第1の
チューナ206の出力は、同調、水平及び垂直偏向及び
映像制御に関する幾つかの機能を実行するワンチップ2
02の入力である。示された特定のワンチップは工業的
に選定された型式TA7777である。そのワンチップ
において発生され第1のチューナ206からの信号から
得られた基本帯域映像信号「映像出力」は映像スイッチ
200及び広画面処理器30のTV1入力の両方の入力
である。映像スイッチ200に対する他の基本帯域映像
入力はAUX1及びAUX2と称される。これらはビデ
オカメラ、レーザーディスクプレーヤ、ビデオテーププ
レーヤ、ビデオゲーム等に使用され得た。シャシー又は
TVマイクロプロセッサ216によって制御される映像
スイッチ200の出力は「切換映像」と称される。「切
換映像」は広画面処理器30の他の入力である。
【0011】スイッチSW1広画面処理器はTV1及び
「切換映像」信号の内の一つを、Y/C復号器210の
入力である「選択複合出力」映像信号として選択する。
Y/C復号器210は適合的ラインコーム瀘波器として
実現され得る。二つの他の映像源S1及びS2が又Y/
C検出器210の入力である。S1及びS2の各々は異
なるS−VHS源を示し、各々は別の輝度及びクロミナ
ンス信号よりなる。Y/C復号の部分として、何らかの
適合的ラインコーム瀘波器として組み込まれ得る、又は
別のスイッチとして実現され得るスイッチは TVマイ
クロプロセッサ216に応答して夫々Y M及びC
力と称される出力として輝度及びクロミナンス信号の対
を選択する。選択された輝度及びクロミナンス信号の対
はその後主信号として考慮され主信号路に沿って処理さ
れる。 M又は MNを含む信号名称は主信号路を参照
させる。クロミナンス信号C 入力は色異信号U M及
びV Mを発生するために広画面処理器によってワンチ
ップへ再度向けられる。これに関連して、Uは(R−
Y)に対する等価名称でありVは(B−Y)に対する等
価名称である。Y M,U M、及びV M信号は、広
画面処理器において他の信号処理のためにディジタル形
式に変換される。
【0012】機能的に広画面処理器30の部分として画
成された第2のチューナ208は基本帯域映像信号TV
2を発生する。スイッチSW2は、TV2及び「切換映
像」信号の内の一つをY/C復号器220の入力として
選択する。Y/C復号器220は、適合的ラインコーム
瀘波器として実現され得る。スイッチSW3及びSW4
は、Y/C復号器220の輝度及びクロミナンス出力並
びに、夫々Y 外部及びC 外部と称される外部映像源
の輝度及びクロミナンス信号の内の一つを選択する。Y
外部及びC 外部信号はS−VHS入力S1に対応す
る。Y/C復号器220及びスイッチSW3及びSW4
は、何らかの適合的ラインコーム瀘波器として組合せら
れ得る。スイッチSW3及びSW4の出力はその後補助
信号として考慮され補助信号路に沿って処理される。選
択された輝度出力はY Aと称される。 A, AX及
AUXを含む信号名称は補助信号路を参照させる。
選択されたクロミナンスは色異信号U A及びV Aに
変換される。Y A,U A及びV A信号は、他の信号
処理のためにディジタル形式に変換される。主及び補助
信号路における映像信号源切換の構成は、異なる画像デ
ィスプレイフォーマットの異なる部分に対する源選択を
管理するにおいて柔軟性を最小限化する。
【0013】Y Mに対応する複合同期信号「復号同
期」は広画面処理器によって同期分離器212へと提供
される。水平及び垂直同期成分H及びVは夫々垂直カウ
ントダウン回路214への入力である。垂直カウントダ
ウン回路は広画面処理器30へと向けられる「垂直リセ
ット」信号を発生する。広画面処理器はRGBインタフ
ェース60へと向けられる内部垂直リセット出力信号I
NT 「垂直リセット出力」を発生する。RGBインタ
フェース60におけるスイッチは内部垂直リセット出力
信号及び外部RGB源の垂直同期成分の内の一つを選択
する。このスイッチの出力は選択された偏向回路50に
向けられる垂直同期成分「選択 垂直 同期」である。
補助映像信号の水平及び垂直同期信号は広画面処理器に
おける同期分離器250によって発現される。
【0014】1fH から2fH への変換器40はインタ
レースド映像信号を暫時走査されたノンインタレースド
信号、例えばそこで各水平ラインが2回ディスプレイさ
れ又は同じフィールドの隣接する水平ラインを補間する
ことによって水平ラインの付加的組が発生されるものに
変換するためのものである。何らかのインタフェースに
おいて、先のラインの使用又は補間されたラインの使用
は隣接するフィールド又はフレーム間で検出される動作
のレベルに依存する。変換器回路40は映像RAM42
0に関連して動作する。この映像RAMは一つ又はそれ
以上のフィールド又はフレームを記憶するのに使用され
得、暫時のディスプレイを可能にする。Y 2fH ,U
2fH 及びV 2fH 信号の如くの変換された映像デ
ータはRGBインタフェース60に供給される。
【0015】このRGBインタフェース60は映像信号
入力部によるディスプレイのための変換された映像デー
タ又は外部RGB映像データの選択を可能にする。外部
RGB信号は2fH 走査に適合された広フォーマットデ
ィスプレイ比信号であると思われる。主信号の垂直同期
成分が広画面処理器によって「内部垂直リセット出力」
としてRGBインタフェースに供給され、それは偏向回
路50によって選択された垂直同期(fVm又はfVext
が使用され得るようにする。広画面テレビの動作は、内
部/外部制御信号「内部/外部」を発生することによっ
て外部RGB信号の使用者選択を可能にする。しかし、
外部RGB信号入力の選択は、そのような信号が存在し
ない場合においてはラスタの垂直潰れを生じさせ、陰極
線管又は投射管への損害を生じさせる。したがって、R
GBインタフェース回路は非存在外部RGB入力の選択
を受けつけないようにするために外部同期信号を検出す
る。WSPマイクロプロセッサ340は又外部RGB信
号に対する色及び色合い制御を供給する。
【0016】広画面処理器30は補助映像信号の特殊信
号処理のためのピクチャーインピクチャー処理器320
よりなる。ゲートアレイ300は主及び補助映像信号デ
ータを広い様々なディスプレイフォーマットにおいて組
合せる。ピクチャーインピクチャー処理器(PIP)3
20及びゲートアレイ300は広画面マイクロプロセッ
サ(WSP μP)340の制御の下にある。マイクロ
プロセッサ340はシリアルバスに亘るTVマイクロプ
ロセッサ216に応答する。このシリアルバスはデー
タ、クロック信号、イネーブル信号及びリセット信号に
対する4つの信号線を含む。広画面処理器30は又、3
レベルサンドキャッスル信号としての複合垂直消去/リ
セット信号を発生する。その代わりに、垂直消去及びリ
セット信号が別の信号として発生され得る。複合消去信
号は映像入力部によってRGBインタフェースへと供給
される。
【0017】偏向回路50は広画面処理器から垂直リセ
ット信号を、RGBインタフェース60から選択された
2fH 水平同期信号をそして広画面処理器から付加的制
御信号を受信する。これらの付加的制御信号は水平フェ
イジング、垂直サイズ調節及び東西ピン調節に関連す
る。偏向回路50は2fH フライバックパルスを広画面
処理器30、1fH から2fH への変換器40及びYU
VからRGBへの変換器240へと供給する。
【0018】この広画面テレビ全体の動作電圧は、交流
主電源によって励磁され得る電源70によって発生され
る。ゲートアレイ300は主及び補助信号路からの映像
情報を組合せ複合広画面ディスプレイを実現するための
ものである。主映像信号はアナログ形式で、Y M,U
M及びV Mと称された信号としてY U V形式で
広画面処理器に供給される。これらの主信号はアナログ
ディジタル変換器によってアナログからディジタル形式
へと変換される。主信号路304、補助信号路306及
びゲートアレイ300の出力信号路312は図8におい
てブロック図形式で示される。ゲートアレイは又クロッ
ク/同期回路320及びWSP μP復号器310より
なる。WSP DATA として識別されるWSP μ
P復号器310のデータ及びアドレス出力ラインは上に
識別された主回路及び路の各々に、そしてピクチャーイ
ンピクチャー処理器320及び解像処理回路370に供
給される。
【0019】ゲートアレイは、必要な場合に必要なよう
に、異なる画像ディスプレイフォーマットを実現するた
めに、主映像チャンネルの映像データを拡張し、圧縮
し、そしてクロッピングするためのものである。輝度成
分Y MNは、輝度成分の補間の性質に依存する時間長
に対する先入れ先出し(FIFO)ラインメモリ356
に記録される。組合されたクロミナンス成分U/V
NはFIFO 358に記録される。補助信号輝度及び
クロミナンス成分Y PIP,U PIP及びV PIP
はデマルチプレクサ355によって発生される。輝度成
分は、回路357において所望なように解像処理を受
け、必要なように補間器359によって拡張され、出力
として信号Y AUXを発生する。
【0020】何らかの場合、補助ディスプレイは主信号
ディスプレイと同じ位大きくなる。ピクチャーインピク
チャー処理器及び映像RAM350に関するメモリ限界
はこのような大きいディスプレイ領域をファイリングす
るには不十分な数のデータ点又は画素しか提供しない場
合がある。そのような状態では、解像処理回路357
が、データ圧縮又は減少の間のそれらの損失を置き換え
るように補助映像信号へと画素を戻すことに使用され得
る。例として、映像信号が予めディザされた場合、回路
357がデディザリング回路であり得る。
【0021】補助映像入力データは640fH 率でサン
プルされ映像RAM350に記録される。補助データは
映像RAM350から読み出されVRAM 出力と称さ
れる。PIP回路301は又、補助画像を水平に及び垂
直にそして非対称に等しい整数率で減少させる能力を有
する。補助チャンネルデータは4ビットラッチ352、
補助FIFO 354及びクロック/同期回路320に
よってバッファされ主チャンネルディジタル映像に同期
される。VRAM& 出力データはデマルチプレクサ3
55によってY(輝度),U,V(色成分)、及びFS
DAT(高速スイッチデータ)へとソートされる。
FSW DATは、どのフィールド形式が映像RAMへ
と書き込まれるかを示す。PIP FSW信号はPIP
回路から直接的に受信され、出力マルチプレクサ制御回
路321へと印加され、映像RAMから読み出されたど
のフィールドが小画像モードの間にディスプレイされる
のかを決定する。
【0022】補助チャンネルは、主チャンネルが102
4fH でサンプルされるのに対して640fH 率でサン
プルされる。補助チャンネルFIFO 354は補助チ
ャンネルサンプル率からのデータを主チャンネルクロッ
ク率へと変換する。この過程において、映像信号は8/
5(1024/640)圧縮を受ける。これは補助チャ
ンネル信号を正しくディスプレイするのに必要な4/3
圧縮より以上である。それ故、補助チャンネルは4×3
小画像を正くディスプレイするよう補間器359によっ
て拡張されされなければならない。補間器359は、そ
れ自体がWSPμP 340に応答する補間制御回路3
71によって制御される。要求される補間器拡張の量は
5/6である。拡張率Xは次のように決定される: X=(640/1024)* (4/3)=5/6 クロミナンス成分U PIP及びV PIPは、輝度成
分の補間の性質に依存する時間長に対して回路367に
よって遅延され、出力として信号U AUX及びV
UXを発生する。主及び補助信号の夫々のY,U及びV
成分は出力信号路312における夫々のマルチプレクサ
315,317及び319において、FIFO 35
4,356及び358の読出イネーブル信号を制御する
ことによって組合される。マルチプレクサ315,31
7及び319は出力マルチプレクサ制御回路321に応
答する。出力マルチプレクサ制御回路321はクロック
信号CLK,ライン信号SOLの開始、H カウント信
号、垂直リセット消去信号及びピクチャーインピクチャ
ー処理器及びWSP μP 340からの高速スイッチ
の出力に応答する。多重化された輝度及びクロミナンス
成分Y MX,U MX及びV MXは夫々のディジタ
ル/アナログ変換器360,362,364に夫々供給
される。これらのディジタルアナログ変換器は低域通過
瀘波器によって引き継がれる。ピクチャーインピクチャ
ー処理器、ゲートアレイ及びデータ減少回路のの様々な
機能がWSP μP 340によって制御される。この
WSPμP 340はシリアルバスによって接続された
TV μP 216に応答する。シリアルバスは、デー
タ、クロック信号、イネーブル信号及びリセット信号に
対するラインを有する、示される如くの4本ワイヤバス
でよい。WSP μP340はWSP μP 復号器3
10によってゲートアレイの異なる回路と通信する。
【0023】一つの場合には、ディスプレイされた画像
のアスペクト比歪みを防ぐように4×3NTSC映像を
4/3で圧縮する必要がある。他の場合には、映像は通
常垂直ズーミングによって達成される水平ズーミング操
作を実行するように拡張され得る。33%迄の水平ズー
ミング操作は4/3未満に圧縮を減らすことによって達
成される。S−VHS形式に対する5.5MHz迄の輝
度映像帯域幅が、1024fH クロックに対する8MH
zである周波数を超えるナイキストフォールドの大きい
パーセンテージを占める故、新たな画素位置に対して入
力映像を再計算するのにサンプル補間器が使用される。
【0024】輝度データY MNは映像の圧縮又は拡張
に基づいたサンプル値を再計算する主信号路304にお
いて補間器337を通る経路が定められる。スイッチ又
はルート選択器323及び331の機能はFIFO 3
56及び補間器337の相対位置に関して主信号路30
4の位相幾何を逆転することである。特に、これらのス
イッチは、補間器337が圧縮に対して要求されるよう
にFIFO 356に先んずるか、又は拡張に対して要
求されるようにFIFO 356が補間器337に先ん
ずるかを選択する。スイッチ323及び331は、それ
自体がWSPμP 340に応答するルート制御回路3
35に応答する。小画像モードの間、補助信号は映像R
AM 350への記録のために圧縮され、単に拡張は実
用的目的に対して必要である。したがって、補助信号路
には同等な切換は要求されない。
【0025】図1は、WO 91/19397で開示さ
れた如くの広画面テレビ装置において実現され得る自動
同期スイッチを有する映像ディスプレイ装置を例示す
る。第1の画像映像信号又は主映像信号がコーム瀘波器
734によって輝度Y及び色C成分から分離される。第
1の複合同期信号分離器732は第1の映像信号のY成
分から第1の複合同期信号を導出する。この第1の複合
同期信号は、工業型式TA7348であり得る自動同期
スイッチ700の第1の入力704に送出される。
【0026】第2の画像映像信号又は補助映像信号がコ
ーム瀘波器724によってY及びC成分へと分離され
る。第2の複合同期信号分離器726が第2の映像信号
のY成分から第2の複合同期信号を導出する。同期成分
分離器721は水平及び垂直同期信号を第2の映像信号
から生成する。水平及び垂直同期信号は水平フェイズロ
ックドループ(PLL)及び垂直カウントダウン回路7
23へそしてピクチャーインピクチャー処理器725へ
と送出される。このピクチャーインピクチャー処理器は
ディジタルアナログ変換器720及びフィールド記録映
像RAM718と関連して動作する。ピクチャーインピ
クチャー処理器からの複合同期信号出力は同期スイッチ
700の第2の入力に供給される。
【0027】自動同期スイッチ出力706は同期成分分
離器712及び水平PLL及び垂直カウントダウン回路
714と接続されている。回路714は偏向及びディス
プレイ手段を同期する水平及び垂直駆動信号を発生す
る。又、ディジタルY及びC成分が第1及び第2の映像
信号に対して発生される。復調器730と接続された主
アナログディジタル変換器728は広画面処理器30へ
ディジタル化された第1の映像信号を供給する。第2の
アナログディジタル変換器720及びフィールド記録7
18は広画面処理器30へディジタル化された第2の映
像信号を供給する。復調器722は変換器720へ第2
の彩度信号(R−Y)及び(B−Y)を供給する。広画
面処理器30は第1及び第2の画像、例えば並列画像を
集める。集められた画像はディジタルアナログ(D/
A)変換器731によってY,U及びVアナログ信号へ
と変換して戻される。
【0028】自動同期スイッチ出力706は映像信号/
同期信号検出回路710及びマイクロプロセッサ708
によって制御される。検出回路710は、第1の映像信
号の水平同期信号を分離及び監視することによって第1
の映像信号の存在を感知する。検出回路710が第1の
映像信号の存在を検出した場合、自動同期出力706は
第1の複合同期信号となる。映像/同期感知回路710
が第1の映像信号又は第1の複合同期信号の検出に失敗
した場合、自動同期スイッチ出力706は第2の複合同
期信号となる。その結果、第2の映像画像は、たとえ第
1の映像画像が見つからない場合でもジッタ歪み無しで
ディスプレイされ得る。広画面ディスプレイを制御する
同期信号の源は、第1の映像信号が見つからないか又は
第1の映像信号の同期成分が不適当である場合に自動的
に第2の映像信号へと移動される。第1の映像信号にお
ける水平同期成分の偏向又は適当性に影響する一時的な
状況による同期スイッチの不必要な切換を防止するため
に切換のヒステリシスが設けられる。
【0029】マイクロプロセッサ708はテレキャット
としても又知られているモトローラMC 68HC05
T2型チップよりなり得、第1の映像信号の存在又は不
在を示す映像/同期感知回路710からの出力に応答す
る。このディスプレイ装置が主画像のみのモードで動作
している場合、マイクロプロセッサ708は主画像信号
が検出されない際に、例えば青色ディスプレイフィール
ド及び文字”信号無し”を生成する。ディスプレイ装置
がPIP,又はPOP,又は並列モードで動作している
場合、マイクロプロセッサ708は自動同期スイッチ7
00を出力706として第2の同期信号を生成するよう
に仕向ける。このようにして、補助第2信号は、主又は
第1の映像信号が検出されない際にディスプレイ同期信
号を制御し、第2の画像におけるジッタがそれによって
防がれる。
【0030】図3及び4は検出回路の詳細回路図であ
る。図3は検出回路710のクリッピング及び帯域通過
瀘波器803を有する同期成分分離器801を例示す
る。第1の映像信号は0.1マイクロファラド(μf)
コンデンサ802において受信される。抵抗804及び
806によってトランジスタQ1のバイアシングが供給
される。トランジスタQ1は、図2に例示される如く、
BEより上の全ての動作映像をカットオフする。このよ
うにして、出力805において同期信号が生成される。
同期成分分離器801の出力805は抵抗808によっ
て帯域通過瀘波器803の入力に接続されている。図3
及び5に示される双T帯域瀘波器803はアクティブフ
ィルタである。図3におけるトランジスタQ2及び図5
における動作的増幅器819はアクティブフィルタ80
3に対して反転利得を供給する。帯域瀘波器803は更
に47キロオーム抵抗808、二つの100ピコファラ
ド(pf)コンデンサ810,814、200pfコン
デンサ812、及び二つの100キロオーム抵抗81
6,818よりなる。図6に示す如く、単に中心周波数
15.7KHzに近い水平同期成分が帯域通過瀘波器8
03によって通過される。帯域通過瀘波器803からの
反転された水平同期成分は検出器807に接続される。
1μfコンデンサ824によってヒステリシスが提供さ
れる。適当な同期信号成分が存在する際、トランジスタ
Q3はターンオンし2.2μfコンデンサ834を充電
する。これはトランジスタQ4をターンオンさせ感知ラ
イン840が高くなったことを示す。1メガオーム抵抗
836からのヒステリシスはトランジスタQ3をオンの
まま維持しトランジスタQ4をスイッチングオフから防
ぐ。このように、第1の映像信号が検出される際には感
知ライン840は高いレベルにあり、第1の映像信号が
検出されない際には低いレベルにある。検出回路710
からの出力信号は、次に自動同期スイッチ700の動作
を制御するマイクロプロセッサ708に結合される。第
1の映像信号が見つからない際に第2の映像同期信号を
ディスプレイ偏向を制御することに使用することによっ
て、第2の画像が歪み無しにディスプレイされる。その
ような自動同期スイッチが、ピクチャーインピクチャー
(PIP)及びピクチャーアウトサイドピクチャー(P
OP)形式、そして並列画像形式と共に使用され得る。
【図面の簡単な説明】
【図1】広画面テレビにおける自動同期スイッチのブロ
ック図である。
【図2】図1に示された検出回路によって処理された複
合映像信号のタイミング図である。
【図3】検出回路に使用されるよう適合された同期分離
器及び帯域通過瀘波器の回路図である。
【図4】検出回路に使用されるように適合されたヒステ
リシスを有する検出器の回路図である。
【図5】検出回路に使用されるよう適合された帯域通過
瀘波器のブロック図である。
【図6】図3及び5の帯域通過瀘波器の応答を例示する
図である。
【図7】2fH 水平走査における動作に適合させた広画
面テレビのブロック図である。
【図8】主、補助及び出力信号路を例示した、図7のゲ
ートアレイのブロック図である。
【符号の説明】
10 テレビ 20 映像信号入力部 30 広画面処理器 40 1fH から2fH への変換器 50 偏向回路 60 RGBインタフェース 70 電源 200 映像スイッチ 202 ワンチップ 204 無線周波数信号スイッチ 206 第1のチューナ 208 第2のチューナ 210,220 復号器 212,250 同期分離器 214 垂直カウントダウン回路 216 テレビマイクロプロセッサ 240 YUVからRGBへの変換器 242 受像管駆動器242 244 直視又は投射管 300 ゲートアレイ 301 PIP回路 304 主信号路 306 補助信号路 310 WSP μP復号器 312 出力信号路 315,317,319 マルチプレクサ 320 クロック/同期回路 725 ピクチャーインピクチャー処理器 321 出力マルチプレクサ制御回路 323,331 ルート選択器 335 ルート制御回路 337,359 補間器 340 WSPマイクロプロセッサ 350,420 映像RAM 354,356,358 FIFO 355 デマルチプレクサ 357 解像処理部 360,362,364,720,731 ディジタル
/アナログ変換器 371 補間制御回路 700 自動同期スイッチ 704 第1の入力 706 自動同期スイッチ出力 708 マイクロプロセッサ 710 映像/同期感知回路 714,723 水平PLL及び垂直カウントダウン回
路 718 フィールド記録映像RAM 722,730 復調器 721 同期成分分離器 724,734 コーム瀘波器 726,732 複合同期信号分離器 728 アナログディジタル変換器 801 同期成分分離器 802,810,814,812,824,834 コ
ンデンサ 803 クリッピング及び帯域通過瀘波器 804,806,808,816,818,836 抵
抗 805 同期成分分離器の出力 807 検出器 819 動作的増幅器 840 感知ライン Q1,Q2,Q3,Q4 トランジスタ

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 第1及び第2の映像信号を表わす画像を
    同時にディスプレイする手段と;該第1及び第2の映像
    信号の内のいずれか一つに該ディスプレイ手段を選択可
    能に同期させる手段と;該第1の映像信号から水平同期
    成分を分離する手段と;該第1の映像信号から分離され
    た該水平同期成分を感知する手段と;該感知手段に応答
    する該選択可能な同期手段を制御し、該第1の映像信号
    から分離された該水平同期成分が感知される際に該ディ
    スプレイ手段を該第1の映像信号に同期させ或いは該デ
    ィスプレイ手段を該第2の映像信号に同期させる手段と
    よりなる映像ディスプレイ装置。
  2. 【請求項2】 第1及び第2の映像信号を表わす画像を
    同時にディスプレイする手段と;該第1及び第2の映像
    信号の内のいずれか一つに該ディスプレイ手段を選択可
    能に同期させる手段と;該第1の映像信号から該水平同
    期成分含む中間信号を発生する手段と;該中間信号から
    該水平同期信号を抽出する瀘波器と;該第1の映像信号
    から分離された該水平同期成分を感知する手段と;該感
    知手段に応答する該選択可能な同期手段を制御し、該第
    1の映像信号から分離された該水平同期成分が感知され
    る際に該ディスプレイ手段を該第1の映像信号に同期さ
    せ或いは該ディスプレイ手段を該第2の映像信号に同期
    させる手段とよりなる映像ディスプレイ装置。
JP5291082A 1992-11-30 1993-11-19 ディスプレイ装置 Pending JPH0774980A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US98270692A 1992-11-30 1992-11-30
US982706 1992-11-30

Publications (1)

Publication Number Publication Date
JPH0774980A true JPH0774980A (ja) 1995-03-17

Family

ID=25529429

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5291082A Pending JPH0774980A (ja) 1992-11-30 1993-11-19 ディスプレイ装置

Country Status (12)

Country Link
US (1) US5576769A (ja)
EP (1) EP0600353B1 (ja)
JP (1) JPH0774980A (ja)
KR (1) KR100209852B1 (ja)
CN (1) CN1041986C (ja)
CA (1) CA2110003C (ja)
DE (1) DE69324332T2 (ja)
ES (1) ES2129484T3 (ja)
MX (1) MX9307482A (ja)
MY (1) MY110454A (ja)
SG (1) SG75768A1 (ja)
TW (1) TW335241U (ja)

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08172589A (ja) * 1994-12-19 1996-07-02 Sony Corp 復号化装置、符号化装置、記録媒体、画像信号伝送方法及び画像表示装置
JPH08237563A (ja) * 1995-02-28 1996-09-13 Toshiba Corp テレビジョン受像機
KR0165403B1 (ko) * 1995-06-09 1999-03-20 김광호 더블 와이드 텔레비젼에서의 화면 정지 선택 장치 및 방법
US5815212A (en) * 1995-06-21 1998-09-29 Sony Corporation Video overlay circuit for synchronizing and combining analog and digital signals
KR100197835B1 (ko) * 1995-09-01 1999-06-15 윤종용 더블스크린을 이용한 정보신호 표시장치
US5677737A (en) * 1995-12-27 1997-10-14 Rca Thomson Licensing Corporation Video compression for wide screen television
KR0176806B1 (ko) * 1995-12-29 1999-05-01 구자홍 텔레비젼의 2화면 구성장치
US5715013A (en) * 1996-02-09 1998-02-03 Lg Electronics Inc. Double picture producing apparatus for wide screen television
KR19980013676A (ko) * 1996-08-01 1998-05-15 김광호 텔레비젼의 방송 자동 표시장치
KR100225063B1 (ko) * 1996-10-17 1999-10-15 윤종용 다중비디오출력장치(Multiple Video Displayer)
JPH10243359A (ja) * 1997-02-25 1998-09-11 Sanyo Electric Co Ltd テレビジョン受像機
US6340992B1 (en) * 1997-12-31 2002-01-22 Texas Instruments Incorporated Automatic detection of letterbox and subtitles in video
WO2000019714A1 (de) * 1998-09-30 2000-04-06 Infineon Technologies Ag Schaltungsanordnung zur bild-in-bild-darstellung
JP3595745B2 (ja) * 1999-01-29 2004-12-02 キヤノン株式会社 画像処理装置
KR100286233B1 (ko) * 1999-04-06 2001-03-15 임철호 디지털 디스플레이 디바이스의 타이밍 정보 인터페이스장치
EP1176809A1 (en) * 2000-07-28 2002-01-30 THOMSON multimedia Synchronisation circuit for a display device
WO2002015572A1 (en) * 2000-08-16 2002-02-21 Koninklijke Philips Electronics N.V. Generating a multi-window video signal
US6927801B2 (en) * 2000-11-20 2005-08-09 Victor Company Of Japan, Ltd. Video signal processing apparatus and video displaying apparatus
AU2002346107A1 (en) * 2001-07-12 2003-01-29 Icontrol Transactions, Inc. Secure network and networked devices using biometrics
KR100510142B1 (ko) * 2003-06-24 2005-08-25 삼성전자주식회사 디스플레이 기기에서 다중 비디오 입력 신호를 처리하는장치 및 방법
US7443404B2 (en) * 2003-10-17 2008-10-28 Casio Computer Co., Ltd. Image display apparatus, image display controlling method, and image display program
US20050180858A1 (en) * 2004-02-04 2005-08-18 Halgas Joseph F.Jr. Customized video processing modes for HD-capable set-top decoders
JP2006072769A (ja) * 2004-09-02 2006-03-16 Fujitsu Ltd 回路図表示装置、回路図表示方法および回路図表示プログラム
JP3761559B1 (ja) 2004-10-05 2006-03-29 株式会社ソニー・コンピュータエンタテインメント 画像出力方法
JP4270130B2 (ja) * 2005-01-11 2009-05-27 カシオ計算機株式会社 テレビ受信装置およびその制御プログラム
WO2006112808A1 (en) * 2005-03-15 2006-10-26 General Instrument Corporation, A Corporation Of The State Of Delaware Customized video processing modes for hd-capable set-top decoders
KR20070014941A (ko) * 2005-07-29 2007-02-01 엘지전자 주식회사 기록매체, 데이터 재생방법 및 재생장치와 데이터 기록방법및 기록장치
KR20070014948A (ko) * 2005-07-29 2007-02-01 엘지전자 주식회사 기록매체, 데이터 재생방법 및 재생장치와 데이터 기록방법및 기록장치
KR20070014944A (ko) * 2005-07-29 2007-02-01 엘지전자 주식회사 데이터 재생방법 및 재생장치, 기록매체와 데이터 기록방법및 기록장치
KR20070014945A (ko) * 2005-07-29 2007-02-01 엘지전자 주식회사 기록매체, 데이터 재생방법 및 재생장치와 데이터 기록방법및 기록장치
US20070041279A1 (en) * 2005-08-22 2007-02-22 Kim Kun S Method and apparatus for reproducing data, recording medium, and method and apparatus for recording data
BRPI0615068A2 (pt) * 2005-08-22 2016-09-13 Lg Electronics Inc método para gerenciar reprodução de pelo menos um caminho de apresentação picture-in-picture, aparelho de reprodução, meio de gravação, aparelho para gerenciar reprodução, método para gravar estrutura de dados
KR20080038221A (ko) * 2005-08-22 2008-05-02 엘지전자 주식회사 기록매체, 데이터 재생방법 및 재생장치와 데이터 기록방법및 기록장치
KR20070022580A (ko) * 2005-08-22 2007-02-27 엘지전자 주식회사 데이터 재생방법 및 재생장치, 기록매체와 데이터 기록방법및 기록장치
US20070041711A1 (en) * 2005-08-22 2007-02-22 Lg Electronics Apparatus for reproducing data, method thereof, apparatus for recording the same, method thereof and recording medium
KR20070052650A (ko) * 2005-11-17 2007-05-22 엘지전자 주식회사 기록매체 재생방법 및 재생장치, 기록매체와 기록매체기록방법 및 기록장치
KR100763190B1 (ko) * 2005-12-19 2007-10-04 삼성전자주식회사 영상 시스템, 영상 신호 포맷 설정 장치 및 설정 방법
US20080056679A1 (en) * 2006-04-03 2008-03-06 Kim Kun S Recording medium, method and apparatus for reproducing data, and method and apparatus for recording data
US20080056678A1 (en) * 2006-04-18 2008-03-06 Kim Kun S Apparatus for reproducing data, method thereof, apparatus for recording the same, method thereof and recording medium
US8098330B2 (en) * 2006-07-28 2012-01-17 International Business Machines Corporation Mapping of presentation material
US10778930B2 (en) * 2007-05-30 2020-09-15 Comcast Cable Communications, Llc Selection of electronic content and services
CN101888551A (zh) * 2010-06-28 2010-11-17 华为终端有限公司 图像传输显示的方法、装置和***
KR101807622B1 (ko) * 2010-12-27 2017-12-11 삼성전자주식회사 디스플레이 장치, 리모콘 및 이에 적용되는 제어방법
KR20150013540A (ko) * 2012-04-19 2015-02-05 스케일러블 디스플레이 테크놀로지스, 인크. 시스템 입력 해상도의 변화없이 디스플레이 시스템을 교정하는 시스템 및 방법
US8935726B2 (en) 2012-05-11 2015-01-13 Comcast Cable Communications, Llc Generation of dynamic content interfaces
CN103424689B (zh) * 2012-05-24 2016-04-06 沈阳华岩电力技术有限公司 一种选相开关校验装置及校验方法
KR101249279B1 (ko) * 2012-07-03 2013-04-02 알서포트 주식회사 동영상 생성 방법 및 장치
JP5509284B2 (ja) * 2012-09-14 2014-06-04 株式会社東芝 マルチフォーマット出力装置、マルチフォーマット出力装置の制御方法
US20140085497A1 (en) * 2012-09-26 2014-03-27 Omnivision Technologies, Inc. Systems And Methods For Sychronizing Multiple Video Sensors
EP2927902A4 (en) * 2012-11-27 2016-07-06 Sony Corp DISPLAY DEVICE, DISPLAY PROCESS AND COMPUTER PROGRAM
KR20160028272A (ko) * 2014-09-03 2016-03-11 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
GB2537910B (en) * 2015-04-30 2018-05-23 Displaylink Uk Ltd Managing display data

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63283281A (ja) * 1987-05-15 1988-11-21 Hitachi Ltd 映像出力装置
DE3920341A1 (de) * 1988-06-29 1990-01-04 Toshiba Kawasaki Kk Schaltung zur bildanzeige von mehrfachkanaelen
JPH021304A (ja) * 1988-06-08 1990-01-05 Sanei Chem Kk 熱貼着用植毛生地
JPH0246076A (ja) * 1988-08-08 1990-02-15 Pioneer Electron Corp ビデオ信号処理装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4536797A (en) * 1983-10-12 1985-08-20 Rca Corporation Television receiver with auxiliary on-screen display
US4677484A (en) * 1985-05-10 1987-06-30 Rca Corporation Stabilizing arrangement for on-screen display
DE3624856A1 (de) * 1986-07-23 1988-01-28 Blaupunkt Werke Gmbh Schaltungsanordnung zum erkennen eines videosignals
JPS6384281A (ja) * 1986-09-29 1988-04-14 Toshiba Corp 映像スクランブル方式
US4750039A (en) * 1986-10-10 1988-06-07 Rca Licensing Corporation Circuitry for processing a field of video information to develop two compressed fields
US4811103A (en) * 1987-03-30 1989-03-07 Rca Licensing Corporation Interlace inversion corrector for a picture-in-picture video signal generator
US4837623A (en) * 1987-12-17 1989-06-06 North American Philips Corporation Television interrupt circuit
US5130800A (en) * 1989-12-28 1992-07-14 North American Philips Corporation Picture out of picture feature for wide-screen display
GB9012326D0 (en) * 1990-06-01 1990-07-18 Thomson Consumer Electronics Wide screen television
JPH04320174A (ja) * 1991-04-19 1992-11-10 Sony Corp 映像信号処理装置
KR930009173B1 (ko) * 1991-07-23 1993-09-23 삼성전자 주식회사 온 스크린 신호를 이용한 백 스크린 표시방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63283281A (ja) * 1987-05-15 1988-11-21 Hitachi Ltd 映像出力装置
JPH021304A (ja) * 1988-06-08 1990-01-05 Sanei Chem Kk 熱貼着用植毛生地
DE3920341A1 (de) * 1988-06-29 1990-01-04 Toshiba Kawasaki Kk Schaltung zur bildanzeige von mehrfachkanaelen
JPH0246076A (ja) * 1988-08-08 1990-02-15 Pioneer Electron Corp ビデオ信号処理装置

Also Published As

Publication number Publication date
CN1103528A (zh) 1995-06-07
EP0600353A3 (en) 1994-06-22
CA2110003C (en) 1998-07-07
MX9307482A (es) 1994-08-31
SG75768A1 (en) 2000-10-24
EP0600353A2 (en) 1994-06-08
CN1041986C (zh) 1999-02-03
ES2129484T3 (es) 1999-06-16
MY110454A (en) 1998-05-30
CA2110003A1 (en) 1994-05-31
EP0600353B1 (en) 1999-04-07
US5576769A (en) 1996-11-19
DE69324332T2 (de) 1999-09-02
KR100209852B1 (ko) 1999-07-15
TW335241U (en) 1998-06-21
DE69324332D1 (de) 1999-05-12
KR940013203A (ko) 1994-06-25

Similar Documents

Publication Publication Date Title
CA2110003C (en) Automatic synchronization switch for side-by-side displays
KR100195588B1 (ko) 텔레비젼용 화상 오버레이 시스템
US5249049A (en) Managing letterbox displays
US5434625A (en) Formatting television pictures for side by side display
US5309234A (en) Adaptive letterbox detector
US5430494A (en) Independent horizontal panning for side-by-side pictures
JPH0646336A (ja) 水平パンシステム
US5365278A (en) Side by side television pictures
KR100191408B1 (ko) 수직 리세트 발생 시스템
JP2914140B2 (ja) テレビジョン受像装置
US5896177A (en) Device for controlling an aspect ratio in tv-monitor integrated wide screen receiver
EP0685139B1 (en) Adaptive letterbox detection
KR100276575B1 (ko) 레터박스 디스플레이
JP3237068B2 (ja) ビデオ表示システム
JP2545853B2 (ja) 多方式信号の同時表示可能なテレビジョン受像機
KR100310182B1 (ko) 레터박스검출기
KR100209849B1 (ko) 와이드 스크린 텔레비젼용 수평 패닝 장치
KR0148187B1 (ko) 더블스크린 및 픽쳐인픽쳐기능 겸용회로
JP2545631B2 (ja) テレビジョン受信機
JP3240210B2 (ja) ビデオシステム
JPH024189B2 (ja)
JPH0690414A (ja) ピクチュア・イン・ピクチュア回路