JPH075845A - Write system for phase transition type liquid crystal display - Google Patents

Write system for phase transition type liquid crystal display

Info

Publication number
JPH075845A
JPH075845A JP14794093A JP14794093A JPH075845A JP H075845 A JPH075845 A JP H075845A JP 14794093 A JP14794093 A JP 14794093A JP 14794093 A JP14794093 A JP 14794093A JP H075845 A JPH075845 A JP H075845A
Authority
JP
Japan
Prior art keywords
data
display
common
display data
common line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP14794093A
Other languages
Japanese (ja)
Other versions
JP3276205B2 (en
Inventor
Jun Koizumi
純 小泉
Takao Miyanaga
隆雄 宮永
Hiroo Yamamoto
博生 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Frontech Ltd
Original Assignee
Fujitsu Frontech Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Frontech Ltd filed Critical Fujitsu Frontech Ltd
Priority to JP14794093A priority Critical patent/JP3276205B2/en
Publication of JPH075845A publication Critical patent/JPH075845A/en
Application granted granted Critical
Publication of JP3276205B2 publication Critical patent/JP3276205B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

PURPOSE:To shorten a rewriting time of display contents related to a display data write system for a phase transition type liquid crystal display. CONSTITUTION:In the case of rewriting the display contents displayed on the phase transition type liquid crystal display, after the new display data are stored in an address corresponding to a common line of a rewrite objective part of a segment memory 14, the selection data for selecting the common line of the rewrite objective part stored in a common memory 15 are read out, and a common driver 13 is driven corresponding to the common line selection data. Then, this system is constituted so that the new display data of the rewrite objective part stored in the segment memory 14 are outputted by a segment driver 12 corresponding to the common line selection data to be displayed.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は相転移型の液晶ディスプ
レイの表示データの書き込み方式に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for writing display data of a phase transition type liquid crystal display.

【0002】[0002]

【従来の技術】相転移型の液晶を用いた液晶ディスプレ
イ(Liquid Crystal Display、以下LCDと略称する)
は、幅広い分野で使用されているがこの相転移型LCD
は、動作速度が遅く表示データの書き込みに時間がかか
るという欠点がある。
2. Description of the Related Art A liquid crystal display using a phase transition type liquid crystal (Liquid Crystal Display, hereinafter abbreviated as LCD)
Is used in a wide range of fields, but this phase transition type LCD
Has a drawback that the operation speed is slow and it takes time to write display data.

【0003】従来、このような相転移型LCDにおい
て、画面上の表示内容を書き換える場合、現在表示中の
表示内容を、全面クリアしたのち、新たな表示内容を、
LCDのコモンラインを初めから終わりまで順次駆動さ
せて、このコモンラインの駆動にしたがって所定のドッ
トを白(透過状態)から黒(散乱状態)とすることによ
り書き換えを行っていた。
Conventionally, in the case of rewriting the display content on the screen in such a phase transition type LCD, the display content currently being displayed is completely cleared and then the new display content is
Rewriting is performed by sequentially driving the common line of the LCD from the beginning to the end, and changing a predetermined dot from white (transmission state) to black (scattering state) according to the driving of the common line.

【0004】[0004]

【発明が解決しようとする課題】ところで、相転移型L
CDの表示基本動作として、黒(散乱状態)から白(透
過状態)に転移するには約50msec, 白から黒に転移す
るには約4msecの動作時間がそれぞれ必要である。
By the way, the phase transition type L
As a basic display operation of a CD, it takes about 50 msec to shift from black (scattering state) to white (transmission state) and about 4 msec to shift from white to black.

【0005】したがって、表示されている画面を書き換
えする場合、まず、前面クリアしたのち、新たなデータ
を表示する必要があるから、全面クリア(黒から白)に
50msecを必要とし、次にデータの書き込みとして、1
ライン毎の書き込み(白から黒)に4msec必要とする。
ここでディスプレイ画面を例えば800×800ドット
とすると、これを全面書き換えするには、50msec+8
00×4msec=3.25sec の時間が必要となる。
Therefore, when the displayed screen is rewritten, it is necessary to first clear the front surface and then display new data. Therefore, it takes 50 msec to clear the entire surface (from black to white). As writing 1
It takes 4 msec to write each line (white to black).
Here, assuming that the display screen is, for example, 800 × 800 dots, it takes 50 msec + 8 to rewrite the entire screen.
A time of 00 x 4 msec = 3.25 sec is required.

【0006】このように従来の相転移型LCDでは、表
示内容を書き換える場合、書き換えに長い時間を必要と
し、実用性において問題があった。本発明は、表示内容
の書き換えを行う場合、表示内容全てをクリアすること
なく、書き換えを要する部分のみを新たなデータとして
表示することにより、画面書き換え時間を大幅に短縮す
ることを目的としている。
As described above, in the conventional phase transition type LCD, when rewriting the display contents, it takes a long time to rewrite, and there is a problem in practicality. An object of the present invention is to remarkably shorten the screen rewriting time by rewriting the display contents by displaying only the portion requiring rewriting as new data without clearing all the display contents.

【0007】[0007]

【課題を解決するための手段】表示データを一旦消去し
て次の表示データの書き込みを行う相転移型液晶ディス
プレイの書き込み方式において、本発明の相転移型液晶
ディスプレイの書き込み方式では、書き換え前と書き換
え後とで異なる表示状態となる相転移型液晶ディスプレ
イのコモンラインを判定し、その判定したコモンライン
の表示データを一括して消去し、表示データを消去した
コモンライン毎に次に書き込むべき表示データを順次出
力して表示データの書き込みを行う。
In a writing method of a phase transition type liquid crystal display in which display data is once erased and the next display data is written, in the writing method of the phase transition type liquid crystal display of the present invention, A display that should be written next by judging the common line of the phase transition type liquid crystal display that has a different display state after rewriting, erasing the display data of the judged common line all at once, and deleting the display data for each common line The display data is written by sequentially outputting the data.

【0008】図1(a),(b) は本発明の原理を説明する図
であり、n×nドットの相転移型液晶ディスプレイ(L
CDパネル11)の表示状態の一例を示している。同図
において、LCDパネル11は、n本のセグメントライ
ンS1 〜Sn とn本のコモンラインC1 〜Cn を有して
いる。そして、上記n本のセグメントラインS1 〜Sn
はここでは図示されてないがセグメントドライバにより
駆動され、また、n本のコモンラインC1 〜Cn は同様
にここでは図示されていないコモンドライバにより駆動
される。
FIGS. 1 (a) and 1 (b) are diagrams for explaining the principle of the present invention. A phase change type liquid crystal display (L × L) of n × n dots is shown in FIG.
An example of the display state of the CD panel 11) is shown. In the figure, the LCD panel 11 has n segment lines S 1 to S n and n common lines C 1 to C n . Then, the n segment lines S 1 to S n
Is driven by a segment driver (not shown here), and the n common lines C 1 to C n are likewise driven by a common driver not shown here.

【0009】このLCDパネル11は、コモンドライ
バ、セグメントドライバの駆動電圧により各部のドット
が白(透過状態)から黒(散乱状態、図1では斜線を施
して示している)に転移して、白と黒の組み合わせによ
り任意のドットパターンが表示される。
In the LCD panel 11, the dots of each portion are changed from white (transmission state) to black (scattering state, shown by hatching in FIG. 1) by the drive voltage of the common driver and the segment driver, and white. An arbitrary dot pattern is displayed by the combination of black and black.

【0010】[0010]

【作用】上記のようなLCDパネル11において、今現
在表示されている図1(a) のような表示内容を、次の表
示内容として同図(b) のように書き換える場合について
説明する。なおここでは現在表示されている内容(同図
(a) )に対して、コモンラインCi 〜Ci+2 に対応する
部分のデータを書き換えれば次の表示内容(同図(b) )
となし得るものとして説明する(この場合、他のコモン
ラインC1 〜Ci- 1 とCi+3 〜Cn に対応する表示デー
タはその状態を保持して表示される)。
Now, description will be given of a case where the display contents shown in FIG. 1A on the LCD panel 11 as described above are rewritten as the next display contents as shown in FIG. Here, the contents currently displayed (Fig.
For (a)), if the data of the part corresponding to the common lines C i to C i + 2 is rewritten, the following display contents ((b) in the same figure)
(In this case, the display data corresponding to the other common lines C 1 to C i- 1 and C i + 3 to C n are displayed while maintaining their states).

【0011】この場合、書き換え対象となる部分(コモ
ンラインCi 〜Ci+2 )のデータ消去を行い、その部分
に新たなデータを書き込めば良いが、この具体的な動作
としては、まずセグメントドライバに対して消去データ
を与えるとともに、コモンドライバに対して書き換え対
象となるコモンラインの選択データ(この場合、コモン
ラインCi ,Ci+1 ,Ci+2 を選択するデータ)を与え
る。これにより、コモンドライバは、コモンライン
i ,Ci+1 ,Ci+2 を同時に選択駆動させる。このと
き、セグメントドライバからは消去データが出力されて
いるので、コモンラインCi ,Ci+1 ,Ci+2 のデータ
が同時に消去される。
In this case, the data to be rewritten (common lines C i to C i + 2 ) may be erased and new data may be written to that part. Erase data is given to the driver, and selection data of the common line to be rewritten (in this case, data for selecting the common lines C i , C i + 1 , C i + 2 ) is given to the common driver. As a result, the common driver selectively drives the common lines C i , C i + 1 , C i + 2 at the same time. At this time, since the erase data is output from the segment driver, the data on the common lines C i , C i + 1 , and C i + 2 are simultaneously erased.

【0012】これによって、書き換え対象となるコモン
ラインCi 〜Ci+2 に対応するデータが消去され、次に
新たなデータの書き込みが行われる。この新たなデータ
の書き込みは、コモンドライバにより新たなデータを書
き込むべきコモンラインCi 〜Ci+2 を順次選択駆動
し、セグメントドライバからその選択されたのコモンラ
インCi 〜Ci+2 に書き込むべき表示データが順次出力
されて、表示データの書き込みが行われる。なお、この
場合、LCDパネル11のCi 〜Ci+2 以外の他の部分
の表示データはそのままの状態を保持している。
As a result, the data corresponding to the common lines C i to C i + 2 to be rewritten is erased, and new data is written next. To write new data, the common driver sequentially drives the common lines C i to C i + 2 to which new data is to be written, and the segment driver drives the selected common lines C i to C i + 2 . The display data to be written is sequentially output, and the display data is written. In this case, the display data of other portions of the LCD panel 11 other than C i to C i + 2 are kept as they are.

【0013】以上のように本発明では、LCDパネルに
表示されている表示データを書き換える際、現在の表示
状態をそのまま使用できるところは、その表示状態を保
持したまま、書き換わる部分だけを新たな表示データと
して書き換えれば良いことから、画面の書き換え時間を
大幅に短縮することができる。
As described above, according to the present invention, when the display data displayed on the LCD panel is rewritten, where the current display state can be used as it is, only the portion to be rewritten while maintaining the display state is newly added. Since it is sufficient to rewrite as display data, the screen rewriting time can be significantly shortened.

【0014】[0014]

【実施例】次に、本発明の実施例を図面を参照しながら
説明する。図2は、本発明の第1実施例の構成図であ
る。図1の本発明の原理を説明する図に示した相転移型
のLCDパネル11は、図2では図面の簡素化と説明を
容易なものとするため、8ドット×8ドットの構成であ
るとし、8本のセグメントラインS1 〜S8 と8本のコ
モンラインC1 〜C8 で構成されているものとする。そ
して、各セグメントラインS1 〜S8 はセグメントドラ
イバ12で駆動され、各コモンラインC1 〜C 8 はコモ
ンドライバ13で駆動されるようになっている。
Embodiments of the present invention will now be described with reference to the drawings.
explain. FIG. 2 is a block diagram of the first embodiment of the present invention.
It The phase transition type shown in the figure for explaining the principle of the present invention in FIG.
The LCD panel 11 is shown in FIG. 2 for simplification and description.
For the sake of simplicity, it has a structure of 8 dots x 8 dots.
Then, eight segment lines S1~ S8And 8 pieces
Mon Line C1~ C8It is assumed to be composed of. So
Then, each segment line S1~ S8Is a segment driver
Driven by Ibar 12, each common line C1~ C 8Is como
It is driven by the driver 13.

【0015】セグメントメモリ14は、セグメントライ
ンS1 〜S8 に出力されるセグメントデータを記憶する
もので、このセグメントデータとしては図3(a) に示す
ように、LCDパネル11の表示データを消去するため
の消去のデータと、コモンラインC1 〜C8 毎の表示デ
ータがあり、これらのデータはそれぞれ所定のアドレス
に格納されている。
The segment memory 14 stores the segment data output to the segment lines S 1 to S 8. As the segment data, as shown in FIG. 3A, the display data on the LCD panel 11 is erased. and data erasure for, there is display data for each common line C 1 -C 8, these data are respectively stored at predetermined addresses.

【0016】コモンメモリ15は、コモンラインC1
8 に出力されるコモンデータを記憶するもので、コモ
ンデータとしては図3(b) に示すように、全てのコモン
ラインC1 〜C8 を同時に選択する全コモンライン選択
データ、各コモンラインC1〜C8 を1本づつ選択する
ためのコモンライン選択データ、コモンラインC1 、C
2 を同時に選択するためのコモンライン選択データ、コ
モンラインC3 、C4、C5 を同時に選択するためのコ
モンライン選択データ等が格納されている。
The common memory 15 includes the common lines C 1 to C 1 .
The common data output to C 8 is stored. As common data, as shown in FIG. 3B, all common line selection data for selecting all common lines C 1 to C 8 at the same time, each common line Common line selection data for selecting C 1 to C 8 one by one, common lines C 1 and C
The common line selection data for simultaneously selecting 2 and the common line selection data for simultaneously selecting the common lines C 3 , C 4 , and C 5 are stored.

【0017】制御部16は、論理回路やCPUなどを有
し、上記セグメントドライバ12、コモンドライバ13
に対して制御信号を与えるとともに、セグメントメモリ
14、コモンメモリ15にアドレス信号を出力して、該
当するアドレスに格納されているセグメントデータ、コ
モンデータを読み出す。
The control unit 16 has a logic circuit, a CPU, etc., and has the segment driver 12 and the common driver 13 described above.
To the segment memory 14 and the common memory 15 to read the segment data and common data stored at the corresponding addresses.

【0018】このような構成において、ここではLCD
パネル11のコモンラインC3 〜C 5 に対応する表示デ
ータの書き換えを行う場合について説明する。すなわ
ち、LCDパネル11に現在表示されている内容を書き
換える場合に、次回の表示内容が現在の表示内容に対し
てコモンラインC3 〜C5 に対応する表示データのみが
異なっているものとし、この部分の表示データの書き換
えを行う場合について説明する。
In such a structure, an LCD is used here.
Common line C of panel 113~ C FiveThe display data corresponding to
A case of rewriting the data will be described. Sanawa
Write the contents currently displayed on the LCD panel 11.
When changing, the next display content will be
Common line C3~ CFiveOnly the display data corresponding to
Rewriting the display data for this part
The case of performing the operation will be described.

【0019】ここで、書き換えを必要とする表示データ
(コモンラインC3 〜C5 に対応する表示データ)と現
在の表示状態をそのまま保持する表示データ(コモンラ
インC1 ,C2 ,コモンラインC6 〜C8 に対応する表
示データ)との判別は、例えば現在の表示内容と次回に
表示すべき表示内容とを、コモンライン毎に比較を行っ
て、一致・不一致の信号を得て判断する。上述したケー
スでは、現在の表示内容と次回の表示内容との比較で、
コモンラインC1 ,C2 とコモンラインC6 〜C8 が一
致し、コモンラインC3 〜C5 が不一致となる。この一
致・不一致の信号を制御部16で処理して表示データの
書き換えを行う。以下にコモンラインC 3 〜C5 に対応
する表示データの書き換え動作について説明する。
Here, the display data that needs to be rewritten
(Common line C3~ CFiveDisplay data corresponding to
The display data that keeps the current display state as it is (common line
In C1, C2, Common line C6~ C8Table corresponding to
The display content) can be distinguished from the current display content next time.
The display content to be displayed is compared for each common line.
Then, the signal of the match / mismatch is obtained and the judgment is made. The above-mentioned case
In the comparison, by comparing the current display content with the next display content,
Common line C1, C2And common line C6~ C8Is one
Common line C3~ CFiveWill be inconsistent. This one
The control unit 16 processes the match / mismatch signal and displays the display data.
Rewrite. Common line C below 3~ CFiveCorresponding to
The display data rewriting operation to be performed will be described.

【0020】先ず、セグメントメモリ14に格納されて
いる前回の表示データ(現在の表示データ)と今回の表
示データ(次に表示すべき表示データ)とを各コモンラ
イン毎に比較する。そして、コモンラインC3 〜C5
不一致であることが検出されたなら、次にLCDパネル
11の該当するコモンライン(書き換え対象部分)の表
示データを消去する。
First, the previous display data (current display data) and the current display data (display data to be displayed next) stored in the segment memory 14 are compared for each common line. If it is detected that the common lines C 3 to C 5 do not match, the display data of the corresponding common line (rewriting target portion) of the LCD panel 11 is erased next.

【0021】この消去動作は次のようにして行う。すな
わち、セグメントメモリ14の全面消去を指示するデー
タをセグメントドライバ12に送るとともに、コモンメ
モリ15からコモンラインC3 〜C5 を選択するための
選択データをコモンドライバ13に送る。セグメントメ
モリ14からの全面消去データとコモンメモリ15から
のコモンラインC3 〜C5 を選択するための選択データ
は、制御部16からのアドレス指定信号により、そのア
ドレスに格納されている全面消去データ及びコモンライ
ン選択データが読み出されて出力される。
This erase operation is performed as follows. That is, the data for instructing the entire erasing of the segment memory 14 is sent to the segment driver 12, and the selection data for selecting the common lines C 3 to C 5 from the common memory 15 is sent to the common driver 13. The full erase data from the segment memory 14 and the select data for selecting the common lines C 3 to C 5 from the common memory 15 are the full erase data stored at the address according to the address designation signal from the control unit 16. And common line selection data are read and output.

【0022】そして、セグメントドライバ12はセグメ
ントメモリ14から読み出された全面消去データを制御
部16からの制御信号に従って受け取り、コモンドライ
バ13はコモンメモリ15から読み出されたコモンライ
ンC3 〜C5 を選択するための選択データを制御部16
からの制御信号に従って受け取り、それらのデータをL
CDパネル11に出力してコモンラインC3 〜C5 の表
示データを同時に消去する。これにより、LCDパネル
11に表示されている表示内容は、コモンラインC3
5 に対応する表示データのみが同時に消去される。
Then, the segment driver 12 receives the entire erase data read from the segment memory 14 according to a control signal from the control unit 16, and the common driver 13 reads the common lines C 3 to C 5 read from the common memory 15. Selection data for selecting the control unit 16
According to the control signal from the
At the same time erasing the display data of the common line C 3 -C 5 outputs the CD panel 11. As a result, the display content displayed on the LCD panel 11 is the same as the common line C 3 ~.
Only the display data corresponding to C 5 is erased at the same time.

【0023】このようにして書き換え対象部のみの表示
データが消去されると、次に新たな表示データの書き込
みを行う。セグメントメモリ14から新たな表示データ
が順次セグメントドライバ12に出力され、これに同期
してコモンメモリ15から書き換えを行うコモンライン
3 、C4 、C5 を選択するための選択データが順次コ
モンドライバ13に出力される。
In this way, only the rewriting target portion is displayed
When the data is erased, write new display data
Do only New display data from segment memory 14
Are sequentially output to the segment driver 12 and synchronized with this
Common line for rewriting from the common memory 15
C 3, CFour, CFiveThe selection data for selecting
It is output to the mon driver 13.

【0024】すなわち、先ずコモンドライバ13からコ
モンラインC3 を選択する選択データが出力された状態
で、そのコモンラインC3 に新たに書き込むべき表示デ
ータがセグメントドライバ12からLCDパネル11へ
出力されてコモンラインC3の書き換えが行われ、次に
コモンラインC4 を選択する選択データが出力された状
態で、そのコモンラインC4 に新たに書き込むべき表示
データがセグメントドライバ12からLCDパネル11
へ出力されてコモンラインC4 の書き換えが行われる。
そして、最後にコモンラインC5 を選択する選択データ
が出力された状態で、そのコモンラインC5 に新たに書
き込むべき表示データがセグメントドライバ12からL
CDパネル11へ出力されてコモンラインC5 の書き換
えが行われる。
That is, first, with the selection data for selecting the common line C 3 output from the common driver 13, the display data to be newly written in the common line C 3 is output from the segment driver 12 to the LCD panel 11. When the common line C 3 is rewritten and the selection data for selecting the common line C 4 is output next, the display data to be newly written in the common line C 4 is displayed on the LCD panel 11 from the segment driver 12.
And the common line C 4 is rewritten.
Then, with the selection data for selecting the common line C 5 finally output, the display data to be newly written to the common line C 5 is L from the segment driver 12.
The data is output to the CD panel 11 and the common line C 5 is rewritten.

【0025】上記した書き換え動作を具体的に示したも
のが図4である。すなわち、同図(a) のような現在表示
されている内容を同図(b) の如く書き換える場合、コモ
ンラインC1 ,C2 とコモンラインC6 ,C7 ,C8
書き換え後も同じ表示パターンであるから、この部分は
その状態を保持したまま、コモンラインC3 〜C5 のみ
の書き換えを新たな表示データを入力することにより行
う。
FIG. 4 specifically shows the above-mentioned rewriting operation. That is, when the currently displayed contents as shown in FIG. 7A are rewritten as shown in FIG. 2B, the common lines C 1 and C 2 and the common lines C 6 , C 7 and C 8 are the same after rewriting. since a display pattern, this part is carried out by entering while keeping the state, the new display data rewriting only the common line C 3 -C 5.

【0026】このようにしてLCDパネル11のコモン
ラインC3 〜C5 に対応する表示データの書き換えが終
了し、図4を例にすれば、同図(a) の表示内容は同図
(b) のように書き換えられる。
In this way, the rewriting of the display data corresponding to the common lines C 3 to C 5 of the LCD panel 11 is completed. Taking FIG. 4 as an example, the display content of FIG.
It can be rewritten as in (b).

【0027】このように、表示内容を換える場合、書き
換え前の画面の表示内容と同じ部分は、その状態を保持
し、異なる部分だけを消去して新たなデータを書き込む
ようにしたので、全面を消去して全面にデータを書き込
んで行く従来方式に比べて表示内容の書き換え時間を大
幅に短縮することが可能となる。
As described above, when the display contents are changed, the same portion as the display contents on the screen before the rewriting is kept in that state, and only the different portion is erased to write new data. It is possible to significantly reduce the rewriting time of the display content as compared with the conventional method of erasing and writing data on the entire surface.

【0028】すなわち、全面クリアするに必要な時間を
50msec、1ライン毎の書き込みに必要な時間を4msec
であるとすると、従来方式では、50msec+4msec×8
=82msecの書き換え時間を要するが、この実施例で
は、50msec+4msec×3=62msecの書き換え時間で
済む。
That is, the time required to clear the entire surface is 50 msec, and the time required to write each line is 4 msec.
Then, in the conventional method, 50 msec + 4 msec × 8
= 82 msec is required for the rewriting time, but in this embodiment, the rewriting time is 50 msec + 4 msec × 3 = 62 msec.

【0029】また、図5(a) のような表示内容を図5
(b) のように書き換えする場合、この場合は、コモンラ
インC2 ,C3 ,C5 ,C6 ,C8 は書き換え前のデー
タと同じであり、コモンラインC1 ,C4 ,C7 に新た
なデータを書き込むだけである。
Further, the display contents as shown in FIG.
When rewriting as in (b), in this case, the common lines C 2 , C 3 , C 5 , C 6 , C 8 are the same as the data before rewriting, and the common lines C 1 , C 4 , C 7 Just write new data to.

【0030】従って、このような場合、図5(a) のよう
な表示内容を同図(b) のようにするには、コモンライン
1 ,C4 ,C7 に対応する新たなデータをセグメント
メモリ14に格納し、コモンメモリ15からのコモンラ
インC1 ,C4 ,C7 を選択するコモンライン選択デー
タによりコモンドライバ13を駆動させ、上記セグメン
トメモリ14からのコモンラインC1 ,C4 ,C7 に対
応する表示データをセグメントドライバ12から順次出
力することにより、コモンラインC1 ,C4 ,C7 に新
たな表示データが書き込まれる。
Therefore, in such a case, in order to display the contents shown in FIG. 5A as shown in FIG. 5B, new data corresponding to the common lines C 1 , C 4 and C 7 are added. stored in the segment memory 14, the common line C 1 from the common memory 15, C 4, drives the common driver 13 by the common line selection data for selecting the C 7, common line C 1, C 4 from the segment memory 14 , C 7 are sequentially output from the segment driver 12 to write new display data to the common lines C 1 , C 4 , C 7 .

【0031】これにより、図5(a) のような表示内容は
同図(b) のような内容に書き換えられる。このような書
き換えを行う場合も、従来では全面消去したのち、コモ
ンラインC1 から順にC2 ,C3 ,・・・と書き換えを
行っていたが、この実施例では新たなデータを書き込む
だけの操作で済むため、表示内容の書き換えに要する時
間を大幅に短縮することができる。
As a result, the display contents as shown in FIG. 5 (a) are rewritten to the contents as shown in FIG. 5 (b). Even in the case of such rewriting, in the past, after erasing the entire surface, the rewriting was performed in order from the common line C 1 to C 2 , C 3 , ..., However, in this embodiment, only new data is written. Since the operation is sufficient, the time required to rewrite the display content can be significantly reduced.

【0032】次に、上述した表示データの書き換えをハ
ードウェアで実現した本発明の第2実施例を説明する。
図6は、部分書き換えを実現する表示駆動回路の回路構
成図である。
Next, a second embodiment of the present invention in which the above-mentioned rewriting of display data is realized by hardware will be described.
FIG. 6 is a circuit configuration diagram of a display drive circuit that realizes partial rewriting.

【0033】同図において、メモリ(1) 21及びメモリ
(2) 22は、現在の表示データ及び次に表示すべき表示
データを記憶するメモリであり、これらのメモリ21及
び22に記憶された表示データは、比較回路23により
コモンライン毎に一致、不一致が判定される。
In the figure, the memory (1) 21 and the memory
(2) 22 is a memory for storing the current display data and the display data to be displayed next, and the display data stored in these memories 21 and 22 are matched or not matched for each common line by the comparison circuit 23. Is determined.

【0034】この比較回路23からは、現在の表示デー
タと次に表示すべき表示データとが一致する場合「0」
が出力され、不一致の場合「1」が出力される。4ビッ
トのシフトレジスタ24は、比較回路23から出力され
る「0」または「1」の1ビットのデータを、比較回路
23からされるタイミング信号に同期して順次シフトさ
せ、4ビット分のデータがそろったなら、その4ビット
のデータをコモンラインの4ライン分の選択、非選択信
号としてセレクタ25の入力端子1A〜4Aへ出力す
る。同様に、シフトレジスタ24は、比較回路23から
出力される次の4ビットのデータを順次シフトさせ、4
ビット分のデータがそろったなら、その4ビットのデー
タを次の4ライン分のコモンラインの選択、非選択信号
としてセレクタ25へ出力する。
From the comparison circuit 23, "0" is displayed when the current display data and the display data to be displayed next match.
Is output, and if they do not match, "1" is output. The 4-bit shift register 24 sequentially shifts the 1-bit data of “0” or “1” output from the comparison circuit 23 in synchronization with the timing signal output from the comparison circuit 23, and outputs 4-bit data. When all of the above are satisfied, the 4-bit data is output to the input terminals 1A to 4A of the selector 25 as a selection / non-selection signal for four common lines. Similarly, the shift register 24 sequentially shifts the next 4-bit data output from the comparison circuit 23,
When the data for the bits are complete, the 4-bit data is output to the selector 25 as a selection / non-selection signal for the next four common lines.

【0035】また、比較回路23からは、表示データの
書き込みを行う場合にコモンラインを選択するためパル
スが出力されており、4ビットのダウンカウンタ26
は、比較回路23から出力されるパルスをカウントし
て、カウント値の下位2ビットのデータをインバータ2
8a、28bを介して2to4デコーダ27へ出力し、上
位2ビットのデータをアップカウンタ29の入力端子
A、Bへ出力する。
Further, the comparison circuit 23 outputs a pulse for selecting the common line when the display data is written, and the 4-bit down counter 26 is provided.
Counts the pulses output from the comparison circuit 23 and outputs the data of the lower 2 bits of the count value to the inverter 2
It outputs to the 2 to 4 decoder 27 via 8a and 28b, and outputs the upper 2 bits of data to the input terminals A and B of the up counter 29.

【0036】2to4デコーダ27は、入力端子A、Bの
データをデコードして出力端子A〜Dの1つを「0」、
他の出力端子を「1」とするコモンラインの選択信号を
出力する(この場合、「0」の信号がコモンラインの選
択信号、「1」の信号が非選択信号となる)。この2to
4デコーダ27の出力信号は、インバータ30a〜30
dで反転されてセレクタ25の他方の入力端子1B〜4
Bへ出力される。
The 2 to 4 decoder 27 decodes the data of the input terminals A and B and outputs one of the output terminals A to D to "0",
The common line selection signal whose other output terminals are "1" is output (in this case, the signal "0" is the common line selection signal and the signal "1" is the non-selection signal). This 2 to
The output signal of the 4 decoder 27 is the inverters 30a to 30a.
The other input terminals 1B to 4 of the selector 25 are inverted at d.
Output to B.

【0037】アップカウンタ29は、ダウンカウンタ2
6のカウント値の上位2ビットのデータに従ってカウン
ト動作を行い、カウントアップしたならキャリ信号をイ
ンバータ31を介して2to4デコーダ27の制御端子G
へ出力する。なお、アップカウンタ29の入力端子C、
Dは電源電圧にプルアップされている。
The up counter 29 is the down counter 2
The count operation is performed according to the data of the upper 2 bits of the count value of 6, and when the count is up, the carry signal is sent through the inverter 31 to the control terminal G of the 2to4 decoder 27.
Output to. The input terminal C of the up counter 29,
D is pulled up to the power supply voltage.

【0038】2to4デコーダ27は、制御端子Gがロー
レベルのとき、すなわちアップカウンタ29からキャリ
信号が出力されているとき、入力信号をデコードとして
1つの出力端子が「0」で他の出力端子が全て「1」の
信号を出力端子A〜Dから出力して、4本のコモンライ
ンの内の1本のコモンラインの選択を指示する。また、
アップカウンタ29からキャリ信号が出力されておら
ず、制御端子Gがハイレベルのときは、2to4デコーダ
27は全て「1」の信号を出力端子A〜Dから出力して
4本のコモンラインを全て非選択とする。
In the 2 to 4 decoder 27, when the control terminal G is at the low level, that is, when the carry signal is output from the up counter 29, one output terminal is "0" and the other output terminal is when the input signal is decoded. All the signals of "1" are output from the output terminals A to D to instruct selection of one of the four common lines. Also,
When the carry signal is not output from the up counter 29 and the control terminal G is at a high level, the 2to4 decoder 27 outputs signals of "1" from the output terminals A to D to output all four common lines. Not selected.

【0039】セレクタ25は、入力端子1A〜4Aと入
力1B〜4Bの一方の入力信号を選択してコモンドライ
バ32へ出力し、コモンドラバ32は、セレクタ25か
ら出力される4ビットの選択、非選択信号を2回受け取
り、それらの信号を8ビット分まとめて、LCDパネル
11の1画面分のコモンラインの選択、非選択信号とし
て出力する。
The selector 25 selects one of the input signals from the input terminals 1A to 4A and the inputs 1B to 4B and outputs it to the common driver 32. The common driver 32 selects or deselects the 4 bits output from the selector 25. The signals are received twice, and the signals of 8 bits are collected and output as a selection / non-selection signal of the common line for one screen of the LCD panel 11.

【0040】また、セグメントドライバ33には、消去
時には、比較回路23から消去用データが出力され、書
き換え時には該当するコモンラインに書き込むべき表示
データが出力される。
Further, the erase data is output from the comparison circuit 23 to the segment driver 33 at the time of erasing, and the display data to be written to the corresponding common line is output at the time of rewriting.

【0041】なお、制御信号発生回路34は、コモンラ
イン毎に出力されるYCLK信号、セグメントライン毎
に出力されるXCLK信号、コモンデータ及びセグメン
トデータのラッチタイミングを指定するラッチパルスL
P、フレームに同期したFRM信号を生成する回路であ
る。
The control signal generation circuit 34 outputs a YCLK signal output for each common line, an XCLK signal output for each segment line, and a latch pulse L for specifying the latch timing of common data and segment data.
P, a circuit for generating an FRM signal synchronized with a frame.

【0042】以上のような構成の駆動回路において、次
に書き換え前と書き換え後でコモンラインの1ライン目
と4ライン目の表示データが異なる場合を例にとりその
動作を説明する。
Next, the operation of the drive circuit having the above-described structure will be described by taking the case where the display data of the first and fourth lines of the common line are different before and after the rewriting.

【0043】ここで、比較回路23からは、LCDパネ
ル11の1番上の1ライン目の表示データの一致、不一
致信号が1ビット目に出力され、以下順に2ライン目、
3ライン目・・の一致、不一致信号が2ビット目、3ビ
ット目・・に順に出力されるものとする。
Here, the comparison circuit 23 outputs a coincidence / non-coincidence signal of the display data of the first line on the LCD panel 11 to the first bit, and then to the second line in order.
It is assumed that the coincidence and non-coincidence signals of the third line are output to the second bit, the third bit ,.

【0044】この場合、メモリ21の現在の表示データ
とメモリ22の次に表示すべき表示データとの比較の結
果、コモンラインの1ラインと4ライン目の表示データ
が不一致となるので、比較回路23からは1ビット目が
「1」、2ビット目と3ビット目とが「0」、4ビット
目が「1」、5ビット目以降が「0」のデータが順に出
力される。
In this case, as a result of the comparison between the current display data in the memory 21 and the display data to be displayed next in the memory 22, the display data of the first and fourth lines of the common line do not match, so that the comparison circuit From 23, data in which the first bit is "1", the second and third bits are "0", the fourth bit is "1", and the fifth and subsequent bits are "0" are sequentially output.

【0045】シフトレジスタ24は、比較回路23から
出力されるそれらのデータを順にシフトさせ「100
1」のデータを得たなら、その4ビットのデータをセレ
クタ25へ出力する。このとき、セレクタ25は、比較
回路23からA/B2種類の入力の内のA入力を選択す
るように指示されているので、シフトレジスタ24から
入力する「1001」のデータを選択してコモンドライ
バ32へ出力する。コモンドライバ32は、その「10
01」のデータをコモンラインの1ライン目から4ライ
ン目の選択、非選択信号として保持する。
The shift register 24 sequentially shifts the data output from the comparison circuit 23 to "100".
When the data of "1" is obtained, the 4-bit data is output to the selector 25. At this time, the selector 25 is instructed by the comparison circuit 23 to select the A input from the two types of A / B inputs, so that the data “1001” input from the shift register 24 is selected and the common driver is selected. To 32. The common driver 32 uses the “10
The data "01" is held as a selection / non-selection signal for the first to fourth lines of the common line.

【0046】次に、シフトレジスタ24は、比較回路2
3から出力される5ビット目から8ビット目のデータを
順にシフトさせて「0000」のデータを得たなら、そ
の4ビットのデータをセレクタ25へ出力する。コモン
ドライバ32は、セレクタ25から出力される「000
0」の4ビットのデータをコモンラインの5ライン目か
ら8ライン目の選択、非選択信号として保持する。
Next, the shift register 24 includes the comparison circuit 2
When the 5th to 8th bits of data output from 3 are sequentially shifted to obtain "0000" data, the 4-bit data is output to the selector 25. The common driver 32 outputs “000” output from the selector 25.
The 4-bit data "0" is held as a selection / non-selection signal for the fifth to eighth lines of the common line.

【0047】そして、コモンドライバ32に保持された
コモンラインの8ライン分の選択、非選択信号はLCD
パネル11に供給され、LCDパネル11の1ライン目
と4ライン目が選択、他のラインが非選択なる。これに
同期して、セグメントドライバ33からLCDパネル1
1の全面消去データが出力されるので、LCDパネル1
1の1ライン目と4ライン目の表示データが消去され、
他のラインの表示データはそのまま保存される。
Then, the selection / non-selection signals for eight common lines held by the common driver 32 are displayed on the LCD.
It is supplied to the panel 11, and the first and fourth lines of the LCD panel 11 are selected and the other lines are unselected. In synchronization with this, the LCD panel 1 from the segment driver 33
Since the entire erase data of 1 is output, LCD panel 1
The display data of the 1st and 4th lines of 1 are deleted,
The display data of other lines are saved as they are.

【0048】次に、その消去したラインに表示データを
書き込む場合について説明する。表示データの消去が終
了すると、例えば表示データを書き込むべきラインに対
応する数のパルスが比較回路23から出力される。
Next, a case where display data is written in the erased line will be described. When the erasing of the display data is completed, for example, the number of pulses corresponding to the line in which the display data should be written is output from the comparison circuit 23.

【0049】ダウンカウンタ26の出力は、初期状態で
「1111」となっているので、2to4デコーダ27に
は「00」のデータが入力する。2to4デコーダ27は
そのデータ「00」をデコードして「1110」のデー
タを出力する。この「1110」のデータはインバータ
28a、28bで反転され「0001」のデータとして
セレクタ25に出力され、1ライン目を選択、2ライン
目から4ライン目を非選択とする信号としてコモンドラ
イバ32へ出力される。
Since the output of the down counter 26 is "1111" in the initial state, "00" data is input to the 2to4 decoder 27. The 2to4 decoder 27 decodes the data "00" and outputs the data "1110". The data of "1110" is inverted by the inverters 28a and 28b and output to the selector 25 as data of "0001", and is sent to the common driver 32 as a signal for selecting the first line and deselecting the second to fourth lines. Is output.

【0050】次に、コモンライン毎に出力されるYCL
Kがアップカウンタ29のクロック端子CKに入力する
と、アップカウンタ29はカウントアップしてキャリ信
号が出力されるなくなる。この結果、2to4デコーダ2
7の制御端子Gがハイレベルとなり、2to4デコーダ2
7から出力が全て「1」のデータが出力される。この
「1111」のデータはインバータ30a〜30dで反
転されて、コモンラインの5ライン目から8ライン目を
非選択とする「0000」の信号としてセレクタ25へ
出力され、さらにコモンドライバ32へ出力される。
Next, YCL output for each common line
When K is input to the clock terminal CK of the up counter 29, the up counter 29 counts up and the carry signal is no longer output. As a result, 2to4 decoder 2
The control terminal G of 7 becomes high level, and the 2to4 decoder 2
Data whose output is all "1" is output from 7. The data of "1111" is inverted by the inverters 30a to 30d, output to the selector 25 as a signal of "0000" that deselects the fifth to eighth lines of the common line, and further output to the common driver 32. It

【0051】このようにしてコモンドライバ32にコモ
ンラインの8ライン分の選択、非選択信号が保持される
と、それらの信号がLCDパネル11に出力され、コモ
ンラインの1ライン目が選択で、他の7ラインが非選択
となる。これに同期して、セグメントドライバ33から
1ライン目に書き込むべき表示データが出力され、LC
Dパネル11の1ライン目に新たな表示データが書き込
まれる。
In this manner, when the common driver 32 holds the selection / non-selection signals for eight common lines, these signals are output to the LCD panel 11, and the first common line is selected. The other 7 lines are unselected. In synchronization with this, the display data to be written in the first line is output from the segment driver 33, and LC
New display data is written in the first line of the D panel 11.

【0052】次に、比較回路23からパルスが3個出力
されると、ダウンカウンタ26のカウント値が「110
0」となり、2to4デコーダ27はそのカウント値の下
位2ビットのデータ「00」を反転したデータ「11」
をデコードして「0111」のデータをセレクタ25へ
出力する。この「0111」のデータはインバータ30
a〜30dで反転され、「1000」のデータ、すなわ
ち、コモンラインの1ライン目から3ライン目が非選択
で、4ライン目が選択となる信号としてセレクタ25へ
出力され、さらにコモンドライバ32へ出力される。
Next, when three pulses are output from the comparison circuit 23, the count value of the down counter 26 becomes "110".
The count value becomes "0", and the 2to4 decoder 27 inverts the data "00" of the lower 2 bits of the count value and outputs the data "11".
And outputs the data of "0111" to the selector 25. The data of "0111" is the inverter 30.
Inverted at a to 30d, the data of “1000”, that is, the signal of the common line from the first line to the third line is not selected, and the fourth line is selected is output to the selector 25 and further to the common driver 32. Is output.

【0053】次に、YCLK信号がアップカウンタ29
へ入力すると、そのときアップカウンタ29には「11
11」がプリセットされているので、キャリ信号が出力
されなくなり、前述したのと同様に2to4デコーダ27
の出力信号が全て「1」となる。そして、その「111
1」のデータがインバータ30a〜30dで反転され
「0000」のデータ、すなわちコモンラインの5ライ
ン目から8ライン目を非選択とする信号としてセレクタ
25に出力され、さらにコモンドライバ32へ出力され
る。
Next, the YCLK signal becomes the up counter 29.
To the up counter 29 at that time.
Since 11 ”is preset, the carry signal is not output, and the 2to4 decoder 27 is used as described above.
Output signals of all become "1". And the "111
The data of "1" is inverted by the inverters 30a to 30d and is output to the selector 25 as the data of "0000", that is, the signal for deselecting the fifth to eighth lines of the common line, and further output to the common driver 32. .

【0054】このようにしてコモンドライバ32へ8ラ
イン分の選択、非選択信号が保持されると、それらの信
号がLCDパネル11へ出力されて、コモンラインの4
ライン目が選択、他の7ラインが非選択となる。これに
同期して、セグメントドライバ33から4ライン目に書
き込むべき表示データが出力され、LCDパネル11の
4ライン目に新たな表示データが書き込まれる。
When the selection / non-selection signals for eight lines are held in the common driver 32 in this way, these signals are output to the LCD panel 11 and the four common lines are output.
The 7th line is selected and the other 7 lines are unselected. In synchronization with this, the display data to be written in the fourth line is output from the segment driver 33, and new display data is written in the fourth line of the LCD panel 11.

【0055】この実施例では、比較回路23により前回
の表示データと今回の表示データとを比較し、シフトレ
ジスタ24、ダウンカウンタ26等により表示データの
異なるコモンラインの表示データを消去し、その消去し
たコモンラインの表示データのみを書き換えるようにし
たので、LCDパネル11の全面を書き換える場合に比
べて、表示データの書き換え時間を短縮することができ
る。特に表示ドット数の多い大型の表示装置では表示デ
ータの書き換え時間を大幅に短縮することができる。
In this embodiment, the comparison circuit 23 compares the display data of the previous time with the display data of this time, and the shift register 24, the down counter 26 and the like erase the display data of the common lines having different display data, and erase the display data. Since only the common line display data is rewritten, the display data rewriting time can be shortened as compared with the case where the entire surface of the LCD panel 11 is rewritten. Particularly in a large-sized display device having a large number of display dots, the rewriting time of display data can be shortened significantly.

【0056】なお、表示駆動回路は、上述したシフトレ
ジスタ24、セレクタ25、ダウンカウンタ26等に限
らず、他の構成の回路で実現することもできる。
The display drive circuit is not limited to the shift register 24, the selector 25, the down counter 26, etc. described above, and can be realized by a circuit having another configuration.

【0057】[0057]

【発明の効果】本発明によれば、相転移液晶ディスプレ
イの表示内容を書き換える場合に、書き換え前の表示デ
ータと書き換え後の表示データが異なる部分のみを消去
し、表示データを消去したコモンラインにのみ次の表示
データを書き込むようにしたので、従来のように1画面
全体の書き換えを行う場合に比べて、表示データの書き
換え時間を大幅に短縮することができる。
According to the present invention, when rewriting the display contents of a phase transition liquid crystal display, only the portion where the display data before rewriting and the display data after rewriting are different is erased, and the common line from which the display data is erased is erased. Since the next display data is written only, the rewriting time of the display data can be significantly shortened as compared with the conventional case where the entire screen is rewritten.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の原理を説明する図である。FIG. 1 is a diagram illustrating the principle of the present invention.

【図2】本発明の第1実施例の構成図である。FIG. 2 is a configuration diagram of a first embodiment of the present invention.

【図3】図2におけるセグメントメモリとコモンメモリ
のデータ格納例を示す図である。
FIG. 3 is a diagram showing an example of data storage in a segment memory and a common memory in FIG.

【図4】第1実施例を説明する具体的な表示内容の書き
換えの例を示す図である。
FIG. 4 is a diagram showing an example of rewriting specific display contents for explaining the first embodiment.

【図5】第1実施例を説明する具体的な表示内容の書き
換えの他の例を示す図である。
FIG. 5 is a diagram showing another example of rewriting specific display contents for explaining the first embodiment.

【図6】第2実施例の表示駆動回路の構成図である。FIG. 6 is a configuration diagram of a display drive circuit according to a second embodiment.

【符号の説明】[Explanation of symbols]

11 LCDパネル 12 セグメントドライバ 13 コモンドライバ 14 セグメントメモリ 15 コモンメモリ 16 制御部 11 LCD panel 12 segment driver 13 common driver 14 segment memory 15 common memory 16 control unit

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 表示データを一旦消去して次の表示デー
タの書き込みを行う相転移型液晶ディスプレイの書き込
み方式において、 書き換え前と書き換え後とで異なる表示状態となるコモ
ンラインを判定し、表示状態の異なるコモンラインの表
示データを一括して消去し、 表示データを消去したコモンライン毎に次に書き込むべ
き表示データを順次出力して表示データの書き込みを行
うことを特徴とする相転移型液晶ディスプレイの書き込
み方式。
1. In a writing method of a phase transition type liquid crystal display in which display data is once erased and the next display data is written, a common line that has a different display state before and after rewriting is determined and the display state is determined. Liquid crystal display characterized by collectively erasing display data of different common lines of different numbers, and sequentially outputting the display data to be written next for each common line from which the display data has been erased. Writing method.
【請求項2】 相転移型液晶ディスプレイと、 前記相転移型液晶ディスレイの表示データを記憶するメ
モリと、 前記メモリに記憶されている現在の表示データと次に表
示すべき表示データとを比較して書き換え前と書き換え
後とで表示状態の異なる前記相転移型液晶ディスプレイ
のコモンラインを判定する判定手段と、 前記判定手段で判定されたコモンラインを同時に選択し
て各コモンラインの表示データを同時に消去すると共
に、表示データを消去したコモンラインを順次選択して
次の表示データを書き込む表示制御手段とを備えること
を特徴とする相転移型液晶ディスプレの書き込み方式。
2. A phase transition type liquid crystal display, a memory for storing display data of the phase transition type liquid crystal display, and current display data stored in the memory and display data to be displayed next are compared. The common line of the phase transition type liquid crystal display having different display states before and after rewriting is determined, and the common line determined by the determination unit is simultaneously selected to display the display data of each common line at the same time. A writing method for a phase transition type liquid crystal display, comprising: a display control unit that erases display data and sequentially selects common lines from which display data has been erased and writes next display data.
JP14794093A 1993-06-18 1993-06-18 Writing method of phase change type liquid crystal display Expired - Fee Related JP3276205B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14794093A JP3276205B2 (en) 1993-06-18 1993-06-18 Writing method of phase change type liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14794093A JP3276205B2 (en) 1993-06-18 1993-06-18 Writing method of phase change type liquid crystal display

Publications (2)

Publication Number Publication Date
JPH075845A true JPH075845A (en) 1995-01-10
JP3276205B2 JP3276205B2 (en) 2002-04-22

Family

ID=15441507

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14794093A Expired - Fee Related JP3276205B2 (en) 1993-06-18 1993-06-18 Writing method of phase change type liquid crystal display

Country Status (1)

Country Link
JP (1) JP3276205B2 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7271817B2 (en) 2001-05-11 2007-09-18 Thomson Licensing Aspect ratio conversion for imagers having random row access
JP2011141539A (en) * 2009-12-10 2011-07-21 Semiconductor Energy Lab Co Ltd Driving method of display device and display device
JP2014063176A (en) * 2002-06-13 2014-04-10 E Ink Corp Method for driving electro-optical display device
US10319314B2 (en) 1999-04-30 2019-06-11 E Ink Corporation Methods for driving electro-optic displays, and apparatus for use therein
US11250794B2 (en) 2004-07-27 2022-02-15 E Ink Corporation Methods for driving electrophoretic displays using dielectrophoretic forces

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10319314B2 (en) 1999-04-30 2019-06-11 E Ink Corporation Methods for driving electro-optic displays, and apparatus for use therein
US7271817B2 (en) 2001-05-11 2007-09-18 Thomson Licensing Aspect ratio conversion for imagers having random row access
JP2014063176A (en) * 2002-06-13 2014-04-10 E Ink Corp Method for driving electro-optical display device
US11250794B2 (en) 2004-07-27 2022-02-15 E Ink Corporation Methods for driving electrophoretic displays using dielectrophoretic forces
JP2011141539A (en) * 2009-12-10 2011-07-21 Semiconductor Energy Lab Co Ltd Driving method of display device and display device

Also Published As

Publication number Publication date
JP3276205B2 (en) 2002-04-22

Similar Documents

Publication Publication Date Title
JP3582082B2 (en) Matrix display device, matrix display control device, and matrix display drive device
US5307085A (en) Display apparatus having shift register of reduced operating frequency
US4395709A (en) Driving device and method for matrix-type display panel using guest-host type phase transition liquid crystal
US20050007326A1 (en) Liquid crystal drive circuit and liquid crystal display device
JP3276205B2 (en) Writing method of phase change type liquid crystal display
JPH0553537A (en) Ferroelectric liquid crystal display device and driving method thereof
US7084866B2 (en) Display driver apparatus, and electro-optical device and electronic equipment using the same
US6246388B1 (en) Display driving circuit for displaying character on display panel
CN101174404B (en) Semiconductor integrated circuit device for display controller
JPS6115196A (en) Potential control image display unit
JP2007304527A (en) Method for resetting memory-type liquid crystal, and liquid crystal display
JPS61138292A (en) Color blink system
JP3108844B2 (en) Display device
JP3587136B2 (en) Matrix type display device
JP2939516B2 (en) Driving method of ferroelectric liquid crystal panel
KR0151094B1 (en) Integrated circuit to control character blanking in the liquid crystal display device
KR100894047B1 (en) Method for processing data and apparatus for performing the same
JPH096294A (en) Liquid crystal display device
JP3263645B2 (en) Display microcomputer
JP2534344B2 (en) Driving method for ferroelectric liquid crystal panel
JPS6117187A (en) Window frame display circuit
GB2065354A (en) Addressing liquid crystal displays
JPH10301542A (en) Display device
KR100594197B1 (en) LCD driver for character
JPS61138991A (en) Driving of phase shift type liquid crystal display unit

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20020129

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080208

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090208

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100208

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100208

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110208

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120208

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130208

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees