JPH07336557A - High vision receiver - Google Patents

High vision receiver

Info

Publication number
JPH07336557A
JPH07336557A JP6128933A JP12893394A JPH07336557A JP H07336557 A JPH07336557 A JP H07336557A JP 6128933 A JP6128933 A JP 6128933A JP 12893394 A JP12893394 A JP 12893394A JP H07336557 A JPH07336557 A JP H07336557A
Authority
JP
Japan
Prior art keywords
circuit
clamp
signal
error
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6128933A
Other languages
Japanese (ja)
Inventor
Takeshi Orita
剛 折田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP6128933A priority Critical patent/JPH07336557A/en
Publication of JPH07336557A publication Critical patent/JPH07336557A/en
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

PURPOSE:To reduce noise by providing a clamp circuit and an offset adjustment circuit and providing an error for each line from a clamp reference value obtained from a horizontal synchronous signal period of a MUSE signal to the offset adjustment circuit. CONSTITUTION:A video signal comprising a luminance signal and a chrominance signal is reproduced from a MUSE signal by a video signal processing circuit 3. An offset adjustment circuit 7 provides offset data to the video signal outputted from the circuit 3 for the adjustment of luminance and hue of the video signal. On the other hand, a clamp data generating circuit 4 detects the clamp reference level of the MUSE signal to generate clamp level data and a clamp circuit 5 clamps the MUSE signal based oh the level. Then clamp error data for each line detected by the circuit 4 are given to the circuit 7. Thus, there is no time difference between the error data from the circuit 4 and the video signal reproduced from the MUSE signal and correction on a specific line is attained.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、高品位テレビジョン信
号であるMUSE(Muitipul Sub−Nyq
uist Sampling)信号を入力して再生する
ハイビジョン受信機に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to MUSE (Muitipul Sub-Nyq) which is a high definition television signal.
The present invention relates to a high-definition receiver that inputs and reproduces a Uist Sampling) signal.

【0002】[0002]

【従来の技術】近年、高品位テレビジョン伝送方式とし
て1枚の画像を4フィールドサンプリングして伝送する
MUSE信号を再生する機能を有するハイビジョン受信
機が開発され利用されるようになってきた。それに伴い
例えば特開平4−113779号公報などに提案されて
いる様に、MUSE信号の直流成分を再生するクランプ
回路や、クランプ電位の誤差を補正する回路についても
様々な方法が試みられている。
2. Description of the Related Art In recent years, as a high-definition television transmission system, a high-definition receiver having a function of reproducing a MUSE signal for sampling and transmitting one field of four images has been developed and used. Along with this, various methods have been tried for a clamp circuit for reproducing the DC component of the MUSE signal and a circuit for correcting an error in the clamp potential, as proposed in, for example, Japanese Patent Laid-Open No. 4-113779.

【0003】図2は従来のハイビジョン受信機のクラン
プ誤差を補正する方法を示すブロック図である。図2に
おいて、1は外部のBS(Broadcasting
Satellite)チューナ(図示せず)から端子A
を通じて入力されるアナログ信号であるMUSE信号を
デジタル信号に変換するためのA/Dコンバータ、2は
A/Dコンバータ1の出力から同期信号を検出し、各種
タイミング信号を発生する同期処理回路、3はデジタル
化されたMUSE信号から映像信号を再生する映像信号
処理回路、4はMUSE信号からクランプ電位を検出
し、クランプ基準電位を発生させ、かつクランプ電位か
らの誤差を検出し誤差データを発生するクランプデータ
発生回路、5はクランプデータ発生回路4からのクラン
プ基準電位によりMUSE信号にクランプをかけるクラ
ンプ回路、6はクランプデータ発生回路4からの誤差デ
ータをデジタル化されたMUSE信号に加算する加算
器、7は映像信号処理回路3の出力にオフセットを与え
るオフセット調整回路である。
FIG. 2 is a block diagram showing a method for correcting a clamp error in a conventional high-definition television receiver. In FIG. 2, reference numeral 1 is an external BS (Broadcasting).
Satellite) tuner (not shown) to terminal A
A / D converter for converting a MUSE signal, which is an analog signal input through the digital signal, into a digital signal, 2 is a synchronization processing circuit that detects a synchronization signal from the output of the A / D converter 1 and generates various timing signals, 3 Is a video signal processing circuit for reproducing a video signal from a digitized MUSE signal, and 4 is a clamp potential detected from the MUSE signal to generate a clamp reference potential, and an error from the clamp potential is detected to generate error data. Clamp data generating circuit, 5 is a clamp circuit for clamping the MUSE signal by the clamp reference potential from the clamp data generating circuit 4, and 6 is an adder for adding the error data from the clamp data generating circuit 4 to the digitized MUSE signal. Reference numerals 7 and 7 are offset adjustment circuits for giving an offset to the output of the video signal processing circuit 3. A.

【0004】次に、上記のように構成された従来のハイ
ビジョン受信機のクランプ誤差の補正動作について説明
をする。図2においてBSチューナから入力されるMU
SE信号が入力端子Aより入力され、A/Dコンバータ
1により、デジタル信号に変換され、同期処理回路2に
より同期を検出し、各種タイミング信号を発生させる。
また、同時にデジタル化されたMUSE信号が映像信号
処理回路3によって輝度信号と色信号からなる映像信号
に再生される。映像信号処理回路3から出力されたこれ
ら映像信号に輝度の調整や色相の調整のためにオフセッ
ト調整回路7によりそれぞれオフセットデータを付加さ
れ、後段の回路(図示せず)に出力される。一方、MU
SE信号のクランプ基準電位をクランプデータ発生回路
4において検出し、クランプレベルデータを発生させ、
そのレベルをもとに、クランプ回路5によってクランプ
される。また同時に1ラインごとのクランプ誤差をクラ
ンプデータ発生回路4において水平同期期間に検出し、
誤差に応じたクランプ誤差データをA/Dコンバータ1
の出力に加算器6によって加算することによりクランプ
レベルの誤差を軽減するものである。
Next, the correction operation of the clamp error of the conventional high-definition television receiver configured as described above will be described. MU input from BS tuner in FIG.
The SE signal is input from the input terminal A, converted into a digital signal by the A / D converter 1, and the synchronization processing circuit 2 detects synchronization and generates various timing signals.
At the same time, the digitized MUSE signal is reproduced by the video signal processing circuit 3 into a video signal composed of a luminance signal and a color signal. Offset data is added to the video signals output from the video signal processing circuit 3 by the offset adjusting circuit 7 for adjusting the brightness and the hue, and output to a subsequent circuit (not shown). On the other hand, MU
The clamp reference potential of the SE signal is detected by the clamp data generation circuit 4 to generate clamp level data,
It is clamped by the clamp circuit 5 based on the level. At the same time, a clamp error for each line is detected in the clamp data generation circuit 4 during the horizontal synchronization period,
A / D converter 1 for clamp error data according to error
The error of the clamp level is reduced by adding it to the output of the above by the adder 6.

【0005】[0005]

【発明が解決しようとする課題】しかしながら、従来の
ハイビジョン受信機のクランプ誤差補正方法では加算器
が必要となり、また誤差データとMUSE信号との間に
時間差ができるため特定のラインでの補正ができなくな
りラインごとに発生する横筋状のノイズの軽減効果が低
いという課題がある。
However, the conventional clamp error correction method for a high-definition receiver requires an adder, and since there is a time difference between the error data and the MUSE signal, correction can be performed on a specific line. There is a problem that the effect of reducing horizontal streak noise generated for each disappearing line is low.

【0006】本発明は簡潔な構成をもってクランプレベ
ルの誤差を軽減することのできるハイビジョン受信機を
提供することを目的とするものである。
An object of the present invention is to provide a high-definition receiver capable of reducing a clamp level error with a simple structure.

【0007】[0007]

【課題を解決するための手段】本発明のハイビジョン受
信機は上記目的を達成するために、クランプ誤差データ
をオフセット調整回路に付加することでクランプレベル
の誤差の軽減を行うものである。
In order to achieve the above-mentioned object, the high-definition receiver of the present invention reduces clamp-level error by adding clamp error data to an offset adjusting circuit.

【0008】[0008]

【作用】本発明のハイビジョン受信機によれば、クラン
プ誤差データをオフセット調整回路に付加することで誤
差データとMUSE信号から再生する映像信号との間の
時間差がなくなり特定のラインでの補正が可能になり、
ラインごとに発生する横筋状のノイズの軽減が図れるも
のである。
According to the high-definition receiver of the present invention, by adding the clamp error data to the offset adjusting circuit, there is no time difference between the error data and the video signal reproduced from the MUSE signal, and correction can be performed on a specific line. become,
The horizontal streak-like noise generated for each line can be reduced.

【0009】[0009]

【実施例】図1は本発明の一実施例におけるハイビジョ
ン受信機の構成を示すものである。図1において、図2
に示した従来例と共通の部分には同一符号を付し詳細な
説明は省略する。図1の構成は、図2で示した従来例か
ら加算器6を省き、クランプデータ発生回路4から出力
されるクランプ誤差データをオフセット調整回路7に付
加した構成としている。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 shows the configuration of a high-definition receiver in an embodiment of the present invention. In FIG. 1, FIG.
The same parts as those of the conventional example shown in FIG. In the configuration of FIG. 1, the adder 6 is omitted from the conventional example shown in FIG. 2 and the clamp error data output from the clamp data generation circuit 4 is added to the offset adjustment circuit 7.

【0010】次に上記実施例の動作について説明する。
図1においてBSチューナから入力されるMUSE信号
が入力端子Aより入力される。これは従来のハイビジョ
ン受信機と同様である。前記MUSE信号はA/Dコン
バータ1によりデジタル信号に変換され、同期処理回路
2により同期を検出し、各種タイミング信号を発生させ
る。また同時に、デジタル化されたMUSE信号が映像
信号処理回路3によって輝度信号と色信号からなる映像
信号に再生される。映像信号処理回路3から出力された
これら映像信号に輝度の調整や色相の調整のため、オフ
セット調整回路7によりそれぞれオフセットデータを付
加され、後段の回路(図示せず)に出力される。一方、
MUSE信号のクランプ基準電位をクランプデータ発生
回路4において検出し、クランプレベルデータを発生さ
せ、そのレベルをもとに、クランプ回路5によってクラ
ンプされることになる。そして本実施例ではクランプデ
ータ発生回路4によって検出された1ラインごとのクラ
ンプ誤差データをオフセット調整回路7に付加する。こ
のとき付加されるクランプ誤差データは映像信号処理回
路3によって生じる遅延量にあわせ発生タイミングをク
ランプデータ発生回路4によって制御することにより誤
差データとMUSE信号から再生する映像信号との間の
時間差がなくなり特定のラインでの補正が可能になる。
Next, the operation of the above embodiment will be described.
In FIG. 1, the MUSE signal input from the BS tuner is input from the input terminal A. This is similar to the conventional high-definition receiver. The MUSE signal is converted into a digital signal by the A / D converter 1, the synchronization is detected by the synchronization processing circuit 2, and various timing signals are generated. At the same time, the digitized MUSE signal is reproduced by the video signal processing circuit 3 into a video signal composed of a luminance signal and a color signal. To the video signals output from the video signal processing circuit 3, offset data is added by the offset adjusting circuit 7 for the purpose of adjusting the brightness and the hue, and output to a circuit (not shown) in the subsequent stage. on the other hand,
The clamp reference potential of the MUSE signal is detected by the clamp data generation circuit 4, the clamp level data is generated, and the clamp circuit 5 is clamped based on the level. In this embodiment, the clamp error data for each line detected by the clamp data generating circuit 4 is added to the offset adjusting circuit 7. The clamp error data added at this time is matched with the delay amount generated by the video signal processing circuit 3 and the generation timing is controlled by the clamp data generation circuit 4, so that there is no time difference between the error data and the video signal reproduced from the MUSE signal. It is possible to correct on a specific line.

【0011】[0011]

【発明の効果】本発明は上記実施例から明らかなよう
に、クランプ誤差の補正をMUSE信号から再生された
映像信号のオフセット量の調整と兼用を図るだけで回路
を新たに追加することなく簡潔な構成でクランプのレベ
ル誤差によるラインごとに発生する横筋状のノイズの軽
減が図れるハイビジョン受信機を実現できるという効果
を有する。
As is apparent from the above embodiment, the present invention is simple in that the correction of the clamp error is also used as the adjustment of the offset amount of the video signal reproduced from the MUSE signal, without adding a new circuit. With such a configuration, it is possible to realize a high-definition receiver capable of reducing horizontal streak-like noise generated for each line due to a clamp level error.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例におけるハイビジョン受信機
のクランプ誤差を補正する回路構成ブロック図
FIG. 1 is a circuit configuration block diagram for correcting a clamp error of a high-definition receiver according to an embodiment of the present invention.

【図2】従来のハイビジョン受信機のクランプ誤差を補
正する回路構成ブロック図
FIG. 2 is a block diagram of a circuit configuration that corrects a clamp error of a conventional HDTV receiver.

【符号の説明】[Explanation of symbols]

1 A/Dコンバータ 2 同期処理回路 3 映像信号処理回路 4 クランプデータ発生回路 5 クランプ回路 6 加算器 7 オフセット調整回路 1 A / D converter 2 Synchronization processing circuit 3 Video signal processing circuit 4 Clamp data generation circuit 5 Clamp circuit 6 Adder 7 Offset adjustment circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 MUSE信号をデジタル信号に変換する
A/Dコンバータと、前記A/Dコンバータの出力から
同期信号を再生する同期処理回路と、映像信号を再生す
る映像信号処理回路と、前記A/Dコンバータの出力か
ら直流成分を検出するクランプ誤差検出回路と、前記ク
ランプ誤差検出回路からの信号をもとに直流分を再生す
るクランプ回路と、前記映像信号処理回路の出力にオフ
セットを与えるオフセット調整回路と、クランプ誤差に
応じた信号を発生する誤差データ発生回路とを備え、M
USE信号の水平同期期間から得たクランプ基準値から
のラインごとの誤差を前記オフセット調整回路に与える
ことを特徴とするハイビジョン受信機。
1. An A / D converter for converting a MUSE signal into a digital signal, a synchronization processing circuit for reproducing a synchronization signal from the output of the A / D converter, a video signal processing circuit for reproducing a video signal, and the A Clamp error detection circuit for detecting a DC component from the output of the D / D converter, a clamp circuit for reproducing a DC component based on the signal from the clamp error detection circuit, and an offset for giving an offset to the output of the video signal processing circuit An adjusting circuit and an error data generating circuit for generating a signal according to a clamp error are provided.
A high-definition receiver characterized in that an error for each line from a clamp reference value obtained from a horizontal synchronization period of a USE signal is given to the offset adjustment circuit.
JP6128933A 1994-06-10 1994-06-10 High vision receiver Pending JPH07336557A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6128933A JPH07336557A (en) 1994-06-10 1994-06-10 High vision receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6128933A JPH07336557A (en) 1994-06-10 1994-06-10 High vision receiver

Publications (1)

Publication Number Publication Date
JPH07336557A true JPH07336557A (en) 1995-12-22

Family

ID=14996997

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6128933A Pending JPH07336557A (en) 1994-06-10 1994-06-10 High vision receiver

Country Status (1)

Country Link
JP (1) JPH07336557A (en)

Similar Documents

Publication Publication Date Title
US5767900A (en) Digital apparatus for contour enhancement of video signal
US5057923A (en) Image pickup device capable of picking up images while electronically enlarging the same
US5345265A (en) Gamma correction circuit for a video camera
JP2502873B2 (en) Color signal contour correction device
JPH07336557A (en) High vision receiver
JP2871402B2 (en) Contour correction circuit
KR100291345B1 (en) High definition television compatible clamp signal generation circuit
JP2599448B2 (en) Clamp level detection circuit of MUSE receiver
JP3214957B2 (en) Noise reduction circuit
JP2778973B2 (en) A / D converter for MUSE signal
JPH0132716B2 (en)
KR940002416B1 (en) Synchronizing signal inserting method and circuit
JP3271119B2 (en) Signal transmission system and receiving device
JPH03292065A (en) Dc level correction device
JPH02165780A (en) Contour enhancing circuit
JPH11355613A (en) Video signal processor
JPH0888783A (en) Control method for waveform equalizer
JPH0630359A (en) High definition television signal processing unit
JPH0685576B2 (en) TV signal processing circuit
JPS60217789A (en) High definition television receiver
JPH07274038A (en) Clamping circuit
JPS61137481A (en) Digital processing device of video signal
JPH08163510A (en) Video signal processing circuit
JPH04103264A (en) Analog/digital converter
JPH07170427A (en) Video image clamp level adjustment circuit