JPH0683294A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPH0683294A
JPH0683294A JP23690692A JP23690692A JPH0683294A JP H0683294 A JPH0683294 A JP H0683294A JP 23690692 A JP23690692 A JP 23690692A JP 23690692 A JP23690692 A JP 23690692A JP H0683294 A JPH0683294 A JP H0683294A
Authority
JP
Japan
Prior art keywords
display
data
buffer memory
controller
flat panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP23690692A
Other languages
English (en)
Inventor
Akihiko Ishimoto
昭彦 石本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP23690692A priority Critical patent/JPH0683294A/ja
Publication of JPH0683294A publication Critical patent/JPH0683294A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【目的】 CRTと上下2面より成るフラット・パネル
・ディスプレイとの同時表示を行う表示制御装置におい
て、表示制御装置全体を制御するコントローラの構造を
簡素化することを目的とする。 【構成】 バッファ・メモリ3A内の同一アドレスに上
面5aと下面5bへ送出する表示データを保持し、読み
出しアドレス発生部1gから出力するアドレス信号に従
って上面5aと下面5bの表示データを同時にバッファ
・メモリ3Aの入出力端子3bからフラット・パネル・
ディスプレイ5へ出力する。 【効果】 従来のようにバッファ・メモリ3Aの表示デ
ータをコントロール1Aへ返送しないので、コントロー
ラ1Aの出力端子数及びデータを保持し変換するデータ
・ラッチ1mとデータ変換1nを削減することができ
る。また、アドレス発生部1gが出力するアドレス信号
を読み出しと書き込みの両方に使用するのでアドレス発
生部を簡素化することができる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、コンピュータ等の表
示に用いられるカソード・レイ・チューブ・ディスプレ
イ(以下CRTという)、フラット・パネル・ディスプ
レイ等の表示デバイスを制御する表示制御装置に関し、
特に表示制御装置の構造の簡素化を図る技術に関するも
のである。
【0002】
【従来の技術】図3は従来のCRTと2面型のフラット
・パネル・ディスプレイとその表示を実現する表示制御
装置との接続及び構成を示すブロック図である。図3に
おいて、C1はCRT4及び上面5aと下面5bの2つ
の画面を有するフラット・パネル・ディスプレイ5に画
像を表示させるため画像信号及び表示データ等を出力す
る表示制御装置である。表示制御装置C1からCRT4
及びフラット・パネル・ディスプレイ5への信号の伝送
は、CRT用のビデオ・データ・バス10及びフラット
・パネル・ディスプレイ用のビデオ・データ・バス11
を通して行われる。表示制御装置C1は、表示制御装置
C1全体を制御するコントローラ1と、画像データを格
納するビデオ・メモリ2と、一時的にフラット・パネル
・ディスプレイ5用の表示データを格納するバッファ・
メモリ3とから構成されている。
【0003】コントローラ1の出力端子T1からビデオ
・メモリ2の入力端子2aに、画像データの書き込み読
み出しの際のアドレス信号がアドレス・バス6を通して
伝達される。そして、アドレス信号によって指定された
ビデオ・メモリ2のアドレスから画像データの読み出
し、またはそのアドレスへの画像データの書き込みが、
コントローラ1の入出力端子T2とビデオ・メモリ2の
入出力端子2bとを継ぐデータ・バス7を通して行われ
る。
【0004】また、バッファ・メモリ3に保持されてい
る表示データは、ビデオ・メモリ2からコントローラ1
に取り込まれた画像データをコントローラ1で変換して
バッファ・メモリ3に書き込まれたものである。表示デ
ータを書き込むアドレス信号は、コントローラ1の出力
端子T3から出力され、アドレス・バス8を通してバッ
ファ・メモリ3の入力端子3aへ入力される。バッファ
・メモリ3に一時保持された表示データは、コントロー
ラ1の出力端子T3から出力されるアドレス信号に従っ
て、バッファ・メモリ3の入出力端子3bから出力さ
れ、データ・バス9を通してコントローラ1の入出力端
子T4へ入力される。コントローラ1は、バッファ・メ
モリ3から入力した上面用と下面用の表示データを出力
端子T6からビデオ・データ・バス11を通してフラッ
ト・パネル・ディスプレイ5へ出力する。またコントロ
ーラ1は、ビデオ・メモリ2から入力した画像データを
CRT4の表示に適した画像信号に変換して、出力端子
T5からビデオ・データ・バス10を通してCRT4へ
出力する。
【0005】ここで、図3に示したコントローラ1につ
いてさらに詳しく説明する。図4は、図3に示したコン
トローラ1の構成を示すブロック図である。図4には、
説明をわかり易くするためにビデオ・メモリ2とバッフ
ァ・メモリ3とが併せて記載されている。コントローラ
1は各種機能を備える回路1a〜1n及び入出力端子T
1〜T6を備えて構成されている。図4において、1a
はアドレス信号を生成し、出力端子T1へ出力する画像
アドレス発生部、1bは入出力端子T2を通して入力し
た画像データを一時的に保持する画像データ・ラッチ、
1cは画像データ・ラッチ1bから出力された画像デー
タの処理を行うデータ処理部、1dはデータ処理部1c
で処理された画像データを記憶するパレット・レジス
タ、1jはパレット・レジスタ1dから出力された画像
データを入力し、データをアナログの画像信号に変換し
て出力端子T5から出力するD/Aコンバータ部、1e
はバッファ・メモリ3への表示データの書き込みと読み
出しのタイミングを制御するタイミング制御部、1iは
パレット・レジスタ1dから出力された画像データを入
力し、このデータにフラット・パネル・ディスプレイへ
の表示に適合するように間引き制御等の階調表示のため
の制御を施す階調表示制御部、1kは階調表示制御部1
iから出力された表示データを保持し、バッファ・メモ
リ3のタイミング制御部1eの制御に応じて表示データ
を入出力端子T4から出力するバッファ・メモリ用書き
込みデータ・ラッチ、1fはタイミング制御部1eの制
御に伴い、表示データをバッファ・メモリ3へ書き込む
ためのアドレス信号を発生する書き込みアドレス発生
部、1gはタイミング制御部1eの制御に従い、表示デ
ータをバッファ・メモリ3から読み出すためのアドレス
信号を発生する読み出しアドレス発生部、1hは書き込
みアドレス発生部1fと読み出しアドレス発生部1gか
ら出力されるアドレス信号を入力し、いずれかのアドレ
ス信号を出力端子T3に出力するマルチプレクサ、1m
は入出力端子T4から入力された表示データを保持し、
タイミング制御部1eの制御に応じて出力するバッファ
・メモリ用読み出しデータ・ラッチ、1nは読み出しデ
ータ・ラッチ1mに保持されたデータをフラット・パネ
ル・ディスプレイ5の表示フォーマットに変換する処
理、例えば2画面のフラット・パネル・ディスプレイで
は上面と下面のデータを同時に出力できるように順序を
変える等の処理、を施してして出力するデータ変換部で
ある。
【0006】次に動作について説明する。画像アドレス
発生回路1aで生成されるアドレス信号に従ってビデオ
・メモリ2から画像データが出力され、画像データ・ラ
ッチ1bに保持される。画像データ・ラッチ1bに保持
された画像データは、データ処理部1cで処理され、パ
レット・レジスタ1dに記憶される。そして、パレット
・レジスタ1dに記憶された画像データがD/Aコンバ
ータ1jに送られ、ここでD/A変換を受けた後、アナ
ログ信号である画像信号がCRT用のビデオ・データ・
バス10を通り、CRT4へ送られる。
【0007】また、パレット・レジスタ1dに記憶され
た画像データは、階調表示制御部1iで間引き制御等の
階調表示のための制御を受けた後、表示データとしてバ
ッファ・メモリ用書き込みデータ・ラッチ1kに保持さ
れる。この保持された表示データをバッファ・メモリ用
の書き込みアドレス発生部1fで生成するアドレス信号
に従って出力端子T4から出力し、データ・バス9を通
してバッファ・メモリ3の入出力端子3bに入力し、バ
ッファ・メモリ3に格納する。このようにしてバッファ
・メモリ3に表示すべきデータが全て格納された後、次
のフレームにおいて、出力端子T3からアドレス・バス
8を通してバッファ・メモリ3の入力端子3aに入力さ
れた読み出しアドレス発生部1gで生成するアドレス信
号に従って、バッファ・メモリ3からフラット・パネル
・ディスプレイ5の上面5a用と下面5b用の表示デー
タを別々に読み出し、バッファ・メモリ3の入出力端子
3bからデータ・バス9を通して入出力端子T4に入力
し、バッファ・メモリ用読み出しデータ・ラッチ1mに
保持する。この保持された表示データを、使用する2画
面のフラット・パネル・ディスプレイ5の表示フォーマ
ットに合わせてデータ変換部1nで変換した後、出力端
子T6からビデオ・データ・バス11を通り、.ラット
・パネル・ディスプレイ5へ送る。
【0008】ここでは、説明を簡単にするためバッファ
・メモリ3への書き込みと読み出しを2フレームに分け
て行っているが、実際には、前フレームの表示データの
読み出しと現フレームの表示データの書き込みは同一フ
レームで行っている。
【0009】また、フラット・パネル・ディスプレイ5
へ出力する表示データを、一旦、バッファ・メモリ3で
一時的に保持し、コントローラ1に取り込むのは、CR
T4の画像信号の出力順序と2面型フラット・パネル・
ディスプレイの表示データ出力順序との違いによる。
【0010】
【発明が解決しようとする課題】従来の表示制御装置は
以上のように構成されているので、表示データの出力順
序を合わせるためバッファ・メモリ3に格納した表示デ
ータをコントローラ1側へ帰さなければならず、コント
ローラ1に表示データを出力する端子T6が必要とな
り、またコントローラ1側に表示データの保持回路1m
が必要となるなど、表示制御装置が複雑化するといった
問題点があった。
【0011】この発明は上記のような問題点を解消する
ためになされたもので、表示データの保持回路及びコン
トローラの端子数を削減するとともに、バッファ・メモ
リ用のアドレス発生部を簡素化することにより装置全体
を簡素化することを目的とする。
【0012】
【課題を解決するための手段】第1の発明に係る表示制
御装置は、同時にCRTとフラット・パネル・ディスプ
レイの表示制御を行う表示制御装置であって、画像デー
タを画像信号に変換して前記CRTに該画像信号を出力
し、前記画像データを前記フラット・パネル・ディスプ
レイ用の表示データに変換して出力するコントローラ
と、前記コントローラに接続されるとともに、前記フラ
ット・パネル・ディスプレイにも直接出力端子を接続さ
れ、前記コントローラによる制御の下で、前記コントロ
ーラから出力される前記表示データを一時的に保持する
とともに、該保持した表示データを前記フラット・パネ
ル・ディスプレイに前記出力端子から直接送出するバッ
ファ・メモリとを備えて構成されている。
【0013】第2の発明に係る表示制御装置は、前記コ
ントローラと前記バッファ・メモリと前記フラット・パ
ネル・ディスプレイとに接続され、前記コントローラと
前記バッファ・メモリとの間で授受されるデータととも
に前記バッファ・メモリの前記出力端子から送出される
前記表示データを伝達するデータ・バス・ラインを備え
て構成されている。
【0014】第3の発明に係る表示制御装置は、前記コ
ントローラは、前記バッファ・メモリから前記フラット
・パネル・ディスプレイへ送出する表示データの読み出
しの制御と、前記コントローラから前記バッファ・メモ
リへ書き込む表示データの書き込みの制御とを、前記コ
ントローラから前記バッファ・メモリへ出力する同一の
アドレス信号で行うことを特徴としている。
【0015】第4の発明に係る表示制御装置は、前記フ
ラット・パネル・ディスプレイが上面と下面とを有する
2面型のフラット・パネル・ディスプレイであって、前
記バッファ・メモリは、前記バッファ・メモリから前記
フラット・パネル・ディスプレイの前記上面と前記下面
とに対して同時に送出するそれぞれの前記表示データを
前記バッファ・メモリ内に同一アドレスを用いて保持す
ることを特徴としている。
【0016】
【作用】第1の発明におけるコントローラは、画像デー
タをフラット・パネル・ディスプレイに表示できる表示
データに変換してバッファ・メモリへ出力する。バッフ
ァ・メモリは、表示データを一時的に保持し、例えば一
画面分の表示データが保持された時点で、自己の出力端
子から直接フラット・パネル・ディスプレイへと出力す
る。従って、コントローラの出力端子を減らすことがで
き、また、コントローラ内に表示データを保持するデー
タ・ラッチ等のデータ保持回路を設ける必要もなくな
る。
【0017】第2の発明におけるデータ・バス・ライン
は、コントローラからバッファ・メモリへ送出する表示
データとバッファ・メモリからフラット・パネル・ディ
スプレイへ送出する表示データとを伝送するので、デー
タ・バス・ラインを複数本とせずに1個のデータ・バス
・ラインにすることができる。
【0018】第3の発明におけるコントローラは、アド
レスを指定してバッファ・メモリから表示データを読み
出しの制御をした後、そのアドレスを用いて表示データ
の書き込み制御を行うことになり、コントローラ内には
読み出し用アドレス信号を発生する部分のみがあればよ
いので、書き込み用のアドレス信号を発生する部分が削
減できる。
【0019】第4の発明におけるバッファ・メモリは、
同一のアドレスを用いて、上面と下面の表示データを保
持し、アドレスが指定されると上面と下面とのデータを
同時に表示データとして送出する。そのため、コントロ
ーラは、データ変換を行う必要がなくなり、データを保
持してそのデータを変換する部分を削除することができ
る。
【0020】
【実施例】以下、この発明の一実施例を図について説明
する。図1はこの発明の一実施例によるCRTと2面型
のフラット・パネル・ディスプレイとその表示を実現す
る表示装置との接続及び構成を示すブロック図である。
図1において、C2はCRT4及び上面5aと下面5b
の2つの画面を有するフラット・パネル・ディスプレイ
5に画像を表示させるため、画像信号及び表示データ等
を出力する表示制御装置である。表示制御装置C2から
CRT4及びフラット・パネル・ディスプレイ5への信
号の伝送は、CRT用のビデオ出力バス10及びフラッ
ト・パネル・ディスプレイ用のビデオ・データ・バス1
1を通して行われる。表示制御装置C2は、表示制御装
置C1全体を制御するコントローラ1Aと、画像データ
を格納するビデオ・メモリ2と、一時的にフラット・パ
ネル・ディスプレイ5用の表示データを格納するバッフ
ァ・メモリ3Aとから構成されている。コントローラ1
Aの出力端子T1からビデオ・メモリ2の入力端子2a
に、画像データの書き込み読み出しの際のアドレス信号
がアドレス・バス6を通して伝達される。そして、アド
レス信号によって指定されたビデオ・メモリ2のアドレ
スから画像データの読み出し、またはそのアドレスへの
画像データの書き込みが、コントローラ1Aの入出力端
子T2とビデオ・メモリ2の入出力端子2bとを継ぐデ
ータ・バス7を通して行われる。バッファ・メモリ3A
に保持されている表示データは、ビデオ・メモリ2から
コントローラ1Aに取り込まれた画像データをコントロ
ーラ1Aで変換し、これをバッファ・メモリ3Aに、フ
ラット・パネル・ディスプレイ5の上面5aと下面5b
の表示データとして同一のアドレスで書き込んだもので
ある。表示データを読み出すアドレス信号は、コントロ
ーラ1Aの出力端子T3から出力され、アドレス・バス
8を通してバッファ・メモリ3Aの入力端子3aへ入力
される。この時、バッファ・メモリ3Aから表示データ
が読みだされた後、そのアドレスを用いて同時にコント
ローラ1Aからバッファ・メモリ3Aへの書き込みも行
われる。バッファ・メモリ3Aに一時保持された表示デ
ータは、バッファ・メモリ3Aの入出力端子3bから出
力され、データ・バス9を通し、さらにビデオ・データ
・バス11を通してフラット・パネル・ディスプレイ5
へ出力される。また、コントローラ1Aは、ビデオ・メ
モリ2から入力した画像データをCRT4の表示に適し
た画像信号に変換して、出力端子T5からビデオ・デー
タ・バス10を通してCRT4へ出力する。以上の構成
により、コントローラの出力端子は従来6個必要であっ
たものが5個に削減できる。
【0021】ここで、図1に示したコントローラ1Aに
ついてさらに詳しく説明する。図2は、図1に示したコ
ントローラ1Aの構成を示すブロック図である。図2に
は、説明をわかり易くするためにビデオ・メモリ2とバ
ッファ・メモリ3Aとが併せて記載されている。コント
ローラ1Aは各種機能を備える回路1a〜1k及び入出
力端子T1〜T5を備えて構成されている。図2におい
て、1eはバッファ・メモリ3Aへの表示データの書き
込みと読み出しのタイミングを制御するタイミング制御
部、1gはタイミング制御部1eの制御に従い、表示デ
ータをバッファ・メモリ3Aから読み出すためのアドレ
ス信号を発生する読み出しアドレス発生部、1iはパレ
ット・レジスタ1dから出力された画像データを入力
し、このデータにフラット・パネル・ディスプレイへの
表示適合するように間引き制御等の階調表示のための制
御を施す階調表示制御部、1kは階調表示制御部1iか
ら出力された表示データを保持し、バッファ・メモリの
タイミング制御部1eの制御に応じて表示データを入出
力端子T4から出力するバッファ・メモリ用書き込みデ
ータ・ラッチであり、その他図4と同一符号は図4と同
一もしくは相当する部分を示す。
【0022】次に動作について説明する。CRT4への
画像表示のためのコントローラ1A各部の動作について
は図4に示した従来のコントローラ1と同様である。パ
レット・レジスタ1dに記憶された画像データは、階調
表示制御部1iで間引き制御等の階調表示のための制御
を受けた後、表示データとしてバッファ・メモリ用書き
込みデータ・ラッチ1kに保持される。このタイミング
に合わせてバッファ・メモリ用のアドレス発生部1gで
アドレス信号を発生し、この発生された1個のアドレス
信号によってバッファ・メモリ3から、バッファ・メモ
リ3内の異なる領域に保持されている上面5aと下面5
b用の表示データの読み出しを同時に行う。従って、従
来は表示データの順序を入れ換えて出力する等のフォー
マットの変換に必要であったコントローラ1のデータ・
ラッチ1mとデータ変換部1nとがこの表示制御装置C
2では不要となり、装置の簡素化が図れる。
【0023】この読み出しタイミングはフラット・パネ
ル・ディスプレイ5の同期信号と同期して行う。バッフ
ァ・メモリ3Aの入出力端子3bに接続されたデータ・
バス・ライン9とビデオ・データ・ライン11を一部共
通に使用し、そのまま読み出したデータをフラット・パ
ネル・ディスプレイ5に送出する。その後、読み出しを
行ったアドレスをそのまま用いて、バッファ・メモリ用
データ・ラッチ1kに保持したデータをバッファ・メモ
リ3Aに書き込み、上面5aまたは下面5bのデータを
更新する。従って、従来の表示制御装置C1で必要であ
った書き込みアドレス発生部1f及びマルチプレクサ1
hが不要になる。同一アドレスの上面または下面のデー
タのどちらか片方のみを更新する方法は、書き込み制御
が上位ワードと下位ワードで別々になっているメモリを
用いるか、更新しない側のデータを前読み出しサイクル
で読み出してデータを再度書き込むことで行う。
【0024】なお、バッファ・メモリ3Aに同一アドレ
スを用いて、フラット・パネル・ディスプレイ5の上面
5aと下面5bの表示データを書き込むためのバッファ
・メモリ3Aの構成としては、上面用と下面用の2つの
領域を設ければよく、バッファ・メモリ3Aが別々の独
立したメモリを持つものとしてもよい。
【0025】
【発明の効果】以上のように、請求項1記載の表示制御
装置によれば、コントローラに接続されるとともに、フ
ラット・パネル・ディスプレイにも直接出力端子を接続
され、前記コントローラによる制御の下で、コントロー
ラから出力される表示データを一時的に保持するととも
に、保持した表示データをフラット・パネル・ディスプ
レイに出力端子から直接送出するバッファ・メモリを備
えて構成されているので、コントローラの出力端子数を
削減して表示制御装置を簡素化することができるという
効果がある。またそのため、安価に表示制御装置を得る
ことができるという効果もある。
【0026】請求項2記載の表示制御装置によれば、コ
ントローラとバッファ・メモリとフラット・パネル・デ
ィスプレイとに接続され、前記コントローラと前記バッ
ファ・メモリとの間で授受されるデータとともにバッフ
ァ・メモリの前記出力端子から送出される表示データを
伝達するデータ・バス・ラインを備えて構成されている
ので、バッファ・メモリの出力端子数を削減するととも
にバス・ラインの個数を削減して、表示制御装置を簡素
化することができるという効果がある。またそのため、
安価に表示制御装置を得ることができるという効果があ
る。
【0027】請求項3記載の表示制御装置によれば、コ
ントローラは、バッファ・メモリからフラット・パネル
・ディスプレイへ送出する表示データの読み出しアドレ
スと、コントローラからバッファ・メモリへ書き込む表
示データの書き込みアドレスとをコントローラからバッ
ファ・メモリへ出力する同一のアドレス信号で行うよう
に構成されているので、書き込みのアドレス信号を発生
する部分を削減して、表示制御装置を簡素化することが
できるという効果がある。またそのため、安価に表示制
御装置を得ることができるという効果がある。
【0028】請求項4記載の表示制御装置によれば、バ
ッファ・メモリは、バッファ・メモリからフラット・パ
ネル・ディスプレイの上面と下面とに対して同時に送出
するそれぞれの表示データをバッファ・メモリ内に同一
アドレスを用いて保持するように構成されているので、
コントローラにおいて、データを保持して、変換を行う
部分を削減することができ、表示制御装置を簡素化する
ことができるという効果がある。またそのため、安価に
表示制御装置を得ることができるという効果がある。
【図面の簡単な説明】
【図1】この発明の一実施例による表示制御装置の構成
を示すブロック図である。
【図2】この発明の一実施例によるコントローラ内部の
構成を示すブロック図である。
【図3】従来の表示制御装置の構成を示すブロック図で
ある。
【図4】従来のコントローラ内部の構成を示すブロック
図である。
【符号の説明】
1 コントローラ 2 ビデオ・メモリ 3 バッファ・メモリ 4 CRT 5 フラット・パネル・ディスプレイ 6,8 アドレス・バス 7,9 データ・バス 10,11 ビデオ・データ・バス 1a 画像アドレス発生部 1b 画像データ・ラッチ 1c データ処理部 1d パレット・レジスタ 1e タイミング制御部 1f 書き込みアドレス発生部 1g 読み出しアドレス発生部 1h マルチプレクサ 1i 階調表示制御部 1j D/Aコンバータ 1k,1m データ・ラッチ 1n データ変換部

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 同時にCRTとフラット・パネル・ディ
    スプレイの表示制御を行う表示制御装置であって、 画像データを画像信号に変換して前記CRTに該画像信
    号を出力し、また前記画像データを前記フラット・パネ
    ル・ディスプレイ用の表示データに変換して出力するコ
    ントローラと、 前記コントローラに接続されるとともに、前記フラット
    ・パネル・ディスプレイにも直接出力端子を接続され、
    前記コントローラによる制御の下で、前記コントローラ
    から出力される前記表示データを一時的に保持するとと
    もに、該保持した表示データを前記フラット・パネル・
    ディスプレイに前記出力端子から直接送出するバッファ
    ・メモリと、を備える、表示制御装置。
  2. 【請求項2】 前記コントローラと前記バッファ・メモ
    リと前記フラット・パネル・ディスプレイとに接続さ
    れ、前記コントローラと前記バッファ・メモリとの間で
    授受されるデータとともに前記バッファ・メモリの前記
    出力端子から送出される前記表示データを伝達するデー
    タ・バス・ラインをさらに備える、請求項1記載の表示
    制御装置。
  3. 【請求項3】 前記コントローラは、前記バッファ・メ
    モリから前記フラット・パネル・ディスプレイへ送出す
    る表示データの読み出しの制御と、前記コントローラか
    ら前記バッファ・メモリへ書き込む表示データの書き込
    みの制御とを、前記コントローラから前記バッファ・メ
    モリへ出力する同一のアドレス信号で行うことを特徴と
    する、請求項1記載の表示制御装置。
  4. 【請求項4】 前記フラット・パネル・ディスプレイが
    上面と下面とを有する2面型のフラット・パネル・ディ
    スプレイであって、 前記バッファ・メモリは、前記バッファ・メモリから前
    記フラット・パネル・ディスプレイの前記上面と前記下
    面とに対して同時に送出するそれぞれの前記表示データ
    を前記バッファ・メモリ内に同一アドレスを用いて保持
    することを特徴とする、請求項1記載の表示制御装置。
JP23690692A 1992-09-04 1992-09-04 表示制御装置 Pending JPH0683294A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23690692A JPH0683294A (ja) 1992-09-04 1992-09-04 表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23690692A JPH0683294A (ja) 1992-09-04 1992-09-04 表示制御装置

Publications (1)

Publication Number Publication Date
JPH0683294A true JPH0683294A (ja) 1994-03-25

Family

ID=17007509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23690692A Pending JPH0683294A (ja) 1992-09-04 1992-09-04 表示制御装置

Country Status (1)

Country Link
JP (1) JPH0683294A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5777614A (en) * 1994-10-14 1998-07-07 Hitachi, Ltd. Editing support system including an interactive interface
JP2014238507A (ja) * 2013-06-07 2014-12-18 株式会社ソニー・コンピュータエンタテインメント ディスプレイコントローラ、画面転送装置および画面転送方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5777614A (en) * 1994-10-14 1998-07-07 Hitachi, Ltd. Editing support system including an interactive interface
US6570588B1 (en) 1994-10-14 2003-05-27 Hitachi, Ltd. Editing support system including an interactive interface
JP2014238507A (ja) * 2013-06-07 2014-12-18 株式会社ソニー・コンピュータエンタテインメント ディスプレイコントローラ、画面転送装置および画面転送方法
US9665332B2 (en) 2013-06-07 2017-05-30 Sony Coporation Display controller, screen transfer device, and screen transfer method

Similar Documents

Publication Publication Date Title
KR100324843B1 (ko) 액정표시제어장치, 그것을 사용한 액정표시장치 및 정보처리장치
JPH087567B2 (ja) 画像表示装置
JPH09281933A (ja) データドライバ及びこれを用いた液晶表示装置,情報処理装置
JPH0832904A (ja) マルチパネル表示システム
WO1987005428A1 (en) Image display device
JPH0683294A (ja) 表示制御装置
JPH10333656A (ja) 画像表示装置、画像表示方法、並びに、記憶媒体
JPH02137070A (ja) 画像処理装置
JPH08328528A (ja) 画像処理装置
JPH0773096A (ja) 画像処理装置
JP3443229B2 (ja) 文字表示装置の書き込み制御回路
JP2922519B2 (ja) ビデオ合成装置
JP2622950B2 (ja) 画像表示装置
JP2853601B2 (ja) 画像処理装置
JP2626294B2 (ja) カラー画像処理装置
JPS5935476B2 (ja) 多端末表示制御装置に於けるハ−ドコピ−装置
JPH06311491A (ja) 画像変換装置
JPH03100695A (ja) マトリクス方式フラットディスプレイ装置
JP2001169311A (ja) 画像比較装置
JPS6024772A (ja) 画情報表示制御装置
JPH0213995A (ja) 画像処理装置
JPH11184450A (ja) 画像処理装置
JPH08248939A (ja) ディジタル信号処理回路
JPH09292857A (ja) 表示位置制御回路
JPH04121787A (ja) 表示システム