JPH0678251A - Matrix video display device - Google Patents

Matrix video display device

Info

Publication number
JPH0678251A
JPH0678251A JP4228716A JP22871692A JPH0678251A JP H0678251 A JPH0678251 A JP H0678251A JP 4228716 A JP4228716 A JP 4228716A JP 22871692 A JP22871692 A JP 22871692A JP H0678251 A JPH0678251 A JP H0678251A
Authority
JP
Japan
Prior art keywords
signal
data
sample
circuit
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4228716A
Other languages
Japanese (ja)
Inventor
Tsutomu Sakamoto
務 坂本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP4228716A priority Critical patent/JPH0678251A/en
Publication of JPH0678251A publication Critical patent/JPH0678251A/en
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Television Systems (AREA)

Abstract

PURPOSE:To provide a matrix display device capable of magnifying video images in a vertical direction without requiring excessive cost. CONSTITUTION:An X driver circuit cooperated with a Y driver circuit for driving a liquid crystal panel is provided with two sample-and-hold circuits 41 and 42 provided with samples and holds for the number of the picture elements in a horizontal direction of the liquid crystal panel. Data corresponding to even-numbered scanning lines in input signals are held in the sample-and-hold circuit 41 and the data corresponding to odd-numbered scanning lines in the input signals are held in the sample-and-hold circuit 42. The data outputted from the sample-and-hold circuit 41 through a variable amplifier 43 and a resistor 45 and the data outputted from the sample-and-hold circuit 42 through the variable amplifier 44 and the resistor 46 are added at a 3-state buffer amplifier 47 and the added data are supplied to the data signal line of the liquid crystal panel.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、液晶表示装置など、複
数の画像形成素子がマトリックス状に配列されている表
示パネルに映像を表示するマトリックス映像表示装置に
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a matrix image display device such as a liquid crystal display device for displaying an image on a display panel in which a plurality of image forming elements are arranged in a matrix.

【0002】[0002]

【従来の技術】現在、テレビ放送映像を表示することを
主目的に用いられる映像表示装置として、3:4の画面
縦横比(アスペクト比)を有するテレビジョン受像機が
あるが、これに代わるテレビビジョン受像機として、
9:16の画面縦横比(アスペクト比)を有する高品位
テレビジョン受像機、第2世代EDTVまたはATVな
どが実用化に向けて盛んに行われている。
2. Description of the Related Art At present, there is a television receiver having a screen aspect ratio (aspect ratio) of 3: 4 as a video display device mainly used for displaying television broadcast video. As a vision receiver,
A high-definition television receiver having a screen aspect ratio (aspect ratio) of 9:16, a second-generation EDTV, an ATV, or the like has been actively put into practical use.

【0003】将来的に、テレビ放送、VTRなどのソフ
トパッケージ系の映像ソフトが9:16のアスペクト比
に対応する映像信号で構成されれば、何ら問題は生じな
いが、現在、個人が所有する3:4のアスペクト比に対
応する映像信号で構成されるソフトの数は膨大であるか
ら、3:4のアスペクト比のテレビジョン受像機と9:
16のアスペクト比のテレビジョン受像機とが混在する
時期は、白黒放送からカラー放送に移行する過渡期と同
様に、長期化すると考えられる。
[0003] In the future, if video software of a software package such as a television broadcast or a VTR is composed of a video signal corresponding to an aspect ratio of 9:16, no problem will occur, but it is currently owned by an individual. Since the number of pieces of software composed of video signals corresponding to an aspect ratio of 3: 4 is huge, a television receiver having an aspect ratio of 3: 4 and 9:
It is considered that the time when a television receiver having an aspect ratio of 16 is mixed is prolonged, as in the transitional period when the black-and-white broadcasting is changed to the color broadcasting.

【0004】9:16のアスペクト比の画面に3:4の
アスペクト比の映像を表示する方法はいくつか考えられ
ているが、図4に示すように、画面の左右に無画部を設
ける表示方法が標準的になると思われる。
Several methods have been considered for displaying an image having an aspect ratio of 3: 4 on a screen having an aspect ratio of 9:16. However, as shown in FIG. The method seems to be standard.

【0005】劇場用映画をアスペクト比3:4のテレビ
用映像に変換したソフト中には、図5に示すように、劇
場用映画をそのアスペクト比で表示し、画面の上下が無
画部になるように処理されているソフトが数多く存在す
る。
As shown in FIG. 5, the theater movie is displayed in that aspect ratio in the software in which the theater movie is converted into a television image with an aspect ratio of 3: 4, and the upper and lower portions of the screen are displayed in a non-image portion. There are many kinds of software that are processed to

【0006】このソフトの映像をアスペクト比9:16
の画面に表示するとき、図6に示すように、画面の上
下、左右の部分に無画部が形成されるから、映像の表示
部分の面積が小さくなり、画面を有効に活用することが
できない。
The video of this software has an aspect ratio of 9:16.
When the image is displayed on the screen, as shown in FIG. 6, non-image areas are formed in the upper, lower, left and right parts of the screen, so that the area of the image display area becomes small and the screen cannot be used effectively. .

【0007】これに対し、映像の中心を画面一杯に拡大
する方法があるが、この方法では、図7に示すように、
アスペクト比が9:16である画面に映像を有効に表示
することができる。
On the other hand, there is a method of enlarging the center of the image to the full screen. In this method, as shown in FIG.
Images can be effectively displayed on a screen having an aspect ratio of 9:16.

【0008】上述の3:4のアスペクト比の画面用の映
像を拡大することによって9:16のアスペクト比の画
面に表示する方法としては、2つの方法が考えられてい
る。
Two methods are conceivable as a method of enlarging an image for a screen having an aspect ratio of 3: 4 to display it on a screen having an aspect ratio of 9:16.

【0009】この第1の方法は、CRT型ディスプレイ
に用いられる。この第1の方法では、水平方向の偏向角
度および垂直方向の偏向角度を規定するための水平走査
ののこぎり波の振幅および垂直走査ののこぎり波の振幅
を大きくし、この振幅が大きくされたのこぎり波のそれ
ぞれを偏向回路から偏向ヨークに供給する。
This first method is used for CRT type displays. In the first method, the amplitude of a horizontal scanning sawtooth and the amplitude of a vertical scanning sawtooth for defining the deflection angle in the horizontal direction and the deflection angle in the vertical direction are increased, and the amplitude of the sawtooth is increased. Are supplied to the deflection yoke from the deflection circuit.

【0010】CRT型ディスプレイに用いられる第1の
方法を実現することは簡単であり、その実現に要する費
用の上昇はほとんどない。しかし、垂直方向ののこぎり
波の振幅を大きくすると、映像が垂直方向に拡大される
が、走査線の密度が粗くなる。例えば、NTSCの有効
走査線数は約480本であり、オーバースキャンがない
とすると、画面には映像が480本の走査線で表示され
るが、画面の上下方向に無画部を形成する無信号部が付
加されている9:16の映像を3:4の画面に表示する
とき、映像部分の走査線の数は360本であるから、画
面全体に表示されている映像の走査線は360本にな
り、走査線の密度は3/4倍に粗くなる。
Implementing the first method used in CRT-type displays is straightforward and there is little cost to implement it. However, if the amplitude of the sawtooth wave in the vertical direction is increased, the image is enlarged in the vertical direction, but the density of the scanning lines becomes coarse. For example, the number of effective scanning lines of NTSC is about 480, and if there is no overscan, an image is displayed on the screen with 480 scanning lines, but a non-image portion is formed in the vertical direction of the screen. When displaying a 9:16 image to which a signal portion is added on a 3: 4 screen, since the number of scanning lines in the image portion is 360, the number of scanning lines of the image displayed on the entire screen is 360. It becomes a book, and the scanning line density becomes 3/4 times rougher.

【0011】この走査線の粗さは20インチ以下の比較
的小さな画面において問題とならないが、9:16のア
スペクト比の特徴を発揮することができる30インチ以
上の大画面では、走査線の粗さが大きな問題となる。
Although the roughness of the scanning line is not a problem in a relatively small screen of 20 inches or less, the roughness of the scanning line is large in the large screen of 30 inches or more which can exhibit the aspect ratio of 9:16. Becomes a big problem.

【0012】なお、液晶ディスプレイ、プラズマディス
プレイなどのフラットディスプレイには、画素数および
画素間隔が物理的に決定されているから、上述の第1の
方法を適用することができない。
Since the number of pixels and the pixel spacing are physically determined in a flat display such as a liquid crystal display and a plasma display, the above-mentioned first method cannot be applied.

【0013】次に、第2の方法として、水平走査線の本
数を増加させるズーム回路を用いる方法がある。このズ
ーム回路は、図8に示すように、入力される映像信号を
デジタル映像信号に変換するA/D変換器21を備え
る。A/D変換器21からのデジタル映像信号は1Hメ
モリ22に与えられ、1Hメモリ22は1水平走査期間
分のデジタル映像信号を更新しながら記憶する。1Hメ
モリ22に記憶されている1水平走査期間分のデジタル
映像信号は係数掛算器24および1Hメモリ23に与え
られる。
Next, as a second method, there is a method using a zoom circuit for increasing the number of horizontal scanning lines. As shown in FIG. 8, this zoom circuit includes an A / D converter 21 that converts an input video signal into a digital video signal. The digital video signal from the A / D converter 21 is given to the 1H memory 22, and the 1H memory 22 stores the digital video signal for one horizontal scanning period while updating it. The digital video signal for one horizontal scanning period stored in the 1H memory 22 is given to the coefficient multiplier 24 and the 1H memory 23.

【0014】係数掛算器24は1Hメモリ22からのデ
ジタル映像信号の振幅を変更し、1Hメモリ23は1H
メモリ22からの1水平走査期間分のデジタル映像信号
を更新しながら記憶する。
The coefficient multiplier 24 changes the amplitude of the digital video signal from the 1H memory 22, and the 1H memory 23 receives 1H.
The digital video signal for one horizontal scanning period from the memory 22 is stored while being updated.

【0015】1Hメモリ23からのデジタル映像信号は
係数掛算器25に与えられ、この係数掛算器25でデジ
タル映像信号の振幅は変更される。
The digital video signal from the 1H memory 23 is given to a coefficient multiplier 25, and the coefficient multiplier 25 changes the amplitude of the digital video signal.

【0016】係数掛算器24から出力されるデジタル映
像信号と係数掛算器25から出力されるデジタル映像信
号とは加算器26で加算され、この加算処理によって得
られるデジタル映像信号はD/A変換器27でアナログ
の映像信号に変換される。
The digital video signal output from the coefficient multiplier 24 and the digital video signal output from the coefficient multiplier 25 are added by an adder 26, and the digital video signal obtained by this addition processing is a D / A converter. At 27, it is converted into an analog video signal.

【0017】次に、このズーム回路の動作について図を
参照しながら説明する。
Next, the operation of this zoom circuit will be described with reference to the drawings.

【0018】図8および図9を参照するに、まず、第1
の水平走査期間分に対応する映像信号S1がA/D変換
器21でデジタル映像信号に変換され、1Hメモリ22
に記憶される。次いで、第2の水平走査期間分に対応す
る映像信号S2がA/D変換器21を経て1Hメモリ2
2に入力されると同時に、1Hメモリ22から映像信号
S1が出力され、映像信号S2は1Hメモリ22に記憶
される。映像信号S1は1Hメモリ23に保持さるとほ
ぼ同時に係数掛算器24に与えられ、係数掛算器24は
映像信号S1に対し係数K2を用いる振幅変更処理を施
す。なお、係数K2は「1」に設定されている。
Referring to FIGS. 8 and 9, first, first
The video signal S1 corresponding to the horizontal scanning period is converted into a digital video signal by the A / D converter 21, and the 1H memory 22
Memorized in. Then, the video signal S2 corresponding to the second horizontal scanning period passes through the A / D converter 21 and the 1H memory 2
Simultaneously with the input to 2, the 1H memory 22 outputs the video signal S1, and the video signal S2 is stored in the 1H memory 22. The video signal S1 is supplied to the coefficient multiplier 24 almost simultaneously with being stored in the 1H memory 23, and the coefficient multiplier 24 performs an amplitude changing process using the coefficient K2 on the video signal S1. The coefficient K2 is set to "1".

【0019】これに対し、映像信号S1が1Hメモリ2
3に入力されると同時に1Hメモリ23から出力される
不定信号は係数掛算器25に入力されるが、係数掛算器
25の係数K1は「0」に設定されているから、加算器
26の加算処理で得られるデジタル映像信号は係数掛算
器24からのデジタル映像信号になる。このデジタル映
像信号はD/A変換器27で第1の水平走査期間分のア
ナログ映像信号L1に変換される。
On the other hand, the video signal S1 is stored in the 1H memory 2
The indefinite signal output from the 1H memory 23 at the same time as being input to the 3 is input to the coefficient multiplier 25. Since the coefficient K1 of the coefficient multiplier 25 is set to "0", the addition of the adder 26 is performed. The digital video signal obtained by the processing becomes the digital video signal from the coefficient multiplier 24. This digital video signal is converted by the D / A converter 27 into the analog video signal L1 for the first horizontal scanning period.

【0020】次いで、1Hメモリ22からのデジタル映
像信号は係数掛算器24および1Hメモリ23に与えら
れる。1Hメモリ23へのデジタル映像信号の入力と同
時に、1Hメモリ23から映像信号S1に対応するデジ
タル映像信号が係数掛算器25に入力される。
Next, the digital video signal from the 1H memory 22 is applied to the coefficient multiplier 24 and the 1H memory 23. Simultaneously with the input of the digital video signal to the 1H memory 23, the digital video signal corresponding to the video signal S1 is input from the 1H memory 23 to the coefficient multiplier 25.

【0021】係数掛算器25においては係数K1を「1
/4」とする振幅変更処理が行われ、係数掛算器24に
おいては係数K2を「3/4」とする振幅変更処理が行
われる。
In the coefficient multiplier 25, the coefficient K1 is set to "1".
The amplitude changing process for setting "/ 4" is performed, and the coefficient multiplying unit 24 performs the amplitude changing process for setting the coefficient K2 to "3/4".

【0022】各係数掛算器24,25からのデジタル映
像信号は加算器26で加算され、この加算されたデジタ
ル映像信号はD/A変換器27で第2の水平走査期間分
の映像信号L2に変換される。
The digital video signals from the coefficient multipliers 24 and 25 are added by the adder 26, and the added digital video signal is converted by the D / A converter 27 into the video signal L2 for the second horizontal scanning period. To be converted.

【0023】以下同様に、第2の水平走査期間分の映像
信号S2、第3の水平走査期間分の映像信号S3、第4
の水平走査期間分の映像信号S4を順次に処理すること
によって、第3の水平走査期間分の映像信号L3、第4
の水平走査期間分の映像信号L4、第5の水平走査期間
分の映像信号L5が得られる。なお、各映像信号L3,
L4,L5の生成に用いられる係数K1,K2は以下の
値に設定される。映像信号L3の生成時、係数K1およ
び係数K2は「1/2」に設定される。映像信号L4の
生成時、係数K1は「3/4」に、係数K2は「1/
4」に設定される。映像信号L5の生成時、係数K1は
「1」に、係数K2は「0」に設定される。
Similarly, the video signal S2 for the second horizontal scanning period, the video signal S3 for the third horizontal scanning period, and the fourth signal
Image signals S4 for the third horizontal scanning period are sequentially processed to process the video signals L3,
The video signal L4 for the horizontal scanning period and the video signal L5 for the fifth horizontal scanning period are obtained. Each video signal L3
The coefficients K1 and K2 used to generate L4 and L5 are set to the following values. When the video signal L3 is generated, the coefficient K1 and the coefficient K2 are set to "1/2". When the video signal L4 is generated, the coefficient K1 is "3/4" and the coefficient K2 is "1 /".
4 ”. When generating the video signal L5, the coefficient K1 is set to "1" and the coefficient K2 is set to "0".

【0024】よって、4つの水平走査期間分の映像信号
S1,S2,S3,S4から5つの水平走査期間分の映
像信号L1,L2,L3,L4,L5が得られる、すな
わち走査線の本数が5/4倍に増加されることになる。
Therefore, the video signals L1, L2, L3, L4, L5 for five horizontal scanning periods can be obtained from the video signals S1, S2, S3, S4 for four horizontal scanning periods, that is, the number of scanning lines is It will be increased to 5/4 times.

【0025】次に、上述のズーム回路を用いている液晶
表示装置について図を参照しながら説明する。図10は
従来のズーム回路付きの液晶表示装置の構成を示すブロ
ック図である。
Next, a liquid crystal display device using the above zoom circuit will be described with reference to the drawings. FIG. 10 is a block diagram showing the configuration of a conventional liquid crystal display device with a zoom circuit.

【0026】液晶表示装置は、図10に示すように、映
像信号が入力される映像処理回路1と映像信号が入力さ
れる同期再生クロック発生回路2とを備える。
As shown in FIG. 10, the liquid crystal display device includes a video processing circuit 1 to which a video signal is input and a synchronous reproduction clock generating circuit 2 to which a video signal is input.

【0027】映像処理回路1は、入力映像信号から輝度
成分と色成分とに分離し、赤(R),緑(G),青
(B)の3原色の色信号に復調する働きをする。
The video processing circuit 1 has a function of separating an input video signal into a luminance component and a color component and demodulating them into color signals of three primary colors of red (R), green (G) and blue (B).

【0028】映像処理回路1の出力信号は、走査線の本
数を増加させるズーム回路20に与えられる。ズーム回
路20の出力信号はスイッチ31に与えられ、スイッチ
31は映像処理回路1の出力信号およびズーム回路20
の出力信号のいずれか一方の信号を選択し、出力する。
スイッチ31からの出力信号は極性切換回路3に与えら
れ、極性切換回路3は入力される信号の極性を1フィー
ルド毎または1水平走査毎に反転しながら、この信号を
Xドライバ回路30に出力する。
The output signal of the image processing circuit 1 is given to the zoom circuit 20 which increases the number of scanning lines. The output signal of the zoom circuit 20 is given to the switch 31, and the switch 31 outputs the output signal of the video processing circuit 1 and the zoom circuit 20.
One of the output signals of is selected and output.
The output signal from the switch 31 is given to the polarity switching circuit 3, and the polarity switching circuit 3 outputs this signal to the X driver circuit 30 while inverting the polarity of the input signal every field or every horizontal scanning. .

【0029】同期再生クロック発生回路2は、入力映像
信号から水平同期信号と垂直同期信号とを抜き出し、水
平同期信号に基づきサンプリング用クロック信号を発生
する。
The synchronous reproduction clock generating circuit 2 extracts the horizontal synchronizing signal and the vertical synchronizing signal from the input video signal and generates a sampling clock signal based on the horizontal synchronizing signal.

【0030】サンプリング用クロック信号はコントロー
ル回路5に与えられ、コントロール回路5はサンプリン
グ用クロック信号に基づきXドライバ回路30の動作を
制御するための制御信号と、Yドライバ回路6の動作を
制御するための制御信号とを生成する。
The sampling clock signal is supplied to the control circuit 5, and the control circuit 5 controls the operation of the X driver circuit 30 based on the sampling clock signal and the operation of the Y driver circuit 6. And a control signal of.

【0031】Xドライバ回路30はコントロール回路5
からの制御信号に基づき極性切換回路3の出力信号から
予め設定されている数の分のサンプリングデータを抽出
し、各サンプリングデータを保持する。
The X driver circuit 30 is a control circuit 5
Based on the control signal from, the preset number of sampling data is extracted from the output signal of the polarity switching circuit 3 and each sampling data is held.

【0032】Yドライバ回路6はコントロール回路5か
らの制御信号に基づき走査信号を生成する。Yドライバ
回路6はXドライバ回路30と共働してアスペクト比が
9:16である液晶パネル7を駆動する。
The Y driver circuit 6 generates a scanning signal based on the control signal from the control circuit 5. The Y driver circuit 6 cooperates with the X driver circuit 30 to drive the liquid crystal panel 7 having an aspect ratio of 9:16.

【0033】液晶パネル7は、Xドライバ回路30の出
力データを各スイッチング素子10に供給するためのデ
ータ信号線8と、Yドライバ回路6の走査信号を各スイ
ッチング素子10に供給するための走査信号線9とを有
する。データ信号線8の本数は液晶パネル7の横方向の
画素数に等しく、走査信号線9の本数は液晶パネル7の
縦方向の画素数に等しい。
The liquid crystal panel 7 has a data signal line 8 for supplying the output data of the X driver circuit 30 to each switching element 10 and a scanning signal for supplying the scanning signal of the Y driver circuit 6 to each switching element 10. With line 9. The number of data signal lines 8 is equal to the number of pixels in the horizontal direction of the liquid crystal panel 7, and the number of scanning signal lines 9 is equal to the number of pixels in the vertical direction of the liquid crystal panel 7.

【0034】各スイッチング素子10はデータ信号線8
と走査信号線9との交点毎に設けられている。各スイッ
チング素子10は薄膜トランジスタ(TFT)からな
る。各スイッチング素子10は対応する走査信号線9か
らの走査信号が与えられるときに、対応するデータ信号
線8からの出力データを取り込む。このスイッチング素
子10の動作を1水平期間毎に順次に1ライン下に移動
しながら繰り返すことによって、1フレームで1画面の
表示が行われる。
Each switching element 10 has a data signal line 8
And the scanning signal line 9 are provided at each intersection. Each switching element 10 is composed of a thin film transistor (TFT). Each switching element 10 takes in the output data from the corresponding data signal line 8 when the scanning signal from the corresponding scanning signal line 9 is applied. One screen is displayed in one frame by repeating the operation of the switching element 10 while sequentially moving down one line every horizontal period.

【0035】次に、上述のマトリックス液晶表示装置の
動作について図を参照しながら説明する。図11は図1
0のズーム回路付の液晶表示装置の動作を説明するため
の図である。
Next, the operation of the above-mentioned matrix liquid crystal display device will be described with reference to the drawings. 11 is shown in FIG.
FIG. 6 is a diagram for explaining the operation of the liquid crystal display device with a zoom circuit of 0.

【0036】3:4のアスペクト比の画面用の映像を
9:16のアスペクト比の画面に拡大しながら表示する
とき、ズーム回路20で3:4のアスペクト比の画面用
の映像信号から走査線を増加させるように映像信号が生
成され、ズーム回路20からの出力がスイッチ31で選
択される。ズーム回路20からの出力信号は極性切換回
路3を経てXドライバ回路30に与えられる。
When an image for a screen with an aspect ratio of 3: 4 is displayed while being enlarged on a screen with an aspect ratio of 9:16, the zoom circuit 20 scans from the image signal for a screen with an aspect ratio of 3: 4. The video signal is generated so as to increase, and the output from the zoom circuit 20 is selected by the switch 31. The output signal from the zoom circuit 20 is given to the X driver circuit 30 via the polarity switching circuit 3.

【0037】同期再生クロック発生回路2はズーム表示
用の発振クロック周波数を選択し、コントロール回路5
はズーム表示に対応するXドライバ回路30の制御信号
およびYドライバ回路6の制御信号を生成する。
The synchronous reproduction clock generation circuit 2 selects the oscillation clock frequency for zoom display, and the control circuit 5
Generates a control signal for the X driver circuit 30 and a control signal for the Y driver circuit 6 corresponding to zoom display.

【0038】Xドライバ回路30はコントロール回路5
の制御信号に基づき極性切換回路3からの出力信号をサ
ンプリングし、このサンプリングデータはデータ線8を
介して各スイッチング素子10に与えられる。Yドライ
バ回路6はコントロール回路5からの制御信号に基づき
走査信号を生成し、走査信号は走査線9を介して各スイ
ッチング素子10に与えられる。
The X driver circuit 30 is the control circuit 5
The output signal from the polarity switching circuit 3 is sampled on the basis of the control signal, and this sampling data is given to each switching element 10 via the data line 8. The Y driver circuit 6 generates a scanning signal based on the control signal from the control circuit 5, and the scanning signal is given to each switching element 10 via the scanning line 9.

【0039】よって、図11に示すように、水平走査期
間分の映像信号S1,S2,S3,S4,・・・から水
平走査期間分の映像信号L1,L2,L3,L4,L
5,・・・が得られる、すなわち走査線の本数が5/4
倍に増加されることになり、拡大された映像がアスペク
ト比9:16の画面に形成される。
Therefore, as shown in FIG. 11, from the video signals S1, S2, S3, S4, ... For the horizontal scanning period to the video signals L1, L2, L3, L4, L for the horizontal scanning period.
5, ..., that is, the number of scanning lines is 5/4
As a result, the enlarged image is formed on the screen having the aspect ratio of 9:16.

【0040】上述のズーム回路20が設けられている液
晶表示装置では、走査線の本数が所定の比率で増加され
るから、走査線密度を粗くすることなくアスペクト比
3:4の映像をアスペクト比9:16の横長の画面に表
示することができるが、ズーム回路20が必要であるか
ら、余分なコストが掛かる。
In the liquid crystal display device provided with the zoom circuit 20 described above, since the number of scanning lines is increased at a predetermined ratio, an image having an aspect ratio of 3: 4 can be displayed without roughening the scanning line density. The image can be displayed on a 9:16 landscape screen, but the zoom circuit 20 is required, which causes extra cost.

【0041】[0041]

【発明が解決しようとする課題】上述したように、従来
のズーム回路付の液晶表示装置では、走査線密度を粗く
することなく垂直方向に映像を拡大することができる
が、余分なコストが掛かる。
As described above, in the conventional liquid crystal display device with the zoom circuit, it is possible to enlarge the image in the vertical direction without making the scanning line density rough, but it costs extra. .

【0042】本発明は、余分なコストを掛けることなく
垂直方向に映像を拡大することができるマトリックス映
像表示装置を提供することを目的とする。
An object of the present invention is to provide a matrix image display device capable of vertically enlarging an image without incurring extra cost.

【0043】[0043]

【課題を解決するための手段】本発明は、マトリックス
状に配列されている画素形成素子のそれぞれに、対応す
る映像信号をデータ信号線を介して供給し、対応する映
像信号の書込動作指示信号を走査信号線を介して供給す
るマトリックス映像表示装置であって、それぞれが対応
する1水平走査期間分の映像信号から前記画像形成素子
の横方向の配列数に等しい数のサンプリングデータを抽
出し、各サンプリングデータを保持する複数のサンプル
・ホールド手段と、前記サンプル・ホールド手段のそれ
ぞれに保持されている各サンプルデータを対応させなが
ら所定の比率で加算し、この加算されたデータを前記映
像信号として前記データ信号線に出力する加算出力手段
とを備える。
According to the present invention, a corresponding video signal is supplied to each of the pixel forming elements arranged in a matrix form via a data signal line, and a writing operation instruction of the corresponding video signal is issued. A matrix image display device for supplying a signal via a scanning signal line, wherein a number of sampling data equal to the number of horizontal arrangements of the image forming elements are extracted from the corresponding image signal for one horizontal scanning period. , A plurality of sample-hold means for holding each sampling data and each sample data held in each of the sample-hold means are added at a predetermined ratio while corresponding, and the added data is added to the video signal. And addition output means for outputting to the data signal line.

【0044】[0044]

【作 用】本発明のマトリックス映像表示装置では、前
記サンプル・ホールド手段のそれぞれで対応する1水平
走査期間分の映像信号から所定の数のサンプリングデー
タが抽出され、各サンプル・ホールド手段の互いに対応
するサンプリングデーダのそれぞれが所定の比率で加算
され、この加算されたサンプリングデータが前記映像信
号として前記データ信号線に出力される。
[Operation] In the matrix video display device of the present invention, a predetermined number of sampling data are extracted from the video signal for one horizontal scanning period corresponding to each of the sample and hold means, and the sample and hold means correspond to each other Each of the sampling data to be added is added at a predetermined ratio, and the added sampling data is output to the data signal line as the video signal.

【0045】互いに対応するサンプリングデータのそれ
ぞれを所定の比率で加算することによって、入力される
1水平走査期間分の映像信号からこの比率に対応する数
の1水平走査期間分の映像信号が生成される、すなわち
入力走査線の数より多い数の出力走査線が生成される。
その結果、走査線密度を粗くすることなくアスペクト比
3:4の映像をアスペクト比9:16の画面に表示する
ことができる。また、従来のズーム回路に代えてサンプ
ル・ホールド手段および加算出力手段を用いていること
から、コストの上昇を抑えることができる。
By adding the respective sampling data corresponding to each other at a predetermined ratio, from the input video signal for one horizontal scanning period, a number of video signals for one horizontal scanning period corresponding to this ratio are generated. That is, more output scan lines are generated than there are input scan lines.
As a result, an image with an aspect ratio of 3: 4 can be displayed on a screen with an aspect ratio of 9:16 without making the scanning line density rough. Further, since the sample and hold means and the addition output means are used instead of the conventional zoom circuit, it is possible to suppress an increase in cost.

【0046】[0046]

【実施例】以下に、本発明の実施例について図面を参照
しながら説明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0047】図1は本発明のマトリックス映像表示装置
である液晶表示装置の一実施例を示すブロック図であ
る。
FIG. 1 is a block diagram showing an embodiment of a liquid crystal display device which is a matrix image display device of the present invention.

【0048】液晶表示装置は、図1に示すように、映像
信号が入力される映像処理回路1と、映像信号が入力さ
れる同期再生クロック発生回路2とを備える。
As shown in FIG. 1, the liquid crystal display device includes a video processing circuit 1 to which a video signal is input and a synchronous reproduction clock generating circuit 2 to which a video signal is input.

【0049】映像処理回路1は、入力映像信号から輝度
成分と色成分とに分離し、赤(R),緑(G),青
(B)の3原色の色信号に復調する働きをする。
The video processing circuit 1 has a function of separating an input video signal into a luminance component and a color component and demodulating into a color signal of three primary colors of red (R), green (G) and blue (B).

【0050】映像処理回路1の出力信号は極性切換回路
3に与えられ、極性切換回路3は入力される信号の極性
を1フィールド毎または1水平走査毎に反転しながら、
この信号をXドライバ回路4に出力する。
The output signal of the video processing circuit 1 is given to the polarity switching circuit 3, and the polarity switching circuit 3 inverts the polarity of the input signal for each field or every horizontal scanning.
This signal is output to the X driver circuit 4.

【0051】同期再生クロック発生回路2は、入力映像
信号から水平同期信号と垂直同期信号とを抜き出し、水
平同期信号に基づきサンプリング用クロック信号を発生
する。このサンプリング用クロック信号の周波数とし
て、2種類の周波数が用意されている。一方の周波数は
映像のズーム表示に用いられ、他方の周波数は通常の表
示に用いられる。
The synchronous reproduction clock generating circuit 2 extracts the horizontal synchronizing signal and the vertical synchronizing signal from the input video signal and generates a sampling clock signal based on the horizontal synchronizing signal. Two types of frequencies are prepared as the frequencies of the sampling clock signal. One frequency is used for zoom display of the image, and the other frequency is used for normal display.

【0052】サンプリング用クロック信号はコントロー
ル回路5に与えられ、コントロール回路5は、サンプリ
ング用クロック信号に基づきXドライバ回路4の動作を
制御するための制御信号と、Yドライバ回路6の動作を
制御するための制御信号とを生成する。
The sampling clock signal is given to the control circuit 5, and the control circuit 5 controls the operation of the Y driver circuit 6 and the control signal for controlling the operation of the X driver circuit 4 based on the sampling clock signal. And a control signal for generating.

【0053】Xドライバ回路4は制御信号に基づき極性
切換回路3の出力信号から予め設定されている数の分の
サンプリングデータを抽出し、各サンプリングデータを
所定の比率で加算した後にこの加算データを出力する。
The X driver circuit 4 extracts a preset number of sampling data from the output signal of the polarity switching circuit 3 based on the control signal, adds each sampling data at a predetermined ratio, and then adds the added data. Output.

【0054】Yドライバ回路6はコントロール回路5か
らの制御信号に基づき走査信号を生成する。
The Y driver circuit 6 generates a scanning signal based on the control signal from the control circuit 5.

【0055】Xドライバ回路4とYドライバ回路6とは
互いに共働してアスペクト比9:16の画面が形成され
ている液晶パネル7を駆動する。液晶パネル7は、Xド
ライバ回路4からの加算データをスイッチング素子10
に供給する複数のデータ信号線8と、Yドライバ回路6
からの走査信号を各スイッチング素子10に供給する複
数の走査信号線9とを有する。データ信号線8の本数は
液晶パネル7の横方向の画素数に等しく、走査信号線9
の本数は液晶パネル7の縦方向の画素数に等しい。
The X driver circuit 4 and the Y driver circuit 6 cooperate with each other to drive the liquid crystal panel 7 on which a screen having an aspect ratio of 9:16 is formed. The liquid crystal panel 7 receives the addition data from the X driver circuit 4 as a switching element 10.
To the plurality of data signal lines 8 and the Y driver circuit 6
And a plurality of scanning signal lines 9 for supplying the scanning signals from the above to each switching element 10. The number of data signal lines 8 is equal to the number of pixels in the horizontal direction of the liquid crystal panel 7, and the scanning signal lines 9
Is equal to the number of pixels in the vertical direction of the liquid crystal panel 7.

【0056】各スイッチング素子10はデータ信号線8
と走査信号線9との交点毎に設けられている。各スイッ
チング素子10は薄膜トランジスタ(TFT)からな
る。各スイッチング素子10は対応する走査信号線9か
らの走査信号が与えられる毎に対応するデータ信号線8
からの加算データを取り込む。このスイッチング素子1
0の動作を1水平期間毎に順次に1ライン下に移動しな
がら繰り返すことによって、1フレームで1画面の表示
が行われる。
Each switching element 10 has a data signal line 8
And the scanning signal line 9 are provided at each intersection. Each switching element 10 is composed of a thin film transistor (TFT). Each switching element 10 corresponds to the corresponding data signal line 8 each time a scanning signal from the corresponding scanning signal line 9 is applied.
Capture the addition data from. This switching element 1
One screen is displayed in one frame by sequentially repeating the operation of 0 while moving one line down every horizontal period.

【0057】Xドライバ回路4は、図2に示すように、
液晶パネル7の横方向の画素数分のサンプル・ホールド
が設けられている2つのサンプル・ホールド回路41,
42を有する。
The X driver circuit 4, as shown in FIG.
Two sample and hold circuits 41 provided with sample and hold for the number of pixels in the horizontal direction of the liquid crystal panel 7,
42.

【0058】サンプル・ホールド回路41には、図3に
示すように、液晶パネル7の横方向の画素数に等しい段
数のシフトレジスタ51が設けられている。シフトレジ
スタ51は、1水平走査期間の表示開始時にシフトデー
タとともに数MHzのクロック信号が入力されると、1
水平走査期間中に水平画素数に等しい段数の出力端子D
1,D2,D3,・・・,Dnのそれぞれに順次に信号
を保持する。各出力端子D1,D2,D3,・・・,D
nに信号が保持されると、各スイッチ52が各出力端子
の配列順に入り動作をする。
As shown in FIG. 3, the sample and hold circuit 41 is provided with shift registers 51 having the same number of stages as the number of pixels in the horizontal direction of the liquid crystal panel 7. When a clock signal of several MHz is input together with shift data at the start of display in one horizontal scanning period, the shift register 51 outputs 1
Output terminals D having the same number of stages as the number of horizontal pixels during the horizontal scanning period
1, D2, D3, ..., Dn hold signals in sequence. Output terminals D1, D2, D3, ..., D
When the signal is held in n, the switches 52 enter and operate in the order of arrangement of the output terminals.

【0059】各スイッチ52の入力端には極性切換回路
3の出力信号が入力され、その出力端にはホールド容量
53が接続されている。ホールド容量53はスイッチ5
2でサンプリングされた映像信号の画素レベルを蓄積
し、このレベルに応じた信号が出力される。
The output signal of the polarity switching circuit 3 is input to the input end of each switch 52, and the hold capacitor 53 is connected to the output end thereof. Hold capacitor 53 is switch 5
The pixel level of the video signal sampled in 2 is accumulated, and a signal corresponding to this level is output.

【0060】サンプル・ホールド回路42は、サンプル
・ホールド回路41の構成と同様な構成を有する。
The sample and hold circuit 42 has a structure similar to that of the sample and hold circuit 41.

【0061】サンプル・ホールド回路41には、入力信
号の中の偶数走査線に対応するデータが保持される。サ
ンプル・ホールド回路42には、入力信号の中の奇数走
査線に対応するデータが保持される。サンプル・ホール
ド回路41に保持されている各データは対応する可変ア
ンプ43で増幅され、増幅されたデータは対応する抵抗
45を介して出力される。サンプル・ホールド回路42
の保持データは、サンプル・ホールド回路41の保持デ
ータと同様に、対応する可変アンプ44で増幅され、増
幅されたデータは対応する抵抗46を介して出力され
る。
The sample / hold circuit 41 holds the data corresponding to the even scanning lines in the input signal. The sample / hold circuit 42 holds the data corresponding to the odd scan lines in the input signal. Each data held in the sample hold circuit 41 is amplified by the corresponding variable amplifier 43, and the amplified data is output via the corresponding resistor 45. Sample and hold circuit 42
The held data of (1) is amplified by the corresponding variable amplifier 44, similarly to the held data of the sample and hold circuit 41, and the amplified data is output via the corresponding resistor 46.

【0062】サンプル・ホールド回路41から可変アン
プ43および抵抗45を介して出力されたデータとサン
プル・ホールド回路42から可変アンプ44および抵抗
46を介して出力されたデータとは3ステートバッファ
アンプ47で合成され、この合成されたデータは液晶パ
ネル7のデータ信号線8に与えられる。
The data output from the sample and hold circuit 41 via the variable amplifier 43 and the resistor 45 and the data output from the sample and hold circuit 42 via the variable amplifier 44 and the resistor 46 are stored in the three-state buffer amplifier 47. The data is combined and the combined data is given to the data signal line 8 of the liquid crystal panel 7.

【0063】次に、液晶表示装置の動作について図を参
照しながら説明する。
Next, the operation of the liquid crystal display device will be described with reference to the drawings.

【0064】図9を参照するに、まず、第1の水平走査
線分に対応する映像信号S1がサンプル・ホールド回路
41に保持される。サンプル・ホールド回路41に映像
信号S1が保持されるとき、シフトレジスタ51は入力
シフトデータおよびクロック信号に基づき各出力端子D
1,D2,・・・,Dnに順次にデータを保持し、各出
力端子D1,D2,・・・,Dnのデータ保持に伴い各
スイッチ52が順次に入り動作をする。各スイッチ52
の入り動作によって映像信号S1がサンプリングされ、
このサンプリングされたデータは可変アンプ43および
抵抗45を経て出力される。なお、可変アンプ43の倍
率は「1」に設定されている。
Referring to FIG. 9, first, the video signal S1 corresponding to the first horizontal scanning line segment is held in the sample and hold circuit 41. When the sample-and-hold circuit 41 holds the video signal S1, the shift register 51 outputs each output terminal D based on the input shift data and the clock signal.
1, D2, ..., Dn sequentially hold the data, and each switch 52 sequentially enters and operates according to the data holding of each output terminal D1, D2 ,. Each switch 52
The video signal S1 is sampled by the turning-on operation,
The sampled data is output via the variable amplifier 43 and the resistor 45. The magnification of the variable amplifier 43 is set to "1".

【0065】サンプル・ホールド回路42の保持データ
は不定データであるから、可変アンプ44の倍率を
「0」に設定することによってサンプル・ホールド回路
42からデータが出力されず、サンプル・ホールド回路
41からのデータだけが3ステートバッファアンプ47
に入力される。3ステートバッファアンプ47からはサ
ンプル・ホールド回路41の保持データが出力される。
この出力データは、データ線7を介してスイッチング素
子10に与えられる。よって、第1の水平走査線分の映
像信号S1から第1の水平走査線分の映像信号L1が生
成される。
Since the data held in the sample / hold circuit 42 is indefinite data, no data is output from the sample / hold circuit 42 by setting the magnification of the variable amplifier 44 to "0", and the sample / hold circuit 41 outputs the data. Only the data of 3 state buffer amplifier 47
Entered in. The 3-state buffer amplifier 47 outputs the data held in the sample / hold circuit 41.
This output data is given to the switching element 10 via the data line 7. Therefore, the video signal L1 of the first horizontal scanning line is generated from the video signal S1 of the first horizontal scanning line.

【0066】次いで、第2の水平走査線分に対応する映
像信号S2がサンプル・ホールド回路42に保持され
る。サンプル・ホールド回路42の保持データは、その
レベルが可変アンプ44で3/4倍された後に抵抗46
を経て出力される。これに対し、サンプル・ホールド回
路41の保持データは、そのレベルが可変アンプ43で
1/4倍された後に抵抗45を経て出力される。
Then, the video signal S2 corresponding to the second horizontal scanning line segment is held in the sample and hold circuit 42. The data held in the sample and hold circuit 42 has its level multiplied by 3/4 by the variable amplifier 44, and then the resistance 46
Will be output. On the other hand, the data held in the sample / hold circuit 41 is output through the resistor 45 after its level is multiplied by ¼ in the variable amplifier 43.

【0067】各サンプル・ホールド回路41,42から
のデータは3ステートバッファアンプ47で加算され、
この加算データはデータ信号線8を介してスイッチング
素子10に与えられる。よって、第1および第2の映像
信号S1,S2から第2の水平走査期間分の映像信号L
2が生成される。
The data from the sample and hold circuits 41 and 42 are added by the 3-state buffer amplifier 47,
This added data is given to the switching element 10 via the data signal line 8. Therefore, from the first and second video signals S1 and S2 to the video signal L for the second horizontal scanning period.
2 is generated.

【0068】以下同様に、第2の水平走査期間分の映像
信号S2、第3の水平走査期間分の映像信号S3、第4
の水平走査期間分の映像信号S4を順次に処理すること
によって、第3の水平走査期間分の映像信号L3、第4
の水平走査期間分の映像信号L4、第5の水平走査期間
分の映像信号L5が得られる。なお、各映像信号L3,
L4,L5の生成に用いられる可変アンプ43,44の
倍率は以下の値に設定される。映像信号L3の生成時、
可変アンプ43,44の各倍率は「1/2」に設定され
る。映像信号L4の生成時、可変アンプ44の倍率は
「3/4」に、可変アンプ43の倍率は「1/4」に設
定される。映像信号L5の生成時、可変アンプ44の倍
率は「1」に、可変アンプ43の倍率は「0」に設定さ
れる。
Similarly, the video signal S2 for the second horizontal scanning period, the video signal S3 for the third horizontal scanning period, and the fourth signal
Image signals S4 for the third horizontal scanning period are sequentially processed to process the video signals L3,
The video signal L4 for the horizontal scanning period and the video signal L5 for the fifth horizontal scanning period are obtained. Each video signal L3
The magnifications of the variable amplifiers 43 and 44 used to generate L4 and L5 are set to the following values. When the video signal L3 is generated,
Each magnification of the variable amplifiers 43 and 44 is set to "1/2". When the video signal L4 is generated, the magnification of the variable amplifier 44 is set to "3/4" and the magnification of the variable amplifier 43 is set to "1/4". When the video signal L5 is generated, the magnification of the variable amplifier 44 is set to "1" and the magnification of the variable amplifier 43 is set to "0".

【0069】よって、4つの水平走査期間分の映像信号
S1,S2,S3,S4から5つの水平走査期間分の映
像信号L1,L2,L3,L4,L5が得られる、すな
わち走査線の本数が5/4倍に増加されることになり、
走査線密度を粗くすることなくアスペクト比3:4の映
像をアスペクト比9:16の画面に表示することができ
る。また、従来のズーム回路に代えてサンプルホールド
回路41,42を用いていることから、コストの上昇を
抑えることができる。
Therefore, the video signals L1, L2, L3, L4, L5 for five horizontal scanning periods can be obtained from the video signals S1, S2, S3, S4 for four horizontal scanning periods, that is, the number of scanning lines is Will be increased by 5/4 times,
An image with an aspect ratio of 3: 4 can be displayed on a screen with an aspect ratio of 9:16 without making the scanning line density rough. Further, since the sample and hold circuits 41 and 42 are used instead of the conventional zoom circuit, the cost increase can be suppressed.

【0070】9:16の映像を表示するとき、可変アン
プ43の倍率は「1」に設定され、可変アンプ44の倍
率は「0」に設定される。同期再生クロック発生回路2
の発振周波数は通常表示の周波数に設定される。
When displaying a 9:16 image, the magnification of the variable amplifier 43 is set to "1" and the magnification of the variable amplifier 44 is set to "0". Synchronous reproduction clock generation circuit 2
The oscillation frequency of is set to the frequency normally displayed.

【0071】なお、本実施例では、走査線の増加比率を
5/4倍に設定しているが、これに代えて、4/3倍、
6/5倍などの他の比率に設定することもできる。ま
た、本実施例では、比率の設定に抵抗分圧によるアナロ
グ方式を用いているが、これに代えてデジタル方式を用
いることもできる。さらに、入力される1水平走査期間
分の映像信号の数が2であるが、複数の1水平走査期間
分の映像信号の平均加重を取ることによって走査線の増
加を実現することもできる。
In this embodiment, the scanning line increase ratio is set to 5/4 times, but instead of this, it is set to 4/3 times.
It is also possible to set other ratios such as 6/5 times. Further, in the present embodiment, the analog method by resistance voltage division is used for setting the ratio, but a digital method may be used instead. Further, although the number of input video signals for one horizontal scanning period is two, it is possible to increase the number of scanning lines by taking the average weight of the video signals for one horizontal scanning period.

【0072】[0072]

【発明の効果】以上に説明したように、本発明のマトリ
ックス映像表示装置によれば、余分なコストを掛けるこ
となく垂直方向に映像を拡大することができる。
As described above, according to the matrix image display device of the present invention, the image can be enlarged in the vertical direction without incurring extra cost.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明のマトリックス映像表示装置である液晶
表示装置の一実施例を示すブロック図である。
FIG. 1 is a block diagram showing an embodiment of a liquid crystal display device which is a matrix image display device of the present invention.

【図2】図1の液晶表示装置のXドライバ回路に用いら
れているサンプル・ホールド回路の周囲の構成を示すブ
ロック図である。
2 is a block diagram showing a configuration around a sample and hold circuit used in an X driver circuit of the liquid crystal display device of FIG.

【図3】図2のサンプル・ホールド回路の構成を示すブ
ロック図である。
3 is a block diagram showing a configuration of a sample and hold circuit of FIG.

【図4】従来の9:16のアスペクト比の画面に3:4
のアスペクト比の映像を表示する方法の一つで映像を画
面に表示した例を示す図である。
[FIG. 4] 3: 4 on a conventional 9:16 aspect ratio screen
FIG. 6 is a diagram showing an example in which an image is displayed on the screen by one of the methods of displaying an image having the aspect ratio of FIG.

【図5】劇場用映画をアスペクト比3:4のテレビ用映
像に変換したソフトによる映像の表示例を示す図であ
る。
FIG. 5 is a diagram showing a display example of an image by software in which a theater movie is converted into a television image having an aspect ratio of 3: 4.

【図6】従来の表示方法で、劇場用映画をアスペクト比
3:4のテレビ用映像に変換したソフトを9:16のア
スペクト比の画面に表示した例を示す図である。
FIG. 6 is a diagram showing an example in which software for converting a theater movie into a television image with an aspect ratio of 3: 4 is displayed on a screen with an aspect ratio of 9:16 by a conventional display method.

【図7】従来の9:16のアスペクト比の画面に3:4
のアスペクト比の映像を表示する方法の他の一つで映像
を画面に表示した例を示す図である。
FIG. 7: 3: 4 on a conventional 9:16 aspect ratio screen
FIG. 8 is a diagram showing an example in which a video is displayed on the screen by another one of the methods for displaying a video having an aspect ratio of FIG.

【図8】従来のズーム回路の構成を示すブロック図であ
る。
FIG. 8 is a block diagram showing a configuration of a conventional zoom circuit.

【図9】図8のズーム回路の動作を説明するための図で
ある。
9A and 9B are diagrams for explaining the operation of the zoom circuit in FIG.

【図10】図8のズーム回路が用いられている液晶表示
装置の構成を示すブロック図である。
10 is a block diagram showing a configuration of a liquid crystal display device in which the zoom circuit of FIG. 8 is used.

【図11】図10のズーム回路付の液晶表示装置の動作
を説明するための図である。
11 is a diagram for explaining the operation of the liquid crystal display device with the zoom circuit in FIG.

【符号の説明】[Explanation of symbols]

4・・・Xドライバ回路、6・・・Yドライバ回路、7
・・・液晶パネル、8・・・データ信号線、9・・・走
査信号線、10・・・スイッチング素子、41,42・
・・サンプル・ホールド回路、43,44・・・可変ア
ンプ、45,46・・・抵抗、47・・・3ステートバ
ッファ、51・・・シフトレジスタ、52・・・スイッ
チ、53・・・ホールド容量。
4 ... X driver circuit, 6 ... Y driver circuit, 7
... Liquid crystal panel, 8 ... Data signal line, 9 ... Scanning signal line, 10 ... Switching element, 41, 42 ...
..Sample and hold circuits, 43, 44 ... Variable amplifiers, 45, 46 ... Resistors, 47 ... 3-state buffers, 51 ... Shift registers, 52 ... Switches, 53 ... Hold capacity.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】マトリックス状に配列されている画素形成
素子のそれぞれに、対応する映像信号をデータ信号線を
介して供給し、対応する映像信号の書込動作指示信号を
走査信号線を介して供給するマトリックス映像表示装置
であって、 それぞれが対応する1水平走査期間分の映像信号から前
記画像形成素子の横方向の配列数に等しい数のサンプリ
ングデータを抽出し、各サンプリングデータを保持する
複数のサンプル・ホールド手段と、 前記サンプル・ホールド手段のそれぞれに保持されてい
る各サンプルデータを対応させながら所定の比率で加算
し、この加算されたデータを前記映像信号として前記デ
ータ信号線に出力する加算出力手段とを備えることを特
徴とするマトリックス映像表示装置。
1. A corresponding video signal is supplied to each of the pixel forming elements arranged in a matrix form via a data signal line, and a write operation instruction signal of the corresponding video signal is supplied via a scanning signal line. A matrix image display device to be supplied, wherein a plurality of sampling data items, each of which is equal in number to the horizontal array of the image forming elements, are extracted from the corresponding image signal for one horizontal scanning period, and a plurality of sampling data items are held. Of the sample and hold means and the sample data held in each of the sample and hold means are added at a predetermined ratio while being associated with each other, and the added data is output to the data signal line as the video signal. A matrix image display device comprising: an addition output unit.
JP4228716A 1992-08-27 1992-08-27 Matrix video display device Pending JPH0678251A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4228716A JPH0678251A (en) 1992-08-27 1992-08-27 Matrix video display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4228716A JPH0678251A (en) 1992-08-27 1992-08-27 Matrix video display device

Publications (1)

Publication Number Publication Date
JPH0678251A true JPH0678251A (en) 1994-03-18

Family

ID=16880698

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4228716A Pending JPH0678251A (en) 1992-08-27 1992-08-27 Matrix video display device

Country Status (1)

Country Link
JP (1) JPH0678251A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997013360A1 (en) * 1995-10-06 1997-04-10 Matsushita Electronics Corporation Method for driving matrix video display
AU705952B2 (en) * 1994-12-23 1999-06-03 Solar Enterprises International, L.L.C. Nonimaging solar collector
JP2006030914A (en) * 2004-07-21 2006-02-02 Toshiba Corp Information processor and display control method

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU705952B2 (en) * 1994-12-23 1999-06-03 Solar Enterprises International, L.L.C. Nonimaging solar collector
WO1997013360A1 (en) * 1995-10-06 1997-04-10 Matsushita Electronics Corporation Method for driving matrix video display
JP2006030914A (en) * 2004-07-21 2006-02-02 Toshiba Corp Information processor and display control method

Similar Documents

Publication Publication Date Title
JP3435172B2 (en) Television signal processing circuit
JPH05507823A (en) signal processing system
US5754163A (en) Liquid crystal display controlling apparatus
JP2000338925A (en) Image display device
JPH05207477A (en) Multi-standard display device
US5663759A (en) Feature processor for a digital camera
JPH08251504A (en) Video display system
JP2000206492A (en) Liquid crystal display
JPH0678251A (en) Matrix video display device
JPH09212131A (en) Image processor
JPH04348677A (en) Image pickup device
JPH0537909A (en) Liquid crystal image display device
JPH09102935A (en) Inexpensive sequential scanning television system having special feature
JPH04292087A (en) Liquid crystal display device
JPH07123335A (en) Double screen display television receiver
JPH1188806A (en) Liquid crystal projector with camera for painting and calligraphy
KR100339401B1 (en) Apparatus for converting format
JP3244362B2 (en) Television receiver
JPH0614689B2 (en) Video display
JP3113464B2 (en) Television receiver
JPH09204168A (en) Method for acquiring pixel data on secondary image from analog video signal and secondary image data converter
JPH01268272A (en) Television picture display device
JP3122950B2 (en) Liquid crystal control device, liquid crystal display device and projection device
JP3469596B2 (en) Matrix type display device
JP2718306B2 (en) Television receiver