JPH0659754A - 過電流制限回路 - Google Patents

過電流制限回路

Info

Publication number
JPH0659754A
JPH0659754A JP4208296A JP20829692A JPH0659754A JP H0659754 A JPH0659754 A JP H0659754A JP 4208296 A JP4208296 A JP 4208296A JP 20829692 A JP20829692 A JP 20829692A JP H0659754 A JPH0659754 A JP H0659754A
Authority
JP
Japan
Prior art keywords
transistor
current
load
emitter
base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4208296A
Other languages
English (en)
Inventor
Michihiro Matsui
道廣 松井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP4208296A priority Critical patent/JPH0659754A/ja
Publication of JPH0659754A publication Critical patent/JPH0659754A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Emergency Protection Circuit Devices (AREA)

Abstract

(57)【要約】 【目的】 直流電源より負荷に供給する電流をトランジ
スタを用いてオン・オフする回路において、負荷への突
入電流を制限する。 【構成】 スイッチ1のオンによりトランジスタQ2のベ
ースに電圧を加えてオンする。これにより、電源2より
の直流電流は抵抗R3→トランジスタQ1のエミッタ→ベー
ス→抵抗R1→トランジスタQ2に流れ、これにより、トラ
ンジスタQ1のエミッタ・コレクタ間がオンし、電源より
負荷3に電流を供給する。負荷にはコンデンサCが並列
接続され、この充電のため突入電流が流れる。このとき
抵抗R3の両端の電圧が上昇し、トランジスタQ3のベース
電圧を下降させてオンし、エミッタ→コレクタ→抵抗R1
・・に電流が流れ、これにより、トランジスタQ1のベー
ス電圧が上昇し、トランジスタQ1のエミッタ→コレクタ
電流を制限する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は過電流制限回路に係り、
容量性の負荷への突入電流を制限するものに関する。
【0002】
【従来の技術】直流電源より容量性の負荷に電流供給を
オン・オフする場合、オン時、負荷の容量(コンデン
サ)を充電するため突入電流が流れる。例えば、図2に
示す電源オン・オフ回路のように、スイッチ1のオンに
てトランジスタQ3のベースに+電圧が印加されるように
し、これにより、トランジスタQ3がオンしてトランジス
タQ2をオンし、電源2よりの電流が負荷3に供給される
回路である。この場合、前記突入電流はトランジスタQ2
のエミッタ→コレクタ間に流れるので、トランジスタQ2
はこの突入電流に耐えられる容量が必要である。しか
し、一旦トランジスタQ2がオンした後、すなわち、コン
デンサCが充電された後は、トランジスタQ2には負荷3
で決まる定常電流が流れるのみであるから、スイッチ1
のオンの時の電流容量を必要としないものであり、突入
電流に耐えるだけのために大きな電流容量のトランジス
タを用いなければならないのは不経済である。
【0003】
【発明が解決しようとする課題】本発明はこのような点
に鑑み、負荷への電源供給をオン・オフする回路に、定
常時の電流供給に影響を及ぼさず、スイッチオン時の突
入電流を制限する回路を設け、比較的小さい電流容量
(電流定格)のトランジスタで電源をオン・オフできる
ものを提供することにある。
【0004】
【課題を解決するための手段】本発明は上述の課題を解
決するため、直流電源に第1PNP型トランジスタのエ
ミッタを接続し、前記第1PNP型トランジスタのコレ
クタを負荷に接続し、前記第1PNP型トランジスタの
ベース電圧を変えることで負荷への電流を制御する回路
において、前記電源・エミッタ間に抵抗器を接続し、前
記直流電源に第2PNP型トランジスタのエミッタを接
続し、前記第2PNP型トランジスタのベースを前記第
1PNP型トランジスタのエミッタに接続し、前記第2
PNP型トランジスタのコレクタを第1PNP型トラン
ジスタのベースに接続してなり、前記抵抗器の両端に生
ずる電圧に応じて第1PNP型トランジスタのベース電
圧を可変し、負荷への電流を制限するようにした過電流
制限回路を提供するものである。
【0005】
【作用】以上のように構成したので、本発明による過電
流制限回路においては、電源をオン・オフするトランジ
スタ回路に電流制限回路を設けたので、負荷が容量性の
場合でもスイッチオン時の突入電流が制限されるので、
比較的小さい電流容量(電流定格)のトランジスタで電
源のオン・オフができる。
【0006】
【実施例】以下、図面に基づいて本発明による過電流制
限回路の実施例を詳細に説明する。図1は本発明による
過電流制限回路の一実施例の要部回路図である。図にお
いて、1はスイッチで、電源2よりの電流を負荷3に供
給する場合にオンする。電源2は直流電源である。Cは
コンデンサで、負荷3に並列に接続されている。Q1はト
ランジスタで、電源2より負荷3に供給される電流をオ
ン若しくはオフする。Q2はトランジスタで、スイッチ1
のオンにてベースに印加される電圧によりオンし、抵抗
R1を介しトランジスタQ1をオンする。R2は抵抗で、トラ
ンジスタQ1のベースにバイアス電圧を与える。Q3は電流
制限用のトランジスタ、R3は電流制限用の抵抗である。
【0007】次に、本発明による過電流制限回路の動作
を説明する。負荷3に電源2よりの電源を供給する場
合、スイッチ1をオンする。スイッチ1のオンにより、
トランジスタQ2のベースに+電圧が印加され、トランジ
スタQ2はオン状態になる。トランジスタQ2のコレクタは
抵抗R1を介してトランジスタQ1のベースに接続されてい
るため、トランジスタQ2のオンにより電源2よりの電流
がトランジスタQ1のエミッタ→ベースを経てトランジス
タQ2のコレクタに流れ、これにより、トランジスタQ1は
オンし、負荷3に電源2より電流が供給される。なお、
抵抗R2はトランジスタQ1のベースにバイアス電圧を与え
る。
【0008】前記トランジスタQ1のオンにより、コンデ
ンサCを充電するための急激な充電電流(突入電流)が
電源2よりトランジスタQ1のエミッタ→コレクタに流れ
る。トランジスタQ1のエミッタには抵抗R3が直列に接続
されているため、前記突入電流に応じて抵抗R3の両端間
の電圧が上昇する。この電圧上昇により、トランジスタ
Q3はベースバイアス電圧が上昇してオンの状態になり、
エミッタ→コレクタ電流が流れる。この電流は、抵抗R1
を経て前記トランジスタQ2のコレクタに流れるため、抵
抗R1の両端間の電圧が上昇し、この結果、トランジスタ
Q1のベース電圧が上昇してエミッタ→コレクタ電流を抑
制するように働く。すなわち、抵抗R3の値を適宜に設定
することにより、トランジスタQ1のエミッタ→コレクタ
の最大電流を適宜に制限できる。これにより、トランジ
スタQ1はこの制限された電流値に耐えられる電流容量が
あり、同時に、このときのエミッタ・コレクタ間の電圧
および前記電流の積に耐えられる電力容量があればよい
ことになる。
【0009】なお、負荷3に異常等が生じて負荷電流が
増大した場合にも上記同様の動作により電流が制限さ
れ、トランジスタQ1は破壊等から保護される。
【0010】
【発明の効果】以上に説明したように、本発明による過
電流制限回路によれば、電流制限用の抵抗値を適宜に設
定することにより、負荷が容量性の場合に、突入電流を
制限することができるので、電源オン・オフ用のトラン
ジスタは比較的小さい電流容量のものを使用でき、コス
トの引下げが可能になる。
【図面の簡単な説明】
【図1】本発明による過電流制限回路の一実施例の要部
回路図である。
【図2】従来の電源オン・オフ回路の一例である。
【符号の説明】
1 スイッチ 2 電源(直流電源) 3 負荷 Q1 トランジスタ(PNP型) Q2 トランジスタ(PNP型) Q3 トランジスタ(NPN型) C コンデンサ R3 抵抗

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 直流電源に第1PNP型トランジスタの
    エミッタを接続し、前記第1PNP型トランジスタのコ
    レクタを負荷に接続し、前記第1PNP型トランジスタ
    のベース電圧を変えることで負荷への電流を制御する回
    路において、前記電源・エミッタ間に抵抗器を接続し、
    前記直流電源に第2PNP型トランジスタのエミッタを
    接続し、前記第2PNP型トランジスタのベースを前記
    第1PNP型トランジスタのエミッタに接続し、前記第
    2PNP型トランジスタのコレクタを第1PNP型トラ
    ンジスタのベースに接続してなり、前記抵抗器の両端に
    生ずる電圧に応じて第1PNP型トランジスタのベース
    電圧を可変し、負荷への電流を制限するようにした過電
    流制限回路。
JP4208296A 1992-08-05 1992-08-05 過電流制限回路 Pending JPH0659754A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4208296A JPH0659754A (ja) 1992-08-05 1992-08-05 過電流制限回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4208296A JPH0659754A (ja) 1992-08-05 1992-08-05 過電流制限回路

Publications (1)

Publication Number Publication Date
JPH0659754A true JPH0659754A (ja) 1994-03-04

Family

ID=16553906

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4208296A Pending JPH0659754A (ja) 1992-08-05 1992-08-05 過電流制限回路

Country Status (1)

Country Link
JP (1) JPH0659754A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102025139A (zh) * 2010-11-11 2011-04-20 苏州合欣美电子科技有限公司 一种生态屋的扩限流保护电路
WO2015045107A1 (ja) 2013-09-27 2015-04-02 三菱電機株式会社 突入電流制限回路、及び電力変換装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102025139A (zh) * 2010-11-11 2011-04-20 苏州合欣美电子科技有限公司 一种生态屋的扩限流保护电路
WO2015045107A1 (ja) 2013-09-27 2015-04-02 三菱電機株式会社 突入電流制限回路、及び電力変換装置
US9590554B2 (en) 2013-09-27 2017-03-07 Mitsubishi Electric Corporation Electric power converter

Similar Documents

Publication Publication Date Title
US6285539B1 (en) Switch driver
US6525517B1 (en) Power supply circuit with a soft starting circuit
JPH02246740A (ja) 電源バックアップ回路
JPH0464209B2 (ja)
JPH0659754A (ja) 過電流制限回路
JP2001095240A (ja) 入力過電圧制限機能を備えた突入電流防止回路
JP3417858B2 (ja) カレントリミッタ機能付き電源装置
JPH0322831Y2 (ja)
JPH0729543Y2 (ja) リレー駆動回路
JPS5914818Y2 (ja) 直流電圧安定化回路
KR0129033Y1 (ko) 무선 전화기의 정전류 충전회로
JP2731284B2 (ja) 電圧駆動型素子の駆動回路
JPH0197163A (ja) スイッチング電源回路
JPH05328599A (ja) 突入電流防止回路
JP2834338B2 (ja) 電源回路
JP2601724Y2 (ja) 起動回路
JPS63234884A (ja) 電動機の起動制御装置
JPS5818717A (ja) 定電圧電源回路
JPH0370466A (ja) ドライブ安定化回路内蔵の電源回路
JPS58225728A (ja) 交流2線式無接点スイツチ
JPH0199469A (ja) 直流電源の突入電流抑制回路
JP2000092823A (ja) カレントリミッタ回路
JPS61251424A (ja) 突入電流防止回路
JPH09163718A (ja) リップルフィルタ
JPH0587845B2 (ja)

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050304

A131 Notification of reasons for refusal

Effective date: 20050901

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051014

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051114

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051222

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Effective date: 20060125

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Effective date: 20060217

Free format text: JAPANESE INTERMEDIATE CODE: A61

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100224

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees