JPH0625107Y2 - Video signal generator - Google Patents

Video signal generator

Info

Publication number
JPH0625107Y2
JPH0625107Y2 JP7023289U JP7023289U JPH0625107Y2 JP H0625107 Y2 JPH0625107 Y2 JP H0625107Y2 JP 7023289 U JP7023289 U JP 7023289U JP 7023289 U JP7023289 U JP 7023289U JP H0625107 Y2 JPH0625107 Y2 JP H0625107Y2
Authority
JP
Japan
Prior art keywords
memory
waveform
data
level
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP7023289U
Other languages
Japanese (ja)
Other versions
JPH0310678U (en
Inventor
猛 見原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP7023289U priority Critical patent/JPH0625107Y2/en
Publication of JPH0310678U publication Critical patent/JPH0310678U/ja
Application granted granted Critical
Publication of JPH0625107Y2 publication Critical patent/JPH0625107Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Description

【考案の詳細な説明】 <産業上の利用分野> この考案は、ビデオ信号を発生させるビデオ信号発生器
に関し、特にテレビ用ICの測定の為のビデオ信号を発
生させるのに用いて好適なビデオ信号発生器に関するも
のである。
DETAILED DESCRIPTION OF THE INVENTION <Industrial field of application> The present invention relates to a video signal generator for generating a video signal, and more particularly, to a video suitable for use in generating a video signal for measuring a TV IC. It relates to a signal generator.

<従来技術> テレビ用ICの特性を測定するためには複合カラー信号
を発生させなければならない。複合カラー信号は第3図
(A)に示すような信号であり、信号のレベルを決める
ルミナンス(B)と高周波成分からなるクロミナンス
(C)を加算して作成する。この複合カラー信号は測定
の種類によって、テレビの水平周期を単位にして、種々
の異なる波形を発生させなければならない。その為、1
水平走査周期毎に波形の種類を選択すると共に、一水平
走査周期を複数のセグメントに分割し、ルミナンスでは
各セグメント毎にレベルを規定し、クロミナンスでは各
セグメント毎に振幅、位相を規定して波形を発生し、合
成する。
<Prior Art> In order to measure the characteristics of a TV IC, a composite color signal must be generated. The composite color signal is a signal as shown in FIG. 3 (A) and is created by adding the luminance (B) that determines the level of the signal and the chrominance (C) composed of high frequency components. This composite color signal must generate various different waveforms in units of the horizontal period of the television depending on the type of measurement. Therefore, 1
The waveform type is selected for each horizontal scanning cycle, one horizontal scanning cycle is divided into multiple segments, the level is specified for each segment in luminance, and the amplitude and phase are specified for each segment in chrominance. Generate and synthesize.

第4図にこの様な複合ビデオ信号を発生させるビデオ信
号発生器の構成を示す。第4図において、波形シーケン
ス発生部1から各水平走査周期毎に波形種類の番号が、
各セグメント毎にセグメント番号が振幅メモリ2及び位
相メモリ3のアドレスに与えられ、このアドレスに格納
されたデータがデジタルシンセサイザ4に入力される。
デジタルシンセサイザ4はこれら入力された振幅、位相
の各データから波形データを構成してDA変換部6に出
力する。振幅メモリ2、位相メモリ3及びデジタルシン
セサイザ4でクロミナンス部5を構成している。また、
波形シーケンス発生部1から波形種類番号及びセグメン
ト番号がレベルメモリ7のアドレスに入力され、このア
ドレスに格納されたデータはDA変換部8に入力され
る。レベルメモリ7はルミナンス部を構成する。DA変
換部6、8の出力はそれぞれローパスフィルタ9、10
で高調波成分が除去され、加算部11で加算されて複合
カラー信号として出力される。このようにすることによ
って、小容量のメモリで多種類の波形を簡単に発生する
ことが出来、かつ1水平走査周期毎に異なった波形を発
生することも出来る。
FIG. 4 shows the structure of a video signal generator for generating such a composite video signal. In FIG. 4, the waveform type number for each horizontal scanning period from the waveform sequence generator 1 is
The segment number is given to the address of the amplitude memory 2 and the phase memory 3 for each segment, and the data stored at this address is input to the digital synthesizer 4.
The digital synthesizer 4 forms waveform data from the input amplitude and phase data and outputs it to the DA converter 6. The amplitude memory 2, the phase memory 3 and the digital synthesizer 4 constitute a chrominance section 5. Also,
The waveform type number and the segment number are input from the waveform sequence generator 1 to the address of the level memory 7, and the data stored at this address is input to the DA converter 8. The level memory 7 constitutes a luminance part. The outputs of the DA converters 6 and 8 are low-pass filters 9 and 10, respectively.
Then, the harmonic components are removed and added by the adder 11 to be output as a composite color signal. By doing so, it is possible to easily generate many kinds of waveforms with a small capacity memory and also to generate different waveforms for each horizontal scanning period.

第5図に振幅メモリ2、位相メモリ3及びレベルメモリ
7のデータの格納状態を示す。各メモリは波形毎に分割
され、1つの波形はさらにセグメント毎に分割される。
分割された各セグメントには対応する振幅、位相、レベ
ルのデータが格納されている。この様にすることによっ
て、少ないメモリ容量で多種類の波形のデータを格納す
ることが出来る。また、測定中に各メモリの内容を書き
替えることにより、さらに多種類の波形に対応すること
も出来る。
FIG. 5 shows the storage state of data in the amplitude memory 2, the phase memory 3 and the level memory 7. Each memory is divided into waveforms, and one waveform is further divided into segments.
Amplitude, phase, and level data corresponding to each of the divided segments is stored. By doing so, it is possible to store various kinds of waveform data with a small memory capacity. In addition, by rewriting the contents of each memory during measurement, it is possible to support a wider variety of waveforms.

<考案が解決すべき課題> しかしながら、この様なビデオ信号発生器は1水平走査
周期を複数のセグメントに分割し、各セグメント内では
ルミナンス及びクロミナンスを一定にする方式であるた
め、例えば第6図に示すような振幅が連続して変化する
ランプ波形を発生することが出来ないという課題があっ
た。
<Problems to be solved by the invention> However, since such a video signal generator is a system in which one horizontal scanning period is divided into a plurality of segments and the luminance and chrominance are made constant in each segment, for example, FIG. There is a problem that it is not possible to generate a ramp waveform whose amplitude continuously changes as shown in FIG.

連続して変化する波形を発生させる手段として1水平走
査周期間の全波形データをメモリに格納し、順次読み出
す手段もあるが、多種類の波形データを持つ為には大容
量のメモリが必要であり、かつ測定中のデータの変更が
困難になるという課題があった。
As a means for generating a waveform that changes continuously, there is also a means for storing all waveform data for one horizontal scanning period in a memory and sequentially reading it out, but a large capacity memory is required to have many kinds of waveform data. However, there is a problem that it is difficult to change the data during measurement.

<考案の目的> この考案の目的は、低価格でかつ特殊な任意波形を発生
することが出来るビデオ信号発生器を提供することにあ
る。
<Object of the Invention> An object of the present invention is to provide a video signal generator that can generate a special arbitrary waveform at low cost.

<課題を解決する為の手段> 前記課題を解決する為に本考案では、ルミナンス部とし
て各セグメント単位でレベルデータを格納するレベルメ
モリと一水平走査周期の任意なレベル波形を格納する波
形メモリを保持し、各水平走査周期毎にこれらレベルメ
モリの出力と波形メモリの出力を切り替えてルミナンス
データとするようにしたものである。
<Means for Solving the Problems> In order to solve the above problems, in the present invention, a level memory for storing level data in each segment unit and a waveform memory for storing an arbitrary level waveform in one horizontal scanning cycle are provided as a luminance unit. This is held, and the output of the level memory and the output of the waveform memory are switched for each horizontal scanning cycle to obtain luminance data.

<作用> 従来のルミナンス発生部と任意波形を発生する波形発生
部を組み合わせることにより、低価格でかつ特殊な波形
に対応できる。
<Operation> By combining a conventional luminance generating section and a waveform generating section for generating an arbitrary waveform, it is possible to deal with a special waveform at a low cost.

<実施例> 第1図に本考案に係るビデオ信号発生器の一実施例を示
す。なお、第4図と同じ要素には同一符号を付し、説明
を省略する。第1図において、20はセグメントアドレ
スカウンタであり、クロックfcが入力され、このクロ
ックをカウントしてセグメント番号gを出力し、振幅メ
モリ2、位相メモリ3及びレベルメモリ26に出力す
る。このクロックfcはこの装置の基準タイミングクロ
ックであり、サブキャリヤの4倍の周波数が選ばれる。
21は水平走査カウンタであり、クロックfcが入力さ
れる。水平走査カウンタ21は水平走査周期の間のクロ
ックfcのカウント数で一巡するカウンタであり、この
実施例では910進カウンタである。22はラインカウ
ンタであり、水平走査カウンタ21のオーバーフロー信
号sが入力される。すなわち、ラインカウンタ22は1
水平走査周期毎にカウントアップされる。23はシーケ
ンスメモリであり、ラインカウンタ22のカウント値が
入力される。シーケンスメモリ23には各水平走査周期
に対応する波形の種類の番号hが格納されている。この
波形種類番号hは振幅メモリ2、位相メモリ3及びレベ
ルメモリ26に入力される。24はデジタルシグナルプ
ロセッサであり、ユーザが定義したプログラミングに基
づいて一水平走査周期間のレベル波形のデータを演算し
て出力する。25は波形メモリであり、デジタルシグナ
ルプロセッサ24の出力がデータとして入力される。ま
た、そのアドレスとして水平走査カウンタ21のカウン
ト値dが入力される。26はレベルメモリであり、セグ
メントアドレスカウンタ20の出力g及びシーケンスメ
モリ23の出力hが入力される。レベルメモリ26は第
4図のレベルメモリ7と同様の動作をするものであり、
各波形種類及びセグメントに対応したレベルが格納され
ている。27はコンパレータであり、シーケンスメモリ
23の出力h及び設定値jが入力され、これらの値を比
較する。その出力kは直接メモリ25のチップセレクト
端子CSへ、またインバータ28を介してレベルメモリ
26のチップセレクト端子CSに入力される。29はコ
ントローラであり、振幅メモリ2、位相メモリ3、デジ
タルシンセサイザ4、シーケンスメモリ23及びレベル
メモリ26に格納する。データを供給する。波形メモリ
25及びレベルメモリ26の出力はDA変換部6に入力
される。また、デジタルシンセサイザ4及びDA変換部
6、8はクロックfcに同期して動作する。
<Embodiment> FIG. 1 shows an embodiment of a video signal generator according to the present invention. The same elements as those in FIG. 4 are designated by the same reference numerals and the description thereof will be omitted. In FIG. 1, reference numeral 20 denotes a segment address counter, which receives a clock f c , counts this clock, outputs a segment number g, and outputs it to the amplitude memory 2, the phase memory 3 and the level memory 26. This clock f c is the reference timing clock of this device, and a frequency four times that of the subcarrier is selected.
Reference numeral 21 is a horizontal scanning counter, to which the clock f c is input. The horizontal scanning counter 21 is a counter that makes one round with the count number of the clock f c during the horizontal scanning period, and is a 910-ary counter in this embodiment. A line counter 22 receives the overflow signal s of the horizontal scanning counter 21. That is, the line counter 22 is 1
It is incremented every horizontal scanning cycle. Reference numeral 23 is a sequence memory to which the count value of the line counter 22 is input. The sequence memory 23 stores the waveform type number h corresponding to each horizontal scanning period. The waveform type number h is input to the amplitude memory 2, the phase memory 3 and the level memory 26. A digital signal processor 24 calculates and outputs level waveform data for one horizontal scanning period based on programming defined by the user. Reference numeral 25 is a waveform memory to which the output of the digital signal processor 24 is input as data. Further, the count value d of the horizontal scanning counter 21 is input as the address. A level memory 26 receives the output g of the segment address counter 20 and the output h of the sequence memory 23. The level memory 26 operates similarly to the level memory 7 shown in FIG.
The level corresponding to each waveform type and segment is stored. Reference numeral 27 is a comparator, which receives the output h of the sequence memory 23 and the set value j and compares these values. The output k is directly input to the chip select terminal CS of the memory 25 and also to the chip select terminal CS of the level memory 26 via the inverter 28. Reference numeral 29 denotes a controller, which stores in the amplitude memory 2, the phase memory 3, the digital synthesizer 4, the sequence memory 23, and the level memory 26. Supply data. The outputs of the waveform memory 25 and the level memory 26 are input to the DA converter 6. Further, the digital synthesizer 4 and the DA converters 6 and 8 operate in synchronization with the clock f c .

次に、この実施例の動作を第2図に基づいて説明する。
なお、この実施例では1水平走査周期は5つのセグメン
トに分割されているとする。また、コンパレータ27の
設定値jは30とする。最初に初期設定がなされる。ま
ず、コントローラ29は振幅メモリ2、位相メモリ3、
デジタルシンセサイザ4、シーケンスメモリ23及びレ
ベルメモリ26に必要なデータを格納する。すなわち、
振幅メモリ2及び位相メモリ3にはセグメント番号gと
波形種類番号hで指定されるアドレスに対応する番地に
振幅データ及び位相データが格納され、シーケンスメモ
リ23にはライン番号で指定されるアドレスに対応する
番地に波形種類番号が格納される。また、レベルメモリ
26には波形種類番号及びセグメント番号で指定される
アドレスに対応する番地にルミナンスのレベルデータが
格納される。次に、ユーザが作成したプログラムに基づ
いてデジタルシグナルプロセッサ24が1水平走査周期
間の波形データを演算し、このデータはメモリ25に格
納される。初期設定が終了すると、波形の出力が開始さ
れる。第2図において、(A)はラインカウンタ22の
出力であるライン番号、(B)はセグメントアドレスカ
ウンタ20の出力であるセグメント番号、(C)は位相
メモリ3の出力である位相データ、(D)は振幅メモリ
2の出力である振幅データ、(E)はコンパレータ27
の出力、(F)はレベルメモリ26の出力、(G)は波
形メモリ25の出力、(H)はDA変換部6の出力であ
るルミナンス、(I)はDA変換部8の出力であるクロ
ミナンス、(J)は加算部11の出力である複合カラー
信号である。まず、ラインカウンタ22の出力であるラ
イン番号は「1」になり、シーケンスメモリ23からそ
のライン番号に対応する波形種類番号hが出力される。
また、クロックfcの182カウント毎にセグメントア
ドレスカウンタ20の出力g(セグメント番号)が1か
ら5まで順次変化する。振幅メモリ2、位相メモリ3は
これら波形種類番号h、セグメント番号gから振幅デー
タA11〜A51、位相データP11〜P51を出力し、これら
のデータからクロミナンス(I)が合成される。また、
ライン番号が1なのでコンパレータ27の出力kは高レ
ベルになる。従って、レベルメモリ26がアクティブに
なり、その出力はL11〜L51とセグメント番号に応じて
変化してルミナンス(H)が合成される。波形メモリ2
5はインアクティブになり、出力されない。このルミナ
ンス(H)とクロミナンス(I)は加算部11で合成さ
れて複合カラー信号(J)が作成される。クロックfc
が910カウントすると、水平走査カウンタ21が一巡
してオーバーフロー信号sが出力され、ラインカウンタ
が1つインクリメントされる。ライン番号は「2」にな
り、同様の動作が繰り返される。このとき、シーケンス
メモリ23の設定値によっては直前のライン番号としゃ
波形種類番号が異なるようにすることも出来る。このよ
うにすると、位相データ(C)、振幅データ(D)、レ
ベルメモリ26の出力(F)が異なり、ライン番号毎に
異なった波形の複合カラー信号を出力する事も出来る。
ライン番号が30に達すると、コンパレータ27の出力
が低レベルになり、波形メモリ25の出力がアクティ
ブ、レベルメモリ26の出力がインアクティブになる。
波形メモリ25にはデジタルシグナルプロセッサ24で
作成された任意波形のデータが格納されており、ルミナ
ンスはこの波形データに従って変化する。波形メモリ2
5内の波形データは910点で構成されており、図に示
すようなランプ波形をも表わすことが出来る。振幅デー
タ(D)、位相データ(C)は他のライン番号と同様の
手順で発生される。この様な動作が繰り返され、ライン
番号が1から29まではレベルメモリ26に格納された
値によりルミナンスが生成され、30以上では波形メモ
リ25に格納された波形データにより生成される。
Next, the operation of this embodiment will be described with reference to FIG.
In this embodiment, one horizontal scanning period is divided into 5 segments. The set value j of the comparator 27 is 30. Initial settings are made first. First, the controller 29 uses the amplitude memory 2, the phase memory 3,
Required data is stored in the digital synthesizer 4, the sequence memory 23, and the level memory 26. That is,
The amplitude memory 2 and the phase memory 3 store amplitude data and phase data at addresses corresponding to the addresses designated by the segment number g and the waveform type number h, and the sequence memory 23 corresponds to the address designated by the line number. The waveform type number is stored in the address. Further, the level memory 26 stores the level data of luminance at the address corresponding to the address designated by the waveform type number and the segment number. Next, the digital signal processor 24 calculates waveform data for one horizontal scanning period based on the program created by the user, and this data is stored in the memory 25. When the initial setting is completed, waveform output is started. In FIG. 2, (A) is the line number output from the line counter 22, (B) is the segment number output from the segment address counter 20, (C) is the phase data output from the phase memory 3, (D). ) Is the amplitude data output from the amplitude memory 2, and (E) is the comparator 27.
, (F) is the output of the level memory 26, (G) is the output of the waveform memory 25, (H) is the luminance of the DA converter 6, and (I) is the chrominance of the DA converter 8. , (J) are composite color signals output from the adder 11. First, the line number output from the line counter 22 becomes "1", and the waveform type number h corresponding to the line number is output from the sequence memory 23.
The output g (segment number) of the segment address counter 20 sequentially changes from 1 to 5 every 182 counts of the clock f c . The amplitude memory 2 and the phase memory 3 output the amplitude data A 11 to A 51 and the phase data P 11 to P 51 from the waveform type number h and the segment number g, and the chrominance (I) is synthesized from these data. Also,
Since the line number is 1, the output k of the comparator 27 becomes high level. Therefore, the level memory 26 becomes active, and its output changes depending on the segment number of L 11 to L 51 and the luminance (H) is synthesized. Waveform memory 2
5 is inactive and is not output. The luminance (H) and the chrominance (I) are combined by the adder 11 to create a composite color signal (J). Clock f c
When 910 is counted, the horizontal scanning counter 21 makes one round and the overflow signal s is output, and the line counter is incremented by one. The line number becomes "2", and the same operation is repeated. At this time, depending on the setting value of the sequence memory 23, the immediately preceding line number and the waveform type number may be different. By doing so, the phase data (C), the amplitude data (D), and the output (F) of the level memory 26 are different, and it is possible to output a composite color signal having a different waveform for each line number.
When the line number reaches 30, the output of the comparator 27 becomes low level, the output of the waveform memory 25 becomes active, and the output of the level memory 26 becomes inactive.
The waveform memory 25 stores arbitrary waveform data created by the digital signal processor 24, and the luminance changes according to the waveform data. Waveform memory 2
The waveform data in 5 is composed of 910 points, and can also represent a ramp waveform as shown in the figure. Amplitude data (D) and phase data (C) are generated in the same procedure as other line numbers. Such an operation is repeated, and luminance is generated by the value stored in the level memory 26 for line numbers 1 to 29, and is generated by the waveform data stored in the waveform memory 25 for line numbers 30 and above.

なお、この実施例ではコンパレータ27によりライン番
号が設定値jに等しいか大きい時に波形メモリ25を選
択するようにしたが、特定の値、または特定の範囲にあ
る時に波形メモリ25を選択するようにしてもよい。
Although the comparator 27 selects the waveform memory 25 when the line number is equal to or larger than the set value j in this embodiment, the waveform memory 25 is selected when the line number is within a specific value or in a specific range. May be.

<考案の効果> 以上、実施例に基づいて具体的に説明したように、この
考案ではルミナンス部として各セグメント番号毎のレベ
ルを格納したレベルメモリと1水平走査周期間のルミナ
ンス波形を格納した波形メモリを具備し、水平走査周期
によってこれらのメモリを選択して使用するようにし
た。その為、レベルメモリでは発生する事が出来ないラ
ンプ波形も自由に発生することが出来、出力波形の自由
度が大巾に増加するという効果がある。
<Effects of the Invention> As described above in detail with reference to the embodiments, according to the present invention, the level memory storing the level of each segment number as the luminance portion and the waveform storing the luminance waveform for one horizontal scanning period. A memory is provided, and these memories are selected and used according to the horizontal scanning cycle. Therefore, the ramp waveform, which cannot be generated by the level memory, can be freely generated, and the degree of freedom of the output waveform is greatly increased.

また、一水平周期間の波形のみを格納するようにし、従
来のレベルメモリと選択できるようにしたので、波形メ
モリの容量がそれほど増加せず、また波形データの設定
も簡単になり、かつ操作性も悪化しないという効果もあ
る。
In addition, because only the waveform for one horizontal cycle is stored and it is possible to select from the conventional level memory, the capacity of the waveform memory does not increase so much and the setting of waveform data is simple and the operability is also improved. There is also an effect that it does not deteriorate.

【図面の簡単な説明】[Brief description of drawings]

第1図は本考案に係るビデオ信号発生器の一実施例を示
す構成図、第2図はその動作を説明するための図、第3
図はビデオ信号を示す波形図、第4図は従来のビデオ信
号発生器の構成図、第5図は位相メモリ、振幅メモリ、
レベルメモリの格納状態を示す図、第6図はルミナンス
の一例を示す波形図である。 5……クロミナンス部、6,8……DA変換部、11…
…加算部、20……セグメントアドレスカウンタ、21
……水平走査カウンタ、23……シーケンスメモリ、2
5……波形メモリ、26……レベルメモリ。
FIG. 1 is a block diagram showing an embodiment of a video signal generator according to the present invention, FIG. 2 is a diagram for explaining its operation, and FIG.
FIG. 4 is a waveform diagram showing a video signal, FIG. 4 is a configuration diagram of a conventional video signal generator, FIG. 5 is a phase memory, an amplitude memory,
FIG. 6 is a diagram showing a storage state of the level memory, and FIG. 6 is a waveform diagram showing an example of luminance. 5 ... Chrominance part, 6, 8 ... DA conversion part, 11 ...
… Addition unit, 20 …… Segment address counter, 21
... Horizontal scan counter, 23 ... Sequence memory, 2
5 ... Waveform memory, 26 ... Level memory.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】クロミナンスデータとルミナンスデータを
アナログ信号に変換し、これらの信号を合成してビデオ
信号を発生するビデオ信号発生器において、 セグメント番号及び波形種類番号が入力され、あらかじ
め格納された振幅データ及び位相データからクロミナン
スデータを発生するクロミナンス部と、 セグメント番号及び波形種類番号が入力され、各セグメ
ントに対応するレベルデータが格納されるレベルメモリ
と、 一水平走査周期間のレベル波形が格納される波形メモリ
とを有し、 各水平走査周期毎に前記レベルメモリと波形メモリのい
ずれかを選択してルミナンスデータとするようにしたこ
とを特徴とするビデオ信号発生部。
1. A video signal generator for converting chrominance data and luminance data into an analog signal and synthesizing these signals to generate a video signal. A segment number and a waveform type number are input and amplitudes stored in advance. The chrominance part that generates chrominance data from the data and phase data, the segment number and waveform type number are input, the level memory that stores the level data corresponding to each segment, and the level waveform for one horizontal scanning cycle are stored. And a waveform memory for selecting the level memory or the waveform memory for each horizontal scanning cycle to obtain luminance data.
JP7023289U 1989-06-15 1989-06-15 Video signal generator Expired - Lifetime JPH0625107Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7023289U JPH0625107Y2 (en) 1989-06-15 1989-06-15 Video signal generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7023289U JPH0625107Y2 (en) 1989-06-15 1989-06-15 Video signal generator

Publications (2)

Publication Number Publication Date
JPH0310678U JPH0310678U (en) 1991-01-31
JPH0625107Y2 true JPH0625107Y2 (en) 1994-06-29

Family

ID=31606218

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7023289U Expired - Lifetime JPH0625107Y2 (en) 1989-06-15 1989-06-15 Video signal generator

Country Status (1)

Country Link
JP (1) JPH0625107Y2 (en)

Also Published As

Publication number Publication date
JPH0310678U (en) 1991-01-31

Similar Documents

Publication Publication Date Title
JP2526558B2 (en) Video signal scan converter
JPH07262081A (en) Data converter
JPS6343772B2 (en)
JPH0625107Y2 (en) Video signal generator
US5001549A (en) Television signal generator
US5159435A (en) Television signal generator
JP2599091B2 (en) Television signal generator
US5424667A (en) Variable frequency signal generating method
JP2501815Y2 (en) Video signal generator
US5883530A (en) Methods and devices for generating cycled waveforms of nonsingle period
JP2003142993A (en) Modulation signal generating device
JPH0745780Y2 (en) Signal generation circuit
JP2548335B2 (en) Storage device
JP3292553B2 (en) Digital phase shifter
JP2867873B2 (en) Digital sweep signal generation circuit
JP2512011B2 (en) TV signal generator
JP2538617Y2 (en) Digital storage oscilloscope
JP2554471Y2 (en) Digital oscilloscope
JPH0448269A (en) Digital oscilloscope
JPH0379165A (en) Synchronous signal generation circuit
JPH07101927B2 (en) Image processing device
JPS6141589B2 (en)
JPH0727428B2 (en) Direct digital synthesizer
JPH0648442Y2 (en) LSI tester
JPH0548667B2 (en)