JPH061892B2 - Load switchgear protection circuit - Google Patents

Load switchgear protection circuit

Info

Publication number
JPH061892B2
JPH061892B2 JP61241254A JP24125486A JPH061892B2 JP H061892 B2 JPH061892 B2 JP H061892B2 JP 61241254 A JP61241254 A JP 61241254A JP 24125486 A JP24125486 A JP 24125486A JP H061892 B2 JPH061892 B2 JP H061892B2
Authority
JP
Japan
Prior art keywords
load
voltage
circuit
current
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61241254A
Other languages
Japanese (ja)
Other versions
JPS6395720A (en
Inventor
豊 山浦
隆 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP61241254A priority Critical patent/JPH061892B2/en
Publication of JPS6395720A publication Critical patent/JPS6395720A/en
Publication of JPH061892B2 publication Critical patent/JPH061892B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、例えば半導体スイッチング素子を用いた負
荷開閉装置の保護回路、特に過負荷電流に対する保護に
関するものである。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a protection circuit for a load switching device using, for example, a semiconductor switching element, and more particularly to protection against overload current.

〔従来の技術〕[Conventional technology]

第6図は従来の負荷開閉装置を示す回路図であり、図に
おいて(1)は例えばマイコン等で構成された制御回路、
(2a)〜(2d)は例えばトランジスタからなる半導体スイッ
チング素子、(3a)〜(3d)は制御回路(1)と複数の半導体
スイッチング素子(2a)〜(2d)とを接続する信号線、(4a)
〜(4d)は各半導体スイッチング素子(2a)〜(2d)に接続さ
れた負荷である。(5)は各負荷(4a)〜(4d)に電力を供給
する電源、(6)は速断ヒュウズ等が用いられている保護
素子である。なお、図においては半導体スイッチング素
子(2a)〜(2d)の入力制御抵抗等は省略して示す。
FIG. 6 is a circuit diagram showing a conventional load switchgear, in which (1) is a control circuit composed of, for example, a microcomputer,
(2a) ~ (2d) is a semiconductor switching element composed of, for example, a transistor, (3a) ~ (3d) is a signal line connecting the control circuit (1) and a plurality of semiconductor switching elements (2a) ~ (2d), 4a)
Reference numerals (4d) to (4d) denote loads connected to the semiconductor switching elements (2a) to (2d). (5) is a power supply that supplies electric power to the loads (4a) to (4d), and (6) is a protection element using a fast-acting fuse. In the figure, the input control resistors and the like of the semiconductor switching elements (2a) to (2d) are omitted.

次に、上記のように構成された従来の負荷開閉装置の動
作を説明する。まず、制御回路(1)で選択した作動すべ
き負荷例えば負荷(4a)に接続した半導体スイッチング素
子(2a)に制御回路(1)から信号線(3a)を介して高レベル
信号が送られ、半導体スイッチング素子(2a)をオンとし
て負荷(4a)に電源(5)から電力を供給する。次に負荷(4
a)に供給している電力を遮断する場合は、半導体スイッ
チング素子(2a)に制御回路(1)から送られている高レベ
ルの信号を低レベルの信号に変えて半導体スイッチング
素子(2a)をオフとする。
Next, the operation of the conventional load switchgear configured as described above will be described. First, a high-level signal is sent from the control circuit (1) via the signal line (3a) to the semiconductor switching element (2a) connected to the load to be activated, for example, the load (4a) selected in the control circuit (1), The semiconductor switching element (2a) is turned on and power is supplied from the power supply (5) to the load (4a). Then load (4
To shut off the power supplied to a), change the high level signal sent from the control circuit (1) to the semiconductor switching element (2a) to a low level signal and turn the semiconductor switching element (2a) on. Turn off.

上記のように負荷(4a)に電力が供給されているときにな
んらかの原因で負荷(4a)が短絡すると回路に過電流が流
れるが、この過電流により保護素子(6)が溶断して半導
体スイッチング素子(2a)が破損することを防止する。
As described above, if the load (4a) is short-circuited for some reason while power is being supplied to the load (4a), an overcurrent will flow in the circuit.However, due to this overcurrent, the protective element (6) will melt and the semiconductor switching will occur. It prevents the element (2a) from being damaged.

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

従来の負荷開閉装置の保護回路は上記のように1個の保
護素子(6)で構成されているため同じ特性の半導体スイ
ッチング素子(2a)〜(2d)を用い、かつ同時に2個以上の
半導体スイッチング素子を動作させない場合は保護素子
(6)で各半導体スイッチング素子(2a)〜(2d)を保護する
ことができる。
Since the protection circuit of the conventional load switching device is composed of one protection element (6) as described above, semiconductor switching elements (2a) to (2d) having the same characteristics are used, and two or more semiconductors are simultaneously used. Protective element when switching element is not operated
The semiconductor switching elements (2a) to (2d) can be protected by (6).

しかし、2個以上の半導体スイッチング素子を同時に動
作させるときには、保護素子(6)の電流容量としては動
作すべき2個以上の半導体スイッチング素子に各々流れ
る電流の和以上のものを選択する必要があり、この電流
容量の保護素子(6)を使用した場合には1個の半導体ス
イッチング素子使用時の保護がなされていないという問
題があった。
However, when operating two or more semiconductor switching elements at the same time, it is necessary to select a current capacity of the protection element (6) that is equal to or more than the sum of the currents flowing in the two or more semiconductor switching elements to be operated. However, when the protection element (6) for this current capacity is used, there is a problem that protection is not performed when one semiconductor switching element is used.

この発明はかかる問題点を解決するためになされたもの
であり、1個の半導体スイッチング素子の保護および2
個以上の半導体スイッチング素子の保護をともに可能と
した負荷開閉装置の保護回路を得ることを目的とするも
のである。
The present invention has been made to solve such a problem, and protects one semiconductor switching element and
An object of the present invention is to obtain a protection circuit for a load switching device which can protect at least one semiconductor switching element.

〔問題点を解決するための手段〕[Means for solving problems]

この発明に係る負荷開閉装置の保護回路は、複数個の負
荷と、各負荷にそれぞれ直列接続された複数個のスイッ
チング回路とを有する負荷開閉装置において、上記複数
個のスイッチング回路のオン・オフを制御する制御信号
を出力すると共に、該制御信号により決まる負荷電流に
応じてあらかじめ定められたデジタル基準データを出力
する制御手段と、上記複数個のスイッチング回路に流れ
る負荷電流を電圧に変換する電流電圧変換回路と、上記
制御手段が出力するデジタル基準データをアナログ基準
電圧に変換するデジタル・アナログ変換器と、上記電流
電圧変換回路で得た電圧と、上記デジタル・アナログ変
換器の出力する基準電圧とを比較し、電流電圧変換回路
で得た電圧が基準電圧を越えたときに遮断電圧を出力す
る比較回路と、該比較回路が出力する遮断電圧により上
記負荷に電力を供給する負荷電源を遮断する電源遮断回
路とを備えたものである。
A protection circuit for a load switchgear according to the present invention is a load switchgear having a plurality of loads and a plurality of switching circuits connected in series to each load, and turning on / off the plurality of switching circuits. Control means for outputting a control signal for controlling, and outputting digital reference data predetermined according to the load current determined by the control signal, and a current voltage for converting the load current flowing through the plurality of switching circuits into a voltage A conversion circuit, a digital-analog converter that converts the digital reference data output by the control means into an analog reference voltage, a voltage obtained by the current-voltage conversion circuit, and a reference voltage output by the digital-analog converter. And a comparator circuit that outputs a cutoff voltage when the voltage obtained by the current-voltage conversion circuit exceeds a reference voltage, By blocking voltage 較回 path output is obtained and a power supply cutoff circuit to cut off the load power supply for supplying power to the load.

〔作用〕[Action]

この発明においては、複数個の負荷と、各負荷にそれぞ
れ直列接続された複数個のスイッチング回路とを有する
負荷開閉装置において、制御手段は、上記複数個のスイ
ッチング回路のオン・オフを制御する制御信号を出力す
ると共に、該制御信号により決まる負荷電流に応じてあ
らかじめ定められたデジタル基準データを出力する。電
流電圧変換回路は、上記複数個のスイッチング回路に流
れる負荷電流を電圧に変換する。デジタル・アナログ変
換器は、上記制御手段が出力するデジタル基準データを
アナログ基準電圧に変換する。比較回路は、上記電流電
圧変換回路で得た電圧と、上記デジタル・アナログ変換
回路の出力する基準電圧とを比較し、電流電圧変換回路
で得た電圧が基準電圧を越えたときに遮断電圧を出力す
る。電源遮断回路は、上記比較回路が出力する遮断電圧
により上記負荷に電力を供給する負荷電源を遮断してス
イッチング回路の保護を図ることができる。
According to the present invention, in a load switchgear having a plurality of loads and a plurality of switching circuits respectively connected in series to the respective loads, the control means controls the on / off of the plurality of switching circuits. In addition to outputting the signal, it outputs digital reference data that is predetermined according to the load current determined by the control signal. The current-voltage conversion circuit converts the load current flowing through the plurality of switching circuits into a voltage. The digital-analog converter converts the digital reference data output by the control means into an analog reference voltage. The comparison circuit compares the voltage obtained by the current-voltage conversion circuit with the reference voltage output by the digital-analog conversion circuit, and detects the cutoff voltage when the voltage obtained by the current-voltage conversion circuit exceeds the reference voltage. Output. The power cutoff circuit can protect the switching circuit by cutting off the load power supply that supplies power to the load by the cutoff voltage output from the comparison circuit.

〔実施例〕〔Example〕

第1図は、この発明の一実施例を示す回路図であり、図
において(1),(2a)〜(2d),(3a)〜(3d),(4a)〜(4d)及
び(5)は上記第6図に示した従来例と全く同じものであ
る。(7)は電源(5)と負荷(4a)〜(4d)間に接続し電源(5)
を遮断する遮断用トランジスタ、(8)は遮断用トランジ
スタ(7)のベース抵抗、(9)は例えばトランジスタからな
る半導体スイッチング素子(2a)(2a)〜(2d)を介して各々
の負荷(4a)〜(4d)に流れる負荷電流を電圧(Vn)に変換す
る抵抗である。
FIG. 1 is a circuit diagram showing an embodiment of the present invention. In the drawing, (1), (2a) to (2d), (3a) to (3d), (4a) to (4d) and (5 ) Is exactly the same as the conventional example shown in FIG. (7) is a power supply (5) connected between the power supply (5) and loads (4a) to (4d).
(8) is the base resistance of the blocking transistor (7), (9) is a semiconductor switching element (2a) (2a) ~ (2d) consisting of, for example, each load (4a ) To (4d) is a resistor that converts the load current flowing into the voltage (Vn).

(10)は制御回路(1)から出力される各負荷電流に応じて
定められた基準電圧のデイジタル信号をアナログ信号(E
n)に変換するD/Aコンバータ(11)は各基準電圧(En)と
各負荷電流を抵抗(8)により変換した電圧(Vn)とを比較
する比較回路、(12)は比較回路(11)の出力電圧により遮
断用トランジスタ(7)のベース電圧を制御するトランジ
スタである。
(10) is a digital signal of the reference voltage determined according to each load current output from the control circuit (1) and an analog signal (E
A D / A converter (11) for converting into n) compares a reference voltage (En) with a voltage (Vn) obtained by converting each load current by a resistor (8), and (12) represents a comparison circuit (11). ) Is a transistor for controlling the base voltage of the cutoff transistor (7) by the output voltage of (4).

上記のように構成した負荷開閉装置の保護回路の動作を
説明するにあたり、第1図に示した負荷(4a)〜(4d)は第
2図の動作チャートに示すように負荷(4a)が動作した一
定時間(T)後に負荷(4b)、負荷(4c)が動作し、その後負
荷(4d)が動作するものとし、各負荷(4a)〜(4d)に流れる
負荷電流及び各負荷電流に対応した基準電圧を第1表の
ように定める。
In explaining the operation of the protection circuit of the load switchgear configured as described above, the loads (4a) to (4d) shown in FIG. 1 are operated by the load (4a) as shown in the operation chart of FIG. The load (4b) and the load (4c) operate after a certain time (T), and then the load (4d) operates, and the load current and the load current flowing through each load (4a) to (4d) are supported. The reference voltage is set as shown in Table 1.

また抵抗(9)は抵抗値R(Ω)とし、各負荷電流に対応し
た基準電圧(Ea)〜(Ed)の設定にあたっては各負荷抵抗の
バラツキ等を考慮し、負荷(4a)〜(4d)に流れる負荷電流
(Ia)〜(Id)と抵抗(9)の抵抗値Rの積に一定係数を乗算
して各負荷電流と抵抗値Rの積より若干大きな値とす
る。
In addition, the resistance (9) is the resistance value R (Ω), and when setting the reference voltage (Ea) to (Ed) corresponding to each load current, consider the variation of each load resistance, etc., and load (4a) to (4d ) Load current
The product of (Ia) to (Id) and the resistance value R of the resistor (9) is multiplied by a constant coefficient to obtain a value slightly larger than the product of each load current and the resistance value R.

上記条件のもとでこの発明の保護回路の動作を第3図に
示すフローチャートに基いて説明する。
The operation of the protection circuit of the present invention under the above conditions will be described with reference to the flowchart shown in FIG.

まず、スタート信号が制御回路(1)に入力されると(ス
テップ30)制御回路(1)から第1の半導体スイッチン
グ素子(2a)に信号線(3a)を介して“高”信号が送られ半
導体スイッチング素子(2a)を導通させる。このとき遮断
用トランジスタ(7)のベースにはベース抵抗(8)を介して
電圧が印加されているから遮断用トランジスタ(7)は導
通しており、電源(5)から負荷(4a)に負荷電流(Ia)を流
す。同時にD/Aコンバータ(10)から基準電圧を得るた
めに必要なデイジタル信号が制御回路(1)からD/Aコ
ンバータ(10)に入力される。D/Aコンバータ(10)はデ
イジタル信号をアナログ信号に変換して基準電圧(Ea)を
比較回路(11)に出力する(ステップ31)。
First, when a start signal is input to the control circuit (1) (step 30), a "high" signal is sent from the control circuit (1) to the first semiconductor switching element (2a) via the signal line (3a). The semiconductor switching element (2a) is turned on. At this time, since the voltage is applied to the base of the cutoff transistor (7) through the base resistor (8), the cutoff transistor (7) is conducting, and the power supply (5) loads the load (4a). Apply current (Ia). At the same time, a digital signal required to obtain a reference voltage from the D / A converter (10) is input from the control circuit (1) to the D / A converter (10). The D / A converter (10) converts the digital signal into an analog signal and outputs the reference voltage (Ea) to the comparison circuit (11) (step 31).

次に比較回路(11)において基準電圧(Ea)と、抵抗(9)で
生じる負荷電流(Ia)による電圧降下Va=IaRとを比
較し(ステップ32)、抵抗(9)における電圧降下(Va)
が基準電圧(Ea)より小さいときは制御回路(1)から半導
体スイッチング素子(2a)に送られた信号を“低”信号と
するまで負荷(4a)に負荷電流(Ia)が継続して流される。
このとき、もし負荷(4a)が何等かの原因で短絡状態にな
ると比較回路(11)からトランジスタ(12)のベースに
“高”信号が出力され(ステップ33)、トランジスタ
(12)を導通させる(ステップ34)。この結果、遮断用
トランジスタ(7)のベース電圧が零となり遮断用トラン
ジスタ(7)がオフとなり電源(5)と負荷(4a)間が遮断さ
れ、半導体スイッチング素子(2a)の保護を図る(ステッ
プ34)。
Next, in the comparison circuit (11), the reference voltage (Ea) is compared with the voltage drop Va = IaR due to the load current (Ia) generated in the resistor (9) (step 32), and the voltage drop (Va) in the resistor (9) is compared. )
Is smaller than the reference voltage (Ea), the load current (Ia) continues to flow through the load (4a) until the signal sent from the control circuit (1) to the semiconductor switching element (2a) becomes a “low” signal. Be done.
At this time, if the load (4a) is short-circuited for some reason, the comparator circuit (11) outputs a “high” signal to the base of the transistor (12) (step 33),
(12) is conducted (step 34). As a result, the base voltage of the cutoff transistor (7) becomes zero, the cutoff transistor (7) is turned off, the power supply (5) and the load (4a) are cut off, and the semiconductor switching element (2a) is protected (step 34).

次に上記と同様に制御回路(1)から半導体スイッチング
素子(2b),(2c)に信号線(3b),(3c)を介して“高”信号
が送られ半導体スイッチング素子(2b),(2c)を導通さ
せ、負荷(4b),(4c)に各々の負荷電流(Ib),(Ic)を流
す。このときD/Aコンバータ(10)には各負荷電流(I
b),(Ic)に対応した基準電圧(Eb),(Ec)の合計電圧(En)
を出力するようなデイジタル信号が制御回路(1)から送
られる。
Then, in the same manner as above, a "high" signal is sent from the control circuit (1) to the semiconductor switching elements (2b) and (2c) via the signal lines (3b) and (3c), and the semiconductor switching elements (2b) and (2c) 2c) is made conductive, and load currents (Ib) and (Ic) flow through loads (4b) and (4c). At this time, each load current (I
b), total voltage (En) of reference voltage (Eb) and (Ec) corresponding to (Ic)
A digital signal for outputting is sent from the control circuit (1).

比較回路(11)はD/Aコンバータ(10)で出力する合計の
基準電圧(En)と負荷電流(Ib),(Ic)による抵抗(9)にお
ける電圧降下(Vn)=(Ib+Ic)Rとを比較し、基準電圧(E
n)より電圧降下(Vn)が高くなると上記と同様に遮断用ト
ランジスタ(7)をオフとして、電源(5)と負荷(4b),(4c)
間を遮断する。
The comparator circuit (11) outputs a voltage drop (Vn) = (Ib + Ic) at the resistor (9) due to the total reference voltage (En) and load current (Ib) and (Ic) output by the D / A converter (10). R is compared and the reference voltage (E
When the voltage drop (Vn) becomes higher than n), the cutoff transistor (7) is turned off in the same manner as above, and the power supply (5) and the loads (4b), (4c)
Cut off the space.

負荷(4d)を動作する場合も上記各負荷の動作と同様に半
導体スイッチング素子(2d)の保護を図ることができ
る。
When the load (4d) is operated, the semiconductor switching element (2d) can be protected similarly to the operation of each load.

なお、上記実施例においては1個または複数個の半導体
スイッチング素子を動作させた場合について説明した
が、複数個の半導体スイッチング素子(2a)〜(2d)を動作
させた場合、この半導体スイッチング素子(2a)〜(2d)の
いずれかに負荷が接続されていないときには、第4図に
示すように半導体スイッチング素子(2a)〜(2d)のコレク
タと制御回路(1)間に負荷(4a)〜(4d)の接続の有無を検
出する接続検出回路(13)を設け、この接続検出回路(13)
からの負荷接続有無の信号によりD/Aコンバータ(10)
から出力する基準電圧(En)を修正することにより半導体
スイッチング素子(2a)〜(2d)の保護を図ることができ
る。
In the above embodiment, the case where one or a plurality of semiconductor switching elements are operated has been described, but when a plurality of semiconductor switching elements (2a) to (2d) are operated, the semiconductor switching elements ( When the load is not connected to any of 2a) to (2d), the load (4a) to the collector of the semiconductor switching elements (2a) to (2d) and the control circuit (1) are connected as shown in FIG. A connection detection circuit (13) for detecting the presence or absence of the connection of (4d) is provided, and this connection detection circuit (13)
D / A converter (10) depending on the signal from load connection
The semiconductor switching devices (2a) to (2d) can be protected by modifying the reference voltage (En) output from the device.

例えば半導体スイッチング素子(2b),(2d)を同時に動作
させた際に、負荷(4c)が接続されていない場合には、半
導体スイッチング素子(2c)のコレクタの電圧レベルが
“低”レベルとなり、この“低”レベル信号が接続検出
回路(13)に送られ、この信号に基づく修正信号が接続検
出回路(13)から制御回路(1)に送られる。制御回路(1)で
は上記修正信号に基づき基準電圧En=Eb+Ecを半
導体スイッチング素子(2b)に流れる負荷電流(Ib)に対応
した基準電圧(En)に修正するようD/Aコンバータ(10)
に出力するデイジタル信号を修正して実際に負荷電離流
(Ib)が流れている半導体スイッチング素子(2b)の保
護を図る。
For example, when the semiconductor switching elements (2b) and (2d) are simultaneously operated and the load (4c) is not connected, the voltage level of the collector of the semiconductor switching element (2c) becomes “low” level, This "low" level signal is sent to the connection detection circuit (13), and a correction signal based on this signal is sent from the connection detection circuit (13) to the control circuit (1). The control circuit (1) corrects the reference voltage En = Eb + Ec to the reference voltage (En) corresponding to the load current (Ib) flowing through the semiconductor switching element (2b) on the basis of the above correction signal so as to correct the D / A converter (10).
The digital signal output to the
The semiconductor switching element (2b) in which (Ib) is flowing is protected.

なお、上記各実施例において負荷電流の変動が大きく
て、瞬時的に抵抗(9)における電圧降下(Vn)が大とな
り、この電圧(Vn)が基準電圧(En)を越えてしまう場合に
は、第5図に示すように比較回路(11)の出力端子にラッ
チ回路(14)を設けると良い。
In each of the above examples, the load current fluctuates greatly, the voltage drop (Vn) in the resistance (9) becomes large momentarily, and when this voltage (Vn) exceeds the reference voltage (En), As shown in FIG. 5, it is preferable to provide a latch circuit (14) at the output terminal of the comparison circuit (11).

〔発明の効果〕〔The invention's effect〕

この発明は以上説明したように複数のスイッチング回路
に各々負荷を接続した負荷開閉装置において、各負荷ご
とに定めた基準電圧と各負荷に実際に流れる負荷電流を
変換した電圧とを比較し、負荷電流を変換した電圧が基
準電圧を越えたときに負荷回路と電源間を遮断するよう
にしたから、異なる電流容量のスイッチング回路の保護
を行うことができる。
In the load switchgear in which the loads are connected to the plurality of switching circuits as described above, the present invention compares the reference voltage determined for each load with the voltage obtained by converting the load current actually flowing in each load, Since the load circuit and the power source are cut off when the voltage obtained by converting the current exceeds the reference voltage, the switching circuits having different current capacities can be protected.

また、異なる電流容量のスイッチング回路に各々負荷を
接続して動作させてもその都度負荷電流に応じた基準電
圧を設定できるものでスイッチング回路の事故発生前
に、該回路を有効に保護することができる効果を有す
る。
Further, even if loads are connected to switching circuits having different current capacities and operated, a reference voltage corresponding to the load current can be set each time, so that the circuits can be effectively protected before they occur. Has the effect that can.

【図面の簡単な説明】[Brief description of drawings]

第1図はこの発明の実施例を示す回路図、第2図は上記
実施例の動作を示す波形図、第3図は上記実施例の動作
を示すフローチャート、第4図は他の実施例を示す回路
図、第5図は同じく他の実施例を示す回路図、第6図は
従来例の示す回路図である。 1…制御回路、2a〜2d…半導体スイッチング素子、4a〜
4d…負荷、5…電源、7…遮断用トランジスタ、9…抵
抗、10…D/Aコンバータ、11…比較回路、12…
トランジスタ、13…接続検出回路。 なお、各図中同一符号は同一又は相当部分を示す。
1 is a circuit diagram showing an embodiment of the present invention, FIG. 2 is a waveform diagram showing the operation of the above embodiment, FIG. 3 is a flow chart showing the operation of the above embodiment, and FIG. 4 is another embodiment. FIG. 5 is a circuit diagram showing another embodiment, and FIG. 6 is a circuit diagram showing a conventional example. 1 ... Control circuit, 2a-2d ... Semiconductor switching element, 4a-
4d ... Load, 5 ... Power supply, 7 ... Breaking transistor, 9 ... Resistor, 10 ... D / A converter, 11 ... Comparison circuit, 12 ...
Transistor, 13 ... Connection detection circuit. In the drawings, the same reference numerals indicate the same or corresponding parts.

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】複数個の負荷と、各負荷にそれぞれ直列接
続された複数個のスイッチング回路とを有する負荷開閉
装置において、 上記複数個のスイッチング回路のオン・オフを制御する
制御信号を出力すると共に、該制御信号により決まる負
荷電流に応じてあらかじめ定められたデジタル基準デー
タを出力する制御手段と、 上記複数個のスイッチング回路に流れる負荷電流を電圧
に変換する電流電圧変換回路と、 上記制御手段が出力するデジタル基準データをアナログ
基準電圧に変換するデジタル・アナログ変換器と、 上記電流電圧変換回路で得た電圧と、上記デジタル・ア
ナログ変換器の出力する基準電圧とを比較し、電流電圧
変換回路で得た電圧が基準電圧を越えたときに遮断電圧
を出力する比較回路と、 該比較回路が出力する遮断電圧により上記負荷に電力を
供給する負荷電源を遮断する電源遮断回路とを備えたこ
とを特徴とする負荷開閉装置の保護回路。
1. A load switchgear having a plurality of loads and a plurality of switching circuits connected in series to the respective loads, and outputting a control signal for controlling ON / OFF of the plurality of switching circuits. At the same time, a control means for outputting predetermined digital reference data according to the load current determined by the control signal, a current-voltage conversion circuit for converting the load current flowing through the plurality of switching circuits into a voltage, and the control means. The digital-analog converter that converts the digital reference data output by the device into an analog reference voltage, the voltage obtained by the current-voltage conversion circuit, and the reference voltage output by the digital-analog converter are compared, and the current-voltage conversion is performed. A comparison circuit that outputs a cutoff voltage when the voltage obtained by the circuit exceeds the reference voltage, and a cutoff voltage that is output by the comparison circuit. Protection circuit of a load switchgear, characterized in that a power cutoff circuit to cut off the load power supply for supplying power to the load by.
【請求項2】上記複数個のスイッチング回路のそれぞれ
に接続され、各負荷とスイッチング回路との接続の有無
を検出する接続検出回路と、 該接続検出回路の出力信号により上記デジタル・アナロ
グ変換器に供給するデジタル基準データを修正して出力
する上記制御手段とを備えた特許請求の範囲第1項記載
の負荷開閉装置の保護回路。
2. A connection detection circuit which is connected to each of the plurality of switching circuits and detects whether or not each load is connected to the switching circuit, and an output signal of the connection detection circuit which causes the digital-analog converter to be connected. The protection circuit for a load switching device according to claim 1, further comprising: the control unit that corrects and outputs the supplied digital reference data.
JP61241254A 1986-10-13 1986-10-13 Load switchgear protection circuit Expired - Lifetime JPH061892B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61241254A JPH061892B2 (en) 1986-10-13 1986-10-13 Load switchgear protection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61241254A JPH061892B2 (en) 1986-10-13 1986-10-13 Load switchgear protection circuit

Publications (2)

Publication Number Publication Date
JPS6395720A JPS6395720A (en) 1988-04-26
JPH061892B2 true JPH061892B2 (en) 1994-01-05

Family

ID=17071503

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61241254A Expired - Lifetime JPH061892B2 (en) 1986-10-13 1986-10-13 Load switchgear protection circuit

Country Status (1)

Country Link
JP (1) JPH061892B2 (en)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5335392U (en) * 1976-09-01 1978-03-28
JPS5348975U (en) * 1976-09-30 1978-04-25
JPS58134529A (en) * 1982-02-05 1983-08-10 Usac Electronics Ind Co Ltd Fault detecting system of transistor
JPS6079835U (en) * 1983-11-08 1985-06-03 株式会社山武 Electronic switch overcurrent detection circuit
JPS6120422A (en) * 1984-07-06 1986-01-29 Japan Steel Works Ltd:The Protecting device for output short circuit of transistor array

Also Published As

Publication number Publication date
JPS6395720A (en) 1988-04-26

Similar Documents

Publication Publication Date Title
US11539357B2 (en) Smart electronic switch
US6970338B2 (en) Power supply device having overcurrent protection function and method for controlling the same
EP0404878A1 (en) Transient suppressor
US5737200A (en) Semiconductor device protection method
JP2561915B2 (en) Breaker
JP2775222B2 (en) Power control circuit
US6621672B2 (en) Circuit breaker having analog override
JPH061892B2 (en) Load switchgear protection circuit
US4740723A (en) Semiconductor switch
US6239998B1 (en) Inverter circuit
JPH0475533B2 (en)
JP3554714B2 (en) Current cutoff circuit of storage element
JPH061893B2 (en) Load switchgear protection circuit
JPH08265121A (en) Overcurrent limit circuit for power transistor
JPH05189065A (en) Detection system for overvoltage in parallel operation
EP1011186A2 (en) Electric load management circuit
JPH0412643B2 (en)
KR100265668B1 (en) A circuit for detecting over-current in inverter
JPH06289943A (en) Load protection device
JP2000112542A (en) Constant voltage circuit
SU1164681A1 (en) Stabilizer of bipolar voltage with protection
JP2004364367A (en) Protective circuit
JP2004086405A (en) Two-wire system field bus device
SU1594511A2 (en) D.c.voltage stabilizer
SU1576896A2 (en) Bipolar stabilized power supply source