JPH0614303B2 - 電源オンオフ制御回路 - Google Patents
電源オンオフ制御回路Info
- Publication number
- JPH0614303B2 JPH0614303B2 JP59008322A JP832284A JPH0614303B2 JP H0614303 B2 JPH0614303 B2 JP H0614303B2 JP 59008322 A JP59008322 A JP 59008322A JP 832284 A JP832284 A JP 832284A JP H0614303 B2 JPH0614303 B2 JP H0614303B2
- Authority
- JP
- Japan
- Prior art keywords
- diode
- transistor
- cathode
- ground
- base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/468—Regulating voltage or current wherein the variable actually regulated by the final control device is dc characterised by reference voltage circuitry, e.g. soft start, remote shutdown
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Dc-Dc Converters (AREA)
- Electronic Switches (AREA)
- Direct Current Feeding And Distribution (AREA)
Description
【発明の詳細な説明】 <技術分野> 本発明は比較的小容量の小型電源回路のオンオフ制御回
路に関するものである。
路に関するものである。
<従来技術> 従来斯種のオンオフ制御回路として一般に第1図に示す
ように直列型安定化電源回路の制御用トランジスタTr1
のベース回路にスイッチングトランジスタTr2を挿入
し、該トランジスタTr2をオンオフすることにより電源
をオンオフ制御するものが使用されている。
ように直列型安定化電源回路の制御用トランジスタTr1
のベース回路にスイッチングトランジスタTr2を挿入
し、該トランジスタTr2をオンオフすることにより電源
をオンオフ制御するものが使用されている。
即ち第1図において、T1は電源トランス、D1は整流用
コンデンサ、C1,C2は平滑用ダイオードであり、また
Tr1は電流制御用トランジスタD2はツェナーダイオー
ド、R1は抵抗、C3はコンデンサであり、これらにより
一般に周知の安定化電源回路が構成されている。
コンデンサ、C1,C2は平滑用ダイオードであり、また
Tr1は電流制御用トランジスタD2はツェナーダイオー
ド、R1は抵抗、C3はコンデンサであり、これらにより
一般に周知の安定化電源回路が構成されている。
さらにここでは上記安定化電源回路の制御用トランジス
タTr1のベースとアースとの間にスイッチングトランジ
スタTr2を挿入し、電源オン時には該スイッチングトラ
ンジスタTr2のベースに“L”(Low)レベルの制御信号を
印加して該トランジスタTr2をオフ状態にするとともに
制御用トランジスタTr1をオン状態とし、こうしてコレ
クタ側の整流出力電圧Vcc1をさらに安定化した直流電圧
Vcc2を負荷Lに供給している。一方電源オフ時にはスイ
ッチングトランジスタTr2のベースに“H”(High)レベ
ルの制御信号を印加し、該トランジスタTr2をオン状態
にするとともに制御用トランジスタTr1をカットオフ状
態にして負荷Lへの電源電圧Vcc2の供給を停止してい
る。
タTr1のベースとアースとの間にスイッチングトランジ
スタTr2を挿入し、電源オン時には該スイッチングトラ
ンジスタTr2のベースに“L”(Low)レベルの制御信号を
印加して該トランジスタTr2をオフ状態にするとともに
制御用トランジスタTr1をオン状態とし、こうしてコレ
クタ側の整流出力電圧Vcc1をさらに安定化した直流電圧
Vcc2を負荷Lに供給している。一方電源オフ時にはスイ
ッチングトランジスタTr2のベースに“H”(High)レベ
ルの制御信号を印加し、該トランジスタTr2をオン状態
にするとともに制御用トランジスタTr1をカットオフ状
態にして負荷Lへの電源電圧Vcc2の供給を停止してい
る。
即ちこの場合、電源オフ時にHレベルの制御信号をスイ
ッチングトランジスタTr2のベースに印加したとき、該
トランジスタTr2がオン状態となって制御用トランジス
タTr1のベース電位が低下されこれにより該制御用トラ
ンジスタTr1が瞬時にカットオフ状態になり、このとき
負荷Lに供給される電源電圧Vccは漸次低下され特に不
都合なく負荷Lへの電源供給が停止される。
ッチングトランジスタTr2のベースに印加したとき、該
トランジスタTr2がオン状態となって制御用トランジス
タTr1のベース電位が低下されこれにより該制御用トラ
ンジスタTr1が瞬時にカットオフ状態になり、このとき
負荷Lに供給される電源電圧Vccは漸次低下され特に不
都合なく負荷Lへの電源供給が停止される。
ところがいま上記回路において、スイッチングトランジ
スタTr2のベースにLレベルの制御信号が印加されてい
る状態即ち電源オン状態において、ACプラグPを引抜
いたり或いは機器全体の主電源スイッチSW1をオフ状
態にした場合には、制御用トランジスタTr1はオン状態
のままで負荷Lへの供給電圧Vcc2は整流出力電圧Vcc1の
低下に依存して漸減される。この場合整流出力電圧Vcc
は幾分振動しながら低下するため供給電圧Vcc2もまた振
動する。このため負荷Lに半導体メモリ等を内蔵してい
る場合、その供給電圧Vcc2が振動するとそれに起因して
メモリが誤動作する虞れがあった。
スタTr2のベースにLレベルの制御信号が印加されてい
る状態即ち電源オン状態において、ACプラグPを引抜
いたり或いは機器全体の主電源スイッチSW1をオフ状
態にした場合には、制御用トランジスタTr1はオン状態
のままで負荷Lへの供給電圧Vcc2は整流出力電圧Vcc1の
低下に依存して漸減される。この場合整流出力電圧Vcc
は幾分振動しながら低下するため供給電圧Vcc2もまた振
動する。このため負荷Lに半導体メモリ等を内蔵してい
る場合、その供給電圧Vcc2が振動するとそれに起因して
メモリが誤動作する虞れがあった。
<目的> 本発明はこのような点に鑑みなされたものであり、上記
従来回路の欠点を除去することを目的とし、メモリを内
蔵した電子機器の電源に使用するに適した電源オンオフ
制御装置を提供するものである。
従来回路の欠点を除去することを目的とし、メモリを内
蔵した電子機器の電源に使用するに適した電源オンオフ
制御装置を提供するものである。
<実施例> 以下図面に示す実施例に従って本発明を説明する。第2
図は本発明の1実施例を示すものであり、ここで第1図
に示す従来例と同一部分には同一符号を附記している。
ここでは特に抵抗R′1の一端を制御用トランジスタTr1
のベースに接続し、他端を整流出力電圧Vcc3(Vcc>Vc
c1)の出力端子に接続している。またスイッチングトラ
ンジスタTr2のベースは抵抗R2を介して制御用トランジ
スタTr1のコレクタに接続するとともに抵抗R3を介して
接地し、さらに該スイッチングトランジスタTr2のベー
スとアース間に反転用スイッチングトランジスタTr3を
挿入している。さらにここでは反転用スイッチングトラ
ンジスタTr3のベースに抵抗R4及びダイオードD3を介
して“H”または“L”の制御信号を印加し、該抵抗R
4とダイオードD3との接続点はスイッチングダイオード
D4を介してツェナーダイオードD5と抵抗R5との接続
点に接続している。なおD6,C5は比較的高い直流電
圧Vcc3を得るための整流用ダイオードと平滑用コンデン
サである。
図は本発明の1実施例を示すものであり、ここで第1図
に示す従来例と同一部分には同一符号を附記している。
ここでは特に抵抗R′1の一端を制御用トランジスタTr1
のベースに接続し、他端を整流出力電圧Vcc3(Vcc>Vc
c1)の出力端子に接続している。またスイッチングトラ
ンジスタTr2のベースは抵抗R2を介して制御用トランジ
スタTr1のコレクタに接続するとともに抵抗R3を介して
接地し、さらに該スイッチングトランジスタTr2のベー
スとアース間に反転用スイッチングトランジスタTr3を
挿入している。さらにここでは反転用スイッチングトラ
ンジスタTr3のベースに抵抗R4及びダイオードD3を介
して“H”または“L”の制御信号を印加し、該抵抗R
4とダイオードD3との接続点はスイッチングダイオード
D4を介してツェナーダイオードD5と抵抗R5との接続
点に接続している。なおD6,C5は比較的高い直流電
圧Vcc3を得るための整流用ダイオードと平滑用コンデン
サである。
上記のように構成される電源オンオフ回路において、主
電源スイッチSW1のオン状態でいま“H”レベルの制
御信号を抵抗R4及びダイオードD3を介して反転用スイ
ッチングトランジスタTr3のベースに印加すると、この
とき該反転用スイッチングトランジスタTr3がオン状態
となり、スイッチングトランジスタTr2のベース電位が
低下する。このため該トランジスタTr2はカットオフ状
態となり、これに伴い制御用トランジスタTr1はオン状
態となって、このとき該トランジスタTr1のエミッタに
は安定化された直流電圧Vcc2が導出され、これが負荷L
に供給される。
電源スイッチSW1のオン状態でいま“H”レベルの制
御信号を抵抗R4及びダイオードD3を介して反転用スイ
ッチングトランジスタTr3のベースに印加すると、この
とき該反転用スイッチングトランジスタTr3がオン状態
となり、スイッチングトランジスタTr2のベース電位が
低下する。このため該トランジスタTr2はカットオフ状
態となり、これに伴い制御用トランジスタTr1はオン状
態となって、このとき該トランジスタTr1のエミッタに
は安定化された直流電圧Vcc2が導出され、これが負荷L
に供給される。
一方いま“L”レベルの制御信号を抵抗R4を介してダ
イオードD3の陽極側に印加すると、このときダイオー
ドD3及び反転用スイッチングトランジスタTr3はともに
カットオフ状態となる。このときスイッチングトランジ
スタTr2のベース電圧が上昇されるため該トランジスタT
r2はオン状態となり、これにより制御用トランジスタTr
1のベース電位が低下される。この結果該制御用トラン
ジスタTr1はカットオフ状態となって負荷Lへの電源電
圧Vcc2の供給が停止される。
イオードD3の陽極側に印加すると、このときダイオー
ドD3及び反転用スイッチングトランジスタTr3はともに
カットオフ状態となる。このときスイッチングトランジ
スタTr2のベース電圧が上昇されるため該トランジスタT
r2はオン状態となり、これにより制御用トランジスタTr
1のベース電位が低下される。この結果該制御用トラン
ジスタTr1はカットオフ状態となって負荷Lへの電源電
圧Vcc2の供給が停止される。
こうして、本実施例の回路では制御信号の“H”,
“L”のレベルに応じて制御用トランジスタTr1がオ
ン,オフされ、この結果負荷Lへの電源供給がオン・オ
フ制御されるものであるが、次に上記回路において
“H”レベルの制御信号を印加している状態、即ち電源
オン状態において、いまプラグPを引抜いたり或いは主
電源スイッチSW1をオフ状態にした場合の動作につい
て考える。例えばいま時刻t0に主電源スイッチSW1を
オフにした場合、整流出力電圧Vcc1,Vcc3はそれぞれ一
定の時定数で低下するが、このときツェナーダイオード
D5と抵抗R5との接続点の電位も第3図に示すように
出力電圧Vcc3に比例して低下する。従ってこの場合接続
点の低下と同時にスイッチングダイオードD4がオン
状態となり、これに伴いダイオードD3及び反転用トラ
ンジスタTr3がカットオフ状態となる。この結果スイッ
チングトランジスタTr2が素早くオン状態となり、整流
電圧Vcc1が負荷供給電圧Vcc2以下に低下する前に制御用
トランジスタTr1がカットオフ状態となる。
“L”のレベルに応じて制御用トランジスタTr1がオ
ン,オフされ、この結果負荷Lへの電源供給がオン・オ
フ制御されるものであるが、次に上記回路において
“H”レベルの制御信号を印加している状態、即ち電源
オン状態において、いまプラグPを引抜いたり或いは主
電源スイッチSW1をオフ状態にした場合の動作につい
て考える。例えばいま時刻t0に主電源スイッチSW1を
オフにした場合、整流出力電圧Vcc1,Vcc3はそれぞれ一
定の時定数で低下するが、このときツェナーダイオード
D5と抵抗R5との接続点の電位も第3図に示すように
出力電圧Vcc3に比例して低下する。従ってこの場合接続
点の低下と同時にスイッチングダイオードD4がオン
状態となり、これに伴いダイオードD3及び反転用トラ
ンジスタTr3がカットオフ状態となる。この結果スイッ
チングトランジスタTr2が素早くオン状態となり、整流
電圧Vcc1が負荷供給電圧Vcc2以下に低下する前に制御用
トランジスタTr1がカットオフ状態となる。
本実施例の電源オンオフ制御回路では、上述したように
直列型安定化電源回路を構成する制御用トランジスタTr
1のベース回路にスイッチングトランジスタTr2,Tr3を挿
入し、該トランジスタTr3のベースに“H”,“L”の
制御信号を印加することにより制御用トランジスタTr1
をオン・オフして負荷Lへの電源電位Vcc2の供給をオン
・オフ制御するものにおいて、さらにツェナーダイオー
ドD5及び抵抗R5によって入力電源電圧Vcc1,Vcc3の有
無を検出し、特にこの電源電圧がなくなったときスイッ
チングダイオードD4をオンさせることによってトラン
ジスタTr3をオフ状態に、またトランジスタTr2をオン状
態に、さらに制御用トランジスタTr1を素早くオフ状態
にしているため、この場合たとえ入力電源電圧Vcc1の振
動しながら低下したとしても、その振動成分が供給電圧
Vcc2に現わることはない。
直列型安定化電源回路を構成する制御用トランジスタTr
1のベース回路にスイッチングトランジスタTr2,Tr3を挿
入し、該トランジスタTr3のベースに“H”,“L”の
制御信号を印加することにより制御用トランジスタTr1
をオン・オフして負荷Lへの電源電位Vcc2の供給をオン
・オフ制御するものにおいて、さらにツェナーダイオー
ドD5及び抵抗R5によって入力電源電圧Vcc1,Vcc3の有
無を検出し、特にこの電源電圧がなくなったときスイッ
チングダイオードD4をオンさせることによってトラン
ジスタTr3をオフ状態に、またトランジスタTr2をオン状
態に、さらに制御用トランジスタTr1を素早くオフ状態
にしているため、この場合たとえ入力電源電圧Vcc1の振
動しながら低下したとしても、その振動成分が供給電圧
Vcc2に現わることはない。
<効果> 従って本発明の電源オンオフ制御回路においては、入力
電圧検出手段及びスイッチング手段用に負荷に出力する
ものと別系統のより高い直流電圧を用いているため、ス
イッチングダイオードD4のオン状態への変化は比較的
速く、しかも、スイッチングトランジスタTr2のエミッ
タに加わっている電圧が従来よりも高く、このスイッチ
ングトランジスタTr2のオフ動作が速くなり、その結
果、電源電圧の低下を素早く検知して速やかに供給電圧
をカットオフでき、負荷に半導体メモリ等を内蔵する場
合にも電源のオフ時にメモリが誤動作を生じる虞れはな
い。
電圧検出手段及びスイッチング手段用に負荷に出力する
ものと別系統のより高い直流電圧を用いているため、ス
イッチングダイオードD4のオン状態への変化は比較的
速く、しかも、スイッチングトランジスタTr2のエミッ
タに加わっている電圧が従来よりも高く、このスイッチ
ングトランジスタTr2のオフ動作が速くなり、その結
果、電源電圧の低下を素早く検知して速やかに供給電圧
をカットオフでき、負荷に半導体メモリ等を内蔵する場
合にも電源のオフ時にメモリが誤動作を生じる虞れはな
い。
第1図は従来一般の電源オンオフ制御回路の回路図、第
2図は本発明の1実施例の回路図、第3図は同実施例の
動作説明のための過渡電圧特性図である。 Tr1…制御用トランジスタ、Tr2,Tr3…スイッチングトラ
ンジスタ、D4…スイッチングダイオード、D5,R5…
入力電源電圧検出用ツェナーダイオードと抵抗
2図は本発明の1実施例の回路図、第3図は同実施例の
動作説明のための過渡電圧特性図である。 Tr1…制御用トランジスタ、Tr2,Tr3…スイッチングトラ
ンジスタ、D4…スイッチングダイオード、D5,R5…
入力電源電圧検出用ツェナーダイオードと抵抗
Claims (1)
- 【請求項1】電源トランス(T1)と、前記電源トラン
ス(T1)の出力側巻線の非接地端子にそのアノードが
接続された整流用ダイオード(D1)と、前記整流用ダ
イオード(D1)のカソードとアースの間に接続された
平滑用コンデンサ(C1)と、前記整流用ダイオード
(D1)のカソードにそのコレクタが接続され且つその
エミッタが負荷(L)に接続された制御用トランジスタ
(Tr1)と、前記制御用トランジスタ(Tr1)のベ
ースにそのカソードが接続され且つそのアノードがアー
スに接続されたツェナーダイオード(D2)と、前記制
御用トランジスタ(Tr1)のベースそのコレクタが接
続され且つそのエミッタがアースに接続されたスイッチ
ングトランジスタ(Tr2)とからなる直列型安定化電
源回路において、 前記電源トランス(T1)の出力側巻線の通常の非接地
端子が中間端子となるように続けて付加された巻線と、
前記付加された巻線の出力端子にそのアノードが直列に
接続された第2の整流用ダイオード(D6)と、前記第
2の整流用ダイオード(D6)のカソード側とアースと
の間に接続された第2の平滑用コンデンサ(C4)と、
前記第2の整流用ダイオード(D6)のカソードとその
カソード側が接続された第2のツェナーダイオード(D
5)と、前記第2のツェナーダイオード(D5)のアノ
ードとアースとの間に接続された抵抗器(R5)と、前
記第2のツェナーダイオード(D5)のアノードとその
カソード側が接続されたスイッチングダイオード(D
4)とからなる入力電圧検出手段と、 該入力電圧検出手段のスイッチングダイオード(D4)
のアノードにそのアノードが接続されたダイオード(D
3)と、前記ダイオード(D3)のカソードにそのベー
スが接続され且つそのコレクタが前記スイッチングトラ
ンジスタ(Tr2)のベース及び抵抗器(R2)を介し
て前記整流用ダイオード(D1)のカソード及び抵抗器
(R3)を介してアースに接続され且つそのエミッタが
アースに接続された反転用トランジスタ(Tr3)と、
前記スイッチングトランジスタ(Tr2)のコレクタと
前記第2の整流用ダイオード(D6)のカソードとの間
に接続された抵抗器(R1′)とからなるスイッチング
手段、 とを備えたことを特徴とする電源オンオフ制御回路。
Priority Applications (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59008322A JPH0614303B2 (ja) | 1984-01-19 | 1984-01-19 | 電源オンオフ制御回路 |
KR1019840004480A KR900002598B1 (ko) | 1984-01-19 | 1984-07-27 | 전원 온.오프 제어회로 |
EP84306681A EP0151856B1 (en) | 1984-01-19 | 1984-09-28 | Power on-off control circuit |
DE8484306681T DE3483158D1 (de) | 1984-01-19 | 1984-09-28 | Ein/aus-speisungssteuerschaltung. |
US06/655,640 US4609982A (en) | 1984-01-19 | 1984-09-28 | Power on-off control circuit |
PH31316A PH21472A (en) | 1984-01-19 | 1984-10-05 | Power on-off control circuit |
AU34104/84A AU565172B2 (en) | 1984-01-19 | 1984-10-10 | Power on/off control circuit |
ES536824A ES8601504A1 (es) | 1984-01-19 | 1984-10-17 | Perfeccionamientos en un circuito de control on-off de potencia |
BR8405888A BR8405888A (pt) | 1984-01-19 | 1984-11-14 | Circuito de controle liga/desliga da forca eletrica |
MYPI86000067A MY100993A (en) | 1984-01-19 | 1986-11-06 | Power on-off control circuit. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59008322A JPH0614303B2 (ja) | 1984-01-19 | 1984-01-19 | 電源オンオフ制御回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60151728A JPS60151728A (ja) | 1985-08-09 |
JPH0614303B2 true JPH0614303B2 (ja) | 1994-02-23 |
Family
ID=11689929
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59008322A Expired - Lifetime JPH0614303B2 (ja) | 1984-01-19 | 1984-01-19 | 電源オンオフ制御回路 |
Country Status (10)
Country | Link |
---|---|
US (1) | US4609982A (ja) |
EP (1) | EP0151856B1 (ja) |
JP (1) | JPH0614303B2 (ja) |
KR (1) | KR900002598B1 (ja) |
AU (1) | AU565172B2 (ja) |
BR (1) | BR8405888A (ja) |
DE (1) | DE3483158D1 (ja) |
ES (1) | ES8601504A1 (ja) |
MY (1) | MY100993A (ja) |
PH (1) | PH21472A (ja) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0190925B1 (en) * | 1985-02-08 | 1993-12-29 | Kabushiki Kaisha Toshiba | A protection circuit for an insulated gate bipolar transistor |
US4673824A (en) * | 1986-03-03 | 1987-06-16 | Tektronix, Inc. | Power supply switch circuit |
DE3632746C2 (de) * | 1986-09-26 | 1995-04-13 | Kommunikations Elektronik | Schaltungsanordnung zur Erzeugung einer Wechselspannung |
JPH0324707U (ja) * | 1989-07-21 | 1991-03-14 | ||
JPH06209569A (ja) * | 1993-01-05 | 1994-07-26 | Yokogawa Electric Corp | スイッチング電源装置 |
JP3122605B2 (ja) * | 1995-11-17 | 2001-01-09 | シャープ株式会社 | 電子機器 |
US5948085A (en) * | 1996-08-08 | 1999-09-07 | Thomson Consumer Electronics, Inc. | Bus voltage detection and protection |
FR2755804B1 (fr) * | 1996-11-08 | 1999-01-29 | Sgs Thomson Microelectronics | Mise en veille d'un regulateur lineaire |
US5909365A (en) * | 1997-06-30 | 1999-06-01 | Motorola Inc. | Leakage current power supply |
US6262565B1 (en) | 1999-05-07 | 2001-07-17 | Mytech Corporation | Electrical load switch |
JP3727292B2 (ja) * | 2002-08-20 | 2005-12-14 | 株式会社シマノ | 自転車用電装品駆動装置 |
US7363518B2 (en) * | 2004-07-22 | 2008-04-22 | Dell Products L.P. | Information handling system with power fault protection circuit |
US20090057514A1 (en) * | 2007-09-04 | 2009-03-05 | Oh Sung I | Mounting system adapted to extend and retract in a straight line |
CN103715660B (zh) * | 2014-01-16 | 2017-05-03 | 深圳市共进电子股份有限公司 | 输出电压可以调节的开关电源的过压保护电路及保护方法 |
TWI674751B (zh) * | 2018-03-21 | 2019-10-11 | 瑞昱半導體股份有限公司 | 可保護低電壓元件的電路架構 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1588037A1 (de) * | 1967-03-08 | 1970-12-17 | Braun Ag | Spannungsregelung fuer batteriegespeiste Geraete |
DE1638153A1 (de) * | 1968-01-16 | 1971-08-12 | Telefunken Patent | Netzgeraet bestehend aus einer Gleichspannungsquelle und einer Regelschaltung |
US3754182A (en) * | 1972-10-02 | 1973-08-21 | Litton Business Systems Inc | Switching voltage regulator with input low voltage and output voltage detectors |
JPS5239152A (en) * | 1975-09-23 | 1977-03-26 | Mitsubishi Electric Corp | Undervoltage detector |
JPS5424029U (ja) * | 1977-07-21 | 1979-02-16 | ||
DE2813402A1 (de) * | 1978-03-29 | 1979-10-11 | Bosch Gmbh Robert | Einrichtung zur stabilisierung einer versorgungsspannung |
JPS582018U (ja) * | 1981-06-25 | 1983-01-07 | 株式会社東芝 | 電源回路 |
JPS5810116U (ja) * | 1981-07-15 | 1983-01-22 | 富士電機株式会社 | 半導体変換装置の制御電源回路 |
US4493000A (en) * | 1983-09-30 | 1985-01-08 | Magnetic Peripherals Incorporated | Power on/off protect circuit |
-
1984
- 1984-01-19 JP JP59008322A patent/JPH0614303B2/ja not_active Expired - Lifetime
- 1984-07-27 KR KR1019840004480A patent/KR900002598B1/ko not_active IP Right Cessation
- 1984-09-28 DE DE8484306681T patent/DE3483158D1/de not_active Expired - Lifetime
- 1984-09-28 US US06/655,640 patent/US4609982A/en not_active Expired - Lifetime
- 1984-09-28 EP EP84306681A patent/EP0151856B1/en not_active Expired
- 1984-10-05 PH PH31316A patent/PH21472A/en unknown
- 1984-10-10 AU AU34104/84A patent/AU565172B2/en not_active Expired
- 1984-10-17 ES ES536824A patent/ES8601504A1/es not_active Expired
- 1984-11-14 BR BR8405888A patent/BR8405888A/pt not_active IP Right Cessation
-
1986
- 1986-11-06 MY MYPI86000067A patent/MY100993A/en unknown
Also Published As
Publication number | Publication date |
---|---|
AU565172B2 (en) | 1987-09-10 |
ES536824A0 (es) | 1985-10-16 |
KR850005917A (ko) | 1985-09-26 |
BR8405888A (pt) | 1985-09-17 |
EP0151856A3 (en) | 1986-12-17 |
MY100993A (en) | 1991-06-29 |
KR900002598B1 (ko) | 1990-04-20 |
US4609982A (en) | 1986-09-02 |
EP0151856B1 (en) | 1990-09-05 |
EP0151856A2 (en) | 1985-08-21 |
AU3410484A (en) | 1985-07-25 |
JPS60151728A (ja) | 1985-08-09 |
PH21472A (en) | 1987-10-28 |
DE3483158D1 (de) | 1990-10-11 |
ES8601504A1 (es) | 1985-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0614303B2 (ja) | 電源オンオフ制御回路 | |
US5019955A (en) | DC-to-AC voltage converter having galvanically separate input and output circuits | |
US4667265A (en) | Adaptive thermal shutdown circuit | |
EP0255330B1 (en) | Slow-start system for a control circuit | |
US4802076A (en) | Switching regulator type power supply circuit | |
EP1275195B1 (en) | On chip current source | |
US4467406A (en) | Ringing converter | |
JP3326439B2 (ja) | 多出力型電源装置 | |
JP2507594B2 (ja) | スロ―スタ―ト回路 | |
JP2970054B2 (ja) | Dc−dcコンバータ | |
JP3309039B2 (ja) | インバータ制御装置の過電流保護回路 | |
JPS6116086B2 (ja) | ||
JPH0219856Y2 (ja) | ||
JP2900684B2 (ja) | 定電圧発生回路 | |
JPH07141064A (ja) | 電源回路 | |
JP2563188B2 (ja) | 過電流保護機能付自励形コンバータ | |
JPH072010B2 (ja) | 電源回路 | |
JPS5814705Y2 (ja) | スイツチング電源回路 | |
JPH086674A (ja) | 電源検出回路 | |
KR900008283Y1 (ko) | 100v-200v 프리전압 리모콘 대기전원회로 | |
KR960000818Y1 (ko) | 소프트 스타트(soft start) 회로 | |
JP2546812Y2 (ja) | 電源回路 | |
KR900010911Y1 (ko) | 리모콘(remocon) 대기 전원회로 | |
JPH06112792A (ja) | リセット回路 | |
JP2993104B2 (ja) | ピーク検波回路 |