JPH05307369A - Driving method for liquid crystal panel - Google Patents

Driving method for liquid crystal panel

Info

Publication number
JPH05307369A
JPH05307369A JP11117492A JP11117492A JPH05307369A JP H05307369 A JPH05307369 A JP H05307369A JP 11117492 A JP11117492 A JP 11117492A JP 11117492 A JP11117492 A JP 11117492A JP H05307369 A JPH05307369 A JP H05307369A
Authority
JP
Japan
Prior art keywords
signal
liquid crystal
crystal panel
alternating
duty
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11117492A
Other languages
Japanese (ja)
Inventor
Yasushi Aoshima
靖 青島
Toshiya Otani
俊哉 大谷
Masahito Matsunami
将仁 松浪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP11117492A priority Critical patent/JPH05307369A/en
Publication of JPH05307369A publication Critical patent/JPH05307369A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

PURPOSE:To generate an optimum alternating signal independently of duty of an input signal. CONSTITUTION:This is a driving method for liquid crystal panel in which a liquid crystal panel of dot matrix type of scanning electrodes numbers of n lines (n=1, 2, 3...) is driven with time-sharing with duty ratio 1/m (m>n) by a segment driving circuit and a scanning driving circuit, clock frequency of the scanning driving circuit are divided by frequency dividing counters 5, 7 and a composite signal of these signals become an alternating signal M, wherein, a count pause period of L times (L=1, 2,...m-n) of a clock period is provided in the frequency dividing counter 5, 7 in common or independently every one field.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、時分割駆動によるドッ
トマトリックスタイプの中でも特に大型の液晶パネルの
駆動方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for driving a large-sized liquid crystal panel of the dot matrix type by time division driving.

【0002】[0002]

【従来の技術】近年、液晶材料や液晶パネルの製造方法
等の急速な進歩により大型の液晶パネルが実用化されて
きたが、それにともなって入力信号のデューティに関係
なく最適の交流化信号によって液晶パネルの駆動を行う
方式が強く要望されるようになってきた。
2. Description of the Related Art In recent years, large-sized liquid crystal panels have been put to practical use due to rapid progress in liquid crystal materials and liquid crystal panel manufacturing methods. A method for driving a panel has been strongly demanded.

【0003】以下に従来の液晶パネルの駆動方法(以下
液晶駆動方法と略す)について説明する。図7は従来の
液晶パネルの駆動方法を説明するブロック図である。図
7において、1はドットマトリックスタイプの液晶パネ
ル、2はセグメント駆動回路、3は走査駆動回路、4は
セグメント駆動回路2および走査駆動回路3にデータお
よび制御信号を供給するコントロール回路である。図7
に示すように、コントロール回路4よりセグメント駆動
回路2にデータD、データシフトクロック信号CLK、
データラッチ信号LHSおよび交流化信号Mを供給し、
走査駆動回路3に走査データ信号LVS、走査クロック
信号LHSおよび交流化信号Mを供給することにより液
晶パネル1を駆動する。
A conventional liquid crystal panel driving method (hereinafter abbreviated as a liquid crystal driving method) will be described below. FIG. 7 is a block diagram illustrating a driving method of a conventional liquid crystal panel. In FIG. 7, 1 is a dot matrix type liquid crystal panel, 2 is a segment drive circuit, 3 is a scan drive circuit, and 4 is a control circuit which supplies data and control signals to the segment drive circuit 2 and the scan drive circuit 3. Figure 7
As shown in, the control circuit 4 causes the segment drive circuit 2 to send the data D, the data shift clock signal CLK,
The data latch signal LHS and the alternating signal M are supplied,
The liquid crystal panel 1 is driven by supplying the scan data signal LVS, the scan clock signal LHS, and the alternating signal M to the scan drive circuit 3.

【0004】図8は図7におけるコントロール回路4中
の交流化信号発生回路のブロック図である。図8におい
て、5はデータラッチ信号LHSをクロック信号とする
k進カウンター (k=1,2,・・・)である。6は
k進カウンター5の出力を分周するためのフリップフロ
ップであり、その出力が交流化信号Mとなる。
FIG. 8 is a block diagram of an AC signal generating circuit in the control circuit 4 shown in FIG. In FIG. 8, 5 is a k-ary counter (k = 1, 2, ...) Using the data latch signal LHS as a clock signal. Reference numeral 6 is a flip-flop for dividing the output of the k-ary counter 5, and the output thereof becomes the alternating signal M.

【0005】一般にドットマトリックスタイプの大型液
晶パネルを駆動する場合、液晶パネルの配線抵抗や液晶
の容量が原因となって、液晶画素に印加される電圧波形
が歪む。そのため各列ごとの表示パターンの差によって
各液晶画素に印加される電圧の周波数成分が異なると実
効電圧に差を生じ、クロストークが発生する。このクロ
ストークを小さくするため、データラッチ信号LHSの
短い数周期で交流化信号を反転させ、表示パターンに関
わらず各液晶画素に印加される電圧の周波数成分を近づ
けることにより実効電圧を平均化している(特開昭60
−19195号公報、特開昭60−19196号公報参
照)。しかしながらこの交流化信号の反転する周期の決
定には別の要素も考慮しなければならない。すなわち、
一般に交流化信号Mが切り変わる時、走査駆動回路3お
よびセグメント駆動回路2から出力される信号の波形は
交流化信号Mが切り変わらない場合に比べ大きく歪む。
したがって、交流化信号Mが液晶パネル1の固定した行
で常に切り変わる状態になるとその行の電圧波形は常に
歪みを生じることになる。その結果、その行の液晶画素
に印加される実効電圧が低くなり、その行の輝度が低下
するという別種の表示むらが生じてしまう。
Generally, when driving a large dot matrix type liquid crystal panel, the voltage waveform applied to the liquid crystal pixels is distorted due to the wiring resistance of the liquid crystal panel and the capacity of the liquid crystal. Therefore, when the frequency component of the voltage applied to each liquid crystal pixel is different due to the difference in the display pattern for each column, a difference occurs in the effective voltage and crosstalk occurs. In order to reduce this crosstalk, the AC signal is inverted in a short period of the data latch signal LHS, and the effective voltage is averaged by bringing the frequency components of the voltage applied to each liquid crystal pixel close regardless of the display pattern. (Japanese Patent Laid-Open No. Sho 60
(See Japanese Patent Application Laid-Open No. 19195/1990, Japanese Patent Laid-Open No. 60-19196). However, another factor must be taken into consideration in determining the inversion period of this alternating signal. That is,
Generally, when the alternating signal M is switched, the waveforms of the signals output from the scan drive circuit 3 and the segment drive circuit 2 are significantly distorted as compared with the case where the alternating signal M is not switched.
Therefore, when the alternating signal M is always switched in a fixed row of the liquid crystal panel 1, the voltage waveform of that row is always distorted. As a result, the effective voltage applied to the liquid crystal pixels in that row becomes low, which causes another type of display unevenness in which the brightness of that row decreases.

【0006】また交流化信号Mの切り変わりが同一の行
に固定しないよう交流化信号Mの周期を設定しても、交
流化信号Mの切り変わる行が第1フィールドではq行
目、第2フィールドではq+1行目、第3フィールドで
はq+2行目、・・・というように規則的に変化する
と、その規則性がちらつきとして観察されてしまう。そ
のため交流化信号Mの切り変わる行が固定せず、かつ人
間の目に認められない程度に交流化信号Mの切り変わる
行がばらつくようにその切り変わりの周期を設定しなけ
ればならない。
Further, even if the cycle of the AC signal M is set so that the AC signal M does not switch to the same row, the AC signal M switches to the qth row and the second row in the first field. If there are regular changes such as the q + 1th line in the field, the q + 2th line in the third field, and so on, the regularity will be observed as flicker. Therefore, the switching line of the alternating signal M is not fixed, and the switching cycle must be set so that the switching line of the alternating signal M varies so that it cannot be recognized by human eyes.

【0007】図9は従来の駆動方法における液晶パネル
の表示状態の一例を示しており、640列400行の液
晶パネルで奇数行3列のみが点灯し、他の画素は消灯し
ている状態である。
FIG. 9 shows an example of a display state of a liquid crystal panel in a conventional driving method. In a liquid crystal panel having 640 columns and 400 rows, only odd-numbered rows and 3 columns are turned on, and other pixels are turned off. is there.

【0008】図10は、図9に示す表示状態の場合に図
8に示すカウンター5を3進カウンターとして1/44
9デューティで液晶パネル1を駆動した場合の液晶パネ
ル各部の電圧波形を示す。(S2−C2)は2行2列の液
晶画素に印加される電圧波形を示し、(S3−C2)は2
行3列の液晶画素に印加される電圧波形を示す。このよ
うに、両者の実効電圧は平均化されている。
FIG. 10 shows the counter 5 shown in FIG. 8 as a ternary counter in the display state shown in FIG.
The voltage waveform of each part of the liquid crystal panel when the liquid crystal panel 1 is driven with 9 duty is shown. (S2-C2) is the voltage waveform applied to the liquid crystal pixel in 2 rows and 2 columns, and (S3-C2) is 2
The voltage waveform applied to the liquid crystal pixel of a 3rd row is shown. In this way, the effective voltages of both are averaged.

【0009】図11は上記の表示を行った場合の交流化
信号Mの切り変わる行の分布を各フィールドごとに示し
たものである。横軸は行番号を示し、縦軸はフィールド
番号を示す。同図において各フィールドで●は交流化信
号Mの切り変わる行、○は交流化信号Mの切り変わらな
い行を示す。このように交流化信号Mの切り変わる行は
十分ばらついている。
FIG. 11 shows, for each field, the distribution of the alternating rows of the alternating signal M when the above display is performed. The horizontal axis represents the row number and the vertical axis represents the field number. In the figure, in each field, ● indicates a row in which the alternating signal M is switched, and ○ indicates a row in which the alternating signal M is not switched. In this way, the switching rows of the alternating signal M are sufficiently dispersed.

【0010】[0010]

【発明が解決しようとする課題】しかしながら上記の従
来の交流化信号発生回路を用いた液晶駆動方法では、交
流化信号のばらつきは同じ走査電極数であっても駆動信
号のデューティが変わると変化するという課題を有して
いた。
However, in the above-mentioned conventional liquid crystal driving method using the alternating current signal generating circuit, the variation of the alternating current signal changes when the duty of the drive signal changes even if the number of scan electrodes is the same. Had a problem.

【0011】すなわち図12は1/450デューティで
図9に示す液晶パネルを駆動した場合の交流化信号の切
り変わる行の分布を各フィールドごとに示したものであ
るが、交流化信号が切り変わる行が固定してしまうため
に著しい横筋状の輝度むらが現われる。そのため交流化
信号の切り変わりによる表示むらの現われない交流化信
号の切り変わり周期のうち、周期の短いものを調べると
データラッチ信号LHSの13回ごとに交流化信号を反
転させる場合であった。
That is, FIG. 12 shows, for each field, the distribution of the alternating lines of the alternating signal when the liquid crystal panel shown in FIG. 9 is driven at 1/450 duty. Since the lines are fixed, a remarkable horizontal stripe-like uneven brightness appears. For this reason, among the switching cycles of the alternating signal in which the display unevenness does not appear due to the switching of the alternating signal, when the short cycle is examined, the alternating signal is inverted every 13 times of the data latch signal LHS.

【0012】図13はこの場合の交流化信号の切り変わ
る行の分布を各フィールドごとに示したものである。こ
のように、交流化信号の切り変わる行は十分ばらついて
いる。
FIG. 13 shows, for each field, the distribution of the alternating rows of the alternating signal in this case. In this way, the lines in which the alternating signals change are sufficiently dispersed.

【0013】図14は上記の場合の液晶パネルの各部に
印加される電圧波形図である。(S2−C2)は2行2列
の液晶画素に印加される電圧波形を示し、(S3−C2)
は2行3列の液晶画素に印加される電圧波形を示す。こ
のように両者の実効電圧には大きな差が生じており、こ
れがクロストークとして現われる。
FIG. 14 is a voltage waveform diagram applied to each part of the liquid crystal panel in the above case. (S2-C2) shows the voltage waveform applied to the liquid crystal pixel of 2 rows and 2 columns, and (S3-C2)
Shows a voltage waveform applied to the liquid crystal pixels of 2 rows and 3 columns. In this way, there is a large difference between the effective voltages of both, and this appears as crosstalk.

【0014】結局走査電極数400本のパネルをデュー
ティ1/450で駆動する場合、クロストークの生じな
い短周期の交流化信号では横筋状の輝度むらやちらつき
が発生する。一方横筋状の輝度むらやちらつきの発生し
ない周期の交流化信号ではクロストークが生じるため、
デューティ1/449で駆動する場合より表示品位が大
きく劣ることになる。
After all, when a panel having 400 scanning electrodes is driven at a duty of 1/450, horizontal streak-like luminance unevenness and flicker occur with an AC signal having a short cycle without crosstalk. On the other hand, since crosstalk occurs in an alternating signal with a period in which horizontal stripe-like luminance unevenness and flicker do not occur,
The display quality is significantly inferior to the case of driving at a duty of 1/449.

【0015】すなわち従来の交流化信号発生回路を用い
た液晶駆動方法では、同じ走査電極数の液晶パネルを駆
動する場合でもデューティによって表示品位に大きな差
が生じるという課題を有していた。
That is, the conventional liquid crystal driving method using the alternating signal generating circuit has a problem that a large difference in display quality occurs depending on the duty even when driving a liquid crystal panel having the same number of scanning electrodes.

【0016】本発明は上記の従来の課題を解決するもの
で、入力信号のデューティに関係なく最適の交流化信号
によって液晶パネルの駆動を行うことができ、常に最適
の画質を表示できる液晶パネルの駆動方法を提供するこ
とを目的とする。
The present invention is intended to solve the above-mentioned conventional problems. A liquid crystal panel capable of driving the liquid crystal panel by an optimum alternating signal regardless of the duty of the input signal and always displaying an optimum image quality. The purpose is to provide a driving method.

【0017】[0017]

【課題を解決するための手段】この目的を達成するため
に本発明の液晶パネルの駆動方法は、交流化信号を発生
するカウンターに共通または独立に各フィールドごとに
データラッチ信号LHSの周期の整数倍のカウント休止
期間を設けた構成を有している。
In order to achieve this object, a liquid crystal panel driving method according to the present invention is an integer of the cycle of a data latch signal LHS for each field, commonly or independently to a counter that generates an alternating signal. It has a configuration in which a double counting pause period is provided.

【0018】[0018]

【作用】この構成によって、交流化信号を入力信号のデ
ューティとは独立に設定することが可能となり、入力信
号のデューティに関係なく最適な交流化信号を用いるこ
とができる。
With this configuration, the AC signal can be set independently of the duty of the input signal, and the optimum AC signal can be used regardless of the duty of the input signal.

【0019】[0019]

【実施例】以下本発明の第1の実施例における液晶パネ
ルの駆動方法について、図面を参照しながら説明する。
図1は本発明の第1の実施例における液晶パネルの駆動
方法の交流化信号発生回路のブロック図である。図1に
おいて図8に示す従来の交流化信号発生回路と同一箇所
には同一符号を付して説明を省略する。なお7はp進カ
ウンター(p=1,2,・・・)で本実施例ではp=4
48とし、8はフリップフロップでこの出力がk進カウ
ンター5のイネーブル信号となる。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A liquid crystal panel driving method according to a first embodiment of the present invention will be described below with reference to the drawings.
FIG. 1 is a block diagram of an AC signal generation circuit of a liquid crystal panel driving method according to a first embodiment of the present invention. In FIG. 1, the same parts as those of the conventional alternating signal generating circuit shown in FIG. Reference numeral 7 is a p-adic counter (p = 1, 2, ...) And p = 4 in this embodiment.
48 is a flip-flop, and this output is an enable signal for the k-ary counter 5.

【0020】以上ように構成された交流化信号発生回路
について、以下その動作を説明する。なお駆動方法につ
いては、図9に示した表示状態で1/450デューティ
で液晶パネルを駆動するものとし、k進カウンター5は
3進カウンター(k=3)とする。なお従来の回路では
交流化信号Mの切り変わる行が固定してしまい、著しい
横筋状の輝度むらが現われていた。
The operation of the alternating-current signal generating circuit configured as described above will be described below. Regarding the driving method, the liquid crystal panel is driven with a 1/450 duty in the display state shown in FIG. 9, and the k-ary counter 5 is a ternary counter (k = 3). In the conventional circuit, the switching line of the AC signal M is fixed, and a remarkable horizontal stripe-like luminance unevenness appears.

【0021】図2は本実施例の交流化信号発生回路にお
ける信号のタイミングチャートである。448進カウン
ター7は走査データ信号LVSの反転信号でクリアさ
れ、それからデータラッチ信号LHSを448回カウン
ト後、リップルキャリーAを出力する。フリップフロッ
プ8は448進カウンター7のリップルキャリーAをク
ロック入力に走査データ信号LVSの反転信号をクリア
入力に接続しているため、その反転出力Bはリップルキ
ャリーAの立ち上がりから走査データ信号LVSの立ち
上がりまでがローレベルの信号である。この期間には※
印で示したデータラッチ信号LHSが1パルス含まれ
る。反転信号Bを3進カウンター5のイネーブル入力に
接続することにより、3進カウンター5は1フィールド
(450LHS)あたり1LHSだけ休止して449L
HSだけカウントすることになる。この休止期間はデー
タのない領域にあり、フリップフロップ6より出力され
る交流化信号Mはデータの存在する領域では1/449
デューティで駆動した場合と全く同じ信号となる。
FIG. 2 is a timing chart of signals in the AC signal generating circuit of this embodiment. The 448-ary counter 7 is cleared by the inverted signal of the scan data signal LVS, and then counts the data latch signal LHS 448 times, and then outputs the ripple carry A. Since the flip-flop 8 connects the ripple carry A of the 448-ary counter 7 to the clock input and the inversion signal of the scan data signal LVS to the clear input, the inverted output B thereof rises from the rise of the ripple carry A to the rise of the scan data signal LVS. Are low level signals. During this period *
The data latch signal LHS indicated by a mark includes one pulse. By connecting the inverted signal B to the enable input of the ternary counter 5, the ternary counter 5 pauses by 1 LHS per field (450 LHS) and 449 L.
Only HS will be counted. This rest period is in a region without data, and the alternating signal M output from the flip-flop 6 is 1/449 in a region with data.
The signal is exactly the same as when driven with duty.

【0022】図3は図1の交流化信号発生回路から出力
される交流化信号Mの切り変わり点を示す図である。こ
れは図11に示す1/449デューティにおける従来例
と全く同じである。したがって1/450デューティで
あっても従来の1/449デューティの場合と表示品位
は変わらない。図1の回路構成では入力する表示信号の
デューティが1/449以下の信号ならばデータの存在
する領域においてすべて同じ交流化信号が得られるの
で、入力する信号のデューティが異なる多種類の表示信
号を表示する機器には特に有効である。
FIG. 3 is a diagram showing switching points of the AC signal M output from the AC signal generating circuit of FIG. This is exactly the same as the conventional example at the 1/449 duty shown in FIG. Therefore, even if the duty is 1/450, the display quality is not different from the case of the conventional 1/449 duty. In the circuit configuration of FIG. 1, if the duty of the input display signal is a signal of 1/449 or less, the same AC signal can be obtained in all areas where data is present. It is especially effective for display devices.

【0023】なお図8の従来例に示した基本交流化信号
を作成するカウンター5が3進カウンターである場合に
は、デューティが1/446,1/443,・・・,1
/401と分母が3ずつ変わってもデータ存在領域では
全く同じ交流化信号となる。したがって図1に示す本実
施例においても、図9に示す走査電極数400本のディ
スプレイに表示する場合は、p進カウンター7を400
進カウンターとし、1フィールドあたり401回カウン
トするようにする方が幅広いデューティの信号に対応で
き有利である。
When the counter 5 for generating the basic AC signal shown in the conventional example of FIG. 8 is a ternary counter, the duty is 1/446, 1/443, ..., 1
Even if / 401 and the denominator change by 3, the same AC signal is generated in the data existing area. Therefore, also in this embodiment shown in FIG. 1, when displaying on the display having 400 scanning electrodes shown in FIG. 9, the p-adic counter 7 is set to 400.
It is advantageous to use a decimal counter and count 401 times per field because it can handle signals with a wide range of duty.

【0024】また本実施例では、データの無い領域の交
流化信号が休止期間中に長時間固定される。これは数フ
ィールド間には平均化されるが、データの無い領域の液
晶印加電圧をセグメント側、走査側とも交流化信号に関
係なく共通電位に固定する方法を用いればなお改善され
る。
Further, in the present embodiment, the AC signal in the area having no data is fixed for a long time during the rest period. This is averaged over several fields, but it can be further improved by using a method of fixing the liquid crystal applied voltage in the area having no data to the common potential regardless of the alternating signal on both the segment side and the scanning side.

【0025】図4は本発明の第2の実施例における液晶
パネルの駆動方法の交流化信号発生回路のブロック図で
あり、図5にそのタイミングチャートを示す。なお図4
に示す本実施例の回路は基本的には図8に示した従来の
回路と同じ構成であるので、同一箇所には同一符号を付
して説明を省略する。なお図4において、9はインバー
ターであり走査データ信号LVSを反転し、反転した走
査データ信号LVSはk進カウンター5のイネーブル入
力に接続される。
FIG. 4 is a block diagram of an AC signal generating circuit of a method of driving a liquid crystal panel according to the second embodiment of the present invention, and FIG. 5 shows its timing chart. Figure 4
Since the circuit of this embodiment shown in FIG. 9 has basically the same configuration as the conventional circuit shown in FIG. 8, the same portions are denoted by the same reference numerals and the description thereof will be omitted. 4, an inverter 9 inverts the scan data signal LVS, and the inverted scan data signal LVS is connected to the enable input of the k-ary counter 5.

【0026】このように構成された交流化信号発生回路
について以下その動作を説明する。なお第1の実施例と
同じく駆動方法については、図9に示した表示状態で1
/450デューティで液晶パネルを駆動するものとし、
k進カウンター5は3進カウンター(k=3)とする。
なお従来の回路では交流化信号Mの切り変わる行が固定
してしまい、著しい横筋状の輝度むらが現われていた。
The operation of the alternating signal generating circuit thus constructed will be described below. As with the first embodiment, the driving method is the same as in the display state shown in FIG.
It is assumed that the liquid crystal panel is driven at / 450 duty,
The k-ary counter 5 is a ternary counter (k = 3).
In the conventional circuit, the switching line of the AC signal M is fixed, and a remarkable horizontal stripe-like luminance unevenness appears.

【0027】反転した走査データ信号LVSがローの期
間には図5中※印で示したデータラッチ信号LHSが1
個含まれるので、1フィールドあたりデータラッチ信号
LHS1個分のカウントを休止する。そのため交流化信
号Mは1/449デューティで駆動した場合と同様にな
る。ただし走査データ信号LVSが1行目のデータのデ
ータラッチ信号LHS(クロック信号)のところにある
ため、第1行目と第2行目の交流化信号Mが等しくな
り、第1行目で交流化信号Mの切り変わりが行なわれる
ことはない。この様子を図6に示したが、これは画面の
端部であるため実際の表示では無視できる。
While the inverted scan data signal LVS is low, the data latch signal LHS indicated by * in FIG.
Since one data latch signal LHS is included in one field, counting is stopped for one field. Therefore, the alternating signal M becomes the same as when driven with a 1/449 duty. However, since the scan data signal LVS is at the data latch signal LHS (clock signal) of the data in the first row, the AC signals M in the first row and the second row are equal, and the AC in the first row is AC. There is no switching of the digitized signal M. This state is shown in FIG. 6, but since this is the edge of the screen, it can be ignored in the actual display.

【0028】以上のように第2の実施例では、図8に示
す従来の回路にインバーター1個を追加した極めて簡単
な回路で1/449デューティで駆動した場合と同等な
表示品位を実現することができる。
As described above, in the second embodiment, it is possible to realize a display quality equivalent to that when driven at 1/449 duty with an extremely simple circuit in which one inverter is added to the conventional circuit shown in FIG. You can

【0029】なお第1の実施例においてk進カウンター
5およびフリップフロップ6は1つずつとしたが、これ
らの複数の組合せを合成信号とする方法にも本発明は適
用できることは明らかである。この場合p進カウンター
7は各々のk進カウンター5に共通であっても、独立で
あってもよい。
In the first embodiment, the k-ary counter 5 and the flip-flop 6 are provided one by one, but it is obvious that the present invention can be applied to a method in which a combination of a plurality of these is used as a composite signal. In this case, the p-adic counter 7 may be common to each k-adic counter 5 or independent.

【0030】[0030]

【発明の効果】以上のように本発明の液晶パネルの駆動
方法は、各フィールドごとに交流化信号を発生するカウ
ンターに共通または独立にカウント休止期間を設けたた
め、入力信号のデューティに関係なく最適の交流化信号
によって液晶パネルの駆動を行うことができる。そのた
めに異なる機器を接続して表示を行う場合に、機器から
出力される信号のデューティに関係なく常に最適の画質
を表示できる。
As described above, according to the liquid crystal panel driving method of the present invention, the counter that generates the AC signal for each field is provided with a common or independent count pause period, which is optimal regardless of the duty of the input signal. The liquid crystal panel can be driven by the AC conversion signal. Therefore, when different devices are connected for display, the optimum image quality can always be displayed regardless of the duty of the signal output from the device.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施例における液晶パネルの駆
動方法の交流化信号発生回路のブロック図
FIG. 1 is a block diagram of an alternating signal generating circuit of a method for driving a liquid crystal panel according to a first embodiment of the present invention.

【図2】同交流化信号発生回路における信号のタイミン
グチャート
FIG. 2 is a timing chart of signals in the same AC signal generation circuit.

【図3】同交流化信号発生回路から出力される交流化信
号Mの切り変わり点を示す図
FIG. 3 is a diagram showing switching points of an alternating signal M output from the same alternating signal generating circuit.

【図4】本発明の第2の実施例における液晶パネルの駆
動方法の交流化信号発生回路のブロック図
FIG. 4 is a block diagram of an alternating signal generating circuit of a method for driving a liquid crystal panel according to a second embodiment of the present invention.

【図5】同交流化信号発生回路における信号のタイミン
グチャート
FIG. 5 is a timing chart of signals in the same AC signal generation circuit.

【図6】本発明の第2の実施例における1/450デュ
ーティでの交流化信号Mの切り変わり点の分布を示す図
FIG. 6 is a diagram showing a distribution of switching points of the alternating signal M at 1/450 duty according to the second embodiment of the present invention.

【図7】従来の液晶パネルの駆動方法を説明するブロッ
ク図
FIG. 7 is a block diagram illustrating a driving method of a conventional liquid crystal panel.

【図8】従来の交流化信号発生回路のブロック図FIG. 8 is a block diagram of a conventional AC signal generation circuit.

【図9】従来の駆動方法における液晶パネルの表示状態
の一例を示す図
FIG. 9 is a diagram showing an example of a display state of a liquid crystal panel in a conventional driving method.

【図10】従来の3進カウンターによる交流化信号発生
回路を使用した場合の液晶パネル各部の電圧波形図
FIG. 10 is a voltage waveform diagram of each part of the liquid crystal panel when an alternating signal generating circuit using a conventional ternary counter is used.

【図11】従来の3進カウンターによる交流化信号発生
回路を使用した場合の1/449デューティでの交流化
信号の切り変わり点の分布を示す図
FIG. 11 is a diagram showing the distribution of the switching points of the alternating current signal at 1/449 duty when the conventional alternating current signal generating circuit using a ternary counter is used.

【図12】従来の3進カウンターによる交流化信号発生
回路を使用した場合の1/450デューティでの交流化
信号の切り変わり点の分布を示す図
FIG. 12 is a diagram showing the distribution of the switching points of the alternating current signal at 1/450 duty when the conventional alternating current signal generation circuit using a ternary counter is used.

【図13】従来の13進カウンターによる交流化信号発
生回路を使用した場合の1/450デューティでの交流
化信号の切り変わり点の分布を示す図
FIG. 13 is a diagram showing the distribution of the switching points of the alternating current signal at 1/450 duty when the conventional alternating current signal generating circuit using a 13-ary counter is used.

【図14】従来の13進カウンターによる交流化信号発
生回路を使用した場合の液晶パネル各部の電圧波形図
FIG. 14 is a voltage waveform diagram of each part of the liquid crystal panel when an alternating signal generating circuit using a conventional 13-ary counter is used.

【符号の説明】[Explanation of symbols]

5 k進カウンター(分周カウンター) 7 p進カウンター(分周カウンター) M 交流化信号 5 k-adic counter (dividing counter) 7 p-adic counter (dividing counter) M AC signal

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 セグメント駆動回路と走査駆動回路によ
り走査電極数n本(n=1,2,3・・・)のドットマ
トリクッスタイプの液晶パネルをデューティ比1/m
(m>n)で時分割駆動し、走査駆動回路のクロックを
単独または複数の分周カウンターで分周してそれらの合
成信号を交流化信号とする液晶パネルの駆動方法におい
て、前記分周カウンターに共通または独立に前記クロッ
ク周期のm倍の期間、すなわち1フィールドごとに前記
クロック周期のL倍(L=1,2,・・・,m−n)の
カウント休止期間を設けることを特徴とする液晶パネル
の駆動方法。
1. A dot matrix type liquid crystal panel having n scanning electrodes (n = 1, 2, 3 ...) With a segment driving circuit and a scanning driving circuit, a duty ratio of 1 / m.
In the method of driving a liquid crystal panel, which is time-division driven with (m> n), a clock of a scanning drive circuit is divided by a single or a plurality of division counters, and a composite signal thereof is converted into an alternating signal. In common or independently, a period of m times the clock cycle, that is, L times (L = 1, 2, ..., Mn) of the clock cycle is provided for each field. LCD panel driving method.
【請求項2】 走査駆動回路のデータ信号を交流化信号
を作成する分周カウンターのイネーブル信号とする請求
項1記載の液晶パネルの駆動方法。
2. The method of driving a liquid crystal panel according to claim 1, wherein the data signal of the scanning drive circuit is used as an enable signal of a frequency dividing counter that creates an alternating signal.
JP11117492A 1992-04-30 1992-04-30 Driving method for liquid crystal panel Pending JPH05307369A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11117492A JPH05307369A (en) 1992-04-30 1992-04-30 Driving method for liquid crystal panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11117492A JPH05307369A (en) 1992-04-30 1992-04-30 Driving method for liquid crystal panel

Publications (1)

Publication Number Publication Date
JPH05307369A true JPH05307369A (en) 1993-11-19

Family

ID=14554366

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11117492A Pending JPH05307369A (en) 1992-04-30 1992-04-30 Driving method for liquid crystal panel

Country Status (1)

Country Link
JP (1) JPH05307369A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6908037B2 (en) 2002-09-26 2005-06-21 Samsung Electronics, Co., Ltd. Circuit for generating clock signal and decoding data signal for use in contactless integrated circuit card
US6962293B2 (en) * 2002-09-26 2005-11-08 Samsung Electronics Co., Ltd. Circuit for generating clock signal and decoding data signal for use in contactless integrated circuit card
KR20160082002A (en) 2014-12-30 2016-07-08 에스케이바이오랜드 주식회사 Cosmetic composition for imporving atopic dermatitis comprising isosecotanapartholide
KR20160139128A (en) 2015-05-26 2016-12-07 에스케이바이오랜드 주식회사 Cosmetic composition for anti-itching effect comprising isosecotanapartholide

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6908037B2 (en) 2002-09-26 2005-06-21 Samsung Electronics, Co., Ltd. Circuit for generating clock signal and decoding data signal for use in contactless integrated circuit card
US6962293B2 (en) * 2002-09-26 2005-11-08 Samsung Electronics Co., Ltd. Circuit for generating clock signal and decoding data signal for use in contactless integrated circuit card
KR20160082002A (en) 2014-12-30 2016-07-08 에스케이바이오랜드 주식회사 Cosmetic composition for imporving atopic dermatitis comprising isosecotanapartholide
KR20160139128A (en) 2015-05-26 2016-12-07 에스케이바이오랜드 주식회사 Cosmetic composition for anti-itching effect comprising isosecotanapartholide

Similar Documents

Publication Publication Date Title
KR100264772B1 (en) Driving method of liquid crystal display device, driving ic and driving circuit
JPS63298287A (en) Liquid crystal display device
JPS623229A (en) Liquid crystal driving system
US5754152A (en) Drive method and drive unit for a liquid crystal display device reducing variation of applied voltage dependent upon display patterns
JP2004020657A5 (en)
JPS6371889A (en) Drive circuit for display device
JPH05307369A (en) Driving method for liquid crystal panel
US6297786B1 (en) Liquid crystal display apparatus
JP3214328B2 (en) Liquid crystal display
JPH08241060A (en) Liquid crystal display device and its drive method
JP3229720B2 (en) Drive control device for liquid crystal display panel
JPH0744138A (en) Liquid crystal display device
JP2576969B2 (en) Liquid crystal display
JP2586582B2 (en) Driving method of liquid crystal display device
JPH04269789A (en) Electrooptic display device
JPS6340489A (en) Interface circuit for color liquid crystal display device
JPH075436A (en) Driving circuit of liquid crystal display device
JP3601833B2 (en) Liquid crystal driving method and driving device
JPS63243921A (en) Liquid crystal display device
JP3185663B2 (en) Driving method of liquid crystal display device
KR100220666B1 (en) Driving method of plasma display panel
JP3764285B2 (en) Driving method and driving circuit for liquid crystal display device
JP3666195B2 (en) Liquid crystal element driving method, liquid crystal display device, and electronic apparatus
JPH11184436A (en) Driving method for liquid crystal display device
JP2938674B2 (en) Driving device for liquid crystal display element