JP2938674B2 - Driving device for liquid crystal display element - Google Patents

Driving device for liquid crystal display element

Info

Publication number
JP2938674B2
JP2938674B2 JP4153624A JP15362492A JP2938674B2 JP 2938674 B2 JP2938674 B2 JP 2938674B2 JP 4153624 A JP4153624 A JP 4153624A JP 15362492 A JP15362492 A JP 15362492A JP 2938674 B2 JP2938674 B2 JP 2938674B2
Authority
JP
Japan
Prior art keywords
voltage
signal
scanning
liquid crystal
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4153624A
Other languages
Japanese (ja)
Other versions
JPH05341737A (en
Inventor
伸明 ▲高▼橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Consejo Superior de Investigaciones Cientificas CSIC
Original Assignee
Consejo Superior de Investigaciones Cientificas CSIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Consejo Superior de Investigaciones Cientificas CSIC filed Critical Consejo Superior de Investigaciones Cientificas CSIC
Priority to JP4153624A priority Critical patent/JP2938674B2/en
Publication of JPH05341737A publication Critical patent/JPH05341737A/en
Application granted granted Critical
Publication of JP2938674B2 publication Critical patent/JP2938674B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、マトリックス型のLC
D(液晶ディスプレイ)等の液晶表示素子を電圧平均化
法で駆動する液晶表示素子の駆動装置に関するものであ
る。
The present invention relates to a matrix type LC.
The present invention relates to a liquid crystal display element driving device for driving a liquid crystal display element such as D (liquid crystal display) by a voltage averaging method.

【0002】[0002]

【従来の技術】LCDを電圧平均化法で駆動する場合、
横方向に延びた複数の走査電極に順次走査電圧を印加
し、これに同期して縦方向に延びた複数の信号電極に信
号電圧を印加している。これにより、走査電極と信号電
極の交差部にある各ピクセルに、走査電圧と信号電圧の
差電圧である駆動電圧が印加され、LCDに所望の文字
や図形が表示される。
2. Description of the Related Art When an LCD is driven by a voltage averaging method,
A scanning voltage is sequentially applied to a plurality of scanning electrodes extending in the horizontal direction, and a signal voltage is applied to a plurality of signal electrodes extending in the vertical direction in synchronization with the scanning voltage. As a result, a driving voltage that is a difference voltage between the scanning voltage and the signal voltage is applied to each pixel at the intersection of the scanning electrode and the signal electrode, and a desired character or graphic is displayed on the LCD.

【0003】ピクセルをON状態(光学的点灯状態)に
するためには、 Von =Vop /BIAS×((BIAS2 +DUTY−1)/DUTY)1/2 の実効電圧を印加する必要がある。
In order to pixels to ON state (optical lighting state), Von = Vop / BIAS × ( (BIAS 2 + DUTY-1) / DUTY) it is necessary to apply the half of the effective voltage.

【0004】同様に、ピクセルをOFF状態(光学的非
点灯状態)にするためには、 Voff=Vop /BIAS×(((BIAS−2)2 +DUTY−1)/DUTY)1/2 の実効電圧を印加する必要がある。
Similarly, in order to set the pixel to the OFF state (optically unlit state), an effective voltage of Voff = Vop / BIAS × (((BIAS−2) 2 + DUTY−1) / DUTY) 1/2 Must be applied.

【0005】ここで、Vop は液晶材料に応じて予め設定
された一定電圧であり、BIASはDUTY1/2 +1に等しい値
である。DUTYはLCDのピクセル数に応じて設定されて
おり、例えば、LCDが縦方向に400ドットのピクセ
ルを有する場合、DUTYは通常200に設定され、480
ドットのピクセルを有する場合、DUTYは通常240に設
定される。
Here, Vop is a constant voltage set in advance according to the liquid crystal material, and BIAS is a value equal to DUTY 1/2 +1. DUTY is set according to the number of pixels of the LCD. For example, when the LCD has pixels of 400 dots in the vertical direction, DUTY is usually set to 200 and 480
If you have a dot pixel, DUTY is usually set to 240.

【0006】ところで、液晶表示素子は容量性の素子で
あるので、走査電圧および信号電圧の電圧レベルの反転
によって、駆動電圧の波形に歪みが生じる。したがっ
て、実効電圧であるVon またはVoffが低下または上昇す
る。この結果、ピクセルによって輝度むらが生じる。す
なわち、シャドーイングが発生する。
Since the liquid crystal display element is a capacitive element, the waveform of the driving voltage is distorted due to the inversion of the scanning voltage and the signal voltage. Therefore, the effective voltage Von or Voff decreases or increases. As a result, uneven brightness occurs due to the pixels. That is, shadowing occurs.

【0007】液晶表示素子の容量をCとし、ループ抵抗
をRとすると、シャドーイングによる実効電圧の低下
は、 Vop /BIAS×(1−(1−1.5C・R・N・F)1/2 ) に比例する。ここで、Nは信号電圧の電圧レベルの反転
回数であり、Fはフレーム時間の逆数、すなわち、走査
周波数である。
Assuming that the capacitance of the liquid crystal display element is C and the loop resistance is R, the drop of the effective voltage due to shadowing is Vop / BIAS × (1− (1-1.5 C · R · N · F) 1 / 2 ) proportional to Here, N is the number of reversals of the voltage level of the signal voltage, and F is the reciprocal of the frame time, that is, the scanning frequency.

【0008】そこで、BIASを大きく設定することによ
り、実効電圧の低下量を小さくし、シャドーイング防止
を図っている。
Therefore, by setting BIAS to be large, the amount of decrease in the effective voltage is reduced, thereby preventing shadowing.

【0009】[0009]

【発明が解決しようとする課題】ところが、上記従来の
構成では、図6に示すように、LCD51に中央下部
に、縦方向に延びた棒グラフ52を黒(OFF状態)で
表示すると、棒グラフ52の延長上の白(ON状態)の
領域53の輝度が、棒グラフ52の両側の背景の白の領
域54・54の輝度よりも高くなるという問題点を有し
ている。
However, in the above conventional configuration, as shown in FIG. 6, when a vertically extending bar graph 52 is displayed in black (OFF state) at the lower center of the LCD 51, the bar graph 52 is displayed. There is a problem that the brightness of the extended white (ON state) area 53 becomes higher than the brightness of the white areas 54 on the both sides of the bar graph 52.

【0010】以下、図7および図8に基づいて、このシ
ャドーイングの発生原因について説明する。
Hereinafter, the cause of the shadowing will be described with reference to FIGS. 7 and 8. FIG.

【0011】走査電極には、図7(a)のクロック信号
55のパルス毎に、走査電圧が順次印加されており、走
査電圧のレベルは、交流化信号56(同図(b))に基
づいて所定の周期で反転されている。一方、各信号電極
には、上記のクロックパルスに同期して信号電圧(同図
(c))が印加されており、信号電圧のレベルも、走査
電圧のレベルと同様に、交流化信号56に基づいて反転
されている。
A scanning voltage is sequentially applied to the scanning electrode for each pulse of the clock signal 55 in FIG. 7A, and the level of the scanning voltage is based on an AC signal 56 (FIG. 7B). At a predetermined cycle. On the other hand, a signal voltage ((c) in the figure) is applied to each signal electrode in synchronization with the clock pulse, and the level of the signal voltage is also applied to the AC signal 56 similarly to the level of the scanning voltage. Has been reversed based on.

【0012】図中、電圧レベルV0 とV5 はピクセルを
ON状態にするための信号電圧(以下、これを点灯電圧
と呼ぶ)を示しており、電圧レベルV2 とV3 はピクセ
ルをOFF状態にするための信号電圧(以下、これを非
点灯電圧と呼ぶ)を示している。なお、電圧レベルV1
とV4 は、選択されていない走査電極に印加される走査
電圧(以下、これを非選択電圧と呼ぶ)である。
In the figure, voltage levels V 0 and V 5 indicate a signal voltage for turning on a pixel (hereinafter referred to as a lighting voltage), and voltage levels V 2 and V 3 turn off a pixel. A signal voltage for setting a state (hereinafter, referred to as a non-lighting voltage) is shown. Note that the voltage level V 1
And V 4 are scanning voltages applied to unselected scanning electrodes (hereinafter, referred to as non-selection voltages).

【0013】交流化信号が反転したとき、走査電圧のレ
ベルおよび信号電圧のレベルが反転するので、全ピクセ
ルで充放電が起こる。このとき、図8に示すように、非
選択電圧の波形57が過渡現象によって大きく歪む。
When the AC signal is inverted, the level of the scanning voltage and the level of the signal voltage are inverted, so that charging and discharging occur in all pixels. At this time, as shown in FIG. 8, the waveform 57 of the non-selection voltage is greatly distorted by a transient phenomenon.

【0014】図6の棒グラフ52のように、LCD51
の各ピクセルの大半がON状態になっている場合、非選
択電圧の波形57は、点灯電圧側(図では電圧レベルV
0 側)に歪む。逆に、領域54のように、LCD51の
各ピクセルの大半がOFF状態になっている場合、非選
択電圧の波形57は、非点灯電圧側(図では電圧レベル
2 側)に歪む(図8)。
As shown in a bar graph 52 of FIG.
When most of the pixels are in the ON state, the waveform 57 of the non-selection voltage is on the lighting voltage side (the voltage level V in the figure).
Distortion toward 0 ). Conversely, as the area 54, if most of each pixel of the LCD51 is OFF state, the waveform 57 of the non-selection voltage is distorted to a non-lighting voltage side (voltage level V 2 side in the figure) (Fig. 8 ).

【0015】このため、領域53のように非点灯電圧が
印加されている時間が長い信号電極上のピクセルでは、
駆動電圧の実効値が増大する。一方、領域54・54の
ように点灯電圧が常時印加されている信号電極上のピク
セルでは、駆動電圧の実効値が減少する。これにより、
領域53の輝度が両側の領域54・54の輝度よりも増
大するタイプのシャドーイングが発生する。
For this reason, in the pixel on the signal electrode where the non-lighting voltage is applied for a long time as in the region 53,
The effective value of the drive voltage increases. On the other hand, in pixels on the signal electrode to which the lighting voltage is constantly applied as in the regions 54, the effective value of the drive voltage decreases. This allows
Shadowing of a type in which the luminance of the region 53 is higher than the luminance of the regions 54 on both sides occurs.

【0016】図6の棒グラフ61〜63の場合は、上記
のシャドーイングとは異なるタイプのシャドーイングが
発生する。すなわち、黒(OFF状態)と白(ON状
態)が交互に配置された、いわゆる網によって棒グラフ
61〜63が表示されている場合、棒グラフ61〜63
の延長上の白の領域71〜73の輝度が、棒グラフ61
〜63の両側の背景の白の領域54・54の輝度よりも
低くなる。
In the case of the bar graphs 61 to 63 in FIG. 6, shadowing of a type different from the above-described shadowing occurs. That is, when the bar graphs 61 to 63 are displayed by a so-called net in which black (OFF state) and white (ON state) are alternately arranged, the bar graphs 61 to 63 are displayed.
The brightness of the white regions 71 to 73 on the extension of
The brightness is lower than the brightness of the white areas 54 on the background on both sides of.

【0017】以下、図9および図10に基づいて、この
シャドーイングの発生原因について説明する。
Hereinafter, the cause of the shadowing will be described with reference to FIGS. 9 and 10. FIG.

【0018】走査電極には、前記と同様に、図9(a)
のクロック信号55のパルス毎に、走査電圧が順次印加
されており、走査電圧のレベルは、交流化信号56(同
図(b))に基づいて所定の周期で反転されている。一
方、各信号電極には、上記のクロックパルスに同期して
信号電圧(同図(c))が印加されており、信号電圧の
レベルも、走査電圧のレベルと同様に、交流化信号56
に基づいて反転されている。
FIG. 9 (a) shows the scanning electrodes in the same manner as described above.
The scanning voltage is sequentially applied for each pulse of the clock signal 55, and the level of the scanning voltage is inverted at a predetermined cycle based on the AC signal 56 (FIG. 9B). On the other hand, a signal voltage ((c) in the figure) is applied to each signal electrode in synchronization with the clock pulse, and the level of the signal voltage is the same as the level of the scanning voltage.
Has been inverted based on

【0019】交流化信号が反転したとき、走査電圧のレ
ベルおよび信号電圧のレベルが反転するので、全ピクセ
ルで充放電が起こる。このとき、図10に示すように、
非選択電圧の波形58が過渡現象によって大きく歪む。
When the AC signal is inverted, the level of the scanning voltage and the level of the signal voltage are inverted, so that charging and discharging occur in all pixels. At this time, as shown in FIG. 10,
The waveform 58 of the non-selection voltage is greatly distorted by a transient phenomenon.

【0020】また、網状の棒グラフ61〜63を表示す
るために、信号電圧は交互に点灯電圧または非点灯電圧
に切り換わるので、信号電圧の波形59も過渡現象によ
ってさらに大きく歪む。
Further, since the signal voltage is alternately switched to the lighting voltage or the non-lighting voltage in order to display the bar-like bar graphs 61 to 63, the waveform 59 of the signal voltage is further greatly distorted by the transient phenomenon.

【0021】信号電圧が点灯電圧または非点灯電圧に切
り換わる回数をNとすると、Von 、Voffは、それぞれ、
以下の式で表される。
Assuming that the number of times the signal voltage switches to the lighting voltage or the non-lighting voltage is N, Von and Voff are respectively
It is represented by the following equation.

【0022】 Von =Vop /BIAS×((BIAS2 +DUTY−1−G)/DUTY)1/2 Voff=Vop /BIAS×(((BIAS−2)2 +DUTY−1−G)/DUTY)1/2 ここで、G=6C・R・N・DUTY・Fである。[0022] Von = Vop / BIAS × (( BIAS 2 + DUTY-1-G) / DUTY) 1/2 Voff = Vop / BIAS × (((BIAS-2) 2 + DUTY-1-G) / DUTY) 1 / 2 Here, G = 6C ・ RN ・ DUTY ・ F.

【0023】このため、領域71〜73では、領域54
と比較して、駆動電圧の実効値が低下する。これによ
り、領域71〜73の輝度が両側の領域54・54の輝
度よりも低下するタイプのシャドーイングが発生する。
Therefore, in the regions 71 to 73, the region 54
, The effective value of the drive voltage decreases. This causes shadowing of a type in which the luminance of the regions 71 to 73 is lower than the luminance of the regions 54 on both sides.

【0024】領域64のように文字を縦に並べて表示し
た場合も、棒グラフ71〜73の場合と同様の理由か
ら、領域64の延長上の白の領域65・65の輝度は、
領域64の両側の背景の白の領域54・54の輝度より
も低くなる。
In the case where characters are displayed vertically as in the area 64, the luminance of the white areas 65, 65 on the extension of the area 64 is the same as that in the case of the bar graphs 71 to 73.
It is lower than the luminance of the white area 54, 54 of both sides of the background area 64.

【0025】以上のようなシャドーイングに対して、BI
ASを増大させる従来のシャドーイング防止方法では充分
対応できない。
For the above shadowing, BI
The conventional shadowing prevention method that increases AS cannot cope sufficiently.

【0026】[0026]

【課題を解決するための手段】本発明に係る液晶表示素
子の駆動装置は、上記の課題を解決するために、走査電
極に走査電圧を順次印加すると共に、該走査電圧に同期
して信号電極に表示データに応じた信号電圧を印加し、
かつ、走査電圧の電圧レベルおよび信号電圧の電圧レベ
ルを交流化信号に応答して所定の周期で反転させること
により液晶表示素子に表示データを表示する液晶表示素
子の駆動装置において、上記交流化信号の反転に伴う走
査電極と信号電極との間の充放電による過渡現象分の
号電圧の実効値を補正するために、上記周期当りの上記
信号電圧の切り換わり回数に応じた補正電圧を上記信号
電極に印加する補正手段が設けられていることを特徴と
している。
In order to solve the above-mentioned problems, a driving device for a liquid crystal display element according to the present invention applies a scanning voltage to a scanning electrode sequentially, and synchronizes with a signal electrode in synchronization with the scanning voltage. Apply a signal voltage according to the display data to
In addition, in the liquid crystal display element driving device for displaying the display data on the liquid crystal display element by inverting the voltage level of the scanning voltage and the voltage level of the signal voltage in a predetermined cycle in response to the AC signal , the AC signal Running with the reversal of
In order to correct the effective value of the signal <br/> No. voltage transients caused by charge and discharge between the scan electrodes and the signal electrodes, said per the periodic
The signal a correction voltage according to changeover times of the signal voltage
It is characterized in that a correction means for applying to the electrode is provided.

【0027】[0027]

【作用】上記の構成により、走査電極に走査電圧を順次
印加すると共に、該走査電圧に同期して信号電極に表示
データに応じた信号電圧を印加し、かつ、走査電圧の電
圧レベルおよび信号電圧の電圧レベルを交流化信号に応
答して所定の周期で反転させることにより液晶表示素子
に表示データを表示する液晶表示素子の駆動装置におい
て、上記交流化信号の反転に伴う走査電極と信号電極と
の間の充放電による過渡現象分の信号電圧の実効値を補
正するために、上記周期当りの上記信号電圧の切り換わ
り回数に応じた補正電圧を印加する補正手段を設けたの
で、上記過渡現象による特定の信号電極の信号電圧の実
効値の増大または減少を防止できる。これにより、シャ
ドーイングが起こりにくくなる。
With the above arrangement, the scanning voltage is sequentially applied to the scanning electrodes, the signal voltage corresponding to the display data is applied to the signal electrodes in synchronization with the scanning voltage, and the voltage level of the scanning voltage and the signal voltage are applied. Voltage level according to the AC signal.
In a liquid crystal display element driving device that displays display data on the liquid crystal display element by inverting the liquid crystal display element in response to a predetermined period, a scanning electrode and a signal electrode accompanying the inversion of the AC signal are used.
In order to correct the effective value of the transient component of the signal voltage due to the charge and discharge between the, button switches the mode of the signal voltage per the periodic
Since the correction means for applying the correction voltage according to the number of times of the change is provided, it is possible to prevent the effective value of the signal voltage of the specific signal electrode from increasing or decreasing due to the transient phenomenon . This makes shadowing less likely to occur.

【0028】[0028]

【実施例】本発明の第1の実施例について図1ないし図
4に基づいて説明すれば、以下の通りである。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A first embodiment of the present invention will be described below with reference to FIGS.

【0029】本実施例のマトリックス型のLCDの駆動
装置は、図1に示すように、キーボード等の入力手段
(図示されていない)から送られた文字等のデータを処
理するCPU(中央演算処理ユニット)1と、CPU1
からの表示データを記憶するVRAM(ビデオ用のラン
ダムアクセスメモリー)3、VRAM3に記憶されてい
る表示データを読み出して、LCDパネル12に表示す
るための制御を行うLCDコントローラー5を備えてい
る。
As shown in FIG. 1, the matrix type LCD driving apparatus according to the present embodiment has a CPU (central processing unit) for processing data such as characters sent from input means (not shown) such as a keyboard. Unit) 1 and CPU 1
(Random access memory for video) 3 for storing display data from the VRAM 3, and an LCD controller 5 for reading out the display data stored in the VRAM 3 and performing control for display on the LCD panel 12.

【0030】CPU1とVRAM3の間、および、LC
Dコントローラー5とVRAM3の間には、CPU1お
よびLCDコントローラー5が同時にVRAM3にアク
セスしないように制御するBUS(バス)アービター2
・4が設けられている。
Between the CPU 1 and the VRAM 3 and LC
A BUS (bus) arbiter 2 between the D controller 5 and the VRAM 3 for controlling the CPU 1 and the LCD controller 5 not to access the VRAM 3 at the same time.
・ 4 are provided.

【0031】さらに、本実施例のLCDの駆動装置は、
カウンター6と、交流化のための信号発生回路7と、L
CDパネル12を駆動するための6つのレベルの異なる
電圧を発生させる駆動電圧発生回路8、駆動電圧発生回
路8からの駆動電圧を切り換えるスイッチ部9、LCD
パネル12の信号電極(列電極)のドライバー10・1
0、LCDパネル12の走査電極のドライバー11を備
えている。
Further, the driving device of the LCD of this embodiment is
A counter 6, a signal generating circuit 7 for AC conversion,
A drive voltage generation circuit 8 for generating six different levels of voltages for driving the CD panel 12, a switch unit 9 for switching the drive voltage from the drive voltage generation circuit 8, an LCD
Driver 10.1 of signal electrode (column electrode) of panel 12
0, a driver 11 for the scanning electrodes of the LCD panel 12 is provided.

【0032】LCDコントローラー5は、フレーム信号
13、クロック信号14、およびVRAM3から読み出
した表示データをデータ信号15として出力する。LC
Dコントローラー5からのフレーム信号13は、カウン
ター6のリセット端子(R)に入力される。LCDコン
トローラー5からのクロック信号14は、カウンター6
の反転入力端子(>)、信号発生回路7、ドライバー1
0・10・11に入力される。
The LCD controller 5 outputs the frame signal 13, the clock signal 14, and the display data read from the VRAM 3 as a data signal 15. LC
The frame signal 13 from the D controller 5 is input to a reset terminal (R) of the counter 6. The clock signal 14 from the LCD controller 5 is output to the counter 6
Input terminal (>), signal generation circuit 7, driver 1
It is input to 0.10.11.

【0033】カウンター6は、フレーム信号13および
クロック信号14に基づいて、表示期間信号16をスイ
ッチ部9に出力する。信号発生回路7は、クロック信号
14に基づいて、交流化信号17をドライバー10・1
0・11に出力する。
The counter 6 outputs a display period signal 16 to the switch section 9 based on the frame signal 13 and the clock signal 14. The signal generation circuit 7 converts the AC signal 17 based on the clock signal 14 into the driver 10.1,
Output to 0.11.

【0034】上記の構成において、本実施例の液晶表示
素子の駆動装置では、LCDパネル12に1フレームの
表示データを表示した後に、表示期間中に起こった実効
電圧の低下または上昇をキャンセルするために補正電圧
をドライバー10・10からLCDパネル12の信号電
極に印加している。ここで、補正電圧を印加する期間を
補正期間と呼ぶことにすると、本実施例の1フレーム期
間は、表示期間(=DUTY×1クロック期間)に補正期間
(=X×1クロック期間)を加えた期間になる。Xは補
正のために適当な整数値に設定される。
In the liquid crystal display device driving apparatus of the present embodiment, after displaying one frame of display data on the LCD panel 12, a reduction or increase in the effective voltage caused during the display period is canceled. The correction voltage is applied to the signal electrodes of the LCD panel 12 from the drivers 10. Here, when a period during which the correction voltage is applied is referred to as a correction period, one frame period in the present embodiment is obtained by adding a correction period (= X × 1 clock period) to a display period (= DUTY × 1 clock period). Period. X is set to an appropriate integer value for correction.

【0035】例えば、(Vop/BIAS)Vの補正電圧を、補
正期間中にM×1クロック期間だけ印加したとすると、 Von =Vop/BIAS×((BIAS2 +DUTY−1−G+M)/( DUTY+X))1/2 Voff=Vop/BIAS×(((BIAS −2)2+DUTY−1−G+M)/(DUTY+X))1/2 G=6C・R・N・(DUTY+X)・F になる。ここで、C、Rはそれぞれ液晶表示素子の容
量、ループ抵抗であり、Nは信号電圧の電圧レベルが切
り換わる回数であり、Fはフレーム時間の逆数、すなわ
ち、走査周波数である。
[0035] For example, (Vop / BIAS) a correction voltage and V, when the applied only M × 1 clock period during the correction period, Von = Vop / BIAS × ( (BIAS 2 + DUTY-1-G + M) / (DUTY + X )) 1/2 Voff = Vop / BIAS × (((BIAS-2) 2 + DUTY-1-G + M) / (DUTY + X)) 1/2 G = 6CCRNR (DUTY + X) ・ F Here, C and R are respectively the capacitance and loop resistance of the liquid crystal display element, N is the number of times the voltage level of the signal voltage switches, and F is the reciprocal of the frame time, that is, the scanning frequency.

【0036】したがって、M=Gを満たすようにMを設
定すれば、Gの項が打ち消されるから、シャドーイング
を低減することができる。
Therefore, if M is set so as to satisfy M = G, the G term is canceled out, so that shadowing can be reduced.

【0037】一例として、640×480ドットのLC
Dパネル12を駆動する場合について、図2に基づいて
説明すれば、以下のとおりである。
As an example, an LC of 640 × 480 dots
The case where the D panel 12 is driven will be described below with reference to FIG.

【0038】フレーム信号13は、図2(a)に示すよ
うに、1フレーム毎に出力されるパルスからなってお
り、クロック信号14は、同図(b)に示すように、1
クロック毎に出力されるパルスからなっている。
The frame signal 13 is composed of pulses output for each frame as shown in FIG. 2A, and the clock signal 14 is composed of one pulse as shown in FIG.
It consists of pulses output every clock.

【0039】DUTY=240、X=15とすると、1フレ
ーム期間は255×1クロック期間になる。表示期間信
号16は、同図(c)に示すように、1フレーム期間の
前期の240×1クロック期間ではハイレベルになり、
その後の15×1クロック期間ではローレベルになる。
前記表示期間は、表示期間信号16がハイレベルの期間
に一致し、この期間に表示データがLCDパネル12に
表示される。一方、前記補正期間は、表示期間信号16
がローレベルの期間に一致し、この期間に補正電圧が印
加される。
If DUTY = 240 and X = 15, one frame period is 255 × 1 clock period. The display period signal 16 is at the high level in the former 240 × 1 clock period of one frame period, as shown in FIG.
It becomes low level during the subsequent 15 × 1 clock period.
The display period coincides with a period in which the display period signal 16 is at a high level, and display data is displayed on the LCD panel 12 during this period. On the other hand, the correction period is the display period signal 16.
During the low level period, and the correction voltage is applied during this period.

【0040】例えば、F=60Hz、CR=0.5μsと
すると、上式からM=0.046Nになる。0.046×2
0=0.92≒1であるから、信号電圧が約20回、点灯
電圧と非点灯電圧に切り換わる毎に、補正電圧を1クロ
ック期間だけ印加する。
For example, if F = 60 Hz and CR = 0.5 μs, then M = 0.046N from the above equation. 0.046 × 2
Since 0 = 0.92 ≒ 1, the correction voltage is applied for one clock period every time the signal voltage is switched to the lighting voltage and the non-lighting voltage approximately 20 times.

【0041】信号電極S1 、S2 、S3 …に印加される
信号電圧の時間変化の一例を図3に示す。
FIG. 3 shows an example of the change over time of the signal voltage applied to the signal electrodes S 1 , S 2 , S 3 .

【0042】図中、表示期間では、ハッチングは点灯電
圧(電圧レベルV0 またはV5 )が印加される期間を示
しており、白ヌキは非点灯電圧(電圧レベルV2 または
3)が印加される期間を示している。
In the drawing, in the display period, hatching indicates a period in which a lighting voltage (voltage level V 0 or V 5 ) is applied, and white blank indicates a non-lighting voltage (voltage level V 2 or V 3 ). Shows the period of time.

【0043】一方、補正期間では、ハッチングは、表示
期間におけると同様に、点灯電圧(電圧レベルV0 また
はV5 )に等しい補正電圧が印加される期間を示してお
り、白ヌキは非選択電圧(電圧レベルV1 またはV4
に等しい補正電圧が印加される期間を示している。
On the other hand, in the correction period, as in the display period, hatching indicates a period in which a correction voltage equal to the lighting voltage (voltage level V 0 or V 5 ) is applied. (Voltage level V 1 or V 4 )
The period during which the correction voltage equal to is applied is shown.

【0044】このように、本実施例では、白ヌキの期間
が表示期間に属するか、または補正期間に属するかによ
って、白ヌキの期間に印加される電圧レベルを切り換え
ている。電圧レベルの切り換えは、スイッチ部9によっ
て行われる。すなわち、表示期間信号16によってスイ
ッチ部9を制御することにより、駆動電圧発生回路8か
らドライバー10・10に印加される電圧レベルを切り
換えている。
As described above, in this embodiment, the voltage level applied during the white blank period is switched depending on whether the white blank period belongs to the display period or the correction period. The switching of the voltage level is performed by the switch unit 9. That is, the voltage level applied from the drive voltage generation circuit 8 to the drivers 10 is switched by controlling the switch section 9 with the display period signal 16.

【0045】信号電極S1 、S2 、S4 、S5 、S7
8 …では、点灯電圧と非点灯電圧の切り換わり回数が
標準的な値になっており、図2(d)に示すように、補
正電圧をM=5に対応する5クロック期間だけ印加する
と、Gの項が打ち消されるとする。
The signal electrodes S 1 , S 2 , S 4 , S 5 , S 7 ,
In S 8 , the number of times of switching between the lighting voltage and the non-lighting voltage is a standard value, and as shown in FIG. 2D, when the correction voltage is applied for five clock periods corresponding to M = 5, , G are canceled out.

【0046】信号電極S3 では、点灯電圧と非点灯電圧
が交互に切り換わっており、切り換わり回数が多い。こ
のとき、Gが大きくなるから、Mを上記の値より大きく
する必要がある。したがって、図2(e)に示すよう
に、例えば、M=15にすると、Gの項が打ち消され
る。
[0046] In the signal electrodes S 3, the lighting voltage and the non-lighting voltage has switched alternately, often switched times. At this time, since G increases, M needs to be larger than the above value. Therefore, as shown in FIG. 2E, for example, when M = 15, the G term is canceled.

【0047】信号電極S12では、点灯電圧が印加されて
いる期間が長く、切り換わり回数が少ない。このとき、
Gが小さくなるから、Mを上記の値より小さくする必要
がある。したがって、図2(f)に示すように、例え
ば、M=にすると、Gの項が打ち消される。
[0047] In the signal electrodes S 12, a long period in which the lighting voltage is applied, is less switched times. At this time,
Since G becomes smaller, M must be smaller than the above value. Therefore, as shown in FIG. 2F, for example, when M = 0 , the term of G is canceled.

【0048】上記のMの値は、LCDコントローラー5
によって決定され、表示期間信号16が示す補正期間に
データ信号15としてドライバー10・10に送られ
る。
The value of M is determined by the LCD controller 5
Is transmitted to the drivers 10 as a data signal 15 during the correction period indicated by the display period signal 16.

【0049】上記の液晶表示素子の駆動装置で使用され
る駆動電圧発生回路8およびスイッチ部9の具体例を図
4に示す。
FIG. 4 shows a specific example of the drive voltage generating circuit 8 and the switch section 9 used in the above-mentioned liquid crystal display element driving device.

【0050】駆動電圧発生回路8は、5個の抵抗21〜
25と、5個の演算増幅器26…から構成されている。
抵抗21〜25は直列接続されており、両端に電源から
の電圧VDD、VEEが印加されている。抵抗21〜25に
よって分割された電圧は、それぞれ演算増幅器26…に
入力され、演算増幅器26…から電圧レベルV1 〜V5
が出力される。なお、電圧レベルV0 は、電源からの電
圧VEEが直接、取り出されるようになっている。
The driving voltage generating circuit 8 includes five resistors 21 to 21.
25 and five operational amplifiers 26.
The resistors 21 to 25 are connected in series, and voltages V DD and V EE from a power supply are applied to both ends. The voltages divided by the resistors 21 to 25 are respectively input to the operational amplifiers 26... And the voltage levels V 1 to V 5 are output from the operational amplifiers 26.
Is output. The voltage level V 0 is such that the voltage V EE from the power supply is directly extracted.

【0051】スイッチ部9は、インバーター36および
4個のFET(電界効果トランジスター)37…からな
るフリップフロップと、FET31〜34からなる4個
のスイッチから構成されている。FET31〜34のソ
ースには、それぞれ、駆動電圧発生回路8からの電圧レ
ベルV1 〜V4 が入力されており、ドレインがドライバ
ー10・10に接続されている。
The switch section 9 comprises a flip-flop comprising an inverter 36 and four FETs (field effect transistors) 37... And four switches comprising FETs 31 to 34. Voltage levels V 1 to V 4 from the drive voltage generation circuit 8 are input to the sources of the FETs 31 to 34, respectively, and the drains are connected to the drivers 10.

【0052】上記の構成において、FET31・33
は、表示期間信号16のレベルに応じて、いずれか一方
がオン状態となる。これにより、駆動電圧発生回路8か
らの電圧レベルV1 、V3 のいずれか一方を選択して、
ドライバー10・10に入力することができる。同様
に、FET32・34は、表示期間信号16のレベルに
応じて、いずれか一方がオン状態となり、これにより、
駆動電圧発生回路8からの電圧レベルV4 、V2 のいず
れか一方を選択して、ドライバー10・10に入力する
ことができる。
In the above configuration, the FETs 31 and 33
Is turned on in accordance with the level of the display period signal 16. Thereby, one of the voltage levels V 1 and V 3 from the drive voltage generation circuit 8 is selected, and
It can be input to the driver 10. Similarly, one of the FETs 32 and 34 is turned on in accordance with the level of the display period signal 16, whereby
One of the voltage levels V 4 and V 2 from the drive voltage generation circuit 8 can be selected and input to the drivers 10.

【0053】なお、図中のクロック信号14’は、クロ
ック信号14を反転させることにより得られる。
The clock signal 14 'in the figure is obtained by inverting the clock signal 14.

【0054】本発明の第2の実施例について図5に基づ
いて説明すれば、以下のとおりである。なお、説明の便
宜上、前記の実施例の図面に示した部材と同一の機能を
有する部材には、同一の符号を付記し、その説明を省略
する。
A second embodiment of the present invention will be described below with reference to FIG. For convenience of explanation, members having the same functions as those shown in the drawings of the above-described embodiment are denoted by the same reference numerals, and description thereof will be omitted.

【0055】本実施例のマトリックス型のLCDの駆動
装置は、図5に示すように、データ信号15およびクロ
ック信号14に基づいてMの値を決定するM発生回路4
2を備えている。表示期間および補正期間における電圧
レベルV0 〜V5 の切り換えは、信号電極のドライバー
40・40内に設けられているスイッチ部40aで行わ
れる。走査電圧の電圧レベルV1 、V4 の切り換えは、
従来通り、走査電極のドライバー41内に設けられてい
るスイッチ部41aで行われる。表示期間信号16はL
CDコントローラー5で生成される。
As shown in FIG. 5, the matrix-type LCD driving apparatus of this embodiment has an M generating circuit 4 for determining the value of M based on a data signal 15 and a clock signal 14.
2 is provided. Switching between the voltage levels V 0 to V 5 in the display period and the correction period is performed by a switch unit 40 a provided in the driver 40 of the signal electrode. Switching between the voltage levels V 1 and V 4 of the scanning voltage
As in the related art, the operation is performed by the switch unit 41a provided in the driver 41 of the scanning electrode. The display period signal 16 is L
Generated by the CD controller 5.

【0056】以上のように、本実施例の液晶表示素子の
駆動装置は、従来の液晶表示素子の駆動装置にM発生回
路42を追加した構成であるので、装置の構成を大幅に
変更することなく、容易にシャドーイングを防止でき
る。
As described above, the driving device of the liquid crystal display element of the present embodiment has a configuration in which the M generating circuit 42 is added to the driving device of the conventional liquid crystal display element. And shadowing can be easily prevented.

【0057】[0057]

【発明の効果】本発明に係る液晶表示素子の駆動装置
は、以上のように、交流化信号の反転に伴う走査電極と
信号電極との間の充放電による過渡現象分の信号電圧の
実効値を補正するために、所定の周期当りの上記信号電
圧の切り換わり回数に応じた補正電圧を印加する補正手
段が設けられているので、上記過渡現象による特定の信
号電極の信号電圧の実効値の増大または減少を防止でき
る。これにより、シャドーイングが発生しにくくなると
いう効果を奏する。
As described above, the driving device for a liquid crystal display element according to the present invention has a structure in which a scanning electrode is provided in accordance with inversion of an alternating signal.
In order to correct the effective value of the signal voltage for the transient phenomenon caused by charging and discharging with the signal electrode, the signal
Since the correction means for applying the correction voltage according to the number of pressure switchings is provided, it is possible to prevent the effective value of the signal voltage of the specific signal electrode from increasing or decreasing due to the transient phenomenon . This produces an effect that shadowing hardly occurs.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例を示すものであり、液晶
表示素子の駆動装置の主要部の構成を示すブロック図で
ある。
FIG. 1, showing a first embodiment of the present invention, is a block diagram illustrating a configuration of a main part of a driving device of a liquid crystal display element.

【図2】図1の液晶表示素子の駆動装置の動作を説明す
るための波形図である。
FIG. 2 is a waveform diagram for explaining the operation of the driving device of the liquid crystal display element of FIG.

【図3】図2(d)〜(f)の波形に対応した説明図で
ある。
FIG. 3 is an explanatory diagram corresponding to the waveforms of FIGS. 2 (d) to (f).

【図4】図1の液晶表示素子の駆動装置の具体例を示す
回路図である。
FIG. 4 is a circuit diagram showing a specific example of a driving device of the liquid crystal display element of FIG. 1;

【図5】本発明の第2の実施例を示すものであり、液晶
表示素子の駆動装置の主要部の構成を示すブロック図で
ある。
FIG. 5, showing a second embodiment of the present invention, is a block diagram illustrating a configuration of a main part of a driving device of a liquid crystal display element.

【図6】従来のLCDにおけるシャドーイングを示す説
明図である。
FIG. 6 is an explanatory diagram showing shadowing in a conventional LCD.

【図7】図6の輝度が増大するシャドーイングの発生原
因を説明するための波形図である。
FIG. 7 is a waveform diagram for explaining a cause of occurrence of shadowing in which the luminance of FIG. 6 increases.

【図8】図7(c)の波形の反転時の部分拡大図であ
る。
8 is a partially enlarged view of the waveform of FIG. 7C at the time of inversion.

【図9】図6の輝度が低下するシャドーイングの発生原
因を説明するための波形図である。
FIG. 9 is a waveform diagram for explaining a cause of occurrence of shadowing in which luminance decreases in FIG. 6;

【図10】図9(c)の波形の反転時の部分拡大図であ
る。
FIG. 10 is a partially enlarged view of the waveform of FIG. 9C when the waveform is inverted.

【符号の説明】[Explanation of symbols]

1 CPU 3 VRAM 5 LCDコントローラー 6 カウンター 7 信号発生回路 8 駆動電圧発生回路 9 スイッチ部 10 信号電極のドライバー 11 走査電極のドライバー 12 LCDパネル 13 フレーム信号 14 クロック信号 15 データ信号 16 表示期間信号 40 信号電極のドライバー 41 走査電極のドライバー 42 M発生回路 REFERENCE SIGNS LIST 1 CPU 3 VRAM 5 LCD controller 6 counter 7 signal generation circuit 8 drive voltage generation circuit 9 switch section 10 signal electrode driver 11 scan electrode driver 12 LCD panel 13 frame signal 14 clock signal 15 data signal 16 display period signal 40 signal electrode Driver 41 Scan electrode driver 42 M generation circuit

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】走査電極に走査電圧を順次印加すると共
に、該走査電圧に同期して信号電極に表示データに応じ
た信号電圧を印加し、かつ、走査電圧の電圧レベルおよ
び信号電圧の電圧レベルを交流化信号に応答して所定の
周期で反転させることにより液晶表示素子に表示データ
を表示する液晶表示素子の駆動装置において、上記交流化信号の反転に伴う走査電極と信号電極との間
の充放電による過渡現象分の 信号電圧の実効値を補正す
ために、上記周期当りの上記信号電圧の切り換わり回
数に応じた補正電圧を上記信号電極に印加する補正手段
が設けられていることを特徴とする液晶表示素子の駆動
装置。
1. A scanning voltage is sequentially applied to a scanning electrode, a signal voltage corresponding to display data is applied to a signal electrode in synchronization with the scanning voltage, and a voltage level of the scanning voltage and a voltage level of the signal voltage are applied. the drive device for a liquid crystal display device for displaying the display data on the liquid crystal display element by in response to an AC signal is inverted at a predetermined cycle, between the scanning electrodes and signal electrodes associated with the inversion of the switching signal
Discharge in order to correct the effective value of the transient component of the signal voltage by, changeover times of the signal voltage per the period of
A driving device for a liquid crystal display element, further comprising a correction unit for applying a correction voltage according to the number to the signal electrode .
JP4153624A 1992-06-12 1992-06-12 Driving device for liquid crystal display element Expired - Fee Related JP2938674B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4153624A JP2938674B2 (en) 1992-06-12 1992-06-12 Driving device for liquid crystal display element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4153624A JP2938674B2 (en) 1992-06-12 1992-06-12 Driving device for liquid crystal display element

Publications (2)

Publication Number Publication Date
JPH05341737A JPH05341737A (en) 1993-12-24
JP2938674B2 true JP2938674B2 (en) 1999-08-23

Family

ID=15566569

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4153624A Expired - Fee Related JP2938674B2 (en) 1992-06-12 1992-06-12 Driving device for liquid crystal display element

Country Status (1)

Country Link
JP (1) JP2938674B2 (en)

Also Published As

Publication number Publication date
JPH05341737A (en) 1993-12-24

Similar Documents

Publication Publication Date Title
JP3568644B2 (en) Liquid crystal display device and driving method thereof
JP2906057B2 (en) Liquid crystal display
US20050264508A1 (en) Liquid crystal display device and driving method thereof
KR100319039B1 (en) Liquid crystal display device and method for driving the same
JP3196998B2 (en) Liquid crystal display
JP3426723B2 (en) Liquid crystal display device and driving method thereof
US8149197B2 (en) Electro-optical device, drive method for electro-optical device, and electronic apparatus
US20060109226A1 (en) Relative brightness adjustment for LCD driver ICs
JP3674059B2 (en) Liquid crystal display
JP2938674B2 (en) Driving device for liquid crystal display element
KR101005436B1 (en) Power saving in monochrome LCD display driver IC&#39;s by eliminating extraneous switching
US6850251B1 (en) Control circuit and control method for display device
JPH05265402A (en) Method and device for driving liquid crystal display device
JPH07114001A (en) Liquid crystal display device
JPH08297302A (en) Method for driving liquid crystal display device
JP2938667B2 (en) Driving device for liquid crystal display element
JPH03130797A (en) Display controller
JP3453987B2 (en) Driving method of liquid crystal display device, liquid crystal display device and electronic equipment
JP3020228B2 (en) Liquid crystal display
JPH08136892A (en) Liquid crystal display device
JP2003005152A (en) Liquid crystal display device
JP3185663B2 (en) Driving method of liquid crystal display device
JP3666195B2 (en) Liquid crystal element driving method, liquid crystal display device, and electronic apparatus
JPH1152922A (en) Liquid crystal display device
JP3070605B2 (en) Driving method of liquid crystal display device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees