JPH0441450Y2 - - Google Patents

Info

Publication number
JPH0441450Y2
JPH0441450Y2 JP4620383U JP4620383U JPH0441450Y2 JP H0441450 Y2 JPH0441450 Y2 JP H0441450Y2 JP 4620383 U JP4620383 U JP 4620383U JP 4620383 U JP4620383 U JP 4620383U JP H0441450 Y2 JPH0441450 Y2 JP H0441450Y2
Authority
JP
Japan
Prior art keywords
write
magnetic head
circuit
read
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP4620383U
Other languages
Japanese (ja)
Other versions
JPS59153608U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP4620383U priority Critical patent/JPS59153608U/en
Publication of JPS59153608U publication Critical patent/JPS59153608U/en
Application granted granted Critical
Publication of JPH0441450Y2 publication Critical patent/JPH0441450Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Magnetic Recording (AREA)

Description

【考案の詳細な説明】 本考案は、磁気記憶装置のリードライト回路に
係り、とくに同一の磁気ヘツドで読出しおよび書
き込みを行なう磁気記憶装置のリードライト回路
に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a read/write circuit for a magnetic storage device, and more particularly to a read/write circuit for a magnetic storage device that performs reading and writing using the same magnetic head.

フロツピーデイスク(フレキシブルデイスク)
装置その他の磁気記憶装置では、同一の磁気ヘツ
ドで読み出しと書き込みを行なうようにすること
が多い。一方、この方式は、ヘツド重量の軽減お
よび構造の簡素化等に際しては利にかなつている
が、読出し時のS/N比があまり良くないという
欠点があり、これに対する対策が装置設計上の一
つの難点とされていた。
Flotspy disk (flexible disk)
BACKGROUND OF THE INVENTION In devices and other magnetic storage devices, reading and writing are often performed using the same magnetic head. On the other hand, although this method is useful in terms of reducing head weight and simplifying the structure, it has the disadvantage that the S/N ratio during reading is not very good, and countermeasures against this are one of the steps in device design. This was considered one of the drawbacks.

本考案の目的は、上述した欠点を改善し、高い
S/N比を容易に得ることができる磁気記憶装置
のリードライト回路を提供することにある。
An object of the present invention is to provide a read/write circuit for a magnetic storage device that can improve the above-mentioned drawbacks and easily obtain a high S/N ratio.

このため、本考案では、同一の磁気ヘツドで読
み出しおよび書き込みを行なう磁気記憶装置のリ
ードライト回路において、前記磁気ヘツドのコイ
ルの中点を、バオパスコンデンサを介して接地
し、これによつて前記目的を達成しようとするも
のである。
Therefore, in the present invention, in a read/write circuit of a magnetic storage device that performs reading and writing using the same magnetic head, the midpoint of the coil of the magnetic head is grounded via a bus pass capacitor. It is an attempt to achieve a goal.

以下、本考案の一実施例を添付図面に従つて説
明する。
An embodiment of the present invention will be described below with reference to the accompanying drawings.

第1図において、2は読み出しおよび書き込み
を行なうための磁気ヘツドを示す。読み出し時に
おいては、この磁気ヘツド2の出力は、まずデイ
クリートタイプのプリアンプ4(詳細は第2図参
照)にて所定レベルまで増幅されたのちビデオア
ンプ5にて大きく増幅され、次いで、ローパスフ
イルタ6、微分器7、ゼロクロスデテクタ8を経
たのち波形整形回路9にて波形成形され、リード
データとして出力されるようになつている。この
ように構成された読み出し回路1における前記磁
気ヘツド2のコイルの中点2Aは、バイパスコン
デンサ3を介して接地されている。また、この中
点2Aには、後述する書き込み時に機能するライ
トパワ切換トランジスタ10が接続され、ライト
ゲート信号に制御される構成となつている。
In FIG. 1, 2 indicates a magnetic head for reading and writing. During reading, the output of the magnetic head 2 is first amplified to a predetermined level by a discrete type preamplifier 4 (see Figure 2 for details), then greatly amplified by a video amplifier 5, and then passed through a low-pass filter. 6. After passing through a differentiator 7 and a zero cross detector 8, the signal is shaped into a waveform by a waveform shaping circuit 9 and output as read data. In the readout circuit 1 thus constructed, the midpoint 2A of the coil of the magnetic head 2 is grounded via a bypass capacitor 3. Further, a write power switching transistor 10 that functions during writing, which will be described later, is connected to this midpoint 2A, and is configured to be controlled by a write gate signal.

前記磁気ヘツド2の入出力端子には、FETス
イツチ回路30を介して書き込み回路51が接続
されている。FETスイツチ回路30は、FET2
0,21を中心として構成され、前述した読出し
動作時に書き込み回路の切離しを行つて当該読出
し動作時のS/N比を向上せしめる機能を有して
いる。なお、このFETスイツチ回路30におい
て、22,23はゲート・ソース間に接続された
抵抗、24,25は順方向電流阻止用のダイオー
ド、26はFET断続トランジスタ、27はその
コレクタ抵抗、28はエミツタ・ベース間に接続
された抵抗、29はベース抵抗である。又、前記
書き込み回路51において、10はライトパワ切
換トランジスタ、11はエミツタ・ベース間に接
続された抵抗、12はベース抵抗、13はDフリ
ツプフロツプで構成された1/2分周器、14,
15,16はバツフア、17,18はライトドラ
イバ、19はライトドライバ断続トランジスタを
示す。
A write circuit 51 is connected to the input/output terminals of the magnetic head 2 via an FET switch circuit 30. The FET switch circuit 30 includes FET2
0 and 21, and has a function of separating the write circuit during the aforementioned read operation to improve the S/N ratio during the read operation. In this FET switch circuit 30, 22 and 23 are resistors connected between the gate and source, 24 and 25 are diodes for blocking forward current, 26 is a FET intermittent transistor, 27 is its collector resistor, and 28 is an emitter. - The resistor 29 connected between the bases is a base resistor. In the write circuit 51, 10 is a write power switching transistor, 11 is a resistor connected between the emitter and the base, 12 is a base resistor, 13 is a 1/2 frequency divider composed of a D flip-flop, 14,
15 and 16 are buffers, 17 and 18 are write drivers, and 19 is a write driver intermittent transistor.

このような構成を備えた第1図の実施例は、以
下の如く動作する。
The embodiment of FIG. 1 having such a configuration operates as follows.

まず、書き込み時は、ライトゲート信号(アク
テイブロウ)が、ライトパワ切換トランジスタ1
0、プリアンプ4、FET断続トランジスタ26、
ライトドライバ断続トランジスタ19および波形
整形器9へ各々印加される。この結果、プリアン
プ4は、その回路中のトランジスタのベース・エ
ミツタ間が短絡されて増幅動作を停止し(第2図
参照)、また波形整形器9も回路中のICの内の一
つのイネーブル端子(図示せず)がローレベルに
なることによつてその動作を停止し、これによつ
て書き込み信号の読出し回路1への流入が阻止さ
れる。また、ライトパワ切換トランジスタ10が
導通することにより、電源電圧+Vが磁気ヘツド
2のコイルの中点2Aに印加される。更にまた、
FET断続トランジスタ26が導通して当該トラ
ンジスタ26のコレクタ側が略+Vcに近い正電
位となり、これがため前記ダイオード24,25
が遮断されて前記FET20,21が導通する。
同時に前記ライトドライバ断続トランジスタ19
も導通する。このため、書き込み回路51は書き
込み可能な状態になる。
First, during writing, the write gate signal (active low) is applied to the write power switching transistor 1.
0, preamplifier 4, FET intermittent transistor 26,
The signal is applied to write driver intermittent transistor 19 and waveform shaper 9, respectively. As a result, the base and emitter of the transistors in the preamplifier 4 are shorted and the amplification operation is stopped (see Figure 2), and the waveform shaper 9 is also connected to the enable terminal of one of the ICs in the circuit. (not shown) becomes low level, the operation is stopped, thereby preventing the write signal from flowing into the read circuit 1. Further, as the write power switching transistor 10 becomes conductive, the power supply voltage +V is applied to the midpoint 2A of the coil of the magnetic head 2. Furthermore,
The FET intermittent transistor 26 becomes conductive, and the collector side of the transistor 26 becomes a positive potential close to approximately +Vc, which causes the diodes 24, 25
is cut off, and the FETs 20 and 21 become conductive.
At the same time, the write driver intermittent transistor 19
is also conductive. Therefore, the write circuit 51 becomes in a writable state.

かかる状態でライトデータが供給されると、こ
のデータはDフリツプフロツプ13で1/2に分
周され出力Qおよび信号となる。この信号がバ
ツフア14,15を介してライトドライバ17及
び18に供給される。そして、該ライトドライバ
17および18は、このQおよび信号に従つて
断続され、これによつて前記磁気ヘツド2のコイ
ルに書き込み用の励磁電流が流される。
When write data is supplied in such a state, this data is frequency-divided by 1/2 by the D flip-flop 13 and becomes an output Q and a signal. This signal is supplied to write drivers 17 and 18 via buffers 14 and 15. The write drivers 17 and 18 are turned on and off in accordance with this Q and the signal, thereby causing a writing excitation current to flow through the coil of the magnetic head 2.

一方、読出し時は、ライトゲート信号が遮断さ
れる結果、この信号を受けていた前記各回路が逆
の状態になる。すなわち、プリアンプ4および波
形整形器9は作動状態となるが、ライトパワ切換
トランジスタ10、FET20,21およびライ
トドライバ断続トランジスタ19が遮断状態とな
り、これによつて読出し回路1のみが動作した状
態となる。
On the other hand, during reading, as a result of the write gate signal being cut off, each of the circuits receiving this signal is placed in the opposite state. That is, the preamplifier 4 and the waveform shaper 9 are activated, but the write power switching transistor 10, FETs 20 and 21, and the write driver intermittent transistor 19 are disconnected, so that only the readout circuit 1 is activated.

かかる状態で例えばフロツピーデイスク等の回
転に伴つて磁気ヘツド2のコイルの両端に発生し
た微少な出力信号は、まずプリアンプ4で増幅さ
れ、更にビデオアンプ5で増幅されたのちローパ
スフイルタ6に供給され、ここで余分な高域成分
が除去される。次いで、このローパスフイルタ6
を通過した信号は、微分器7にて微分され、その
ピークポイントが微分後の波形のゼロクロスポイ
ントに中継される。このゼロクロスポイントはゼ
ロクロスデテクタ8で検出され、その出力パルス
が波形整形器9によつて所定幅および所定波高の
パルスに整形され、リードデータとして送出され
る。
In such a state, a minute output signal generated at both ends of the coil of the magnetic head 2 as a floppy disk or the like rotates is first amplified by a preamplifier 4, then further amplified by a video amplifier 5, and then supplied to a low-pass filter 6. The extra high-frequency components are removed here. Next, this low pass filter 6
The signal that has passed is differentiated by a differentiator 7, and its peak point is relayed to the zero-crossing point of the differentiated waveform. This zero cross point is detected by the zero cross detector 8, and the output pulse thereof is shaped by the waveform shaper 9 into a pulse having a predetermined width and a predetermined wave height, and is sent out as read data.

而して、前述したように従来のリードライト回
路は、この読出し動作時におけるS/N比が悪か
つたが、本実施例では、磁気ヘツド2のコイルの
中点2Aをバイパスコンデンサ3を介して接地し
てあるため、読出し動作時に混入する種々の雑
音、たとえば書き込み回路51の各トランジスタ
の洩れ電流により磁気ヘツド2に生じる雑音等は
ほぼ完全に除去され、これによりS/N比が大幅
に改善された。考案者らが実際にシンクロスコー
プによつてビデオアンプ5の出力波形を観測した
ところでは、従来の回路では、62.5KHzとしてお
いたデータ信号が、ノイズの中に殆んど隠されて
しまつており識別困難となつていた。しかしなが
ら本実施例の場合は、前述したFETスイツチ回
路30を使用しない場合であつても、この62.5K
Hzとしたデータ信号が極めて明瞭に現われ、従来
の回路とは顕著な差異がみられた。
As mentioned above, the conventional read/write circuit has a poor S/N ratio during this read operation, but in this embodiment, the middle point 2A of the coil of the magnetic head 2 is connected to the coil via the bypass capacitor 3. Since the magnetic head 2 is grounded, various noises that enter the read operation, such as noise generated in the magnetic head 2 due to leakage current of each transistor in the write circuit 51, are almost completely eliminated, and the S/N ratio is thereby greatly improved. Improved. When the inventors actually observed the output waveform of the video amplifier 5 using a synchroscope, they found that in the conventional circuit, the data signal set at 62.5KHz was almost hidden in the noise. It was becoming difficult to identify. However, in the case of this embodiment, even if the FET switch circuit 30 described above is not used, this 62.5K
The data signal in Hz appeared extremely clearly, and there was a noticeable difference from the conventional circuit.

なお、上記実施例では、プリアンプ4をデイス
クリートタイプとして第2図に示す回路構成を採
用し、これによつて十分な広帯域とすると共に、
初段をFET又は低雑音のトランジスタを採用し
てより一層のS/N比の向上を図つているが、本
考案は必ずしもプリアンプ4をデイスクリートタ
イプのものに限定するものではない。
In the above embodiment, the preamplifier 4 is a discrete type, and the circuit configuration shown in FIG. 2 is adopted, thereby achieving a sufficiently wide band.
Although an FET or a low-noise transistor is used in the first stage to further improve the S/N ratio, the present invention does not necessarily limit the preamplifier 4 to a discrete type.

以上のように、本考案によると、同一の磁気ヘ
ツドで読み出しおよび書込みを行なう磁気記憶装
置のリードライト回路において、前記磁気ヘツド
のコイルの中点を、バオパスコンデンサを介して
接地したので、読出し時におけるヘツド出力の
S/N比を大幅に改善し、これによつて鮮明な読
出し信号を得ることができるという実用的な磁気
記憶装置のリードライト回路を提供することがで
きる。
As described above, according to the present invention, in a read/write circuit of a magnetic storage device in which reading and writing are performed using the same magnetic head, the midpoint of the coil of the magnetic head is grounded via a bus-pass capacitor, so that read/write data can be read and written. Accordingly, it is possible to provide a practical read/write circuit for a magnetic storage device that can greatly improve the S/N ratio of the head output at the time of recording and thereby obtain a clear read signal.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の一実施例を示すブロツク図、
第2図は第1図内のプリアンプの詳細を示す回路
図である。 2……磁気ヘツド、2A……磁気ヘツドのコイ
ルの中点、3……バイパスコンデンサ。
FIG. 1 is a block diagram showing an embodiment of the present invention.
FIG. 2 is a circuit diagram showing details of the preamplifier in FIG. 1. 2...Magnetic head, 2A...Middle point of the magnetic head coil, 3...Bypass capacitor.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 同一の磁気ヘツドで読み出しおよび書き込みを
行なう磁気記憶装置のリードライト回路におい
て、前記磁気ヘツドのコイルの中点を、バイパス
コンデンサを介して接地したことを特徴とする磁
気記憶装置のリードライト回路。
1. A read/write circuit for a magnetic storage device in which reading and writing are performed using the same magnetic head, characterized in that the midpoint of the coil of the magnetic head is grounded via a bypass capacitor.
JP4620383U 1983-03-30 1983-03-30 Read/write circuit of magnetic storage device Granted JPS59153608U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4620383U JPS59153608U (en) 1983-03-30 1983-03-30 Read/write circuit of magnetic storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4620383U JPS59153608U (en) 1983-03-30 1983-03-30 Read/write circuit of magnetic storage device

Publications (2)

Publication Number Publication Date
JPS59153608U JPS59153608U (en) 1984-10-15
JPH0441450Y2 true JPH0441450Y2 (en) 1992-09-29

Family

ID=30176748

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4620383U Granted JPS59153608U (en) 1983-03-30 1983-03-30 Read/write circuit of magnetic storage device

Country Status (1)

Country Link
JP (1) JPS59153608U (en)

Also Published As

Publication number Publication date
JPS59153608U (en) 1984-10-15

Similar Documents

Publication Publication Date Title
JPS59123321A (en) Switch circuit
JPH0441450Y2 (en)
JPH0441451Y2 (en)
JPS6121009U (en) regenerative preamplifier
JP3157461B2 (en) Smoothing circuit
JPH0722433B2 (en) Power supply circuit for condenser microphone
JPH0237829A (en) Current soft switch circuit
JPH0447362B2 (en)
JP2793071B2 (en) Pop noise prevention circuit
JPH0548293Y2 (en)
JPH0422443Y2 (en)
JP2615663B2 (en) Bias oscillation circuit
JPH0351811Y2 (en)
JPS5935864Y2 (en) cassette tape recorder
JPS6113284B2 (en)
JPS6017045Y2 (en) Tape recorder muting circuit
JPH0538403Y2 (en)
JP2603647Y2 (en) Recording / playback switching circuit
JPH0629764Y2 (en) High frequency compensation circuit
JPS6125056Y2 (en)
JPS59180210U (en) noise reduction circuit
JPS6243870A (en) Switching circuit for filter
JPH0326445B2 (en)
JPS6239498B2 (en)
JPS5945610A (en) Magnetic recording and reproducing device